intel-LOGO

הנחיות עיצוב של intel AN 837 עבור HDMI FPGA IP

intel-AN-837-Design-Guidelines-for-HDMI-FPGA-IP-PRODUCT

הנחיות עיצוב עבור HDMI Intel® FPGA IP

הנחיות העיצוב מסייעות לך ליישם את ממשק מולטימדיה בהגדרה גבוהה (HDMI) Intel FPGA IPs באמצעות התקני FPGA. הנחיות אלו מקלות על עיצובי לוח עבור ממשקי הווידאו של HDMI Intel® FPGA IP.

מידע קשור
  • מדריך למשתמש של HDMI Intel FPGA IP
  • AN 745: הנחיות עיצוב עבור Intel FPGA DisplayPort Interface

HDMI Intel FPGA IP הנחיות עיצוב

לממשק ה-HDMI Intel FPGA יש נתונים וערוצי שעון של Transition Minimized Differential Signaling (TMDS). הממשק נושא גם ערוץ נתונים לתצוגה (DDC) של Video Electronics Standards Association (VESA). ערוצי TMDS נושאים וידאו, אודיו ונתוני עזר. ה-DDC מבוסס על פרוטוקול I2C. ליבת ה-HDMI Intel FPGA IP משתמשת ב-DDC כדי לקרוא נתוני זיהוי תצוגה מורחבים (EDID) ולהחליף מידע על תצורה ומצב בין מקור HDMI לשקע.

טיפים לעיצוב לוח HDMI Intel FPGA IP

כאשר אתה מעצב את מערכת ה-HDMI Intel FPGA IP שלך, שקול את העצות הבאות לעיצוב הלוח.

  • השתמש בלא יותר משני דרך לכל מעקב והימנע מקטעי דרך
  • התאם את עכבת זוג הדיפרנציאלי לעכבה של המחבר והמכלול של הכבלים (100 אוהם ±10%)
  • צמצם את ההטיה הבין-זוגית והתוך-זוגית כדי לעמוד בדרישת הטיית האות TMDS
  • הימנע מניתוב זוג דיפרנציאלי על מרווח במישור התחתון
  • השתמש בפרקטיקות סטנדרטיות של עיצוב PCB במהירות גבוהה
  • השתמש במשמרות רמות כדי לעמוד בדרישות החשמל גם ב-TX וגם ב-RX
  • השתמש בכבלים חזקים, כגון כבל Cat2 עבור HDMI 2.0

דיאגרמות סכמטיות

הדיאגרמות הסכמטיות של Bitec בקישורים המצורפים ממחישות את הטופולוגיה של לוחות הפיתוח של Intel FPGA. שימוש בטופולוגיית קישור HDMI 2.0 מחייב אותך לעמוד בתאימות החשמל של 3.3 וולט. כדי לעמוד בתאימות של 3.3 V במכשירי Intel FPGA, עליך להשתמש במשמרת רמה. השתמש במנהל התקן מצמד DC או ב-retimer כמעביר הרמה עבור המשדר והמקלט.

התקני הספק החיצוניים הם TMDS181 ו-TDP158RSBT, שניהם פועלים על קישורים DC-מצמודים. אתה צריך משיכה נכונה בקווי CEC כדי להבטיח פונקציונליות בעת פעולה הדדית עם התקני שלט רחוק של צרכנים אחרים. התרשימים הסכמטיים של Bitec הם בעלי אישור CTS. עם זאת, ההסמכה היא ספציפית ברמת המוצר. למעצבי פלטפורמות מומלץ לאשר את המוצר הסופי לפונקציונליות תקינה.

מידע קשור

  • תרשים סכמטי עבור HSMC HDMI Daughter Card Revision 8
  • תרשים סכמטי עבור FMC HDMI Daughter Card Revision 11
  • תרשים סכמטי עבור FMC HDMI Daughter Card Revision 6

Hot Plug Detect (HPD)

אות ה-HPD תלוי באות החשמל הנכנס +5V, למשלample, ניתן להצהיר על פין HPD רק כאשר אות הכוח +5V מהמקור מזוהה. כדי להתממשק עם FPGA, עליך לתרגם את אות 5V HPD ל-FPGA I/O voltagרמה e (VCCIO), באמצעות כרךtagמתרגם ברמה גבוהה כגון TI TXB0102, שאין בו נגדים משויכים. מקור HDMI צריך למשוך את אות ה-HPD כדי שיוכל להבדיל באופן אמין בין אות HPD צף לוול גבוהtagאות HPD ברמה e. כיור HDMI +5V אות מתח חייב להיות מתורגם ל-FPGA I/O voltagרמה e (VCCIO). יש למשוך את האות בצורה חלשה כלפי מטה עם נגד (10K) כדי להבדיל בין אות מתח +5V צף כאשר אינו מונע על ידי מקור HDMI. מקור HDMI +5V לאות כוח יש הגנת זרם יתר של לא יותר מ-0.5A.

HDMI Intel FPGA IP Display Channel (DDC)

ה-HDMI Intel FPGA IP DDC מבוסס על אותות I2C (SCL ו-SDA) ודורשים נגדי משיכה. כדי להתממשק עם Intel FPGA, עליך לתרגם את רמת האות 5V SCL ו-SDA ל-FPGA I/O voltagרמה e (VCCIO) באמצעות כרךtagמתרגם ברמה גבוהה, כגון TI TXS0102 בשימוש בכרטיס הבת של Bitec HDMI 2.0. ה-TI TXS0102 כרךtagהתקן מתרגם רמה משלב נגדי משיכה פנימיים כך שאין צורך בנגדי משיכה על הלוח.

היסטוריית תיקונים של מסמך עבור AN 837: הנחיות עיצוב עבור HDMI Intel FPGA IP

גרסת מסמך שינויים
2019.01.28
  • שונה שם לשם ה-HDMI IP בהתאם למיתוג מחדש של אינטל.
  • הוסיף את דיאגרמות סכמטיות סעיף המתאר את הדיאגרמות הסכמטיות של Bitec המשמשות עם לוחות Intel FPGA.
  • נוסף קישור לתרשים הסכמטי עבור Bitec FMC HDMI גרסת כרטיס בת 11.
  • הוסיפו עוד עצות עיצוב ב- טיפים לעיצוב לוח HDMI Intel FPGA IP סָעִיף.

 

תַאֲרִיך גִרְסָה שינויים
ינואר 2018 2018.01.22 שחרור ראשוני.

הערה: מסמך זה מכיל הנחיות עיצוב HDMI Intel FPGA שהוסרו מ-AN 745: Design Guidelines for DisplayPort ו-HDMI Interfaces ושם שונה ל-AN 745: Design Guidelines for Intel FPGA DisplayPort Interface.

תאגיד אינטל. כל הזכויות שמורות. Intel, הלוגו של Intel וסימני Intel אחרים הם סימנים מסחריים של Intel Corporation או של חברות הבת שלה. אינטל מתחייבת לביצועים של מוצרי ה-FPGA והמוליכים למחצה שלה למפרטים הנוכחיים בהתאם לאחריות הסטנדרטית של אינטל, אך שומרת לעצמה את הזכות לבצע שינויים בכל מוצר ושירות בכל עת ללא הודעה מוקדמת. אינטל אינה נושאת באחריות או חבות הנובעת מהיישום או השימוש בכל מידע, מוצר או שירות המתוארים כאן, למעט כפי שהוסכם במפורש בכתב על ידי אינטל. ללקוחות אינטל מומלץ להשיג את הגרסה העדכנית ביותר של מפרטי המכשיר לפני הסתמכות על מידע שפורסם ולפני ביצוע הזמנות של מוצרים או שירותים.

ניתן לתבוע שמות ומותגים אחרים כרכושם של אחרים.

תְעוּדַת זֶהוּת: 683677
גִרְסָה: 2019-01-28

מסמכים / משאבים

הנחיות עיצוב של intel AN 837 עבור HDMI FPGA IP [pdfמדריך למשתמש
AN 837 הנחיות עיצוב עבור HDMI FPGA IP, AN 837, הנחיות עיצוב עבור HDMI FPGA IP, הנחיות עבור HDMI FPGA IP, HDMI FPGA IP

הפניות

השאר תגובה

כתובת האימייל שלך לא תפורסם. שדות חובה מסומנים *