Intel AN 837 HDMI FPGA IP için Tasarım Yönergeleri
HDMI Intel® FPGA IP için Tasarım Yönergeleri
Tasarım yönergeleri, FPGA aygıtlarını kullanarak Yüksek Çözünürlüklü Multimedya Arabirimi (HDMI) Intel FPGA IP'lerini uygulamanıza yardımcı olur. Bu yönergeler, HDMI Intel® FPGA IP video arabirimleri için pano tasarımlarını kolaylaştırır.
- HDMI Intel FPGA IP Kullanım Kılavuzu
- AN 745: Intel FPGA DisplayPort Arayüzü için Tasarım Yönergeleri
HDMI Intel FPGA IP Tasarım Yönergeleri
HDMI Intel FPGA arabiriminde Geçiş Minimize Edilmiş Diferansiyel Sinyal (TMDS) verileri ve saat kanalları bulunur. Arayüz ayrıca bir Video Elektronik Standartları Birliği (VESA) Görüntü Veri Kanalı (DDC) taşır. TMDS kanalları video, ses ve yardımcı verileri taşır. DDC, I2C protokolüne dayalıdır. HDMI Intel FPGA IP çekirdeği, Genişletilmiş Ekran Tanımlama Verilerini (EDID) okumak ve bir HDMI kaynağı ile havuz arasında yapılandırma ve durum bilgilerini değiş tokuş etmek için DDC'yi kullanır.
HDMI Intel FPGA IP Kartı Tasarım İpuçları
HDMI Intel FPGA IP sisteminizi tasarlarken aşağıdaki kart tasarım ipuçlarını göz önünde bulundurun.
- İz başına ikiden fazla yol kullanmayın ve yol saplamalarından kaçının
- Diferansiyel çift empedansını konektör ve kablo tertibatının empedansıyla eşleştirin (100 ohm ±%10)
- TMDS sinyal eğriliği gereksinimini karşılamak için çiftler arası ve çiftler arası sapmayı en aza indirin
- Alt düzlemdeki bir boşluk üzerinden bir diferansiyel çifti yönlendirmekten kaçının
- Standart yüksek hızlı PCB tasarım uygulamalarını kullanın
- Hem TX hem de RX'te elektrik uyumluluğunu karşılamak için seviye değiştiricileri kullanın
- HDMI 2 için Cat2.0 kablosu gibi sağlam kablolar kullanın
Şematik diyagramlar
Sağlanan bağlantılardaki Bitec şematik diyagramları, Intel FPGA geliştirme kartlarının topolojisini göstermektedir. HDMI 2.0 bağlantı topolojisini kullanmak, 3.3 V elektrik uyumluluğunu karşılamanızı gerektirir. Intel FPGA cihazlarında 3.3 V uyumluluğunu karşılamak için bir seviye değiştirici kullanmanız gerekir. Verici ve alıcı için seviye değiştirici olarak DC bağlantılı yeniden sürücü veya yeniden zamanlayıcı kullanın.
Harici üretici aygıtları, her ikisi de DC bağlantılı bağlantılarda çalışan TMDS181 ve TDP158RSBT'dir. Diğer tüketici uzaktan kumanda cihazlarıyla birlikte çalışırken işlevsellik sağlamak için CEC hatlarında uygun bir çekme işlemine ihtiyacınız vardır. Bitec şematik diyagramları CTS sertifikalıdır. Bununla birlikte, sertifikalandırma ürün düzeyine özeldir. Platform tasarımcılarına nihai ürünün uygun işlevsellik için onaylanması tavsiye edilir.
İlgili Bilgiler
- HSMC HDMI Ek Kart Revizyonu 8 için Şematik Diyagram
- FMC HDMI Ek Kart Revizyonu 11 için Şematik Diyagram
- FMC HDMI Ek Kart Revizyonu 6 için Şematik Diyagram
Çalışırken Takılabilir Algılama (HPD)
HPD sinyali gelen +5V Güç sinyaline bağlıdır, örneğinample'de, HPD pimi yalnızca kaynaktan +5V Güç sinyali algılandığında kullanılabilir. Bir FPGA ile arayüz oluşturmak için 5V HPD sinyalini FPGA G/Ç hacmine çevirmeniz gerekir.tage seviyesi (VCCIO), vol kullanaraktagEntegre pull-up dirençleri olmayan TI TXB0102 gibi seviye çeviricisi. Bir HDMI kaynağının, kayan bir HPD sinyali ile yüksek volüm arasında güvenilir bir şekilde ayrım yapabilmesi için HPD sinyalini aşağı çekmesi gerekir.tage seviyesi HPD sinyali. Bir HDMI alıcısı +5V Güç sinyali, FPGA G/Ç hacmine çevrilmelidirtage seviyesi (VCCIO). Bir HDMI kaynağı tarafından çalıştırılmadığında kayan bir +10V Güç sinyalini ayırt etmek için sinyal bir direnç (5K) ile zayıf bir şekilde aşağı çekilmelidir. Bir HDMI kaynağı +5V Güç sinyali, 0.5 A'dan fazla olmayan aşırı akım korumasına sahiptir.
HDMI Intel FPGA IP Görüntü Veri Kanalı (DDC)
HDMI Intel FPGA IP DDC, I2C sinyallerini (SCL ve SDA) temel alır ve çekme dirençleri gerektirir. Bir Intel FPGA ile arayüz oluşturmak için 5V SCL ve SDA sinyal seviyesini FPGA G/Ç hacmine çevirmeniz gerekir.tagbir vol kullanarak e seviyesi (VCCIO)tagBitec HDMI 0102 yardımcı kartında kullanılan TI TXS2.0 gibi e seviye çeviricisi. TI TXS0102 cilttagSeviye tercüman cihazı dahili pull-up dirençlerini entegre eder, böylece yerleşik pull-up dirençlerine gerek kalmaz.
AN 837 için Belge Revizyon Geçmişi: HDMI Intel FPGA IP için Tasarım Yönergeleri
Belge Sürümü | Değişiklikler |
2019.01.28 |
|
Tarih | Sürüm | Değişiklikler |
Ocak 2018 | 2018.01.22 | İlk sürüm.
Not: Bu belge, AN 745: DisplayPort ve HDMI Arabirimleri için Tasarım Yönergeleri'nden kaldırılan ve AN 745: Intel FPGA DisplayPort Arabirimi için Tasarım Yönergeleri olarak yeniden adlandırılan HDMI Intel FPGA tasarım yönergelerini içerir. |
Intel Kurumu. Tüm hakları Saklıdır. Intel, Intel logosu ve diğer Intel markaları, Intel Corporation'ın veya yan kuruluşlarının ticari markalarıdır. Intel, FPGA ve yarı iletken ürünlerinin performansını Intel'in standart garantisine uygun olarak mevcut spesifikasyonlara göre garanti eder, ancak herhangi bir zamanda önceden bildirimde bulunmaksızın herhangi bir ürün ve hizmette değişiklik yapma hakkını saklı tutar. Intel, Intel tarafından yazılı olarak açıkça kabul edilmedikçe, burada açıklanan herhangi bir bilgi, ürün veya hizmetin uygulanmasından veya kullanılmasından kaynaklanan hiçbir sorumluluk veya yükümlülük kabul etmez. Intel müşterilerine, yayınlanan herhangi bir bilgiye güvenmeden ve ürün ya da hizmet siparişi vermeden önce aygıt özelliklerinin en son sürümünü edinmeleri önerilir.
Diğer isimler ve markalar başkalarının malı olarak iddia edilebilir.
İD: 683677
Sürüm: 2019-01-28
Belgeler / Kaynaklar
![]() |
Intel AN 837 HDMI FPGA IP için Tasarım Yönergeleri [pdf] Kullanıcı Kılavuzu AN 837 Tasarım Yönergeleri için HDMI FPGA IP, AN 837, Tasarım Yönergeleri için HDMI FPGA IP, Yönergeler için HDMI FPGA IP, HDMI FPGA IP |