intel AN 837 դիզայնի ուղեցույցներ HDMI FPGA IP-ի համար

Դիզայնի ուղեցույցներ HDMI Intel® FPGA IP-ի համար
Դիզայնի ուղեցույցները օգնում են ձեզ իրականացնել բարձր հստակության մուլտիմեդիա ինտերֆեյսի (HDMI) Intel FPGA IP-ներ՝ օգտագործելով FPGA սարքեր: Այս ուղեցույցները հեշտացնում են տախտակների ձևավորումը HDMI Intel® FPGA IP վիդեո միջերեսների համար:
- HDMI Intel FPGA IP Օգտագործողի ուղեցույց
- AN 745: Դիզայնի ուղեցույցներ Intel FPGA DisplayPort ինտերֆեյսի համար
HDMI Intel FPGA IP դիզայնի ուղեցույցներ
HDMI Intel FPGA ինտերֆեյսն ունի անցումային նվազագույնի հասցված դիֆերենցիալ ազդանշանի (TMDS) տվյալներ և ժամացույցի ալիքներ: Ինտերֆեյսը նաև ունի Տեսաէլեկտրոնիկայի ստանդարտների ասոցիացիա (VESA) Ցուցադրման տվյալների ալիք (DDC): TMDS ալիքները կրում են վիդեո, աուդիո և օժանդակ տվյալներ: DDC-ն հիմնված է I2C արձանագրության վրա: HDMI Intel FPGA IP միջուկն օգտագործում է DDC-ն՝ կարդալու Extended Display Identification Data (EDID) և փոխանակելու կոնֆիգուրացիայի և կարգավիճակի մասին տեղեկատվություն HDMI աղբյուրի և լվացարանի միջև:
HDMI Intel FPGA IP տախտակի դիզայնի խորհուրդներ
Երբ նախագծում եք ձեր HDMI Intel FPGA IP համակարգը, հաշվի առեք տախտակի ձևավորման հետևյալ խորհուրդները:
- Օգտագործեք ոչ ավելի, քան երկու միջանցք մեկ հետքի համար և խուսափեք կոճղերի միջոցով
- Համապատասխանեցրեք դիֆերենցիալ զույգի դիմադրությունը միակցիչի և մալուխի հավաքման դիմադրությանը (100 օհմ ±10%)
- Նվազագույնի հասցրեք միջզույգ և ներզույգ թեքությունը՝ TMDS ազդանշանի թեքության պահանջը բավարարելու համար
- Խուսափեք դիֆերենցիալ զույգը ներքևի հարթության բացվածքի վրայով ուղղորդելուց
- Օգտագործեք ստանդարտ բարձր արագությամբ PCB նախագծման պրակտիկա
- Օգտագործեք մակարդակի փոխարկիչներ՝ ինչպես TX-ում, այնպես էլ RX-ում էլեկտրականության համապատասխանությունը բավարարելու համար
- Օգտագործեք ամուր մալուխներ, ինչպիսիք են Cat2 մալուխը HDMI 2.0-ի համար
Սխեմատիկ դիագրամներ
Տրված հղումներում Bitec-ի սխեմատիկ դիագրամները ցույց են տալիս Intel FPGA-ի մշակման տախտակների տոպոլոգիան: HDMI 2.0 կապի տոպոլոգիայի օգտագործումը պահանջում է, որ դուք բավարարեք 3.3 Վ էլեկտրական համապատասխանությունը: Intel FPGA սարքերում 3.3 Վ-ի համապատասխանությունը բավարարելու համար դուք պետք է օգտագործեք մակարդակի փոխարկիչ: Որպես հաղորդիչի և ստացողի մակարդակի փոխարկիչ, օգտագործեք DC- զուգակցված վերարտադրիչ կամ ռեթայմեր:
Արտաքին վաճառող սարքերն են TMDS181 և TDP158RSBT, երկուսն էլ աշխատում են DCcoupled հղումներով: Ձեզ անհրաժեշտ է ԿԸՀ-ի գծերում պատշաճ քաշքշուկ՝ սպառողական այլ հեռակառավարման սարքերի հետ աշխատելիս ֆունկցիոնալությունն ապահովելու համար: Bitec-ի սխեմատիկ դիագրամները CTS հավաստագրված են: Հավաստագրումը, այնուամենայնիվ, հատուկ է արտադրանքի մակարդակին: Պլատֆորմի դիզայներներին խորհուրդ է տրվում հավաստագրել վերջնական արտադրանքը պատշաճ ֆունկցիոնալության համար:
Առնչվող տեղեկատվություն
- HSMC HDMI դուստր քարտի վերանայման սխեմատիկ դիագրամ 8
- FMC HDMI Daughter Card Revision 11-ի սխեմատիկ դիագրամ
- FMC HDMI Daughter Card Revision 6-ի սխեմատիկ դիագրամ
Hot-plug Detect (HPD)
HPD ազդանշանը կախված է մուտքային +5V Power ազդանշանից, օրինակampԲացի այդ, HPD քորոցը կարող է հաստատվել միայն այն ժամանակ, երբ աղբյուրից ստացված +5V Power ազդանշանը հայտնաբերվի: FPGA-ի հետ ինտերֆեյսի համար անհրաժեշտ է թարգմանել 5V HPD ազդանշանը FPGA I/O vol.tage մակարդակ (VCCIO), օգտագործելով հատtage մակարդակի թարգմանիչ, ինչպիսին է TI TXB0102-ը, որը չունի ինտեգրված ձգվող դիմադրիչներ: HDMI աղբյուրը պետք է իջեցնի HPD ազդանշանը, որպեսզի այն կարողանա հուսալիորեն տարբերել լողացող HPD ազդանշանը բարձր ձայնից:tage մակարդակի HPD ազդանշան: HDMI լվացարան +5V Power ազդանշանը պետք է թարգմանվի FPGA I/O voltage մակարդակ (VCCIO): Ազդանշանը պետք է թույլ քաշվի ներքև ռեզիստորով (10K), որպեսզի տարբերվի լողացող +5V հզորության ազդանշանը, երբ այն չի առաջնորդվում HDMI աղբյուրով: HDMI աղբյուրի +5V Power ազդանշանն ունի 0.5A-ից ոչ ավելի գերհոսանքի պաշտպանություն:
HDMI Intel FPGA IP ցուցադրման տվյալների ալիք (DDC)
HDMI Intel FPGA IP DDC-ն հիմնված է I2C ազդանշանների վրա (SCL և SDA) և պահանջում է ձգվող դիմադրություններ: Intel FPGA-ի հետ ինտերֆեյսի համար անհրաժեշտ է թարգմանել 5V SCL և SDA ազդանշանի մակարդակը FPGA I/O vol.tage մակարդակ (VCCIO) օգտագործելով հատtage մակարդակի թարգմանիչ, ինչպիսին է TI TXS0102-ը, որն օգտագործվում է Bitec HDMI 2.0 դուստր քարտում: The TI TXS0102 հատtagԷլեկտրոնային մակարդակի թարգմանիչ սարքը ինտեգրում է ներքին ձգվող ռեզիստորներն այնպես, որ ներսից ձգվող դիմադրությունների կարիք չկա:
Փաստաթղթերի վերանայման պատմություն AN 837-ի համար. նախագծման ուղեցույցներ HDMI Intel FPGA IP-ի համար
| Փաստաթղթի տարբերակը | Փոփոխություններ |
| 2019.01.28 |
|
| Ամսաթիվ | Տարբերակ | Փոփոխություններ |
| 2018 թվականի հունվար | 2018.01.22 | Նախնական թողարկում.
Նշում. Այս փաստաթուղթը պարունակում է HDMI Intel FPGA նախագծման ուղեցույցներ, որոնք հեռացվել են AN 745-ից. Դիզայնի ուղեցույցներ DisplayPort և HDMI ինտերֆեյսների համար և վերանվանվել են AN 745. Դիզայնի ուղեցույցներ Intel FPGA DisplayPort ինտերֆեյսի համար: |
Intel կորպորացիա. Բոլոր իրավունքները պաշտպանված են: Intel-ը, Intel-ի պատկերանշանը և Intel այլ նշանները Intel Corporation-ի կամ նրա դուստր ձեռնարկությունների ապրանքանիշերն են: Intel-ը երաշխավորում է իր FPGA-ի և կիսահաղորդչային արտադրանքների կատարումը ընթացիկ բնութագրերին համապատասխան՝ Intel-ի ստանդարտ երաշխիքին համապատասխան, սակայն իրեն իրավունք է վերապահում փոփոխություններ կատարել ցանկացած ապրանքի և ծառայությունների մեջ ցանկացած պահի առանց նախազգուշացման: Intel-ը չի ստանձնում ոչ մի պատասխանատվություն կամ պատասխանատվություն, որը բխում է սույն հոդվածում նկարագրված որևէ տեղեկատվության, արտադրանքի կամ ծառայության կիրառումից կամ օգտագործումից, բացառությամբ այն դեպքերի, որոնց մասին հստակ գրավոր համաձայնեցված է Intel-ի կողմից: Intel-ի հաճախորդներին խորհուրդ է տրվում ձեռք բերել սարքի տեխնիկական բնութագրերի վերջին տարբերակը՝ նախքան որևէ հրապարակված տեղեկատվության վրա հիմնվելը և ապրանքների կամ ծառայությունների պատվերներ կատարելը:
Այլ անուններ և ապրանքանիշեր կարող են պահանջվել որպես ուրիշների սեփականություն:
ID: 683677
Տարբերակ: 2019-01-28
Փաստաթղթեր / ռեսուրսներ
![]() |
intel AN 837 դիզայնի ուղեցույցներ HDMI FPGA IP-ի համար [pdf] Օգտագործողի ուղեցույց AN 837 Դիզայնի ուղեցույցներ HDMI FPGA IP-ի համար, AN 837, Դիզայնի ուղեցույցներ HDMI FPGA IP-ի համար, Ուղեցույցներ HDMI FPGA IP-ի, HDMI FPGA IP-ի համար |





