Microsemi AC490 RTG4 FPGA: Ndërtimi i një nënsistemi të procesorit Mi-V
Historia e rishikimit
Historia e rishikimit përshkruan ndryshimet që janë zbatuar në dokument. Ndryshimet renditen me rishikim, duke filluar nga publikimi më aktual.
Rishikimi 3.0
Më poshtë është një përmbledhje e ndryshimeve të bëra në këtë rishikim.
- U përditësua dokumenti për Libero SoC v2021.2.
- Figura 1 e përditësuar, faqe 3 deri në figurën 3, faqe 5.
- Figura 4, faqe 5, Figura 5, faqe 7, dhe Figura 18, faqe 17, është zëvendësuar.
- Tabela 2, faqe 6 dhe Tabela 3, faqe 7 e përditësuar.
- Shtojca 1 e shtuar: Programimi i pajisjes duke përdorur FlashPro Express, faqe 14.
- Shtojca 3 e shtuar: Ekzekutimi i skriptit TCL, faqe 20.
- U hoqën referencat për numrat e versionit Libero.
Rishikimi 2.0
Më poshtë është një përmbledhje e ndryshimeve të bëra në këtë rishikim.
- Informacion i shtuar në lidhje me përzgjedhjen e portës COM te Konfigurimi i harduerit, faqe 9.
- Përditësuar se si të zgjidhni portin e duhur COM në ekzekutimin e demonstrimit, faqe 11.
Rishikimi 1.0
Publikimi i parë i dokumentit.
Ndërtimi i një nënsistemi të procesorit Mi-V
Microchip ofron IP-në e procesorit Mi-V, një procesor 32-bit RISC-V dhe një zinxhir mjetesh softuerësh për të zhvilluar dizajne të bazuara në procesor RISC-V. RISC-V, një arkitekturë standarde e hapur e grupeve të udhëzimeve (ISA) nën qeverisjen e Fondacionit RISC-V, ofron përfitime të shumta, të cilat përfshijnë mundësinë e komunitetit me burim të hapur për të testuar dhe përmirësuar bërthamat me një ritëm më të shpejtë sesa ISA-të e mbyllura.
RTG4® FPGA-të mbështesin procesorin e butë Mi-V për të ekzekutuar aplikacionet e përdoruesit. Ky shënim aplikacioni përshkruan se si të ndërtohet një nënsistem i procesorit Mi-V për të ekzekutuar një aplikacion përdoruesi nga RAM-et e përcaktuara prej pëlhure ose memoria DDR.
Kërkesat e projektimit
Tabela e mëposhtme liston kërkesat e harduerit dhe softuerit për ekzekutimin e demonstrimit.
Tabela 1 • Kërkesat e projektimit
Software
- Libero® System-on-Chip (SoC)
- FlashPro Express
- SoftConsole
Shënim: Referojuni readme.txt file parashikuar në dizajn files për versionet e softuerit të përdorur me këtë dizajn referencë.
Shënim: Pamjet e ekranit të Libero SmartDesign dhe të konfigurimit të paraqitura në këtë udhëzues janë vetëm për qëllim ilustrimi.
Hapni modelin Libero për të parë përditësimet më të fundit.
Parakushtet
Para se të filloni:
- Shkarkoni dhe instaloni Libero SoC (siç tregohet në webfaqe për këtë dizajn) në kompjuterin pritës nga lokacioni i mëposhtëm: https://www.microsemi.com/product-directory/design-resources/1750-libero-soc
- Për dizajn demo filelidhjen e shkarkimit: http://soc.microsemi.com/download/rsc/?f=rtg4_ac490_df
Përshkrimi i Dizajnit
Madhësia e RTG4 μPROM është 57 KB. Aplikacionet e përdoruesve që nuk e kalojnë madhësinë μPROM mund të ruhen në μPROM dhe të ekzekutohen nga memoriet e brendshme Large SRAM (LSRAM). Aplikacionet e përdoruesve që tejkalojnë madhësinë μPROM duhet të ruhen në një memorie të jashtme jo të paqëndrueshme. Në këtë rast, një bootloader që ekzekutohet nga μPROM kërkohet për të inicializuar memoriet e brendshme ose të jashtme SRAM me aplikacionin e synuar nga memoria jo e paqëndrueshme.
Dizajni i referencës demonstron aftësinë e ngarkuesit për të kopjuar aplikacionin e synuar (me madhësi 7 KB) nga flashi SPI në memorien DDR dhe për të ekzekutuar nga memoria DDR. Bootloader ekzekutohet nga memoriet e brendshme. Seksioni i kodit ndodhet në μPROM, dhe seksioni i të dhënave ndodhet në SRAM-in e brendshëm të madh (LSRAM).
Shënim: Për më shumë informacion rreth mënyrës se si të ndërtoni projektin e ngarkuesit Mi-V Libero dhe si të ndërtoni projektin SoftConsole, referojuni TU0775: PolarFire FPGA: Ndërtimi i një tutorial të nënsistemit të procesorit Mi-V
Figura 1 tregon bllok diagramin e nivelit të lartë të dizajnit.
Figura 1 • Diagrami i bllokut të nivelit të lartë
Siç tregohet në figurën 1, pikat e mëposhtme përshkruajnë rrjedhën e të dhënave të dizajnit:
- Procesori Mi-V ekzekuton ngarkuesin nga μPROM dhe LSRAM-të e caktuar. Bootloader ndërlidhet me GUI përmes bllokut CoreUARTapb dhe pret për komandat.
- Kur komanda e programit flash SPI merret nga GUI, bootloader programon flashin SPI me aplikacionin e synuar të marrë nga GUI.
- Kur komanda e nisjes merret nga GUI, ngarkuesi i ngarkimit kopjon kodin e aplikacionit nga flashi SPI në DDR dhe më pas e ekzekuton atë nga DDR.
Struktura e orës
Ekzistojnë dy fusha të orës (40 MHz dhe 20 MHz) në dizajn. Oscilatori kristal 50 MHz në bord është i lidhur me bllokun PF_CCC i cili gjeneron orë 40 MHz dhe 20 MHz. Ora e sistemit 40 MHz drejton të gjithë nënsistemin e procesorit Mi-V përveç μPROM. Ora 20 MHz drejton RTG4 μPROM dhe ndërfaqen RTG4 μPROM APB. RTG4 μPROM mbështet një frekuencë të orës deri në 30 MHz. DDR_FIC është konfiguruar për ndërfaqen e autobusit AHB, e cila funksionon në 40 MHz. Memoria DDR funksionon në 320 MHz.
Figura 2 tregon strukturën e orës.
Figura 2 • Struktura e orës
Rivendos strukturën
Sinjalet POWER_ON_RESET_N dhe LOCK janë DHE, dhe sinjali i daljes (INIT_RESET_N) përdoret për të rivendosur bllokun RTG4FDDRC_INIT. Pas lëshimit të rivendosjes së FDDR, kontrolluesi FDDR inicializohet dhe më pas vendoset sinjali INIT_DONE. Sinjali INIT_DONE përdoret për të rivendosur procesorin Mi-V, pajisjet periferike dhe blloqe të tjera në dizajn.
Figura 3 • Rivendosja e strukturës
Implementimi i harduerit
Figura 4 tregon modelin Libero të modelit të referencës Mi-V.
Figura 4 • Moduli SmartDesign
Shënim: Pamja e ekranit e Libero SmartDesign e paraqitur në këtë shënim aplikacioni është vetëm për qëllim ilustrimi. Hapni projektin Libero për të parë përditësimet më të fundit dhe versionet IP.
Blloqe IP
Figura 2 liston blloqet IP të përdorura në modelin e referencës së nënsistemit të procesorit Mi-V dhe funksionin e tyre.
Tabela 2 • Blloqet IP1
Të gjithë udhëzuesit dhe manualet e përdoruesit të IP-së janë në dispozicion nga Libero SoC -> Katalogu.
RTG4 μPROM ruan deri në 10,400 fjalë 36-bit (374,400 bit të dhëna). Ai mbështet vetëm operacionet e leximit gjatë funksionimit normal të pajisjes pasi pajisja është programuar. Bërthama e procesorit MIV_RV32_C0 përbëhet nga një njësi e tërheqjes së instruksioneve, një tubacion ekzekutimi dhe një sistem memorie të dhënash. Sistemi i memories së procesorit MIV_RV32_C0 përfshin cache instruksionesh dhe cache të të dhënave. Bërthama MIV_RV32_C0 përfshin dy ndërfaqe të jashtme AHB - ndërfaqen kryesore të autobusit të memories AHB (MEM) dhe ndërfaqen kryesore të autobusit AHB Memory Mapped I/O (MMIO). Kontrolluesi i cache-it përdor ndërfaqen AHB MEM për të rimbushur udhëzimet dhe memoriet e të dhënave. Ndërfaqja AHB MMIO përdoret për një akses të paketuar në pajisjet periferike I/O.
Hartat e memories së ndërfaqes AHB MMIO dhe ndërfaqes MEM janë përkatësisht 0x60000000 deri në 0X6FFFFFFF dhe 0x80000000 deri në 0x8FFFFFFF. Adresa vektoriale e rivendosjes së procesorit është e konfigurueshme. Rivendosja e MIV_RV32_C0 është një sinjal aktiv në nivel të ulët, i cili duhet të çaktivizohet në sinkron me orën e sistemit përmes një sinkronizuesi të rivendosur.
Procesori MIV_RV32_C0 akseson memorien e ekzekutimit të aplikacionit duke përdorur ndërfaqen AHB MEM. Shembulli i autobusit CoreAHBLite_C0_0 është konfiguruar për të ofruar 16 slota skllav, secila me madhësi 1 MB. Kujtesa RTG μPROM dhe blloqet RTG4FDDRC janë të lidhura me këtë autobus. μPROM përdoret për ruajtjen e aplikacionit të ngarkuesit.
Procesori MIV_RV32_C0 drejton transaksionet e të dhënave ndërmjet adresave 0x60000000 dhe 0x6FFFFFFF në ndërfaqen MMIO. Ndërfaqja MMIO është e lidhur me autobusin CoreAHBLite_C1_0 për të komunikuar me pajisjet periferike të lidhura me foletë e tij skllav. Shembulli i autobusit CoreAHBLite_C1_0 është konfiguruar të sigurojë 16 slota skllav, secila me madhësi 256 MB. Periferikët UART, CoreSPI dhe CoreGPIO janë të lidhura me autobusin CoreAHBLite_C1_0 nëpërmjet urës CoreAHBTOAPB3 dhe autobusit CoreAPB3.
Harta e kujtesës
Tabela 3 liston hartën e memories së memories dhe pajisjeve periferike.
Tabela 3 • Harta e memories
Implementimi i Softuerit
Dizajni i referencës filepërfshijnë hapësirën e punës SoftConsole që përmban projektet e mëposhtme të softuerit:
- Bootloader
- Aplikimi i synuar
Bootloader
Aplikacioni bootloader programohet në μPROM gjatë programimit të pajisjes. Bootloader zbaton funksionet e mëposhtme:
- Programimi i SPI Flash me aplikacionin e synuar.
- Kopjimi i aplikacionit të synuar nga SPI Flash në memorien DDR3.
- Kalimi i ekzekutimit të programit në aplikacionin e synuar të disponueshëm në memorien DDR3.
Aplikacioni bootloader duhet të ekzekutohet nga μPROM me LSRAM si stack. Prandaj, adresat e ROM dhe RAM në skriptin lidhës vendosen në adresën fillestare të μPROM dhe LSRAM-ve të përcaktuara, përkatësisht. Seksioni i kodit ekzekutohet nga ROM dhe seksioni i të dhënave ekzekutohet nga RAM siç tregohet në figurën 5.
Figura 5 • Skripti i lidhjes së bootloader
Skripti lidhës (microsemi-riscv-ram_rom.ld) është i disponueshëm në
Dosja SoftConsole_Project\mivrv32im-bootloader e dizajnit files.
Aplikimi i synuar
Aplikacioni i synuar pulson LED-të në bord 1, 2, 3 dhe 4 dhe printon mesazhe UART. Aplikacioni i synuar duhet të ekzekutohet nga memoria DDR3. Prandaj, seksionet e kodit dhe të stivës në skriptin lidhës vendosen në adresën fillestare të memories DDR3 siç tregohet në Figurën 6.
Figura 6 • Target Application Linker Script
Skripti lidhës (microsemi-riscv-ram.ld) është i disponueshëm në dosjen e aplikacionit SoftConsole_Project\miv-rv32imddr- të dizajnit files.
Vendosja e harduerit
Hapat e mëposhtëm përshkruajnë mënyrën e konfigurimit të harduerit:
- Sigurohuni që bordi të jetë FIKUR duke përdorur çelësin SW6.
- Lidhni kërcyesit në kompletin e zhvillimit RTG4, siç tregohet në tabelën e mëposhtme:
Tabela 4 • Jumperskërcyes Pin Nga Pin To Komentet J11, J17, J19, J23, J26, J21, J32 dhe J27 1 2 E paracaktuar J16 2 3 E paracaktuar J33 1 2 E paracaktuar 3 4 - Lidheni kompjuterin pritës me lidhësin J47 duke përdorur kabllon USB.
- Sigurohuni që drejtuesit e urës USB në UART të zbulohen automatikisht. Kjo mund të verifikohet në menaxherin e pajisjes së kompjuterit pritës.
- Siç tregohet në figurën 7, vetitë e portit të COM13 tregojnë se është i lidhur me konvertuesin serial USB C. Prandaj, COM13 është zgjedhur në këtë ishample. Numri i portit COM është specifik i sistemit.
Figura 7 • Menaxheri i pajisjes
Shënim: Nëse drejtuesit e urës USB në UART nuk janë të instaluar, shkarkoni dhe instaloni drejtuesit nga www.microsemi.com//documents/CDM_2.08.24_WHQL_Certified.zip. - Lidheni furnizimin me energji elektrike me lidhësin J9 dhe ndizni çelësin e furnizimit me energji, SW6.
Figura 8 • Kompleti i Zhvillimit RTG4
Drejtimi i demonstrimit
Ky kapitull përshkruan hapat për programimin e pajisjes RTG4 me modelin e referencës, programimin e SPI Flash me aplikacionin e synuar dhe nisjen e aplikacionit të synuar nga memoria DDR duke përdorur GUI-në e Mi-V Bootloader.
Ekzekutimi i demonstrimit përfshin hapat e mëposhtëm:
- Programimi i pajisjes RTG4, faqe 11
- Përdorimi i ngarkuesit Mi-V, faqe 11
Programimi i pajisjes RTG4
Pajisja RTG4 mund të programohet ose duke përdorur FlashPro Express ose Libero SOC.
- Për të programuar Kompletin e Zhvillimit RTG4 me punën file dhënë si pjesë e dizajnit files duke përdorur softuerin FlashPro Express, referojuni Shtojcës 1: Programimi i pajisjes duke përdorur FlashPro Express, faqe 14.
- Për të programuar pajisjen duke përdorur Libero SoC, referojuni Shtojcës 2: Programimi i pajisjes duke përdorur Libero SoC, faqe 17.
Përdorimi i ngarkuesit Mi-V
Pas përfundimit të suksesshëm të programimit, ndiqni këto hapa:
- Ekzekutoni setup.exe file në dispozicion në dizajnin e mëposhtëm files vendndodhjen.
<$Download_Directory>\rtg4_ac490_df\GUI_Installer\Mi-V Bootloader_Installer_V1.4 - Ndiqni magjistarin e instalimit për të instaluar aplikacionin Bootloader GUI.
Figura 9 tregon RTG4 Mi-V Bootloader GUI.
Figura 9 • Mi-V Bootloader GUI - Zgjidhni portën COM të lidhur me konvertuesin serial USB C siç tregohet në figurën 7.
- Klikoni butonin e lidhjes. Pas lidhjes së suksesshme, treguesi i kuq bëhet i gjelbër siç tregohet në figurën 10.
Figura 10 • Lidhni portën COM - Klikoni butonin Import dhe zgjidhni aplikacionin e synuar file (.bin). Pas importimit, rruga e file shfaqet në GUI siç tregohet në Figurën 11.
<$Download_Directory>\rtg4_ac490_df\Source_files
Figura 11 • Importoni aplikacionin e synuar File - Siç tregohet në figurën 11, klikoni në opsionin Program SPI Flash për të programuar aplikacionin e synuar në SPI Flash. Një pop-up shfaqet pasi SPI Flash programohet siç tregohet në figurën 12. Klikoni OK.
Figura 12 • SPI Flash Programuar - Zgjidhni opsionin Start Boot për të kopjuar aplikacionin nga SPI Flash në memorien DDR3 dhe për të filluar ekzekutimin e aplikacionit nga memoria DDR3. Pas nisjes së suksesshme të aplikacionit të synuar nga memoria DDR3, aplikacioni printon mesazhe UART dhe pulson LED1, 2, 3 dhe 4 të përdoruesit në bord siç tregohet në Figurën 13.
Figura 13 • Ekzekutoni aplikacionin nga DDR - Aplikacioni funksionon nga memoria DDR3 dhe kjo përfundon demonstrimin. Mbyllni GUI-në e Mi-V Bootloader.
Programimi i pajisjes duke përdorur FlashPro Express
Ky seksion përshkruan se si të programoni pajisjen RTG4 me punën e programimit file duke përdorur FlashPro Express.
Për të programuar pajisjen, kryeni hapat e mëposhtëm:
- Sigurohuni që cilësimet e kërcyesit në tabelë janë të njëjta me ato të renditura në Tabelën 3 të UG0617:
Udhëzuesi i përdorimit të Kit për Zhvillimin RTG4. - Opsionale, jumper J32 mund të vendoset për të lidhur kunjat 2-3 kur përdorni një programues të jashtëm FlashPro4, FlashPro5 ose FlashPro6 në vend të cilësimit të parazgjedhur të kërcyesit për të përdorur FlashPro5 të integruar.
Shënim: Çelësi i furnizimit me energji elektrike, SW6 duhet të fiket gjatë kryerjes së lidhjeve të kërcyesit. - Lidhni kabllon e furnizimit me energji elektrike me lidhësin J9 në tabelë.
- Ndezni çelësin e furnizimit me energji elektrike SW6.
- Nëse përdorni FlashPro5 të integruar, lidhni kabllon USB me lidhësin J47 dhe kompjuterin pritës.
Përndryshe, nëse përdorni një programues të jashtëm, lidhni kabllon e shiritit me JTAG header J22 dhe lidhni programuesin me kompjuterin pritës. - Në kompjuterin pritës, hapni softuerin FlashPro Express.
- Klikoni New ose zgjidhni New Job Project nga FlashPro Express Job nga menyja Project për të krijuar një projekt të ri pune, siç tregohet në figurën e mëposhtme.
Figura 14 • Projekti i punës FlashPro Express - Futni sa vijon në kutinë e dialogut të Punës së Re nga FlashPro Express:
- Punë programimi file: Klikoni Shfleto dhe lundroni në vendndodhjen ku është puna file ndodhet dhe zgjidhni file. Vendndodhja e paracaktuar është: \rtg4_ac490_df\Programming_Job
- Vendndodhja e projektit të punës FlashPro Express: Klikoni Shfleto dhe lundroni në vendndodhjen e dëshiruar të projektit FlashPro Express.
Figura 15 • Projekti i ri i punës nga FlashPro Express Job
- Klikoni OK. Programimi i kërkuar file është zgjedhur dhe gati për t'u programuar në pajisje.
- Dritarja FlashPro Express shfaqet siç tregohet në figurën e mëposhtme. Konfirmoni që një numër programuesi të shfaqet në fushën Programuesi. Nëse jo, konfirmoni lidhjet e bordit dhe klikoni Rifresko/Riskan programuesit.
Figura 16 • Programimi i pajisjes - Klikoni RUN. Kur pajisja programohet me sukses, shfaqet një status RUN PASSED siç tregohet në figurën e mëposhtme.
Figura 17 • FlashPro Express—RUN PASSED - Mbyllni FlashPro Express ose klikoni Exit në skedën Project.
Programimi i pajisjes duke përdorur Libero SoC
Dizajni i referencës files përfshijnë projektin e nënsistemit të procesorit Mi-V të krijuar duke përdorur Libero SoC. Pajisja RTG4 mund të programohet duke përdorur Libero SoC. Projekti Libero SoC është ndërtuar plotësisht dhe funksionon nga Sinteza, Vendi dhe Rruga, Verifikimi i Kohës, Gjenerimi i të Dhënave të Array FPGA, Përditësimi i Përmbajtjes së Memory μPROM, Gjenerimi i Bitstream, Programimi FPGA.
Rrjedha e projektimit Libero është paraqitur në figurën e mëposhtme.
Figura 18 • Rrjedha e projektimit Libero
Për të programuar pajisjen RTG4, projekti i nënsistemit të procesorit Mi-V duhet të hapet në Libero SoC dhe hapat e mëposhtëm duhet të ridrejtohen:
- Përditëso përmbajtjen e kujtesës uPROM: Në këtë hap, μPROM programohet me aplikacionin e ngarkuesit.
- Gjenerimi i Bitstream: Në këtë hap, puna file është krijuar për pajisjen RTG4.
- Programimi FPGA: Në këtë hap, pajisja RTG4 programohet duke përdorur Job file.
Ndiqni këto hapa:
- Nga Libero Design Flow, zgjidhni Update uPROM Memory Content.
- Krijoni një klient duke përdorur opsionin Shto.
- Zgjidhni klientin dhe më pas zgjidhni opsionin Edit.
- Zgjidhni Përmbajtje nga file dhe më pas zgjidhni opsionin Browse siç tregohet në Figurën 19.
Figura 19 • Redakto klientin e ruajtjes së të dhënave - Shkoni te dizajni i mëposhtëm files vendndodhjen dhe zgjidhni miv-rv32im-bootloader.hex file siç tregohet në figurën 20. <$Download_Directory>\rtg4_ac490_df
- Vendosni File Shkruani si Intel-Hex (*.hex).
- Zgjidhni Përdor rrugën relative nga direktoria e projektit.
- Klikoni OK.
Figura 20 • Memoria e importit File
- Klikoni OK.
Përmbajtja μPROM është përditësuar. - Klikoni dy herë Generate Bitstream siç tregohet në Figurën 21.
Figura 21 • Gjeneroni Bitstream - Klikoni dy herë Run PROGRAM Action për të programuar pajisjen siç tregohet në Figurën 21.
Pajisja RTG4 është e programuar. Shihni Ekzekutimi i demonstrimit, faqe 11.
Ekzekutimi i skriptit TCL
Skriptet TCL janë dhënë në dizajn files dosje nën direktorinë TCL_Scripts. Nëse kërkohet, rrjedha e projektimit mund të riprodhohet nga zbatimi i projektimit deri në gjenerimin e punës file.
Për të ekzekutuar TCL, ndiqni hapat e mëposhtëm:
- Hapni softuerin Libero.
- Zgjidhni Projekt > Ekzekutoni skriptin….
- Klikoni Shfleto dhe zgjidhni script.tcl nga direktoria e shkarkuar TCL_Scripts.
- Klikoni Run.
Pas ekzekutimit të suksesshëm të skriptit TCL, projekti Libero krijohet brenda drejtorisë TCL_Scripts.
Për më shumë informacion rreth skripteve TCL, referojuni rtg4_ac490_df/TCL_Scripts/readme.txt.
Referojuni Libero® SoC Command TCL Guide Reference për më shumë detaje mbi komandat TCL. Kontaktoni
Mbështetje teknike për çdo pyetje që haset gjatë ekzekutimit të skriptit TCL.
Microsemi nuk jep asnjë garanci, përfaqësim ose garanci në lidhje me informacionin e përfshirë këtu ose përshtatshmërinë e produkteve dhe shërbimeve të saj për ndonjë qëllim të veçantë, dhe as Microsemi nuk merr përsipër ndonjë përgjegjësi që lind nga aplikimi ose përdorimi i ndonjë produkti ose qarku. Produktet e shitura më poshtë dhe çdo produkt tjetër i shitur nga Microsemi i janë nënshtruar testimit të kufizuar dhe nuk duhet të përdoren në lidhje me pajisjet ose aplikacionet kritike për misionin. Çdo specifikim i performancës besohet të jetë i besueshëm, por nuk verifikohet, dhe Blerësi duhet të kryejë dhe të kryejë të gjitha testimet e performancës dhe të tjera të produkteve, vetëm dhe së bashku me, ose të instaluar në, çdo produkt përfundimtar. Blerësi nuk do të mbështetet në asnjë të dhënë dhe specifikim të performancës ose parametër të ofruar nga Microsemi. Është përgjegjësi e blerësit të përcaktojë në mënyrë të pavarur përshtatshmërinë e çdo produkti dhe të testojë dhe verifikojë të njëjtën gjë. Informacioni i dhënë nga Microsemi më poshtë jepet "siç është, ku është" dhe me të gjitha gabimet, dhe i gjithë rreziku që lidhet me një informacion të tillë është tërësisht tek Blerësi. Microsemi nuk i jep, në mënyrë eksplicite ose të nënkuptuar, asnjë pale asnjë të drejtë patente, licencë ose ndonjë të drejtë tjetër të IP, qoftë në lidhje me vetë informacionin e tillë apo çdo gjë të përshkruar nga ky informacion. Informacioni i dhënë në këtë dokument është në pronësi të Microsemi dhe Microsemi rezervon të drejtën të bëjë çdo ndryshim në informacionin në këtë dokument ose në çdo produkt dhe shërbim në çdo kohë pa paralajmërim.
Rreth Microsemi
Microsemi, një degë në pronësi të plotë të Microchip Technology Inc. (Nasdaq: MCHP), ofron një portofol gjithëpërfshirës të zgjidhjeve gjysmëpërçuese dhe të sistemit për hapësirën ajrore dhe mbrojtjen, komunikimet, qendrat e të dhënave dhe tregjet industriale. Produktet përfshijnë qarqe të integruara analoge me sinjal të përzier me performancë të lartë dhe të ngurtësuar nga rrezatimi, FPGA, SoC dhe ASIC; produkte të menaxhimit të energjisë; pajisjet e kohës dhe sinkronizimit dhe zgjidhjet e sakta kohore, duke vendosur standardet botërore për kohën; pajisje për përpunimin e zërit; Zgjidhje RF; komponente diskrete; zgjidhje për ruajtjen dhe komunikimin e ndërmarrjeve, teknologjitë e sigurisë dhe anti-t të shkallëzuaramper produkte; zgjidhje Ethernet; IC-të dhe hapjet e mesit me fuqi mbi Ethernet; si dhe aftësitë dhe shërbimet e dizajnit me porosi. Mësoni më shumë në www.microsemi.com.
Shtabi Microsemi
One Enterprise, Aliso Viejo,
CA 92656 SHBA
Brenda SHBA: +1 800-713-4113
Jashtë SHBA: +1 949-380-6100
Shitjet: +1 949-380-6136
Faks: +1 949-215-4996
Email: sales.support@microsemi.com
www.microsemi.com
©2021 Microsemi, një degë në pronësi të plotë të Microchip Technology Inc. Të gjitha të drejtat e rezervuara. Microsemi dhe logoja Microsemi janë marka tregtare të regjistruara të Microsemi Corporation. Të gjitha markat e tjera tregtare dhe markat e shërbimit janë pronë e pronarëve të tyre përkatës
Dokumentet / Burimet
![]() |
Microsemi AC490 RTG4 FPGA: Ndërtimi i një nënsistemi të procesorit Mi-V [pdfUdhëzuesi i përdoruesit AC490 RTG4 FPGA Ndërtimi i një nënsistemi të procesorit Mi-V, AC490 RTG4, FPGA Ndërtimi i një nënsistemi të procesorit Mi-V, Nënsistemi i procesorit Mi-V |