Microsemi AC490 RTG4 FPGA- Mi-V ပရိုဆက်ဆာစနစ်ခွဲတစ်ခု တည်ဆောက်ခြင်း။
ပြန်လည်ပြင်ဆင်မှုမှတ်တမ်း
တည်းဖြတ်မှုမှတ်တမ်းသည် စာရွက်စာတမ်းတွင် အကောင်အထည်ဖော်ခဲ့သော အပြောင်းအလဲများကို ဖော်ပြသည်။ အပြောင်းအလဲများကို လက်ရှိထုတ်ဝေမှုအများဆုံးမှ စတင်၍ ပြန်လည်ပြင်ဆင်ခြင်းဖြင့် စာရင်းပြုစုထားပါသည်။
ပြင်ဆင်ချက် 3.0
အောက်ပါတို့သည် ဤပြန်လည်ပြင်ဆင်မှုတွင် ပြုလုပ်ခဲ့သော အပြောင်းအလဲများ၏ အကျဉ်းချုပ်ဖြစ်သည်။
- Libero SoC v2021.2 အတွက် စာရွက်စာတမ်းကို အပ်ဒိတ်လုပ်ထားသည်။
- ပုံ 1၊ စာမျက်နှာ 3 မှ ပုံ 3 မှ စာမျက်နှာ 5 အထိ အပ်ဒိတ်လုပ်ထားသည်။
- ပုံ ၄၊ စာမျက်နှာ ၅၊ ပုံ ၅၊ စာမျက်နှာ ၇၊ နှင့် ပုံ ၁၈၊ စာမျက်နှာ ၁၇ ကို အစားထိုးထားသည်။
- ဇယား ၂၊ စာမျက်နှာ ၅ နှင့် ဇယား ၃၊ စာမျက်နှာ ၆ ကို မွမ်းမံထားသည်။
- ထပ်လောင်းနောက်ဆက်တွဲ 1- FlashPro Express ကို အသုံးပြု၍ စက်ပစ္စည်းကို ပရိုဂရမ်ရေးဆွဲခြင်း စာမျက်နှာ 14။
- Added နောက်ဆက်တွဲ 3- TCL Script ကို လုပ်ဆောင်ခြင်း စာမျက်နှာ 20။
- Libero ဗားရှင်းနံပါတ်များအတွက် ရည်ညွှန်းချက်များကို ဖယ်ရှားခဲ့သည်။
ပြင်ဆင်ချက် 2.0
အောက်ပါတို့သည် ဤပြန်လည်ပြင်ဆင်မှုတွင် ပြုလုပ်ခဲ့သော အပြောင်းအလဲများ၏ အကျဉ်းချုပ်ဖြစ်သည်။
- ဟာ့ဒ်ဝဲကို သတ်မှတ်ခြင်း စာမျက်နှာ ၉ တွင် COM ပို့တ်ရွေးချယ်မှုဆိုင်ရာ အချက်အလက်ကို ထည့်သွင်းထားသည်။
- သရုပ်ပြလုပ်ဆောင်ခြင်း စာမျက်နှာ 11 တွင် သင့်လျော်သော COM ဆိပ်ကမ်းကို ရွေးချယ်နည်းကို အပ်ဒိတ်လုပ်ထားသည်။
ပြင်ဆင်ချက် 1.0
စာတမ်း၏ ပထမဆုံးထုတ်ဝေမှု။
Mi-V Processor Subsystem ကိုတည်ဆောက်ခြင်း။
Microchip သည် RISC-V ပရိုဆက်ဆာကို အခြေခံသည့် ဒီဇိုင်းများကို တီထွင်ရန်အတွက် 32-bit RISC-V ပရိုဆက်ဆာနှင့် ဆော့ဖ်ဝဲတူးလ်ကွင်းဆက်ကို ပေးဆောင်သည်။ RISC-V ဖောင်ဒေးရှင်း၏ အုပ်ချုပ်မှုအောက်ရှိ စံဖွင့်ထားသော သင်ကြားမှုသတ်မှတ်ဗိသုကာ (ISA)၊ RISC-V သည် ပိတ်ထားသော ISA များထက် ပိုမိုမြန်ဆန်သော အရှိန်အဟုန်ဖြင့် cores များကို စမ်းသပ်ရန်နှင့် တိုးတက်စေရန် open source အသိုင်းအဝိုင်းအား ပံ့ပိုးပေးသည့် အကျိုးကျေးဇူးများစွာကို ပေးဆောင်ပါသည်။
RTG4® FPGAs သည် သုံးစွဲသူအပလီကေးရှင်းများလည်ပတ်ရန်အတွက် Mi-V ပျော့ပရိုဆက်ဆာကို ပံ့ပိုးပေးသည်။ ဤအပလီကေးရှင်းမှတ်စုသည် သတ်မှတ်ထားသောထည် RAMs သို့မဟုတ် DDR မမ်မိုရီမှအသုံးပြုသူအပလီကေးရှင်းကိုလုပ်ဆောင်ရန် Mi-V ပရိုဆက်ဆာစနစ်ခွဲကို မည်သို့တည်ဆောက်ရမည်ကို ဖော်ပြထားပါသည်။
ဒီဇိုင်းလိုအပ်ချက်များ
အောက်ဖော်ပြပါဇယားတွင် သရုပ်ပြလုပ်ဆောင်ခြင်းအတွက် ဟာ့ဒ်ဝဲနှင့် ဆော့ဖ်ဝဲလ်လိုအပ်ချက်များကို ဖော်ပြထားပါသည်။
ဇယား 1 • ဒီဇိုင်းလိုအပ်ချက်များ
ဆော့ဝဲ
- Libero® System-on-Chip (SoC)
- FlashPro Express
- SoftConsole
မှတ်ချက် - readme.txt ကို ကိုးကားပါ။ file ဒီဇိုင်း၌ပေးထားသည်။ fileဤအကိုးအကားဒီဇိုင်းဖြင့် အသုံးပြုထားသော ဆော့ဖ်ဝဲဗားရှင်းများအတွက် s။
မှတ်ချက် - ဤလမ်းညွှန်တွင်ပြသထားသည့် Libero SmartDesign နှင့် configuration မျက်နှာပြင်ရိုက်ချက်များသည် ပုံဥပမာအတွက်သာဖြစ်သည်။
နောက်ဆုံးထွက်မွမ်းမံမှုများကိုကြည့်ရှုရန် Libero ဒီဇိုင်းကိုဖွင့်ပါ။
လိုအပ်ချက်များ
သင်မစတင်မီ-
- Libero SoC ကို ဒေါင်းလုဒ်လုပ်ပြီး တပ်ဆင်ပါ။ webဤဒီဇိုင်းအတွက်ဆိုဒ်) အောက်ပါတည်နေရာမှ host PC တွင်၊ https://www.microsemi.com/product-directory/design-resources/1750-libero-soc
- ဒီမိုဒီဇိုင်းအတွက် fileဒေါင်းလုဒ်လင့်ခ် http://soc.microsemi.com/download/rsc/?f=rtg4_ac490_df
ဒီဇိုင်းဖော်ပြချက်
RTG4 μPROM အရွယ်အစားသည် 57 KB ဖြစ်သည်။ μPROM အရွယ်အစားထက် မကျော်လွန်သော အသုံးပြုသူ အပလီကေးရှင်းများကို μPROM တွင် သိမ်းဆည်းနိုင်ပြီး အတွင်းပိုင်း Large SRAM Memories (LSRAM) မှ လုပ်ဆောင်နိုင်သည်။ μPROM အရွယ်အစားထက်ကျော်လွန်သော အသုံးပြုသူအပလီကေးရှင်းများကို ပြင်ပမတည်ငြိမ်သောမှတ်ဉာဏ်တွင် သိမ်းဆည်းထားရပါမည်။ ဤကိစ္စတွင်၊ μPROM မှလုပ်ဆောင်သော bootloader သည် ပစ်မှတ်အပလီကေးရှင်းဖြင့် အတွင်းပိုင်း သို့မဟုတ် ပြင်ပ SRAM မှတ်ဉာဏ်များကို စတင်ရန် လိုအပ်သည်။
အကိုးအကား ဒီဇိုင်းသည် ပစ်မှတ် အပလီကေးရှင်း (အရွယ်အစား 7 KB) ကို SPI flash မှ DDR memory သို့ ကူးယူရန်နှင့် DDR မမ်မိုရီမှ လုပ်ဆောင်ရန် bootloader စွမ်းရည်ကို ပြသသည်။ bootloader ကို internal memory မှလုပ်ဆောင်သည်။ ကုဒ်ကဏ္ဍသည် μPROM တွင်တည်ရှိပြီး ဒေတာအပိုင်းသည် အတွင်းပိုင်း Large SRAM (LSRAM) တွင် တည်ရှိသည်။
မှတ်ချက် - Mi-V bootloader Libero ပရောဂျက်ကို တည်ဆောက်နည်းနှင့် SoftConsole ပရောဂျက်ကို တည်ဆောက်ပုံအကြောင်း နောက်ထပ်အချက်အလက်များအတွက်၊ TU0775: PolarFire FPGA ကို ကိုးကားပါ- Mi-V ပရိုဆက်ဆာစနစ်ခွဲ ကျူတိုရီရယ်ကို တည်ဆောက်ခြင်း
ပုံ 1 သည် ဒီဇိုင်း၏ ထိပ်တန်းအဆင့် ဘလောက်ပုံစံကို ပြထားသည်။
ပုံ 1 • ထိပ်တန်းအဆင့် Block Diagram
ပုံ 1 တွင်ပြထားသည့်အတိုင်း၊ အောက်ပါအချက်များသည် ဒီဇိုင်း၏ဒေတာစီးဆင်းမှုကို ဖော်ပြသည်-
- Mi-V ပရိုဆက်ဆာသည် μPROM နှင့် သတ်မှတ်ထားသော LSRAMs မှ bootloader ကို လုပ်ဆောင်သည်။ bootloader သည် CoreUARTapb ပိတ်ဆို့ခြင်းမှတဆင့် GUI နှင့် အင်တာဖေ့စ်ဖြစ်ပြီး အမိန့်များကို စောင့်သည်။
- SPI flash ပရိုဂရမ်အမိန့်ကို GUI မှလက်ခံရရှိသောအခါ၊ GUI မှရရှိသောပစ်မှတ်အပလီကေးရှင်းဖြင့် SPI flash ကို bootloader ပရိုဂရမ်များ။
- boot command ကို GUI မှ လက်ခံရရှိသောအခါ၊ bootloader သည် အပလီကေးရှင်းကုဒ်ကို SPI flash မှ DDR သို့ ကူးယူပြီး DDR မှ လုပ်ဆောင်သည်။
နာရီဖွဲ့စည်းပုံ
ဒီဇိုင်းတွင် နာရီဒိုမိန်း နှစ်ခု (40 MHz နှင့် 20 MHz) ရှိသည်။ on-board 50 MHz crystal oscillator သည် 40 MHz နှင့် 20 MHz နာရီများကိုထုတ်ပေးသည့် PF_CCC ဘလောက်နှင့် ချိတ်ဆက်ထားသည်။ 40 MHz စနစ်နာရီသည် μPROM မှလွဲ၍ ပြီးပြည့်စုံသော Mi-V ပရိုဆက်ဆာခွဲစနစ်ကို မောင်းနှင်ပေးပါသည်။ 20 MHz နာရီသည် RTG4 μPROM နှင့် RTG4 μPROM APB interface ကို မောင်းနှင်သည်။ RTG4 μPROM သည် 30 MHz အထိ နာရီကြိမ်နှုန်းကို ပံ့ပိုးပေးသည်။ DDR_FIC ကို 40 MHz ဖြင့် လုပ်ဆောင်သည့် AHB ဘတ်စ်ကား အင်တာဖေ့စ်အတွက် ပြင်ဆင်သတ်မှတ်ထားသည်။ DDR memory သည် 320 MHz တွင် လုပ်ဆောင်သည်။
ပုံ 2 သည် clocking structure ကိုပြသည်။
ပုံ 2 • Clocking Structure
ဖွဲ့စည်းပုံကို ပြန်လည်သတ်မှတ်ပါ။
POWER_ON_RESET_N နှင့် LOCK အချက်ပြမှုများကို AND လုပ်ပြီး RTG4FDDRC_INIT ပိတ်ဆို့ခြင်းကို ပြန်လည်သတ်မှတ်ရန်အတွက် အထွက်အချက်ပြအချက်ပြ (INIT_RESET_N) ကို အသုံးပြုပါသည်။ FDDR ပြန်လည်သတ်မှတ်မှုကို ရုပ်သိမ်းပြီးနောက်၊ FDDR ထိန်းချုပ်ကိရိယာကို စတင်လုပ်ဆောင်ပြီး၊ ထို့နောက် INIT_DONE အချက်ပြမှုကို အတည်ပြုသည်။ ဒီဇိုင်းတွင် Mi-V ပရိုဆက်ဆာ၊ အရံများနှင့် အခြားဘလောက်များကို ပြန်လည်သတ်မှတ်ရန် INIT_DONE အချက်ပြမှုကို အသုံးပြုသည်။
ပုံ 3 • ဖွဲ့စည်းပုံကို ပြန်လည်သတ်မှတ်ပါ။
Hardware အကောင်အထည်ဖော်ခြင်း။
ပုံ 4 သည် Mi-V ရည်ညွှန်းဒီဇိုင်း၏ Libero ဒီဇိုင်းကို ပြသထားသည်။
ပုံ 4 • SmartDesign Module
မှတ်ချက် - ဤအပလီကေးရှင်းမှတ်စုတွင်ပြသထားသည့် Libero SmartDesign ဖန်သားပြင်ဓာတ်ပုံသည် ပုံဥပမာအတွက်သာဖြစ်သည်။ နောက်ဆုံးထွက်မွမ်းမံမှုများနှင့် IP ဗားရှင်းများကိုကြည့်ရှုရန် Libero ပရောဂျက်ကိုဖွင့်ပါ။
IP Blocks များ
ပုံ 2 သည် Mi-V ပရိုဆက်ဆာစနစ်ခွဲကို ရည်ညွှန်းသည့် ဒီဇိုင်းနှင့် ၎င်းတို့၏လုပ်ဆောင်ချက်အတွက် အသုံးပြုသည့် IP ပိတ်ဆို့မှုများကို စာရင်းပြုစုထားသည်။
ဇယား 2 • IP Blocks1
IP အသုံးပြုသူလမ်းညွှန်များနှင့် လက်စွဲစာအုပ်အားလုံးကို Libero SoC -> Catalog မှ ရရှိနိုင်ပါသည်။
RTG4 μPROM သည် 10,400-bit စကားလုံး 36 (ဒေတာ 374,400 bits) အထိ သိမ်းဆည်းထားသည်။ စက်ပစ္စည်းကို ပရိုဂရမ်ပြုလုပ်ပြီးနောက် ပုံမှန်စက်လည်ပတ်မှုအတွင်း ဖတ်ရှုခြင်းလုပ်ဆောင်မှုများကိုသာ ပံ့ပိုးပေးသည်။ MIV_RV32_C0 ပရိုဆက်ဆာ core တွင် ညွှန်ကြားချက်ယူနစ်၊ လုပ်ဆောင်မှုပိုက်လိုင်းနှင့် ဒေတာမှတ်ဉာဏ်စနစ်တို့ ပါဝင်သည်။ MIV_RV32_C0 ပရိုဆက်ဆာ မမ်မိုရီစနစ်တွင် ညွှန်ကြားချက် ကက်ရှ်နှင့် ဒေတာ ကက်ရှ် ပါဝင်သည်။ MIV_RV32_C0 core တွင် ပြင်ပ AHB အင်တာဖေ့စ်နှစ်ခု- AHB memory (MEM) bus master interface နှင့် AHB Memory Mapped I/O (MMIO) bus master interface တို့ ပါဝင်သည်။ ကက်ရှ်ထိန်းချုပ်သူသည် ညွှန်ကြားချက်များနှင့် ဒေတာကက်ရှ်များကို ပြန်လည်ဖြည့်ရန် AHB MEM အင်တာဖေ့စ်ကို အသုံးပြုသည်။ AHB MMIO အင်တာဖေ့စ်ကို I/O အရံကိရိယာများထံ ကက်ရှ်မထားသည့် ဝင်ရောက်ခွင့်အတွက် အသုံးပြုသည်။
AHB MMIO အင်တာဖေ့စ်နှင့် MEM အင်တာဖေ့စ်၏မှတ်ဉာဏ်မြေပုံများသည် 0x60000000 မှ 0X6FFFFFF နှင့် 0x80000000 မှ 0x8FFFFFF အသီးသီးရှိသည်။ ပရိုဆက်ဆာ၏ ပြန်လည်သတ်မှတ်ခြင်း vector address ကို ပြင်ဆင်သတ်မှတ်နိုင်သည်။ MIV_RV32_C0 ၏ ပြန်လည်သတ်မှတ်မှုသည် ပြန်လည်သတ်မှတ်ချိန်ကိုက်ခြင်းမှတစ်ဆင့် စနစ်နာရီနှင့် ထပ်တူပြုခြင်းတွင် အခိုင်အမာ ငြင်းဆိုထားရမည့် တက်ကြွ-နိမ့်သောအချက်ပြမှုဖြစ်သည်။
MIV_RV32_C0 ပရိုဆက်ဆာသည် AHB MEM မျက်နှာပြင်ကို အသုံးပြု၍ အပလီကေးရှင်းလုပ်ဆောင်မှုမှတ်ဉာဏ်ကို ဝင်ရောက်သည်။ CoreAHBLite_C0_0 bus instance သည် အရွယ်အစား 16 MB တစ်ခုစီ၏ slave slot 1 ခုကို ပေးဆောင်ရန် စီစဉ်ထားပါသည်။ RTG µPROM မမ်မိုရီနှင့် RTG4FDDRC ဘလောက်များကို ဤဘတ်စ်ကားနှင့် ချိတ်ဆက်ထားသည်။ μPROM ကို bootloader အပလီကေးရှင်းကို သိမ်းဆည်းရန်အတွက် အသုံးပြုသည်။
MIV_RV32_C0 ပရိုဆက်ဆာသည် 0x60000000 နှင့် 0x6FFFFFFFF လိပ်စာများအကြား ဒေတာလွှဲပြောင်းမှုများကို MMIO မျက်နှာပြင်သို့ ညွှန်ကြားသည်။ MMIO အင်တာဖေ့စ်သည် ၎င်း၏ slave slot များနှင့်ချိတ်ဆက်ထားသော အရံပစ္စည်းများနှင့် ဆက်သွယ်ရန်အတွက် CoreAHBLite_C1_0 ဘတ်စ်သို့ ချိတ်ဆက်ထားသည်။ CoreAHBLite_C1_0 bus instance ကို အရွယ်အစား 16 MB တစ်ခုစီတွင် slave slot 256 ခု ပံ့ပိုးပေးနိုင်ရန် စီစဉ်ထားပါသည်။ UART၊ CoreSPI နှင့် CoreGPIO အရံအတားများသည် CoreAHBLite_C1_0 ဘတ်စ်ကားနှင့် CoreAHBTOAPB3 တံတားနှင့် CoreAPB3 ဘတ်စ်ကားမှတစ်ဆင့် ချိတ်ဆက်ထားသည်။
မှတ်ဉာဏ်မြေပုံ
ဇယား 3 သည် အမှတ်တရများနှင့် အရံပစ္စည်းများ၏ မှတ်ဉာဏ်မြေပုံကို စာရင်းပြုစုထားသည်။
ဇယား 3 • မှတ်ဉာဏ်မြေပုံ
Software Implementation
ရည်ညွှန်းထားတာ files တွင် အောက်ပါဆော့ဖ်ဝဲပရောဂျက်များပါရှိသော SoftConsole အလုပ်ခွင်တွင် ပါဝင်သည်-
- Bootloader
- ပစ်မှတ်လျှောက်လွှာ
Bootloader
bootloader အပလီကေးရှင်းကို စက်ပရိုဂရမ်ရေးဆွဲနေစဉ် µPROM တွင် ပရိုဂရမ်ပြုလုပ်ထားသည်။ bootloader သည် အောက်ပါလုပ်ဆောင်ချက်များကို လုပ်ဆောင်သည်-
- ပစ်မှတ်အပလီကေးရှင်းဖြင့် SPI Flash ကို ပရိုဂရမ်ပြုလုပ်ခြင်း။
- ပစ်မှတ်အပလီကေးရှင်းကို SPI Flash မှ DDR3 မှတ်ဉာဏ်သို့ ကူးယူခြင်း။
- ပရိုဂရမ်လုပ်ဆောင်မှုကို DDR3 မမ်မိုရီတွင်ရရှိနိုင်သည့် ပစ်မှတ်အပလီကေးရှင်းသို့ ပြောင်းခြင်း။
bootloader အပလီကေးရှင်းကို stack အဖြစ် LSRAM ဖြင့် µPROM မှ လုပ်ဆောင်ရပါမည်။ ထို့ကြောင့်၊ linker script ရှိ ROM နှင့် RAM ၏လိပ်စာများကို μPROM ၏အစလိပ်စာနှင့် သတ်မှတ်ထားသော LSRAMs အသီးသီးတွင် သတ်မှတ်ထားသည်။ ကုဒ်အပိုင်းကို ROM မှလုပ်ဆောင်ပြီး ဒေတာအပိုင်းကို ပုံ 5 တွင်ပြထားသည့်အတိုင်း RAM မှလုပ်ဆောင်သည်။
ပုံ 5 • Bootloader Linker Script
linker script (microsemi-riscv-ram_rom.ld) ကို အဆိုပါနေရာတွင် ရနိုင်ပါသည်။
ဒီဇိုင်း၏ SoftConsole_Project\mivrv32im-bootloader ဖိုဒါ files.
ပစ်မှတ်လျှောက်လွှာ
ပစ်မှတ်အပလီကေးရှင်းသည် onboard LEDs 1၊ 2၊ 3 နှင့် 4 ကို မှိတ်တုတ်ထားပြီး UART မက်ဆေ့ချ်များကို ပရင့်ထုတ်သည်။ ပစ်မှတ်အပလီကေးရှင်းကို DDR3 မမ်မိုရီမှ လုပ်ဆောင်ရပါမည်။ ထို့ကြောင့်၊ ပုံ 3 တွင်ပြထားသည့်အတိုင်း linker script မှ code နှင့် stack အပိုင်းများကို DDR6 memory ၏အစလိပ်စာအဖြစ်သတ်မှတ်ထားသည်။
ပုံ 6 • Target Application Linker Script
linker script (microsemi-riscv-ram.ld) ကို ဒီဇိုင်း၏ SoftConsole_Project\miv-rv32imddr- အပလီကေးရှင်းဖိုင်တွဲတွင် ရနိုင်ပါသည်။ files.
Hardware ကို သတ်မှတ်ခြင်း။
အောက်ပါအဆင့်များသည် ဟာ့ဒ်ဝဲကို စတင်သတ်မှတ်ပုံအား ဖော်ပြသည်-
- SW6 ခလုတ်ကို အသုံးပြု၍ ဘုတ်အား ပါဝါပိတ်ကြောင်း သေချာပါစေ။
- အောက်ပါဇယားတွင်ပြထားသည့်အတိုင်း RTG4 ဖွံ့ဖြိုးတိုးတက်ရေးကိရိယာအစုံတွင် jumpers များကိုချိတ်ဆက်ပါ။
ဇယား 4 • Jumpersခုန်ပါ Pin From Pin To မှတ်ချက်များ J11၊ J17၊ J19၊ J23၊ J26၊ J21၊ J32 နှင့် J27 1 2 ပုံသေ J16 2 3 ပုံသေ J33 1 2 ပုံသေ 3 4 - USB ကြိုးကို အသုံးပြု၍ host PC ကို J47 ချိတ်ဆက်ကိရိယာသို့ ချိတ်ဆက်ပါ။
- USB မှ UART တံတားဒရိုင်ဘာများကို အလိုအလျောက် တွေ့ရှိကြောင်း သေချာပါစေ။ ၎င်းကို host PC ၏ device manager တွင် အတည်ပြုနိုင်သည်။
- ပုံ 7 တွင်ပြထားသည့်အတိုင်း၊ COM13 ၏ port ဂုဏ်သတ္တိများသည် USB Serial Converter C နှင့် ချိတ်ဆက်ထားကြောင်း ပြသပါသည်။ ထို့ကြောင့်၊ COM13 ကို ဤ ex တွင် ရွေးချယ်ထားသည်။ampလဲ့ COM ပို့တ်နံပါတ်သည် စနစ်သီးသန့်ဖြစ်သည်။
ပုံ 7 • စက်ပစ္စည်းမန်နေဂျာ
မှတ်ချက် - USB မှ UART တံတားဒရိုင်ဘာများကို မတပ်ဆင်ပါက ဒရိုက်ဗာများကို ဒေါင်းလုဒ်လုပ်ပြီး ထည့်သွင်းပါ။ www.microsemi.com//documents/CDM_2.08.24_WHQL_Certified.zip. - ပါဝါထောက်ပံ့မှုကို J9 ချိတ်ဆက်ကိရိယာသို့ ချိတ်ဆက်ပြီး ပါဝါထောက်ပံ့ရေးခလုတ်၊ SW6 ကိုဖွင့်ပါ။
ပုံ 8 • RTG4 Development Kit
အဆိုပါ Demo ကို run
ဤအခန်းတွင် RTG4 စက်ပစ္စည်းအား အကိုးအကားဒီဇိုင်းဖြင့် ပရိုဂရမ်ပြုလုပ်ရန် အဆင့်များ၊ SPI Flash ကို ပစ်မှတ်အပလီကေးရှင်းဖြင့် ပရိုဂရမ်ပြုလုပ်ခြင်းနှင့် Mi-V Bootloader GUI ကို အသုံးပြု၍ ပစ်မှတ်အက်ပလီကေးရှင်းကို DDR မှတ်ဉာဏ်မှ စတင်ခြင်းတို့ကို ဖော်ပြထားပါသည်။
ဒီမိုကို လုပ်ဆောင်ခြင်းတွင် အောက်ပါအဆင့်များ ပါဝင်သည်-
- RTG4 Device ကို ပရိုဂရမ်ရေးဆွဲခြင်း စာမျက်နှာ ၁၁
- Mi-V Bootloader စာမျက်နှာ 11 ကို run ပါ။
RTG4 Device ကို ပရိုဂရမ်ရေးဆွဲခြင်း။
RTG4 စက်ပစ္စည်းအား FlashPro Express သို့မဟုတ် Libero SOC ကို အသုံးပြု၍ ပရိုဂရမ်ပြုလုပ်နိုင်သည်။
- အလုပ်ဖြင့် RTG4 Development Kit ကို ပရိုဂရမ်လုပ်ရန် file ဒီဇိုင်း၏တစ်စိတ်တစ်ပိုင်းအဖြစ်ပေးထားသည်။ fileFlashPro Express ဆော့ဖ်ဝဲလ်ကို အသုံးပြု၍ နောက်ဆက်တွဲ 1 ကို ကိုးကားပါ- FlashPro Express ကို အသုံးပြု၍ စက်ပစ္စည်းကို ပရိုဂရမ်ရေးဆွဲခြင်း စာမျက်နှာ 14။
- Libero SoC ကို အသုံးပြု၍ စက်ပစ္စည်းကို ပရိုဂရမ်ပြုလုပ်ရန် နောက်ဆက်တွဲ 2 ကို ကိုးကားပါ- Libero SoC ကို အသုံးပြု၍ စက်ပစ္စည်းကို ပရိုဂရမ်ရေးဆွဲခြင်း စာမျက်နှာ 17၊
Mi-V Bootloader ကိုအသုံးပြုခြင်း။
ပရိုဂရမ်းမင်း၏အောင်မြင်စွာပြီးဆုံးသောအခါ၊ အောက်ပါအဆင့်များကို လိုက်နာပါ-
- setup.exe ကို run ပါ။ file အောက်ပါ ဒီဇိုင်းများဖြင့် ရရှိနိုင်ပါသည်။ files တည်နေရာ။
<$Download_Directory>\rtg4_ac490_df\GUI_Installer\Mi-V Bootloader_Installer_V1.4 - Bootloader GUI အပလီကေးရှင်းကို ထည့်သွင်းရန် တပ်ဆင်မှု ဝစ်ဆာကို လိုက်နာပါ။
ပုံ 9 တွင် RTG4 Mi-V Bootloader GUI ကိုပြသထားသည်။
ပုံ 9 • Mi-V Bootloader GUI - ပုံ 7 တွင်ပြထားသည့်အတိုင်း USB Serial Converter C သို့ချိတ်ဆက်ထားသော COM port ကိုရွေးချယ်ပါ။
- ချိတ်ဆက်ခလုတ်ကိုနှိပ်ပါ။ အောင်မြင်စွာချိတ်ဆက်ပြီးနောက် ပုံ 10 တွင်ပြထားသည့်အတိုင်း အနီရောင်အညွှန်းသည် အစိမ်းရောင်ပြောင်းသွားပါသည်။
ပုံ 10 • COM Port ကို ချိတ်ဆက်ပါ။ - Import ခလုတ်ကိုနှိပ်ပြီး ပစ်မှတ်အပလီကေးရှင်းကို ရွေးချယ်ပါ။ file (.bin)။ တင်သွင်းပြီးနောက် လမ်းကြောင်းကိုလည်းကောင်း ၊ file ပုံ 11 တွင်ပြထားသည့်အတိုင်း GUI ပေါ်တွင်ပြသထားသည်။
<$Download_Directory>\rtg4_ac490_df\Source_files
ပုံ 11 • Target Application ကို တင်သွင်းပါ။ File - ပုံ 11 တွင် ပြထားသည့်အတိုင်း၊ SPI Flash တွင် ပစ်မှတ်အပလီကေးရှင်းကို အစီအစဉ်ဆွဲရန် Program SPI Flash ရွေးချယ်မှုကို နှိပ်ပါ။ ပုံ 12 တွင်ပြထားသည့်အတိုင်း SPI Flash ကို ပရိုဂရမ်ပြုလုပ်ပြီးနောက် ပေါ့ပ်အပ်တစ်ခုပေါ်လာသည်။ OK ကိုနှိပ်ပါ။
ပုံ 12 • SPI Flash Programmed - အပလီကေးရှင်းကို SPI Flash မှ DDR3 မှတ်ဉာဏ်သို့ကူးယူရန်နှင့် DDR3 မမ်မိုရီမှ အပလီကေးရှင်းကို စတင်လုပ်ဆောင်ရန် Start Boot ရွေးချယ်မှုကို ရွေးချယ်ပါ။ ပစ်မှတ်အပလီကေးရှင်းကို DDR3 မမ်မိုရီမှ အောင်မြင်စွာစတင်ပြီးနောက်၊ အပလီကေးရှင်းသည် ပုံ 1 တွင်ပြထားသည့်အတိုင်း UART မက်ဆေ့ချ်များကို ပရင့်ထုတ်ပြီး စက်ပေါ်ရှိအသုံးပြုသူ LED2၊ 3၊ 4 နှင့် 13 တို့ကို မျက်တောင်ခတ်စေပါသည်။
ပုံ 13 • DDR မှ လျှောက်လွှာကို အကောင်အထည်ဖော်ပါ။ - အပလီကေးရှင်းသည် DDR3 မမ်မိုရီမှ လုပ်ဆောင်နေပြီး ၎င်းသည် သရုပ်ပြမှုကို နိဂုံးချုပ်သည်။ Mi-V Bootloader GUI ကို ပိတ်ပါ။
FlashPro Express ကိုအသုံးပြု၍ Device ကို ပရိုဂရမ်ရေးဆွဲခြင်း။
ဤအပိုင်းတွင် RTG4 စက်ပစ္စည်းအား ပရိုဂရမ်ရေးဆွဲခြင်းအလုပ်ဖြင့် မည်သို့ပရိုဂရမ်လုပ်ရမည်ကို ဖော်ပြထားပါသည်။ file FlashPro Express ကို အသုံးပြု.
စက်ပစ္စည်းကို ပရိုဂရမ်ပြုလုပ်ရန် အောက်ပါအဆင့်များကို လုပ်ဆောင်ပါ။
- ဘုတ်ပေါ်ရှိ jumper ဆက်တင်များသည် UG3 ၏ Table 0617 တွင်ဖော်ပြထားသည့်အရာများနှင့် တူညီကြောင်း သေချာပါစေ။
RTG4 Development Kit အသုံးပြုသူလမ်းညွှန်။ - ပြင်ပ FlashPro32၊ FlashPro2၊ သို့မဟုတ် FlashPro3 ပရိုဂရမ်မာကို အသုံးပြုသောအခါတွင် jumper J4 အား ပင်နံပါတ် 5-6 ကို ချိတ်ဆက်ရန် သတ်မှတ်နိုင်သည်။
မှတ်ချက် - ပါဝါထောက်ပံ့ရေးခလုတ်၊ SW6 သည် jumper ချိတ်ဆက်မှုများပြုလုပ်နေစဉ်တွင် ပိတ်ရပါမည်။ - ဘုတ်ပေါ်ရှိ J9 ချိတ်ဆက်ကိရိယာသို့ ပါဝါထောက်ပံ့ရေးကြိုးကို ချိတ်ဆက်ပါ။
- ပါဝါထောက်ပံ့ရေးခလုတ် SW6 ကို ပါဝါဖွင့်ပါ။
- ထည့်သွင်းထားသော FlashPro5 ကိုအသုံးပြုပါက၊ USB ကြိုးကို ချိတ်ဆက်ကိရိယာ J47 နှင့် host PC သို့ ချိတ်ဆက်ပါ။
တနည်းအားဖြင့် ပြင်ပပရိုဂရမ်မာကို အသုံးပြုပါက၊ ဖဲကြိုးကို J နှင့် ချိတ်ဆက်ပါ။TAG header J22 နှင့် programmer ကို host PC သို့ ချိတ်ဆက်ပါ။ - host PC တွင် FlashPro Express ဆော့ဖ်ဝဲကိုဖွင့်ပါ။
- အောက်ပါပုံတွင်ပြထားသည့်အတိုင်း အလုပ်အသစ်တစ်ခုဖန်တီးရန် ပရောဂျက်မီနူးမှ FlashPro Express Job မှ အလုပ်သစ်ပရောဂျက်ကို ရွေးချယ်ပါ။
ပုံ 14 • FlashPro Express အလုပ်ပရောဂျက် - FlashPro Express Job dialog box မှ New Job Project တွင် အောက်ပါတို့ကို ထည့်သွင်းပါ။
- Programming အလုပ် file: Browse ကိုနှိပ်ပြီး .job ရှိရာ နေရာကို သွားပါ။ file တည်ရှိပြီး ကိုရွေးချယ်ပါ။ file. မူရင်းတည်နေရာမှာ- \rtg4_ac490_df\Programming_Job
- FlashPro Express အလုပ်ပရောဂျက်တည်နေရာ- Browse ကိုနှိပ်ပြီး အလိုရှိသော FlashPro Express ပရောဂျက်တည်နေရာသို့ သွားပါ။
ပုံ 15 • FlashPro Express Job မှ အလုပ်သစ် ပရောဂျက်
- OK ကိုနှိပ်ပါ။ လိုအပ်သော programming file ရွေးချယ်ထားပြီး စက်တွင် ပရိုဂရမ်ထည့်သွင်းရန် အသင့်ဖြစ်နေပါပြီ။
- FlashPro Express ဝင်းဒိုးသည် အောက်ပါပုံတွင် ပြထားသည့်အတိုင်း ပေါ်လာသည်။ Programmer အကွက်တွင် ပရိုဂရမ်မာနံပါတ်တစ်ခု ပေါ်လာကြောင်း အတည်ပြုပါ။ မဟုတ်ပါက board ချိတ်ဆက်မှုများကို အတည်ပြုပြီး Refresh/Rescan Programmers ကိုနှိပ်ပါ။
ပုံ 16 • စက်ပစ္စည်းကို ပရိုဂရမ်ရေးဆွဲခြင်း။ - RUN ကိုနှိပ်ပါ။ စက်ပစ္စည်းကို အောင်မြင်စွာ ပရိုဂရမ်ပြုလုပ်သောအခါ၊ RUN PASSED အခြေအနေကို အောက်ပါပုံတွင် ပြထားသည့်အတိုင်း ပြသသည်။
ပုံ 17 • FlashPro Express— Run ပြီးပါပြီ။ - FlashPro Express ကိုပိတ်ပါ သို့မဟုတ် Project tab ရှိ Exit ကိုနှိပ်ပါ။
Libero SoC ကို အသုံးပြု၍ Device ကို ပရိုဂရမ်ရေးဆွဲခြင်း။
ရည်ညွှန်းထားတာ files တွင် Libero SoC ကို အသုံးပြု၍ ဖန်တီးထားသော Mi-V ပရိုဆက်ဆာ စနစ်ခွဲ ပရောဂျက် ပါဝင်သည်။ RTG4 စက်ပစ္စည်းအား Libero SoC ကို အသုံးပြု၍ ပရိုဂရမ်ပြုလုပ်နိုင်သည်။ Libero SoC ပရောဂျက်ကို Synthesis၊ Place and Route၊ Timing Verification၊ FPGA Array Data Generation၊ Update μPROM Memory Content၊ Bitstream Generation၊ FPGA Programming တို့မှ လုံးဝတည်ဆောက်ပြီး လုပ်ဆောင်ပါသည်။
Libero ဒီဇိုင်းစီးဆင်းမှုကို အောက်ပါပုံတွင် ပြထားသည်။
ပုံ 18 • Libero Design Flow
RTG4 စက်ပစ္စည်းကို အစီအစဉ်ဆွဲရန်၊ Mi-V ပရိုဆက်ဆာ စနစ်ခွဲပရောဂျက်ကို Libero SoC တွင် ဖွင့်ထားရမည်ဖြစ်ပြီး အောက်ပါအဆင့်များကို ပြန်လည်လုပ်ဆောင်ရပါမည်-
- uPROM Memory အကြောင်းအရာကို အပ်ဒိတ်လုပ်ပါ- ဤအဆင့်တွင်၊ μPROM ကို bootloader အပလီကေးရှင်းဖြင့် ပရိုဂရမ်ပြုလုပ်ထားသည်။
- Bitstream မျိုးဆက်- ဤအဆင့်တွင်၊ အလုပ် file RTG4 စက်ပစ္စည်းအတွက် ထုတ်လုပ်ထားသည်။
- FPGA ပရိုဂရမ်ရေးဆွဲခြင်း- ဤအဆင့်တွင်၊ RTG4 စက်အား Job ကို အသုံးပြု၍ ပရိုဂရမ်ပြုလုပ်ထားသည်။ file.
ဤအဆင့်များကို လိုက်နာပါ-
- Libero Design Flow မှ Update uPROM Memory အကြောင်းအရာကို ရွေးချယ်ပါ။
- Add option ကို အသုံးပြု၍ client တစ်ခုကို ဖန်တီးပါ။
- ကလိုင်းယင့်ကိုရွေးချယ်ပြီး တည်းဖြတ်မှုရွေးချယ်မှုကို ရွေးချယ်ပါ။
- အကြောင်းအရာမှ ရွေးချယ်ပါ။ file ထို့နောက် ပုံ 19 တွင်ပြထားသည့်အတိုင်း Browse option ကိုရွေးချယ်ပါ။
ပုံ 19 • Data Storage Client ကို တည်းဖြတ်ပါ။ - အောက်ပါ ဒီဇိုင်းသို့ သွားပါ။ files တည်နေရာနှင့် miv-rv32im-bootloader.hex ကိုရွေးချယ်ပါ။ file ပုံ 20 တွင်ပြထားသည့်အတိုင်း။ <$Download_Directory>\rtg4_ac490_df
- သတ်မှတ်ပါ။ File Intel-Hex (*.hex) အဖြစ် ရိုက်ထည့်ပါ။
- Project directory မှ Use relative path ကို ရွေးပါ။
- OK ကိုနှိပ်ပါ။
ပုံ 20 • မှတ်ဉာဏ်ကို တင်သွင်းပါ။ File
- OK ကိုနှိပ်ပါ။
μPROM အကြောင်းအရာကို အပ်ဒိတ်လုပ်ထားသည်။ - ပုံ 21 တွင်ပြထားသည့်အတိုင်း Generate Bitstream ကို နှစ်ချက်နှိပ်ပါ။
ပုံ 21 • Bitstream ကို ဖန်တီးပါ။ - ပုံ 21 တွင်ပြထားသည့်အတိုင်း စက်ကို ပရိုဂရမ်လုပ်ဆောင်ရန် Run PROGRAM လုပ်ဆောင်ချက်ကို နှစ်ချက်နှိပ်ပါ။
RTG4 ကိရိယာကို ပရိုဂရမ်ပြုလုပ်ထားသည်။ သရုပ်ပြလုပ်ဆောင်ခြင်းကို စာမျက်နှာ 11 တွင်ကြည့်ပါ။
TCL Script ကိုလုပ်ဆောင်ခြင်း။
ဒီဇိုင်းတွင် TCL script များကို ပေးထားသည်။ fileTCL_Scripts လမ်းညွှန်အောက်တွင် s ဖိုင်တွဲ။ လိုအပ်ပါက၊ Design Flow ကို Design Implementation မှ အလုပ်မျိုးဆက်အထိ ပြန်လည်ထုတ်ပေးနိုင်သည်။ file.
TCL ကို run ရန်၊ အောက်ပါအဆင့်များကို လိုက်နာပါ။
- Libero ဆော့ဖ်ဝဲကိုဖွင့်ပါ။
- Project > Execute Script ကို ရွေးပါ...။
- Browse ကိုနှိပ်ပြီး ဒေါင်းလုဒ်လုပ်ထားသော TCL_Scripts လမ်းညွှန်မှ script.tcl ကိုရွေးချယ်ပါ။
- Run ကိုနှိပ်ပါ။
TCL script ကို အောင်မြင်စွာ လုပ်ဆောင်ပြီးနောက်၊ Libero ပရောဂျက်ကို TCL_Scripts လမ်းညွှန်အတွင်း ဖန်တီးထားသည်။
TCL script များအကြောင်း နောက်ထပ်အချက်အလက်များအတွက်၊ rtg4_ac490_df/TCL_Scripts/readme.txt ကို ကိုးကားပါ။
TCL ညွှန်ကြားချက်များဆိုင်ရာ အသေးစိတ်အချက်အလက်များအတွက် Libero® SoC TCL Command Reference Guide ကို ကိုးကားပါ။ ဆက်သွယ်ရန်
TCL script ကို run သောအခါကြုံတွေ့ရသောမေးခွန်းများအတွက်နည်းပညာပံ့ပိုးမှု။
Microsemi သည် ဤနေရာတွင်ပါရှိသော အချက်အလက် သို့မဟုတ် ၎င်း၏ ထုတ်ကုန်နှင့် ဝန်ဆောင်မှုများ၏ သင့်လျော်မှုနှင့်ပတ်သက်၍ အာမခံခြင်း၊ ကိုယ်စားပြုခြင်း သို့မဟုတ် အာမခံပေးခြင်းတို့ကို မလုပ်ဆောင်ဘဲ၊ Microsemi သည် အက်ပ်လီကေးရှင်း သို့မဟုတ် ထုတ်ကုန် သို့မဟုတ် ဆားကစ်အသုံးပြုမှုမှ ဖြစ်ပေါ်လာသည့် မည်သည့်တာဝန်ယူမှုကိုမျှ မယူပါ။ ဤနေရာတွင်ရောင်းချသောထုတ်ကုန်များနှင့် Microsemi မှရောင်းချသောအခြားထုတ်ကုန်များသည် အကန့်အသတ်ဖြင့်စမ်းသပ်ခြင်းခံရပြီး mission-critical equipment သို့မဟုတ် applications များနှင့်တွဲ၍အသုံးမပြုသင့်ပါ။ မည်သည့် စွမ်းဆောင်ရည် သတ်မှတ်ချက်များကိုမဆို ယုံကြည်စိတ်ချရသည်ဟု ယူဆသော်လည်း အတည်မပြုနိုင်သေးဘဲ၊ ဝယ်သူသည် ထုတ်ကုန်များ၏ စွမ်းဆောင်ရည်နှင့် အခြားစမ်းသပ်မှုအားလုံးကို တစ်ခုတည်းနှင့် သို့မဟုတ် အဆုံးစွန်ထုတ်ကုန်များတွင် ထည့်သွင်းပြီး ပြီးမြောက်ရပါမည်။ ဝယ်သူသည် Microsemi မှပေးသော မည်သည့်ဒေတာနှင့် စွမ်းဆောင်ရည်သတ်မှတ်ချက်များ သို့မဟုတ် ကန့်သတ်ချက်များအပေါ် အားကိုးမည်မဟုတ်ပါ။ မည်သည့်ထုတ်ကုန်များ၏ သင့်လျော်မှုကို လွတ်လပ်စွာဆုံးဖြတ်ရန်နှင့် အလားတူစမ်းသပ်စစ်ဆေးရန်မှာ ဝယ်သူ၏တာဝန်ဖြစ်သည်။ ဤနေရာတွင် Microsemi မှ ပံ့ပိုးပေးသော အချက်အလက်သည် "ရှိနေသည့်အတိုင်း၊ မည်သည့်နေရာတွင် ရှိနေသည်" နှင့် ချို့ယွင်းချက်အားလုံးဖြင့် ပေးဆောင်ထားပြီး ထိုအချက်အလက်များနှင့် ဆက်စပ်နေသော အန္တရာယ် တစ်ခုလုံးသည် ဝယ်သူနှင့် လုံးလုံးလျားလျား ရှိနေပါသည်။ Microsemi သည် အဆိုပါအချက်အလက်ကိုယ်တိုင် သို့မဟုတ် ယင်းအချက်အလက်များနှင့်ပတ်သက်၍ ဖော်ပြထားသည့် မည်သည့် မူပိုင်ခွင့်အခွင့်အရေးများ၊ လိုင်စင်များ သို့မဟုတ် အခြား IP အခွင့်အရေးများကို မည်သည့်ပါတီအားမဆို၊ အတိအလင်း သို့မဟုတ် သွယ်ဝိုက်စွာ ပေးအပ်ခြင်းမပြုပါ။ ဤစာရွက်စာတမ်းတွင် ပံ့ပိုးပေးထားသော အချက်အလက်များသည် Microsemi ၏ မူပိုင်ဖြစ်ပြီး၊ Microsemi သည် ဤစာရွက်စာတမ်းပါ အချက်အလက် သို့မဟုတ် ထုတ်ကုန်နှင့် ဝန်ဆောင်မှုများကို အချိန်မရွေး အပြောင်းအလဲပြုလုပ်ရန် အခွင့်အရေးကို လက်ဝယ်ရှိပါသည်။
Microsemi အကြောင်း
Microsemi သည် Microchip Technology Inc. (Nasdaq: MCHP) ၏ အလုံးစုံပိုင်ဆိုင်သော လုပ်ငန်းခွဲတစ်ခုဖြစ်ပြီး၊ အာကာသနှင့် ကာကွယ်ရေး၊ ဆက်သွယ်ရေး၊ ဒေတာစင်တာနှင့် စက်မှုစျေးကွက်များအတွက် ပြီးပြည့်စုံသော တစ်ပိုင်းလျှပ်ကူးပစ္စည်းနှင့် စနစ်ဖြေရှင်းချက်အစုစုကို ပေးပါသည်။ ထုတ်ကုန်များတွင် စွမ်းဆောင်ရည်မြင့်မားပြီး ဓာတ်ရောင်ခြည်-မာကျောသော analog ရောနှော-အချက်ပြပေါင်းစပ်ထားသော ဆားကစ်များ၊ FPGAs၊ SoCs နှင့် ASICs များ ပါဝင်သည်။ ပါဝါစီမံခန့်ခွဲမှုထုတ်ကုန်များ; အချိန်နှင့် ထပ်တူပြုခြင်း ကိရိယာများနှင့် တိကျသော အချိန်ဖြေရှင်းချက်များ၊ အချိန်အတွက် ကမ္ဘာ့စံနှုန်းကို သတ်မှတ်ခြင်း၊ အသံဖြင့်လုပ်ဆောင်ခြင်းကိရိယာများ; RF ဖြေရှင်းချက်များ; သီးခြားအစိတ်အပိုင်းများ; လုပ်ငန်းသိုလှောင်မှုနှင့် ဆက်သွယ်ရေးဖြေရှင်းချက်များ၊ လုံခြုံရေးနည်းပညာများနှင့် အရွယ်ရောက်နိုင်သော ဆန့်ကျင်ဘက်amper ထုတ်ကုန်များ; အီသာနက်ဖြေရှင်းချက်များ; Power-over-Ethernet IC နှင့် midspans; အပြင် စိတ်ကြိုက် ဒီဇိုင်း စွမ်းဆောင်ရည် နှင့် ဝန်ဆောင်မှုများ။ တွင်ပိုမိုလေ့လာပါ။ www.microsemi.com.
Microsemi ဌာနချုပ်
One Enterprise, Aliso Viejo၊
, CA 92656 ယူအက်စ်အေ
USA အတွင်း- +1 ၇၃၆-၇၈၄-၆၀၉၄
အမေရိကန်ပြင်ပ- +1 ၇၃၆-၇၈၄-၆၀၉၄
အရောင်း- +1 ၇၃၆-၇၈၄-၆၀၉၄
Fax- +1 ၇၃၆-၇၈၄-၆၀၉၄
အီးမေးလ်- sales.support@microsemi.com
www.microsemi.com
©2021 Microsemi၊ Microchip Technology Inc. ၏ ရာနှုန်းပြည့် ပိုင်ဆိုင်သော လုပ်ငန်းခွဲတစ်ခု။ အခွင့်အရေးများ လက်ဝယ်ရှိသည်။ Microsemi နှင့် Microsemi လိုဂိုများသည် Microsemi Corporation ၏ မှတ်ပုံတင်ထားသော ကုန်အမှတ်တံဆိပ်များဖြစ်သည်။ အခြားကုန်အမှတ်တံဆိပ်များနှင့် ဝန်ဆောင်မှုအမှတ်အသားများအားလုံးသည် သက်ဆိုင်ရာပိုင်ရှင်များ၏ ပိုင်ဆိုင်မှုဖြစ်သည်။
စာရွက်စာတမ်းများ / အရင်းအမြစ်များ
![]() |
Microsemi AC490 RTG4 FPGA- Mi-V ပရိုဆက်ဆာစနစ်ခွဲတစ်ခု တည်ဆောက်ခြင်း။ [pdf] အသုံးပြုသူလမ်းညွှန် AC490 RTG4 FPGA Building a Mi-V Processor Subsystem, AC490 RTG4, FPGA Building a Mi-V Processor Subsystem, Mi-V Processor Subsystem |