Microsemi AC490 RTG4 FPGA: Mi-V prozesadorearen azpisistema eraikitzea
Berrikuspen historia
Berrikuspen-historiak dokumentuan ezarri ziren aldaketak deskribatzen ditu. Aldaketak berrikuspenen arabera zerrendatzen dira, argitalpen berrienetik hasita.
3.0 berrikuspena
Jarraian, berrikuspen honetan egindako aldaketen laburpena da.
- Libero SoC v2021.2 dokumentua eguneratu da.
- 1. irudia eguneratua, 3. orrialdetik 3. irudia, 5. orrialdea.
- Ordezkatu da 4. irudia, 5. orrialdea, 5. irudia, 7. orrialdea eta 18. irudia, 17. orrialdea.
- 2. taula, 6. orrialdea eta 3. taula, 7. orrialdea eguneratuak.
- 1. eranskina gehitua: gailua FlashPro Express erabiliz programatzea, 14. orrialdea.
- 3. eranskina gehitua: TCL Scripta exekutatzen, 20. orrialdea.
- Liberoren bertsio-zenbakien erreferentziak kendu ditu.
2.0 berrikuspena
Jarraian, berrikuspen honetan egindako aldaketen laburpena da.
- COM ataka aukeratzeari buruzko informazioa gehitu da Hardwarea konfiguratzea atalean, 9. orrialdean.
- COM ataka egokia nola hautatzeko eguneratu da Demoa Exekutatzen, 11. orrialdean.
1.0 berrikuspena
Dokumentuaren lehen argitalpena.
Mi-V prozesadorearen azpisistema eraikitzea
Microchip-ek Mi-V prozesadorearen IP, 32 biteko RISC-V prozesadorea eta software-tresna-katea eskaintzen du RISC-V prozesadorean oinarritutako diseinuak garatzeko. RISC-V, RISC-V Fundazioaren gobernantzapean dagoen Instruction Set Architecture (ISA) estandarra, abantaila ugari eskaintzen ditu, besteak beste, kode irekiko komunitateari nukleoak ISA itxiak baino erritmo azkarragoan probatu eta hobetzeko aukera ematea.
RTG4® FPGAek Mi-V prozesadore biguna onartzen dute erabiltzailearen aplikazioak exekutatzeko. Aplikazio-ohar honek Mi-V prozesadorearen azpisistema bat nola eraiki deskribatzen du erabiltzailearen aplikazio bat exekutatzeko, izendatutako RAM RAM edo DDR memoriatik.
Diseinu-baldintzak
Hurrengo taulan demoa exekutatzeko hardware eta software eskakizunak zerrendatzen dira.
1. taula • Diseinu-baldintzak
Softwarea
- Libero® System-on-Chip (SoC)
- FlashPro Express
- SoftConsole
Oharra: Ikusi readme.txt-era file diseinuan aurreikusitakoa files erreferentzia diseinu honekin erabiltzen diren software bertsioetarako.
Oharra: Gida honetan erakusten diren Libero SmartDesign eta konfigurazio pantaila-argazkiak ilustrazioetarako soilik dira.
Ireki Libero diseinua azken eguneraketak ikusteko.
Aurrebaldintzak
Hasi aurretik:
- Deskargatu eta instalatu Libero SoC (inprimakian adierazitako moduan webdiseinu honetarako gunea) ordenagailu ostalariaren kokapen honetatik: https://www.microsemi.com/product-directory/design-resources/1750-libero-soc
- Demo diseinurako files deskargatzeko esteka: http://soc.microsemi.com/download/rsc/?f=rtg4_ac490_df
Diseinuaren deskribapena
RTG4 μPROM-en tamaina 57 KB da. μPROM tamaina gainditzen ez duten erabiltzaile-aplikazioak μPROM-en gorde daitezke eta SRAM Large memoria barneko (LSRAM) exekutatu. μPROM tamaina gainditzen duten erabiltzaile-aplikazioak kanpoko memoria ez lurrunkor batean gorde behar dira. Kasu honetan, μPROMetik exekutatzen den abio-kargatzailea behar da barneko edo kanpoko SRAM memoriak memoria ez lurrunkorretik helburuko aplikazioarekin hasieratzeko.
Erreferentzia-diseinuak abiarazlearen gaitasuna erakusten du helburuko aplikazioa (7 KBko tamainakoa) SPI flashetik DDR memoriara kopiatzeko eta DDR memoriatik exekutatzeko. Abio-kargatzailea barne-memorietatik exekutatzen da. Kode-atala μPROM-en dago, eta datu-atala barneko Large SRAM-an (LSRAM).
Oharra: Mi-V bootloader Libero proiektua nola eraikitzeari eta SoftConsole proiektua nola eraikitzeari buruzko informazio gehiago lortzeko, ikusi TU0775: PolarFire FPGA: Mi-V Processor Subsystem Tutoriala eraikitzea.
1. irudiak diseinuaren goi-mailako bloke-diagrama erakusten du.
1. Irudia • Goi Mailako Bloke Diagrama
1. irudian ikusten den bezala, puntu hauek diseinuaren datu-fluxua deskribatzen dute:
- Mi-V prozesadoreak abio-kargatzailea μPROM eta izendatutako LSRAMetatik exekutatzen du. Abio-kargatzaileak GUI-rekin interfazea egiten du CoreUARTapb blokearen bidez eta komandoen zain geratzen da.
- SPI flash programaren komandoa GUItik jasotzen denean, abio-kargatzaileak SPI flasha programatzen du GUItik jasotako helburuko aplikazioarekin.
- GUI-tik abiarazteko komandoa jasotzen denean, abio-kargatzaileak aplikazio-kodea SPI flashetik DDRra kopiatzen du eta, ondoren, DDRtik exekutatzen du.
Erlojuaren Egitura
Diseinuan bi erloju-domeinu daude (40 MHz eta 20 MHz). On-boardeko 50 MHz kristal osziladorea PF_CCC blokeari konektatuta dago, 40 MHz eta 20 MHz erlojuak sortzen dituena. 40 MHz-ko sistemako erlojuak Mi-V prozesadorearen azpisistema osoa gidatzen du μPROM izan ezik. 20 MHz-ko erlojuak RTG4 μPROM eta RTG4 μPROM APB interfazea gidatzen ditu. RTG4 μPROM-ek 30 MHz arteko erloju-maiztasuna onartzen du. DDR_FIC AHB bus interfazerako konfiguratuta dago, 40 MHz-n funtzionatzen duena. DDR memoriak 320 MHz-n funtzionatzen du.
2. irudiak erlojuaren egitura erakusten du.
2. irudia • Erlojuaren egitura
Berrezarri Egitura
POWER_ON_RESET_N eta LOCK seinaleak AND egiten dira, eta irteerako seinalea (INIT_RESET_N) RTG4FDDRC_INIT blokea berrezartzeko erabiltzen da. FDDR berrezartzea askatu ondoren, FDDR kontrolagailua hasieratzen da eta, ondoren, INIT_DONE seinalea baieztatzen da. INIT_DONE seinalea Mi-V prozesadorea, periferikoak eta diseinuko beste bloke batzuk berrezartzeko erabiltzen da.
3. irudia • Berrezarri egitura
Hardware Ezarpena
4. irudiak Mi-V erreferentzia diseinuaren Libero diseinua erakusten du.
4. irudia • SmartDesign modulua
Oharra: Aplikazio-ohar honetan erakusten den Libero SmartDesign pantaila-argazkia ilustraziorako soilik da. Ireki Libero proiektua azken eguneraketak eta IP bertsioak ikusteko.
IP blokeak
2. irudian Mi-V prozesadorearen azpisistemako erreferentzia-diseinuan erabilitako IP blokeak eta haien funtzioa zerrendatzen dira.
2. taula • IP blokeak1
IP erabiltzailearen gidaliburu eta eskuliburu guztiak eskuragarri daude Libero SoC -> Katalogotik.
RTG4 μPROM-ek 10,400 biteko 36 hitz (374,400 bit datu) gordetzen ditu. Gailuaren funtzionamendu arruntean irakurtzeko eragiketak soilik onartzen ditu gailua programatu ondoren. MIV_RV32_C0 prozesadorearen nukleoak instrukzioa lortzeko unitatea, exekuzio kanalizazioa eta datuen memoria sistema ditu. MIV_RV32_C0 prozesadorearen memoria sistemak instrukzioen cachea eta datuen cachea ditu. MIV_RV32_C0 nukleoak AHB kanpoko bi interfaze ditu: AHB memoria (MEM) bus master interfazea eta AHB Memory Mapped I/O (MMIO) bus master interfazea. Cache kontrolatzaileak AHB MEM interfazea erabiltzen du argibideak eta datuen cacheak betetzeko. AHB MMIO interfazea I/O periferikoetarako cache gabeko sarbidea izateko erabiltzen da.
AHB MMIO interfazearen eta MEM interfazearen memoria mapak 0x60000000 eta 0X6FFFFFFF eta 0x80000000 eta 0x8FFFFFFF bitartekoak dira, hurrenez hurren. Prozesadorearen berrezarri bektore helbidea konfiguragarria da. MIV_RV32_C0-ren berrezartzea seinale aktibo-baxua da, sistemaren erlojuarekin sinkronizatuta desaktibatu behar dena berrezarri sinkronizatzaile baten bidez.
MIV_RV32_C0 prozesadorea aplikazioaren exekuzio memoriara sartzen da AHB MEM interfazea erabiliz. CoreAHBLite_C0_0 bus instantzia 16 esklabo zirrikitua eskaintzeko konfiguratuta dago, bakoitza 1 MB-ko tamaina duena. RTG μPROM memoria eta RTG4FDDRC blokeak konektatuta daude bus honetara. μPROM abio-kargatzailearen aplikazioa gordetzeko erabiltzen da.
MIV_RV32_C0 prozesadoreak 0x60000000 eta 0x6FFFFFFF helbideen arteko datu-transakzioak MMIO interfazera zuzentzen ditu. MMIO interfazea CoreAHBLite_C1_0 busera konektatuta dago bere esklabo zirrikituetara konektatutako periferikoekin komunikatzeko. CoreAHBLite_C1_0 bus-instantzia 16 slot esklabo eskaintzeko konfiguratuta dago, bakoitza 256 MB-ko tamaina duena. UART, CoreSPI eta CoreGPIO periferikoak CoreAHBLite_C1_0 busera konektatzen dira CoreAHBTOAPB3 zubiaren eta CoreAPB3 busaren bidez.
Memoriaren mapa
3. taulan memoria eta periferikoen memoria-mapa zerrendatzen da.
3. taula • Memoria-mapa
Softwarearen ezarpena
Erreferentziazko diseinua filesoftware-proiektu hauek dituen SoftConsole lan-eremua barne hartzen dute:
- Abio-kargatzailea
- Helburu-aplikazioa
Abio-kargatzailea
Bootloader aplikazioa μPROM-en programatzen da gailuaren programazioan. Abio-kargatzaileak funtzio hauek inplementatzen ditu:
- Helburuko aplikazioarekin SPI Flash programatzea.
- Helburuko aplikazioa SPI Flashetik DDR3 memoriara kopiatzen.
- Programaren exekuzioa DDR3 memorian eskuragarri dagoen helburuko aplikaziora aldatzea.
Bootloader aplikazioa μPROMetik exekutatu behar da LSRAM pila gisa. Hori dela eta, lokailuaren script-eko ROM eta RAM helbideak μPROM-en hasierako helbidean eta LSRAM izendatuta daude, hurrenez hurren. Kode-atala ROMetik exekutatzen da eta datu-atala RAM-tik exekutatzen da 5. Irudian erakusten den moduan.
5. Irudia • Bootloader Linker Script
Lokatzaileen script-a (microsemi-riscv-ram_rom.ld) helbidean dago eskuragarri
SoftConsole_Project\mivrv32im-bootloader diseinuaren karpeta files.
Helburu-aplikazioa
Helburuko aplikazioak 1, 2, 3 eta 4 barneko LEDak keinu egiten ditu eta UART mezuak inprimatzen ditu. Helburuko aplikazioa DDR3 memoriatik exekutatu behar da. Hori dela eta, estekatzailearen script-eko kodea eta pila atalak DDR3 memoriaren hasierako helbidean ezartzen dira 6. Irudian erakusten den moduan.
6. Irudia • Target Application Linker Script
Lokatzaile-scripta (microsemi-riscv-ram.ld) diseinuaren SoftConsole_Project\miv-rv32imddr- aplikazio karpetan dago eskuragarri. files.
Hardwarea konfiguratzea
Ondorengo urratsek hardwarea nola konfiguratu deskribatzen dute:
- Ziurtatu plaka itzalita dagoela SW6 etengailua erabiliz.
- Konektatu JUMPERAK RTG4 garapen-kitean, hurrengo taulan agertzen den moduan:
4. taula • JauzilariakJertsea Pin From Pin To Iruzkinak J11, J17, J19, J23, J26, J21, J32 eta J27 1 2 Lehenetsia J16 2 3 Lehenetsia J33 1 2 Lehenetsia 3 4 - Konektatu ostalari ordenagailua J47 konektorera USB kablea erabiliz.
- Ziurtatu USB to UART zubiaren kontrolatzaileak automatikoki detektatzen direla. Hau ordenagailu ostalariaren gailu-kudeatzailean egiaztatu daiteke.
- 7. Irudian erakusten den bezala, COM13-ren ataka-propietateek USB serie bihurgailu C-ra konektatuta dagoela erakusten dute. Horregatik, COM13 hautatzen da adibide honetan.ample. COM atakaren zenbakia sistemaren espezifikoa da.
7. irudia • Gailu-kudeatzailea
Oharra: USB to UART zubi kontrolatzaileak instalatuta ez badaude, deskargatu eta instalatu kontrolatzaileak www.microsemi.com//documents/CDM_2.08.24_WHQL_Certified.zip. - Konektatu elikadura iturria J9 konektorera eta piztu SW6 elikadura etengailua.
8. Irudia • RTG4 Garapen Kita
Demo martxan
Kapitulu honetan RTG4 gailua erreferentzia-diseinuarekin programatzeko urratsak deskribatzen dira, SPI Flash programa helburuko aplikazioarekin eta helburuko aplikazioa DDR memoriatik abiarazteko Mi-V Bootloader GUI erabiliz.
Demoa exekutatzen urrats hauek dakartza:
- RTG4 gailua programatzea, 11. orrialdea
- Mi-V Bootloader exekutatzen, 11. orrialdea
RTG4 Gailua programatzea
RTG4 gailua FlashPro Express edo Libero SOC erabiliz programatu daiteke.
- Lanarekin RTG4 Garapen Kita programatzeko file diseinuaren zati gisa eskaintzen da fileFlashPro Express softwarea erabiliz, ikusi 1. eranskina: FlashPro Express erabiliz gailua programatzea, 14. orrialdea.
- Gailua Libero SoC erabiliz programatzeko, ikusi 2. eranskina: Gailua Libero SoC erabiliz programatzea, 17. orrialdea.
Mi-V Bootloader exekutatzen
Programazioa ondo amaitzean, jarraitu urrats hauek:
- Exekutatu setup.exe file hurrengo diseinuan eskuragarri files kokapena.
<$Download_Directory>\rtg4_ac490_df\GUI_Installer\Mi-V Bootloader_Installer_V1.4 - Jarraitu instalazio-morroiari Bootloader GUI aplikazioa instalatzeko.
9. irudiak RTG4 Mi-V Bootloader GUI erakusten du.
9. Irudia • Mi-V Bootloader GUI - Hautatu USB Serial Converter C-ra konektatuta dagoen COM ataka 7. Irudian erakusten den moduan.
- Egin klik konektatu botoian. Konektatu ondoren, adierazle gorria berde bihurtzen da 10. irudian erakusten den moduan.
10. Irudia • Konektatu COM ataka - Egin klik Inportatu botoian eta hautatu helburuko aplikazioa file (.bin). Inportatu ondoren, bidea file GUIan bistaratzen da 11. Irudian erakusten den moduan.
<$Download_Directory>\rtg4_ac490_df\Source_files
11. Irudia • Helburuko aplikazioa inportatu File - 11. Irudian ikusten den bezala, egin klik Programatu SPI Flash aukeran xede aplikazioa SPI Flashean programatzeko. Pop-up bat bistaratuko da SPI Flash-a programatu ondoren 12. Irudian erakusten den moduan. Sakatu Ados.
12. Irudia • SPI Flash Programatua - Hautatu Start Boot aukera aplikazioa SPI Flashetik DDR3 memoriara kopiatzeko eta aplikazioa DDR3 memoriatik exekutatzen hasteko. Helburuko aplikazioa DDR3 memoriatik arrakastaz abiarazi ondoren, aplikazioak UART mezuak inprimatzen ditu eta erabiltzailearen barneko LED1, 2, 3 eta 4 keinu egiten du 13. Irudian erakusten den moduan.
13. Irudia • Exekutatu aplikazioa DDRtik - Aplikazioa DDR3 memoriatik exekutatzen ari da eta honekin amaitzen da demoa. Itxi Mi-V Bootloader GUI.
Gailua programatzea FlashPro Express erabiliz
Atal honetan RTG4 gailua programazio-lanarekin nola programatu deskribatzen da file FlashPro Express erabiliz.
Gailua programatzeko, egin urrats hauek:
- Ziurtatu plakako jumperen ezarpenak UG3ko 0617. taulan zerrendatutako berdinak direla:
RTG4 Garapen Kitaren Erabiltzailearen Gida. - Aukeran, J32 jumpera 2-3 pinak konektatzeko ezar daiteke kanpoko FlashPro4, FlashPro5 edo FlashPro6 programatzaile bat erabiltzean txertatutako FlashPro5 erabiltzeko jumper ezarpen lehenetsiaren ordez.
Oharra: Elikatze-horniduraren etengailua, SW6, itzali egin behar da jumper konexioak egiten diren bitartean. - Konektatu elikadura-kablea plakako J9 konektorera.
- Piztu SW6 elikadura etengailua.
- FlashPro5 txertatua erabiltzen baduzu, konektatu USB kablea J47 konektorera eta ostalari ordenagailura.
Bestela, kanpoko programatzaile bat erabiltzen baduzu, konektatu zinta kablea J-raTAG J22 goiburua eta konektatu programatzailea ordenagailu ostalarira. - Ostalariaren ordenagailuan, abiarazi FlashPro Express softwarea.
- Sakatu Berria edo hautatu Lan-proiektu berria FlashPro Express Lan-proiektua menuko lan-proiektu berri bat sortzeko, hurrengo irudian erakusten den moduan.
14. Irudia • FlashPro Express Lan Proiektua - Sartu honako hau FlashPro Express Laneko Lan-proiektu berria elkarrizketa-koadroan:
- Programazio lana file: Egin klik Arakatu eta nabigatu .job-en kokapenera file kokatzen da eta hautatu file. Kokapen lehenetsia hau da: \rtg4_ac490_df\Programming_Job
- FlashPro Express lan-proiektuaren kokapena: Egin klik Arakatu eta joan nahi duzun FlashPro Express proiektuaren kokapenera.
15. Irudia • FlashPro Express Job-eko Lan-proiektu berria
- Sakatu Ados. Beharrezko programazioa file hautatuta dago eta gailuan programatzeko prest dago.
- FlashPro Express leihoa hurrengo irudian agertzen den moduan agertzen da. Berretsi programatzaile-zenbaki bat agertzen dela Programatzailea eremuan. Hala egiten ez badu, berretsi plakako konexioak eta egin klik Freskatu/Berreescaneatu programatzaileak.
16. Irudia • Gailuaren programazioa - Sakatu RUN. Gailua behar bezala programatzen denean, RUN PASSED egoera bistaratzen da hurrengo irudian erakusten den moduan.
17. Irudia • FlashPro Express—EXERRIKA GAINERATU - Itxi FlashPro Express edo sakatu Irten Proiektua fitxan.
Gailua programatzea Libero SoC erabiliz
Erreferentziazko diseinua fileLibero SoC erabiliz sortutako Mi-V prozesadorearen azpisistemaren proiektua barne hartzen dute. RTG4 gailua Libero SoC erabiliz programatu daiteke. Libero SoC proiektua erabat eraiki eta exekutatzen da Sintesia, Lekua eta Ibilbidea, Denboraren egiaztapena, FPGA Array Datuen Sorkuntza, μPROM Memoria Edukia eguneratzea, Bitstream Sorkuntza, FPGA Programazioa.
Libero diseinuaren fluxua hurrengo irudian ageri da.
18. Irudia • Libero Design Flow
RTG4 gailua programatzeko, Mi-V prozesadorearen azpisistemaren proiektua Libero SoC-en ireki behar da eta urrats hauek berriro exekutatu behar dira:
- Eguneratu uPROM memoria-edukia: urrats honetan, μPROM abio-kargagailuaren aplikazioarekin programatzen da.
- Bitstream belaunaldia: urrats honetan, lana file RTG4 gailurako sortzen da.
- FPGA Programazioa: Urrats honetan, RTG4 gailua Lana erabiliz programatzen da file.
Jarraitu urrats hauek:
- Libero Design Flow-en, hautatu Eguneratu uPROM memoria-edukia.
- Sortu bezero bat Gehitu aukera erabiliz.
- Hautatu bezeroa eta, ondoren, hautatu Editatu aukera.
- Hautatu edukia file eta gero hautatu Arakatu aukera 19. Irudian ikusten den moduan.
19. Irudia • Editatu Datuak Biltegiratzeko Bezeroa - Joan hurrengo diseinura files kokapena eta hautatu miv-rv32im-bootloader.hex file 20. irudian ikusten den bezala. <$Download_Directory>\rtg4_ac490_df
- Ezarri File Idatzi Intel-Hex (*.hex) gisa.
- Hautatu Erabili bide erlatiboa proiektuaren direktoriotik.
- Sakatu Ados.
20. Irudia • Inportatu memoria File
- Sakatu Ados.
μPROM edukia eguneratzen da. - Egin klik bikoitza Sortu Bitstream 21. Irudian erakusten den moduan.
21. Irudia • Sortu Bitstream - Egin klik bikoitza Exekutatu PROGRAM Ekintza gailua programatzeko 21. Irudian erakusten den moduan.
RTG4 gailua programatuta dago. Ikus Demoa exekutatzen, 11. orrialdea.
TCL Scripta exekutatzen
TCL script-ak diseinuan eskaintzen dira files karpeta TCL_Scripts direktorioan. Beharrezkoa bada, diseinu-fluxua erreproduzitu daiteke Diseinuaren inplementaziotik lana sortu arte file.
TCL exekutatzeko, jarraitu urrats hauek:
- Abiarazi Libero softwarea.
- Hautatu Proiektua > Exekutatu Scripta....
- Sakatu Arakatu eta hautatu script.tcl deskargatutako TCL_Scripts direktoriotik.
- Egin klik Exekutatu.
TCL script-a arrakastaz exekutatu ondoren, Libero proiektua TCL_Scripts direktorioaren barruan sortzen da.
TCL scriptei buruzko informazio gehiago lortzeko, jo rtg4_ac490_df/TCL_Scripts/readme.txt helbidera.
Ikusi Libero® SoC TCL komandoen erreferentzia-gidara TCL komandoei buruzko xehetasun gehiago lortzeko. Kontaktua
TCL scripta exekutatzen ari zarenean aurkitutako edozein kontsultarako laguntza teknikoa.
Microsemi-k ez du bermerik, irudikapenik edo bermerik ematen hemen jasotako informazioari edo bere produktu eta zerbitzuek helburu jakin baterako egokitasunari buruz, ez eta Microsemik-ek ez du bere gain hartzen produktu edo zirkuituren aplikaziotik edo erabileratik eratorritako inolako erantzukizunik. Jarraian saltzen diren produktuak eta Microsemi-k saltzen dituen beste edozein produktu proba mugatuak izan dira eta ez dira misio-kritikoko ekipo edo aplikazioekin batera erabili behar. Errendimendu-zehaztapenak fidagarriak direla uste da, baina ez dira egiaztatzen, eta Erosleak produktuen errendimendu eta bestelako proba guztiak egin eta egin behar ditu, bakarrik eta azken produktuekin batera edo instalatuta. Erosleak ez du Microsemi-k emandako datu eta errendimendu-zehaztapen edo parametroetan fidatuko. Eroslearen erantzukizuna da edozein produkturen egokitasuna modu independentean zehaztea eta horiek probatzea eta egiaztatzea. Hemen azpian Microsemi-k emandako informazioa "dagoen moduan, non dagoen" eta akats guztiekin ematen da, eta informazio horrekin lotutako arrisku osoa Eroslearena da erabat. Microsemi-k ez dio inolako patente-eskubiderik, lizentziarik edo beste edozein IP-eskubiderik ematen, esplizituki edo inplizituki, inongo alderdiri, informazio horri berari edo informazio horrek deskribatzen duen edozerri dagokionez. Dokumentu honetan ematen den informazioa Microsemi-ren jabetzakoa da, eta Microsemik-ek eskubidea du dokumentu honetako informazioan edo edozein produktu eta zerbitzutan edozein unetan abisatu gabe aldatzeko.
Microsemi buruz
Microsemi-k, Microchip Technology Inc.-ren (Nasdaq: MCHP) osoko filiala denak, erdieroaleen eta sistema-konponbideen zorro zabala eskaintzen du aeroespaziorako eta defentsarako, komunikazioetarako, datu-zentroetarako eta industria-merkatuetarako. Produktuen artean, errendimendu handiko eta erradiazioz gogortutako seinale misto analogikoko zirkuitu integratuak, FPGAak, SoCak eta ASICak daude; energia kudeatzeko produktuak; kronometraje eta sinkronizazio gailuak eta denbora-soluzio zehatzak, denboraren munduko estandarra ezarriz; ahotsa prozesatzeko gailuak; RF irtenbideak; osagai diskretuak; enpresa biltegiratze eta komunikazio irtenbideak, segurtasun teknologiak eta anti-t eskalagarriakamper produktuak; Ethernet irtenbideak; Power-over-Ethernet IC eta erdiko tarteak; baita pertsonalizatutako diseinu gaitasunak eta zerbitzuak ere. Informazio gehiago hemen www.microsemi.com.
Microsemi egoitza
One Enterprise, Aliso Viejo,
CA 92656 AEB
AEBetan: +1 800-713-4113
AEBetatik kanpo: +1 949-380-6100
Salmentak: +1 949-380-6136
Faxa: +1 949-215-4996
Posta elektronikoa: sales.support@microsemi.com
www.microsemi.com
©2021 Microsemi, Microchip Technology Inc-ren jabetza osoa duen filiala. Eskubide guztiak erreserbatuta. Microsemi eta Microsemi logotipoa Microsemi Corporation-en marka erregistratuak dira. Gainerako marka komertzialak eta zerbitzu-markak dagozkien jabeen jabetzakoak dira
Dokumentuak / Baliabideak
![]() |
Microsemi AC490 RTG4 FPGA: Mi-V prozesadorearen azpisistema eraikitzea [pdfErabiltzailearen gida AC490 RTG4 FPGA Mi-V prozesadorearen azpisistema eraikitzea, AC490 RTG4, FPGA Mi-V prozesadorearen azpisistema eraikitzea, Mi-V prozesadorearen azpisistema |