Microsemi AC490 RTG4 FPGA: Bouwe in Mi-V prosessor subsysteem
Revision Skiednis
De revyzjeskiednis beskriuwt de wizigingen dy't yn it dokumint binne ymplementearre. De wizigingen wurde fermeld per revyzje, te begjinnen mei de meast aktuele publikaasje.
Ferzje 3.0
It folgjende is in gearfetting fan de feroarings makke yn dizze revyzje.
- It dokumint bywurke foar Libero SoC v2021.2.
- Bywurke figuer 1, side 3 oant en mei figuer 3, side 5.
- Ferfongen figuer 4, side 5, figuer 5, side 7, en figuer 18, side 17.
- Bywurke tabel 2, side 6 en tabel 3, side 7.
- Taheakke taheakke 1: Programmearje it apparaat mei FlashPro Express, side 14.
- Taheakke taheakke 3: It TCL-skript útfiere, side 20.
- Fuortsmite de ferwizings nei Libero ferzje nûmers.
Ferzje 2.0
It folgjende is in gearfetting fan feroarings makke yn dizze revyzje.
- Ynformaasje tafoege oer de seleksje fan COM-poarte yn Hardware ynstelle, side 9.
- Bywurke hoe't jo de passende COM-poarte kinne selektearje yn De demo útfiere, side 11.
Ferzje 1.0
De earste publikaasje fan it dokumint.
It bouwen fan in Mi-V-prosessor subsysteem
Microchip biedt de Mi-V prosessor IP, in 32-bit RISC-V prosessor en software toolchain te ûntwikkeljen RISC-V prosessor basearre ûntwerpen. RISC-V, in standert iepen Instruction Set Architecture (ISA) ûnder it bestjoer fan 'e RISC-V Foundation, biedt tal fan foardielen, wêrûnder it ynskeakeljen fan 'e iepen boarne-mienskip om kearnen te testen en te ferbetterjen yn in flugger tempo dan sletten ISA's.
RTG4® FPGA's stypje Mi-V sêfte prosessor om brûkersapplikaasjes út te fieren. Dizze applikaasjenota beskriuwt hoe't jo in Mi-V-prosessor-subsysteem bouwe kinne om in brûkersapplikaasje út te fieren fan 'e oanwiisde stof-RAM's of DDR-ûnthâld.
Design Requirements
De folgjende tabel listet de hardware- en softwareeasken foar it útfieren fan de demo.
tabel 1 • Design Requirements
Software
- Libero® System-on-Chip (SoC)
- FlashPro Express
- SoftConsole
Noat: Ferwize nei de readme.txt file foarsjoen yn it ûntwerp files foar de software ferzjes brûkt mei dizze referinsje design.
Noat: Libero SmartDesign en konfiguraasje skermôfbyldings werjûn yn dizze hantlieding binne allinich foar yllustraasjedoel.
Iepenje it Libero-ûntwerp om de lêste updates te sjen.
Betingsten
Foardat jo begjinne:
- Download en ynstallearje Libero SoC (lykas oanjûn yn 'e webside foar dit ûntwerp) op 'e host-pc fan' e folgjende lokaasje: https://www.microsemi.com/product-directory/design-resources/1750-libero-soc
- Foar demo-ûntwerp files download link: http://soc.microsemi.com/download/rsc/?f=rtg4_ac490_df
Untwerpbeskriuwing
De grutte fan RTG4 μPROM is 57 KB. Brûkersapplikaasjes dy't de μPROM-grutte net oerkomme, kinne wurde opslein yn μPROM en útfierd fan ynterne Large SRAM-ûnthâld (LSRAM). Brûkerapplikaasjes dy't de μPROM-grutte grutter binne moatte wurde opslein yn in ekstern net-flechtich ûnthâld. Yn dit gefal is in bootloader dy't útfiert fan μPROM nedich om ynterne as eksterne SRAM-ûnthâlden te inisjalisearjen mei de doelapplikaasje fan it net-flechtich ûnthâld.
It referinsjeûntwerp toant de bootloader-mooglikheid om de doelapplikaasje (fan grutte 7 KB) fan SPI-flash nei DDR-ûnthâld te kopiearjen en út te fieren fan it DDR-ûnthâld. De bootloader wurdt útfierd út ynterne oantinkens. De koade seksje leit yn μPROM, en de gegevens seksje leit yn de ynterne Grutte SRAM (LSRAM).
Noat: Foar mear ynformaasje oer hoe't jo it Mi-V bootloader Libero-projekt bouwe en hoe't jo it SoftConsole-projekt bouwe kinne, ferwize nei TU0775: PolarFire FPGA: Bouwe in Mi-V-prosessor subsysteem Tutorial
Figuer 1 toant it boppeste nivo blokdiagram fan it ûntwerp.
figuer 1 • Top Level Block Diagram
Lykas werjûn yn figuer 1, beskriuwe de folgjende punten de gegevensstream fan it ûntwerp:
- De Mi-V-prosessor fiert de bootloader út fan 'e μPROM en oanwiisde LSRAM's. De bootloader ynterface mei de GUI fia it CoreUARTapb-blok en wachtet op de kommando's.
- As it kommando SPI-flashprogramma wurdt ûntfongen fan 'e GUI, programmeart de bootloader de SPI-flash mei de doelapplikaasje ûntfongen fan' e GUI.
- As it bootkommando wurdt ûntfongen fan 'e GUI, kopiearret de bootloader de applikaasjekoade fan' e SPI-flitser nei DDR en fiert it dan út fan DDR.
Clocking Struktuer
D'r binne twa klokdomeinen (40 MHz en 20 MHz) yn it ûntwerp. De on-board 50 MHz kristal oscillator is ferbûn mei it PF_CCC blok dat 40 MHz en 20 MHz klokken genereart. De 40 MHz systeemklok driuwt it folsleine Mi-V-prosessor subsysteem útsein μPROM. De 20 MHz-klok driuwt de RTG4 μPROM en de RTG4 μPROM APB-ynterface. RTG4 μPROM stipet in klokfrekwinsje fan maksimaal 30 MHz. DDR_FIC is konfigurearre foar de AHB bus ynterface, dy't wurket op 40 MHz. It DDR-ûnthâld wurket op 320 MHz.
Figuer 2 lit de klokstruktuer sjen.
figuer 2 • Clocking Struktuer
Struktuer weromsette
De POWER_ON_RESET_N en de LOCK-sinjalen binne ANDed, en it útfiersinjaal (INIT_RESET_N) wurdt brûkt om it RTG4FDDRC_INIT-blok werom te setten. Nei it frijlitten fan de FDDR-reset, wurdt de FDDR-controller inisjalisearre, en dan wurdt it INIT_DONE-sinjaal beweard. It INIT_DONE-sinjaal wurdt brûkt om de Mi-V-prosessor, perifeare apparaten en oare blokken yn it ûntwerp te resetten.
figuer 3 • Reset Struktuer
Hardware ymplemintaasje
Figuer 4 toant it Libero-ûntwerp fan it Mi-V-referinsjeûntwerp.
figuer 4 • SmartDesign Module
Noat: Libero SmartDesign-skermôfbylding werjûn yn dizze applikaasjenotysje is allinich foar yllustraasjedoel. Iepenje it Libero-projekt om de lêste updates en IP-ferzjes te sjen.
IP blokken
Figuer 2 list de IP-blokken brûkt yn it Mi-V prosessor subsysteem referinsje design en harren funksje.
tabel 2 • IP Blocks1
Alle IP-brûkersgidsen en hânboeken binne te krijen fan Libero SoC -> Catalog.
RTG4 μPROM bewarret maksimaal 10,400 36-bit wurden (374,400 bits fan gegevens). It stipet allinich lêzen operaasjes tidens normale apparaat operaasje neidat it apparaat is programmearre. De MIV_RV32_C0-prosessorkearn omfettet in ienheid foar opheljen fan ynstruksjes, in útfierpipeline, en in dataûnthâldsysteem. It MIV_RV32_C0-prosessor-ûnthâldsysteem omfettet ynstruksjecache en gegevenscache. De MIV_RV32_C0-kearn omfettet twa eksterne AHB-ynterfaces - de AHB-ûnthâld (MEM) busmasterynterface en de AHB Memory Mapped I/O (MMIO) busmasterynterface. De cache-controller brûkt de AHB MEM-ynterface om de ynstruksjes en de gegevenscaches opnij te foljen. De AHB MMIO ynterface wurdt brûkt foar in uncached tagong ta I / O perifeare apparaten.
De ûnthâldkaarten fan 'e AHB MMIO-ynterface en de MEM-ynterface binne respektivelik 0x60000000 nei 0X6FFFFFFF en 0x80000000 nei 0x8FFFFFFF. It resetfektoradres fan de prosessor is konfigurearber. De reset fan de MIV_RV32_C0 is in aktyf-leech sinjaal, dat moat wurde de-asserted yn syngronisaasje mei de systeemklok fia in reset syngronisator.
De MIV_RV32_C0-prosessor makket tagong ta it applikaasje-útfierûnthâld mei de AHB MEM-ynterface. De CoreAHBLite_C0_0-buseksimplaar is konfigureare om 16 slave-slots te leverjen, elk fan grutte 1 MB. It RTG μPROM-ûnthâld, en RTG4FDDRC-blokken binne ferbûn mei dizze bus. De μPROM wurdt brûkt foar it bewarjen fan de bootloader-applikaasje.
De MIV_RV32_C0-prosessor rjochtet de gegevenstransaksjes tusken adressen 0x60000000 en 0x6FFFFFFF nei de MMIO-ynterface. De MMIO-ynterface is ferbûn mei de CoreAHBLite_C1_0-bus om te kommunisearjen mei perifeare apparaten dy't ferbûn binne mei syn slave-slots. De buseksimplaar CoreAHBLite_C1_0 is konfigureare om 16 slaafslots te leverjen, elk fan grutte 256 MB. De UART, CoreSPI, en CoreGPIO perifeare apparaten binne ferbûn mei de CoreAHBLite_C1_0 bus fia de CoreAHBTOAPB3 brêge en de CoreAPB3 bus.
Unthâld Map
Tabel 3 jout de ûnthâld kaart fan de oantinkens en perifeare apparaten.
tabel 3 • Unthâld Map
Software ymplemintaasje
It referinsjeûntwerp files omfetsje de SoftConsole-wurkromte dy't de folgjende softwareprojekten befettet:
- Bootloader
- Doelapplikaasje
Bootloader
De bootloader-applikaasje wurdt programmearre op 'e μPROM tidens apparaatprogrammearring. De bootloader ymplementearret de folgjende funksjes:
- Programmearje de SPI Flash mei de doelapplikaasje.
- It kopiearjen fan de doelapplikaasje fan SPI Flash nei DDR3-ûnthâld.
- It wikseljen fan de programma-útfiering nei de doelapplikaasje beskikber yn DDR3-ûnthâld.
De bootloader-applikaasje moat wurde útfierd fan μPROM mei LSRAM as stapel. Hjirtroch wurde de adressen fan ROM en RAM yn it linkerskript ynsteld op it startadres fan respektivelik μPROM en oanwiisde LSRAM's. De koade seksje wurdt útfierd út ROM en gegevens seksje wurdt útfierd út RAM lykas werjûn yn figuer 5.
figuer 5 • Bootloader Linker Script
De linker skript (microsemi-riscv-ram_rom.ld) is beskikber by de
SoftConsole_Project\mivrv32im-bootloader map fan it ûntwerp files.
Doelapplikaasje
De doelapplikaasje knippert de onboard LED's 1, 2, 3 en 4 en printet UART-berjochten. De doelapplikaasje moat wurde útfierd út DDR3-ûnthâld. Hjirtroch binne de koade- en stapelseksjes yn it linkerskript ynsteld op it startadres fan DDR3-ûnthâld lykas werjûn yn figuer 6.
figuer 6 • Target Application Linker Script
It linkerskript (microsemi-riscv-ram.ld) is beskikber yn 'e SoftConsole_Project\miv-rv32imddr- applikaasjemap fan it ûntwerp files.
It ynstellen fan de hardware
De folgjende stappen beskriuwe hoe't jo de hardware ynstelle:
- Soargje derfoar dat it boerd OFF is mei de SW6-skeakel.
- Ferbine de jumpers op 'e RTG4-ûntwikkelingskit, lykas werjûn yn' e folgjende tabel:
tabel 4 • JumpersJumper Pin fan Pin oan Comments J11, J17, J19, J23, J26, J21, J32 en J27 1 2 Standert J16 2 3 Standert J33 1 2 Standert 3 4 - Ferbine de host PC mei de J47-ferbining mei de USB-kabel.
- Soargje derfoar dat de USB nei UART-brêgebestjoerders automatysk wurde ûntdutsen. Dit kin ferifiearre wurde yn 'e apparaatbehearder fan' e host-pc.
- Lykas werjûn yn figuer 7, de haven eigenskippen fan COM13 litte sjen dat it is ferbûn mei USB Serial Converter C. Dêrfandinne, COM13 is selektearre yn dizze eks.ample. It COM-poartenûmer is systeemspesifyk.
figuer 7 • Device Manager
Noat: As de USB nei UART-brêgebestjoerders net binne ynstalleare, download en ynstallearje de bestjoerders fan www.microsemi.com//documents/CDM_2.08.24_WHQL_Certified.zip. - Ferbine de Netzteil oan J9 Connector en skeakelje ON de Netzteil switch, SW6.
figuer 8 • RTG4 Development Kit
De demo útfiere
Dit haadstik beskriuwt stappen om it RTG4-apparaat te programmearjen mei it referinsjeûntwerp, it programmearjen fan de SPI Flash mei de doelapplikaasje en it opstarten fan de doelapplikaasje fan DDR-ûnthâld mei de Mi-V Bootloader GUI.
It útfieren fan de demo omfettet de folgjende stappen:
- It RTG4-apparaat programmearje, side 11
- De Mi-V Bootloader útfiere, side 11
Programmearje it RTG4-apparaat
It RTG4-apparaat kin programmearre wurde mei FlashPro Express of Libero SOC.
- Om de RTG4 Development Kit te programmearjen mei de baan file levere as ûnderdiel fan it ûntwerp files mei FlashPro Express-software, ferwize nei Appendix 1: Programmearje it apparaat mei FlashPro Express, side 14.
- Om it apparaat te programmearjen mei Libero SoC, ferwize nei Appendix 2: Programmearje it apparaat mei Libero SoC, side 17.
It útfieren fan de Mi-V Bootloader
Folgje dizze stappen nei suksesfolle foltôging fan programmearring:
- Run de setup.exe file beskikber by de folgjende design files lokaasje.
<$Download_Directory>\rtg4_ac490_df\GUI_Installer\Mi-V Bootloader_Installer_V1.4 - Folgje de ynstallaasjewizard om de Bootloader GUI-applikaasje te ynstallearjen.
Ofbylding 9 lit de RTG4 Mi-V Bootloader GUI sjen.
figuer 9 • Mi-V Bootloader GUI - Selektearje de COM-poarte ferbûn oan USB Serial Converter C lykas werjûn yn figuer 7.
- Klikje op de knop ferbine. Nei suksesfolle ferbining wurdt de Reade yndikator Grien lykas werjûn yn figuer 10.
figuer 10 • Ferbine COM Port - Klikje op de knop Ymportearje en selektearje de doelapplikaasje file (.bin). Nei it ymportearjen, it paad fan 'e file wurdt werjûn op de GUI lykas werjûn yn figuer 11.
<$Download_Directory>\rtg4_ac490_df\Source_files
figuer 11 • Ymportearje de Doel applikaasje File - Lykas werjûn yn figuer 11, klikje op Programma SPI Flash-opsje om de doelapplikaasje op 'e SPI Flash te programmearjen. In pop-up wurdt werjûn neidat de SPI Flash is programmearre lykas werjûn yn figuer 12. Klik OK.
figuer 12 • SPI Flash Programmearre - Selektearje de opsje Start Boot om de applikaasje te kopiearjen fan SPI Flash nei DDR3-ûnthâld en begjin de applikaasje út te fieren fan DDR3-ûnthâld. Nei it suksesfolle opstarten fan 'e doelapplikaasje út DDR3-ûnthâld printe de applikaasje UART-berjochten en blinkt oan board brûker LED1, 2, 3 en 4 lykas werjûn yn figuer 13.
figuer 13 • Applikaasje útfiere út DDR - De applikaasje rint fan it DDR3-ûnthâld en dit konkludearret de demo. Slút de Mi-V Bootloader GUI.
It apparaat programmearje mei FlashPro Express
Dizze seksje beskriuwt hoe't jo it RTG4-apparaat programmearje mei de programmearring file mei help fan FlashPro Express.
Om it apparaat te programmearjen, fiere de folgjende stappen:
- Soargje derfoar dat de jumperynstellingen op it boerd itselde binne as dy yn Tabel 3 fan UG0617 neamd binne:
RTG4 Development Kit Brûkersgids. - Opsjoneel kin jumper J32 ynsteld wurde om pins 2-3 te ferbinen by it brûken fan in eksterne FlashPro4, FlashPro5, of FlashPro6 programmeur ynstee fan de standert jumper ynstelling om de ynbêde FlashPro5 te brûken.
Noat: De macht oanbod switch, SW6 moat wurde oerskeakele OFF wylst it meitsjen fan de jumper ferbinings. - Ferbine de macht oanbod kabel oan de J9 Anschluss op it bestjoer.
- Power ON de macht oanbod switch SW6.
- As jo de ynbêde FlashPro5 brûke, ferbine dan de USB-kabel oan connector J47 en de host-PC.
As alternatyf, as jo in eksterne programmeur brûke, ferbine dan de lintkabel mei de JTAG header J22 en ferbine de programmeur oan de host PC. - Start de FlashPro Express-software op 'e host-PC.
- Klik Nij of selektearje Nij Job Project út FlashPro Express Job út Project menu foar in meitsje in nij baan projekt, lykas werjûn yn de folgjende figuer.
figuer 14 • FlashPro Express Job Project - Fier it folgjende yn yn it dialoochfinster New Job Project from FlashPro Express Job:
- Programming baan file: Klik op Blêdzje, en navigearje nei de lokaasje dêr't de .job file leit en selektearje de file. De standert lokaasje is: \rtg4_ac490_df\Programming_Job
- FlashPro Express job projekt lokaasje: Klik Blêdzje en navigearje nei de winske FlashPro Express projekt lokaasje.
figuer 15 • Nij Job Project út FlashPro Express Job
- Klik OK. De fereaske programmearring file is selektearre en klear om te wurde programmearre yn it apparaat.
- It FlashPro Express-finster ferskynt lykas werjûn yn 'e folgjende figuer. Befêstigje dat in programmeur nûmer ferskynt yn de Programmer fjild. As it net docht, befêstigje de boerdferbiningen en klik op Programmers ferfarskje / opnij scannen.
figuer 16 • Programming it apparaat - Klik RUN. As it apparaat mei súkses programmearre is, wurdt in RUN PASSED status werjûn lykas werjûn yn 'e folgjende figuer.
figuer 17 • FlashPro Express-RUN PASSED - Slút FlashPro Express of klik op Exit yn it ljepblêd Project.
It apparaat programmearje mei Libero SoC
It referinsjeûntwerp files omfetsje it Mi-V-prosessor-subsysteemprojekt makke mei Libero SoC. It RTG4-apparaat kin wurde programmearre mei Libero SoC. It Libero SoC-projekt is folslein boud en rint fan Synthesis, Place and Route, Timing Verification, FPGA Array Data Generation, Update μPROM Memory Content, Bitstream Generation, FPGA Programming.
De Libero-ûntwerpstream wurdt werjûn yn 'e folgjende figuer.
figuer 18 • Libero Design Flow
Om it RTG4-apparaat te programmearjen, moat it Mi-V-prosessor-subsysteemprojekt wurde iepene yn Libero SoC en de folgjende stappen moatte opnij wurde útfierd:
- Update uPROM-ûnthâldynhâld: Yn dizze stap wurdt μPROM programmearre mei de bootloader-applikaasje.
- Bitstream Generation: Yn dizze stap, de Job file wurdt generearre foar it RTG4-apparaat.
- FPGA-programmearring: Yn dizze stap wurdt it RTG4-apparaat programmearre mei de Job file.
Folgje dizze stappen:
- Selektearje fan Libero Design Flow Update uPROM-ûnthâldynhâld.
- Meitsje in klant mei de opsje Add.
- Selektearje de klant en kies dan de opsje Bewurkje.
- Selektearje Ynhâld fan file en selektearje dan de opsje Blêdzje lykas werjûn yn figuer 19.
figuer 19 • Data Storage Client bewurkje - Navigearje nei it folgjende ûntwerp files lokaasje en selektearje de miv-rv32im-bootloader.hex file lykas werjûn yn figuer 20. <$Download_Directory>\rtg4_ac490_df
- Stel de File Typ as Intel-Hex (*.hex).
- Selektearje Relatyf paad brûke út projektmap.
- Klik OK.
figuer 20 • Ymportearje Unthâld File
- Klik OK.
De μPROM-ynhâld wurdt bywurke. - Dûbelklikke Bitstream generearje lykas werjûn yn figuer 21.
figuer 21 • Generearje Bitstream - Dûbelklikke PROGRAMMA-aksje útfiere om it apparaat te programmearjen lykas werjûn yn figuer 21.
It RTG4-apparaat is programmearre. Sjoch De demo útfiere, side 11.
It útfieren fan it TCL-skript
TCL-skripts wurde levere yn it ûntwerp files map ûnder triemtafel TCL_Scripts. As it nedich is, kin de ûntwerpstream wurde reprodusearre fan ûntwerp ymplemintaasje oant generaasje fan baan file.
Om de TCL út te fieren, folgje de stappen hjirûnder:
- Start de Libero-software.
- Selektearje Projekt > Skript útfiere….
- Klikje op Blêdzje en selektearje script.tcl út de ynladen TCL_Scripts-map.
- Klik Run.
Nei suksesfolle útfiering fan TCL-skript, wurdt Libero-projekt makke binnen TCL_Scripts-map.
Foar mear ynformaasje oer TCL-skripts, ferwize nei rtg4_ac490_df/TCL_Scripts/readme.txt.
Ferwize nei Libero® SoC TCL Command Reference Guide foar mear details oer TCL-kommando's. Kontakt
Technyske stipe foar alle fragen dy't tsjinkomme by it útfieren fan it TCL-skript.
Microsemi makket gjin garânsje, fertsjinwurdiging of garânsje oangeande de ynformaasje befette hjiryn of de geskiktheid fan har produkten en tsjinsten foar in bepaald doel, noch nimt Microsemi gjin oanspraaklikens oan dy't fuortkomme út 'e applikaasje of gebrûk fan in produkt of circuit. De produkten ferkocht hjirûnder en alle oare produkten ferkocht troch Microsemi binne ûnderwurpen oan beheinde testen en moatte net brûkt wurde yn kombinaasje mei missy-krityske apparatuer of applikaasjes. Alle prestaasjesspesifikaasjes wurde leaud betrouber te wêzen, mar wurde net ferifiearre, en Keaper moat alle prestaasjes en oare testen fan 'e produkten útfiere en foltôgje, allinich en tegearre mei, of ynstalleare yn, alle einprodukten. Keaper sil net fertrouwe op gegevens en prestaasjesspesifikaasjes of parameters levere troch Microsemi. It is de ferantwurdlikens fan 'e keaper om selsstannich de geskiktheid fan alle produkten te bepalen en itselde te testen en te ferifiearjen. De ynformaasje levere troch Microsemi hjirûnder wurdt levere "as is, wêr is" en mei alle fouten, en it folsleine risiko ferbûn mei sokke ynformaasje is folslein by de keaper. Microsemi jout net, eksplisyt of ymplisyt, oan ien partij gjin oktroairjochten, lisinsjes, of hokker oare IP-rjochten, itsij oangeande sokke ynformaasje sels as alles beskreaun troch sokke ynformaasje. Ynformaasje levere yn dit dokumint is eigendom fan Microsemi, en Microsemi behâldt it rjocht foar om op elts momint feroarings oan te bringen oan 'e ynformaasje yn dit dokumint of oan produkten en tsjinsten op elk momint sûnder notice.
Oer Microsemi
Microsemi, in folslein eigendom dochterûndernimming fan Microchip Technology Inc. (Nasdaq: MCHP), biedt in wiidweidige portefúlje fan semiconductor- en systeemoplossingen foar loftfeart en definsje, kommunikaasje, datasintrum en yndustriële merken. Produkten befetsje hege-optreden en stralingsferhurde analoge mingd-sinjaal yntegrearre circuits, FPGAs, SoCs en ASICs; produkten foar enerzjybehear; timing- en syngronisaasjeapparaten en krekte tiidoplossingen, it ynstellen fan 'e wrâldstandert foar tiid; stimferwurkingsapparaten; RF oplossings; diskrete komponinten; enterprise opslach- en kommunikaasje oplossings, feiligens technologyen en scalable anty-tamper produkten; Ethernet oplossings; Power-over-Ethernet IC's en midspans; lykas oanpaste ûntwerpmooglikheden en tsjinsten. Learje mear op www.microsemi.com.
Microsemi haadkantoar
One Enterprise, Aliso Viejo,
CA 92656 Feriene Steaten
Binnen de FS: +1 800-713-4113
Bûten de Feriene Steaten: +1 949-380-6100
Ferkeap: +1 949-380-6136
Fax: +1 949-215-4996
E-post: sales.support@microsemi.com
www.microsemi.com
©2021 Microsemi, in folslein eigendom fan Microchip Technology Inc. Alle rjochten foarbehâlden. Microsemi en it Microsemi-logo binne registrearre hannelsmerken fan Microsemi Corporation. Alle oare hannelsmerken en tsjinstmerken binne it eigendom fan har respektive eigners
Dokuminten / Resources
![]() |
Microsemi AC490 RTG4 FPGA: Bouwe in Mi-V prosessor subsysteem [pdf] Brûkersgids AC490 RTG4 FPGA Bouwe in Mi-V prosessor subsysteem, AC490 RTG4, FPGA Bouwe in Mi-V prosessor subsysteem, Mi-V prosessor subsysteem |