Microsemi AC490 RTG4 FPGA: Mi-V processzor alrendszer felépítése
Revíziótörténet
A felülvizsgálati előzmények leírják a dokumentumban végrehajtott változtatásokat. A változtatások átdolgozásonként vannak felsorolva, a legfrissebb kiadványtól kezdve.
Felülvizsgálat 3.0
Az alábbiakban összefoglaljuk az ebben a felülvizsgálatban végrehajtott változtatásokat.
- Frissítettük a Libero SoC v2021.2 dokumentumot.
- Frissítve: 1. ábra, 3. oldal – 3. ábra, 5. oldal.
- Felváltva a 4. ábra 5. oldala, az 5. ábra a 7. oldal és a 18. ábra a 17. oldal.
- Frissített 2. táblázat 6. oldal és 3. táblázat 7. oldal.
- Hozzáadott 1. függelék: Az eszköz programozása a FlashPro Express használatával, 14. oldal.
- Hozzáadott 3. függelék: A TCL parancsfájl futtatása, 20. oldal.
- Eltávolítottuk a Libero verziószámaira való hivatkozásokat.
Felülvizsgálat 2.0
Az alábbiakban összefoglaljuk az ebben a felülvizsgálatban végrehajtott változtatásokat.
- További információk a COM-port kiválasztásával kapcsolatban: A hardver beállítása, 9. oldal.
- Frissítettük a megfelelő COM-port kiválasztásának módját a Demonstráció futtatása, 11. oldalon.
Felülvizsgálat 1.0
A dokumentum első publikációja.
Mi-V processzor alrendszer kiépítése
A Microchip a Mi-V processzor IP-t, egy 32 bites RISC-V processzort és szoftver eszközláncot kínál a RISC-V processzor alapú tervek fejlesztéséhez. A RISC-V, a RISC-V Foundation irányítása alatt működő szabványos nyílt utasításkészlet-architektúra (ISA), számos előnnyel rendelkezik, amelyek közé tartozik, hogy a nyílt forráskódú közösség lehetővé teszi a magok gyorsabb tesztelését és fejlesztését, mint a zárt ISA-k.
Az RTG4® FPGA-k támogatják a Mi-V soft processzort a felhasználói alkalmazások futtatásához. Ez az alkalmazási megjegyzés leírja, hogyan kell felépíteni egy Mi-V processzor alrendszert a felhasználói alkalmazások futtatásához a kijelölt szöveti RAM-okból vagy DDR memóriából.
Tervezési követelmények
Az alábbi táblázat felsorolja a demó futtatásához szükséges hardver- és szoftverkövetelményeket.
1. táblázat • Tervezési követelmények
Szoftver
- Libero® System-on-Chip (SoC)
- FlashPro Express
- SoftConsole
Jegyzet: Tekintse meg a readme.txt fájlt file a tervezésben biztosított files az ezzel a referenciatervvel használt szoftververziókhoz.
Jegyzet: Az ebben az útmutatóban látható Libero SmartDesign és konfigurációs képernyőképek csak illusztrációk.
A legújabb frissítések megtekintéséhez nyissa meg a Libero dizájnt.
Előfeltételek
Mielőtt elkezdené:
- Töltse le és telepítse a Libero SoC-t (amint az a webwebhely ehhez a tervhez) a gazdagépen a következő helyről: https://www.microsemi.com/product-directory/design-resources/1750-libero-soc
- Demo tervezéshez fileletöltési linkje: http://soc.microsemi.com/download/rsc/?f=rtg4_ac490_df
Tervezési leírás
Az RTG4 μPROM mérete 57 KB. Azok a felhasználói alkalmazások, amelyek nem haladják meg a μPROM méretet, a μPROM-ban tárolhatók, és belső nagy SRAM memóriából (LSRAM) futtathatók. A μPROM méretet meghaladó felhasználói alkalmazásokat külső nem felejtő memóriában kell tárolni. Ebben az esetben egy μPROM-ból végrehajtott rendszerbetöltő szükséges a belső vagy külső SRAM-memóriák inicializálásához a célalkalmazással a nem felejtő memóriából.
A referenciaterv bemutatja a rendszerbetöltő képességét a célalkalmazás (7 KB méretű) másolására az SPI flashről a DDR memóriába, és a DDR memóriából való végrehajtására. A rendszerbetöltő belső memóriákból fut. A kódrész a μPROM-ban, az adatrész pedig a belső nagy SRAM-ban (LSRAM) található.
Jegyzet: A Mi-V bootloader Libero projekt és a SoftConsole projekt összeállításával kapcsolatos további információkért tekintse meg a TU0775: PolarFire FPGA: Mi-V processzor alrendszer építése oktatóanyagot.
Az 1. ábra a tervezés legfelső szintű blokkdiagramját mutatja.
1. ábra • Legfelső szintű blokkdiagram
Amint az 1. ábrán látható, a következő pontok írják le a tervezés adatfolyamát:
- A Mi-V processzor végrehajtja a rendszerbetöltőt a μPROM-ból és a kijelölt LSRAM-okból. A rendszerbetöltő a CoreUARTapb blokkon keresztül kapcsolódik a grafikus felhasználói felülethez, és várja a parancsokat.
- Amikor az SPI flash program parancsot megkapja a grafikus felhasználói felület, a rendszerbetöltő programozza az SPI flasht a grafikus felhasználói felületről kapott célalkalmazással.
- Amikor a rendszerindítási parancs érkezik a grafikus felhasználói felületről, a rendszerbetöltő átmásolja az alkalmazás kódját az SPI flash-ről a DDR-re, majd végrehajtja azt a DDR-ből.
Óraszerkezet
A tervezésben két órajeltartomány (40 MHz és 20 MHz) található. A beépített 50 MHz-es kristályoszcillátor a PF_CCC blokkhoz csatlakozik, amely 40 MHz-es és 20 MHz-es órajeleket generál. A 40 MHz-es rendszeróra hajtja a teljes Mi-V processzor alrendszert, kivéve a μPROM-ot. A 20 MHz-es órajel meghajtja az RTG4 μPROM és az RTG4 μPROM APB interfészt. Az RTG4 μPROM 30 MHz-es órajel-frekvenciát támogat. A DDR_FIC az AHB busz interfészhez van konfigurálva, amely 40 MHz-en működik. A DDR memória 320 MHz-en működik.
A 2. ábra az óraszerkezetet mutatja.
2. ábra • Óraszerkezet
Struktúra visszaállítása
A POWER_ON_RESET_N és a LOCK jelek ÉS-re vannak állítva, és a kimeneti jel (INIT_RESET_N) az RTG4FDDRC_INIT blokk visszaállítására szolgál. Az FDDR reset feloldása után az FDDR vezérlő inicializálódik, majd az INIT_DONE jel érvényesül. Az INIT_DONE jel a Mi-V processzor, a perifériák és a tervezésben szereplő egyéb blokkok alaphelyzetbe állítására szolgál.
3. ábra • Struktúra visszaállítása
Hardver megvalósítás
A 4. ábra a Mi-V referencia-konstrukció Libero kialakítását mutatja.
4. ábra • SmartDesign modul
Jegyzet: Az alkalmazási megjegyzésben látható Libero SmartDesign képernyőképe csak illusztráció. Nyissa meg a Libero projektet a legújabb frissítések és IP-verziók megtekintéséhez.
IP blokkok
A 2. ábra felsorolja a Mi-V processzor alrendszer referencia tervezésében használt IP blokkokat és azok funkcióját.
2. táblázat • IP-blokkok1
Az összes IP felhasználói útmutató és kézikönyv elérhető a Libero SoC -> Katalógusban.
Az RTG4 μPROM akár 10,400 36 374,400 bites szót (32 0 bit adatot) tárol. Csak az olvasási műveleteket támogatja az eszköz normál működése során, az eszköz programozása után. A MIV_RV32_C0 processzormag egy utasításlekérő egységet, egy végrehajtási folyamatot és egy adatmemóriarendszert tartalmaz. A MIV_RV32_C0 processzor memóriarendszere utasítás-gyorsítótárat és adatgyorsítótárat tartalmaz. A MIV_RVXNUMX_CXNUMX mag két külső AHB interfészt tartalmaz – az AHB memória (MEM) busz master interfészt és az AHB memórialeképezett I/O (MMIO) busz master interfészt. A gyorsítótár-vezérlő az AHB MEM interfészt használja az utasítások és az adatgyorsítótárak újratöltésére. Az AHB MMIO interfész az I/O perifériák gyorsítótárazott hozzáférésére szolgál.
Az AHB MMIO interfész és a MEM interfész memóriatérképei 0x60000000 - 0X6FFFFFF, illetve 0x80000000 - 0x8FFFFFFF. A processzor visszaállítási vektorcíme konfigurálható. A MIV_RV32_C0 alaphelyzetbe állítása egy aktív-alacsony jel, amelyet a rendszer órájával szinkronban kell hatástalanítani egy alaphelyzetbe állító szinkronizálóval.
A MIV_RV32_C0 processzor az AHB MEM interfészen keresztül éri el az alkalmazás-végrehajtási memóriát. A CoreAHBLite_C0_0 buszpéldány úgy van konfigurálva, hogy 16 szolgahelyet biztosítson, mindegyik 1 MB méretű. Az RTG μPROM memória és az RTG4FDDRC blokkok ehhez a buszhoz csatlakoznak. A μPROM a rendszerbetöltő alkalmazás tárolására szolgál.
A MIV_RV32_C0 processzor a 0x60000000 és 0x6FFFFFFFF címek közötti adattranzakciókat az MMIO interfészre irányítja. Az MMIO interfész a CoreAHBLite_C1_0 buszhoz csatlakozik, hogy kommunikáljon a slave bővítőhelyeihez csatlakoztatott perifériákkal. A CoreAHBLite_C1_0 buszpéldány úgy van konfigurálva, hogy 16 szolgahelyet biztosítson, mindegyik 256 MB méretű. Az UART, CoreSPI és CoreGPIO perifériák a CoreAHBTOAPB1 hídon és a CoreAPB0 buszon keresztül csatlakoznak a CoreAHBLite_C3_3 buszhoz.
Memória térkép
A 3. táblázat felsorolja a memóriák és perifériák memóriatérképét.
3. táblázat • Memóriatérkép
Szoftver implementáció
A referencia design files tartalmazza a SoftConsole munkaterületet, amely a következő szoftverprojekteket tartalmazza:
- Bootloader
- Cél alkalmazás
Bootloader
A rendszerbetöltő alkalmazás programozása a μPROM-on történik az eszköz programozása során. A rendszerbetöltő a következő funkciókat valósítja meg:
- Az SPI Flash programozása a célalkalmazással.
- A célalkalmazás másolása SPI Flash-ről DDR3 memóriába.
- A program végrehajtásának váltása a DDR3 memóriában elérhető célalkalmazásra.
A rendszerbetöltő alkalmazást μPROM-ból kell végrehajtani, veremként LSRAM-mal. Ezért a linker szkriptben a ROM és a RAM címe a μPROM kezdőcímére és a kijelölt LSRAM-okra van beállítva. A kódszakasz a ROM-ból, az adatrész pedig a RAM-ból kerül végrehajtásra az 5. ábrán látható módon.
5. ábra • Bootloader Linker Script
A linker szkript (microsemi-riscv-ram_rom.ld) elérhető a következő címen:
A terv SoftConsole_Project\mivrv32im-bootloader mappája files.
Cél alkalmazás
A célalkalmazás villogtatja a beépített 1., 2., 3. és 4. LED-eket, és kinyomtatja az UART üzeneteket. A célalkalmazást a DDR3 memóriából kell végrehajtani. Ezért a linker szkriptben a kód és a verem szakaszok a DDR3 memória kezdőcímére vannak beállítva, amint az a 6. ábrán látható.
6. ábra • Target Application Linker Script
A linker szkript (microsemi-riscv-ram.ld) elérhető a terv SoftConsole_Project\miv-rv32imddr- alkalmazás mappájában files.
A hardver beállítása
A következő lépések a hardver beállítását írják le:
- Győződjön meg arról, hogy a kártya KI van kapcsolva az SW6 kapcsolóval.
- Csatlakoztassa az RTG4 fejlesztőkészlet jumpereit az alábbi táblázat szerint:
4. táblázat • JumperekJumper Pin From Rögzítés Megjegyzések J11, J17, J19, J23, J26, J21, J32 és J27 1 2 Alapértelmezett J16 2 3 Alapértelmezett J33 1 2 Alapértelmezett 3 4 - Csatlakoztassa a gazdaszámítógépet a J47 csatlakozóhoz az USB-kábellel.
- Győződjön meg arról, hogy az USB-UART híd illesztőprogramjai automatikusan felismerésre kerülnek. Ezt a gazdaszámítógép eszközkezelőjében ellenőrizheti.
- A 7. ábrán látható módon a COM13 port tulajdonságai azt mutatják, hogy az USB Serial Converter C-hez csatlakozik. Ezért a COM13 van kiválasztva ebben a példában.ample. A COM port száma rendszerfüggő.
7. ábra • Eszközkezelő
Jegyzet: Ha az USB-UART híd illesztőprogramjai nincsenek telepítve, töltse le és telepítse az illesztőprogramokat a következő helyről: www.microsemi.com//documents/CDM_2.08.24_WHQL_Certified.zip. - Csatlakoztassa a tápegységet a J9 csatlakozóhoz, és kapcsolja BE az SW6 tápkapcsolót.
8. ábra • RTG4 fejlesztőkészlet
A bemutató futtatása
Ez a fejezet leírja az RTG4 eszköz referenciatervvel történő programozását, az SPI Flash programozását a célalkalmazással, és a célalkalmazásnak a DDR memóriából történő indítását a Mi-V Bootloader grafikus felhasználói felület használatával.
A demó futtatása a következő lépésekből áll:
- Az RTG4 eszköz programozása, 11. oldal
- A Mi-V Bootloader futtatása, 11. oldal
Az RTG4 eszköz programozása
Az RTG4 készülék FlashPro Express vagy Libero SOC segítségével programozható.
- Az RTG4 fejlesztőkészlet programozása a munkával file a tervezés részeként biztosított files FlashPro Express szoftverrel, lásd: 1. függelék: Az eszköz programozása a FlashPro Express használatával, 14. oldal.
- Az eszköz Libero SoC használatával történő programozásához lásd: 2. függelék: Az eszköz programozása Libero SoC használatával, 17. oldal.
A Mi-V Bootloader futtatása
A programozás sikeres befejezése után kövesse az alábbi lépéseket:
- Futtassa a setup.exe fájlt file az alábbi kivitelben kapható files helyét.
<$Download_Directory>\rtg4_ac490_df\GUI_Installer\Mi-V Bootloader_Installer_V1.4 - Kövesse a telepítő varázslót a Bootloader GUI alkalmazás telepítéséhez.
A 9. ábra az RTG4 Mi-V Bootloader grafikus felhasználói felületét mutatja.
9. ábra • Mi-V Bootloader GUI - Válassza ki az USB Serial Converter C-hez csatlakoztatott COM-portot a 7. ábrán látható módon.
- Kattintson a csatlakozás gombra. Sikeres csatlakozás után a piros jelző zöldre vált, ahogy az a 10. ábrán látható.
10. ábra • Csatlakoztassa a COM portot - Kattintson az Importálás gombra, és válassza ki a célalkalmazást file (.kuka). Az importálás után a file a 11. ábrán látható módon jelenik meg a grafikus felhasználói felületen.
<$Download_Directory>\rtg4_ac490_df\Source_files
11. ábra • Importálja a célalkalmazást File - A 11. ábrán látható módon kattintson a Program SPI Flash opcióra a célalkalmazás SPI Flash-re programozásához. Az SPI Flash programozása után egy felugró ablak jelenik meg a 12. ábrán látható módon. Kattintson az OK gombra.
12. ábra • SPI Flash programozva - Válassza a Start Boot opciót az alkalmazás SPI Flash-ről DDR3 memóriába másolásához, és elindítja az alkalmazást a DDR3 memóriából. A célalkalmazás DDR3 memóriából való sikeres indítása után az alkalmazás kinyomtatja az UART üzeneteket, és villog a fedélzeti felhasználói LED1, 2, 3 és 4 LED-ek, a 13. ábra szerint.
13. ábra • Alkalmazás végrehajtása DDR-ből - Az alkalmazás a DDR3 memóriából fut, és ezzel a bemutató véget ért. Zárja be a Mi-V Bootloader grafikus felhasználói felületét.
Az eszköz programozása a FlashPro Express használatával
Ez a rész leírja, hogyan kell programozni az RTG4 eszközt a programozási feladattal file FlashPro Express használatával.
A készülék programozásához hajtsa végre a következő lépéseket:
- Győződjön meg arról, hogy a jumper beállításai a táblán megegyeznek az UG3 0617. táblázatában felsoroltakkal:
RTG4 fejlesztőkészlet használati útmutatója. - Opcionálisan a J32 jumper beállítható a 2-3 érintkezők csatlakoztatására külső FlashPro4, FlashPro5 vagy FlashPro6 programozó használatakor a beágyazott FlashPro5 használatához az alapértelmezett jumper beállítás helyett.
Jegyzet: Az SW6 tápkapcsolót KI kell kapcsolni a jumper bekötése közben. - Csatlakoztassa a tápkábelt a kártya J9 csatlakozójához.
- Kapcsolja BE az SW6 tápkapcsolót.
- Ha a beágyazott FlashPro5-öt használja, csatlakoztassa az USB-kábelt a J47-es csatlakozóhoz és a gazdaszámítógéphez.
Alternatív megoldásként, ha külső programozót használ, csatlakoztassa a szalagkábelt a JTAG J22 fejlécet, és csatlakoztassa a programozót a gazdaszámítógéphez. - A gazdaszámítógépen indítsa el a FlashPro Express szoftvert.
- Kattintson az Új gombra, vagy válassza az Új munkaprojekt elemet a FlashPro Express Job menüből a Projekt menüből egy új munkaprojekt létrehozásához, ahogy az a következő ábrán látható.
14. ábra • FlashPro Express Job Project - Írja be a következőket az Új munkaprojekt a FlashPro Express Jobból párbeszédpanelen:
- Programozási munka file: Kattintson a Tallózás gombra, és navigáljon arra a helyre, ahol a .job file található, és válassza ki a file. Az alapértelmezett hely: \rtg4_ac490_df\Programozási_Job
- FlashPro Express munkaprojekt helye: Kattintson a Tallózás gombra, és navigáljon a kívánt FlashPro Express projekt helyére.
15. ábra • Új munkaprojekt a FlashPro Express Jobból
- Kattintson az OK gombra. A szükséges programozás file ki van választva, és készen áll a készülékben történő programozásra.
- A FlashPro Express ablak az alábbi ábrán látható módon jelenik meg. Győződjön meg arról, hogy a programozói szám megjelenik a Programozó mezőben. Ha nem, erősítse meg a kártya csatlakozásait, és kattintson a Programozók frissítése/Újrakeresése gombra.
16. ábra • Az eszköz programozása - Kattintson a RUN gombra. Ha a készüléket sikeresen programozták, a RUN PASSED állapot jelenik meg a következő ábrán látható módon.
17. ábra • FlashPro Express – FUTTATÁS SIKERÜLT - Zárja be a FlashPro Express programot, vagy kattintson a Kilépés gombra a Projekt lapon.
Az eszköz programozása Libero SoC használatával
A referencia design fileEzek közé tartozik a Libero SoC segítségével létrehozott Mi-V processzor alrendszer projekt. Az RTG4 eszköz a Libero SoC segítségével programozható. A Libero SoC projekt teljes egészében a szintézis, a hely és útvonal, az időzítés ellenőrzése, az FPGA tömb adatgenerálása, a μPROM memóriatartalom frissítése, a bitfolyam-generálás, az FPGA programozásból épül fel és fut.
A Libero tervezési folyamata a következő ábrán látható.
18. ábra • Libero Design Flow
Az RTG4 eszköz programozásához meg kell nyitni a Mi-V processzor alrendszer projektet a Libero SoC-ben, és újra le kell futtatni a következő lépéseket:
- Az uPROM memória tartalmának frissítése: Ebben a lépésben a μPROM programozása a rendszerbetöltő alkalmazással történik.
- Bitfolyam-generálás: Ebben a lépésben a Job file az RTG4 eszközhöz jön létre.
- FPGA programozás: Ebben a lépésben az RTG4 eszközt a Job segítségével programozzák file.
Kövesse az alábbi lépéseket:
- A Libero Design Flow alkalmazásban válassza az uPROM memóriatartalom frissítése lehetőséget.
- Hozzon létre egy klienst a Hozzáadás opcióval.
- Válassza ki az ügyfelet, majd válassza a Szerkesztés lehetőséget.
- Válassza a Tartalom lehetőséget file majd válassza ki a Tallózás opciót a 19. ábrán látható módon.
19. ábra • Adattároló kliens szerkesztése - Navigáljon a következő tervhez files helyét, és válassza ki a miv-rv32im-bootloader.hex fájlt file a 20. ábrán látható módon. <$Download_Directory>\rtg4_ac490_df
- Állítsa be a File Írja be, hogy Intel-Hex (*.hex).
- Válassza a Relatív elérési út használata projektkönyvtárból lehetőséget.
- Kattintson az OK gombra.
20. ábra • Memória importálása File
- Kattintson az OK gombra.
A μPROM tartalom frissül. - Kattintson duplán a Bitfolyam generálása elemre a 21. ábrán látható módon.
21. ábra • Bitfolyam generálása - Kattintson duplán a Run PROGRAM Action elemre az eszköz programozásához a 21. ábrán látható módon.
Az RTG4 eszköz be van programozva. Lásd: A bemutató futtatása, 11. oldal.
A TCL parancsfájl futtatása
A TCL szkriptek a tervben megtalálhatók files mappát a TCL_Scripts könyvtárban. Ha szükséges, a tervezési folyamat reprodukálható a tervezési megvalósítástól a feladat generálásáig file.
A TCL futtatásához kövesse az alábbi lépéseket:
- Indítsa el a Libero szoftvert.
- Válassza a Projekt > Parancsfájl végrehajtása… lehetőséget.
- Kattintson a Tallózás gombra, és válassza ki a script.tcl fájlt a letöltött TCL_Scripts könyvtárból.
- Kattintson a Futtatás gombra.
A TCL szkript sikeres végrehajtása után a Libero projekt létrejön a TCL_Scripts könyvtárban.
A TCL-parancsfájlokkal kapcsolatos további információkért tekintse meg az rtg4_ac490_df/TCL_Scripts/readme.txt fájlt.
A TCL parancsokkal kapcsolatos további részletekért tekintse meg a Libero® SoC TCL parancsok kézikönyvét. Kapcsolatba lépni
Technikai támogatás a TCL-szkript futtatása során felmerülő lekérdezésekhez.
A Microsemi nem vállal garanciát, képviseletet vagy garanciát az itt található információkra, illetve termékeinek és szolgáltatásainak bármilyen meghatározott célra való alkalmasságára vonatkozóan, és a Microsemi nem vállal semmilyen felelősséget a termék vagy áramkör alkalmazásából vagy használatából eredően. Az itt értékesített termékek és a Microsemi által értékesített bármely más termék korlátozott tesztelésen esett át, és nem használhatók kritikus fontosságú berendezésekkel vagy alkalmazásokkal együtt. Bármely teljesítményspecifikáció megbízhatónak tekinthető, de nem ellenőrzött, és a Vevőnek el kell végeznie a termékek minden teljesítmény- és egyéb vizsgálatát, egyedül és a végtermékekkel együtt, vagy beleszerelve. A Vevő nem hagyatkozhat a Microsemi által biztosított adatokra és teljesítményspecifikációkra vagy paraméterekre. A Vevő felelőssége bármely termék alkalmasságának független megállapítása, valamint annak tesztelése és ellenőrzése. A Microsemi által az alábbiakban közölt információk „ahogy vannak, hol vannak” és minden hibával együtt, és az ilyen információkkal kapcsolatos teljes kockázat teljes mértékben a Vevőt terheli. A Microsemi sem kifejezetten, sem hallgatólagosan nem biztosít szabadalmi jogokat, licenceket vagy egyéb szellemi tulajdonjogokat sem magára az információra, sem az információ által leírtakra vonatkozóan. Az ebben a dokumentumban közölt információk a Microsemi tulajdonát képezik, és a Microsemi fenntartja a jogot, hogy bármikor, előzetes értesítés nélkül módosítsa a jelen dokumentumban található információkat, vagy bármely terméket és szolgáltatást.
A Microsemiről
A Microsemi, a Microchip Technology Inc. (Nasdaq: MCHP) XNUMX%-os tulajdonában lévő leányvállalata félvezető- és rendszermegoldások átfogó portfólióját kínálja a repülési és védelmi, kommunikációs, adatközponti és ipari piacok számára. A termékek közé tartoznak a nagy teljesítményű és sugárzásálló analóg vegyes jelű integrált áramkörök, FPGA-k, SoC-k és ASIC-k; energiagazdálkodási termékek; időzítő és szinkronizáló eszközök és precíz időmegoldások, amelyek az idő világszínvonalát állítják fel; Hangfeldolgozó eszközök; RF megoldások; diszkrét alkatrészek; vállalati tárolási és kommunikációs megoldások, biztonsági technológiák és méretezhető anti-tamper termékek; Ethernet megoldások; Power-over-Ethernet IC-k és midspans; valamint egyedi tervezési képességek és szolgáltatások. További információ: www.microsemi.com.
Microsemi központja
One Enterprise, Aliso Viejo,
CA 92656 USA
Az USA-n belül: +1 800-713-4113
Az USA-n kívül: +1 949-380-6100
Eladás: +1 949-380-6136
Fax: +1 949-215-4996
Email: sales.support@microsemi.com
www.microsemi.com
©2021 Microsemi, a Microchip Technology Inc. teljes tulajdonú leányvállalata. Minden jog fenntartva. A Microsemi és a Microsemi logó a Microsemi Corporation bejegyzett védjegyei. Minden egyéb védjegy és szolgáltatási védjegy a megfelelő tulajdonosok tulajdona
Dokumentumok / Források
![]() |
Microsemi AC490 RTG4 FPGA: Mi-V processzor alrendszer felépítése [pdf] Felhasználói útmutató AC490 RTG4 FPGA Mi-V processzor alrendszer építése, AC490 RTG4, FPGA Mi-V processzor alrendszer építése, Mi-V processzor alrendszer |