Microsemi AC490 RTG4 FPGA: Mi-V procesora apakšsistēmas izveide
Pārskatīšanas vēsture
Pārskatīšanas vēsturē ir aprakstītas izmaiņas, kas tika ieviestas dokumentā. Izmaiņas ir uzskaitītas pēc pārskatīšanas, sākot ar jaunāko publikāciju.
Pārskatīšana 3.0
Tālāk ir sniegts šajā pārskatīšanā veikto izmaiņu kopsavilkums.
- Atjaunināts Libero SoC v2021.2 dokuments.
- Atjaunināts 1. attēls, 3. lappuse līdz 3. attēls, 5. lappuse.
- Aizstāts 4. attēla 5. lappuse, 5. attēla 7. lappuse un 18. attēla 17. lappuse.
- Atjaunināta 2. tabula, 6. lapa un 3. tabula, 7. lpp.
- Pievienots 1. pielikums: Ierīces programmēšana, izmantojot FlashPro Express, 14. lpp.
- Pievienots 3. pielikums: TCL skripta palaišana, 20. lpp.
- Noņemtas atsauces uz Libero versiju numuriem.
Pārskatīšana 2.0
Tālāk ir sniegts šajā pārskatīšanā veikto izmaiņu kopsavilkums.
- Pievienota informācija par COM porta izvēli sadaļā Aparatūras iestatīšana, 9. lpp.
- Atjaunināts, kā izvēlēties atbilstošo COM portu sadaļā Demonstrācijas palaišana, 11.
Pārskatīšana 1.0
Pirmā dokumenta publikācija.
Mi-V procesoru apakšsistēmas izveide
Microchip piedāvā Mi-V procesora IP, 32 bitu RISC-V procesoru un programmatūras rīku ķēdi, lai izstrādātu uz RISC-V procesoru balstītus dizainus. RISC-V, standarta atvērtā instrukciju kopu arhitektūra (ISA), ko pārvalda RISC-V Foundation, piedāvā daudzas priekšrocības, tostarp iespēju atvērtā pirmkoda kopienai testēt un uzlabot kodolus ātrāk nekā slēgtās ISA.
RTG4® FPGA atbalsta Mi-V mīksto procesoru, lai palaistu lietotāja lietojumprogrammas. Šajā lietojumprogrammas piezīmē ir aprakstīts, kā izveidot Mi-V procesora apakšsistēmu, lai izpildītu lietotāja lietojumprogrammu no norādītajām RAM vai DDR atmiņas.
Dizaina prasības
Nākamajā tabulā ir norādītas aparatūras un programmatūras prasības demonstrācijas palaišanai.
1. tabula • Projektēšanas prasības
Programmatūra
- Libero® sistēma mikroshēmā (SoC)
- FlashPro Express
- SoftConsole
Piezīme: Skatiet failu readme.txt file paredzēts dizainā files programmatūras versijām, kas izmantotas šajā atsauces dizainā.
Piezīme: Libero SmartDesign un konfigurācijas ekrānuzņēmumi, kas parādīti šajā rokasgrāmatā, ir paredzēti tikai ilustratīviem nolūkiem.
Atveriet Libero dizainu, lai skatītu jaunākos atjauninājumus.
Priekšnoteikumi
Pirms sākat:
- Lejupielādējiet un instalējiet Libero SoC (kā norādīts webvietne šim dizainam) resursdatorā no šādas atrašanās vietas: https://www.microsemi.com/product-directory/design-resources/1750-libero-soc
- Demo dizainam files lejupielādes saite: http://soc.microsemi.com/download/rsc/?f=rtg4_ac490_df
Dizaina apraksts
RTG4 μPROM izmērs ir 57 KB. Lietotāju lietojumprogrammas, kas nepārsniedz μPROM lielumu, var saglabāt μPROM un izpildīt no iekšējām lielajām SRAM atmiņām (LSRAM). Lietotāju lietojumprogrammas, kas pārsniedz μPROM lielumu, ir jāsaglabā ārējā nemainīgā atmiņā. Šajā gadījumā ir nepieciešams sāknēšanas ielādētājs, kas izpilda no μPROM, lai inicializētu iekšējās vai ārējās SRAM atmiņas ar mērķa lietojumprogrammu no nemainīgās atmiņas.
Atsauces dizains demonstrē sāknēšanas ielādētāja spēju kopēt mērķa lietojumprogrammu (izmērs 7 KB) no SPI zibatmiņas uz DDR atmiņu un izpildīt no DDR atmiņas. Sāknēšanas ielādētājs tiek izpildīts no iekšējām atmiņām. Koda sadaļa atrodas μPROM, un datu sadaļa atrodas iekšējā lielajā SRAM (LSRAM).
Piezīme: Papildinformāciju par to, kā izveidot Mi-V sāknēšanas ielādētāja Libero projektu un SoftConsole projektu, skatiet TU0775: PolarFire FPGA: Mi-V procesora apakšsistēmas izveides apmācība.
1. attēlā parādīta dizaina augstākā līmeņa blokshēma.
1. attēls • Augšējā līmeņa blokshēma
Kā parādīts 1. attēlā, dizaina datu plūsmu raksturo šādi punkti:
- Mi-V procesors izpilda sāknēšanas ielādētāju no μPROM un norādītajām LSRAM. Bootloader saskaras ar GUI caur CoreUARTapb bloku un gaida komandas.
- Kad no GUI tiek saņemta SPI zibatmiņas programmas komanda, sāknēšanas ielādētājs ieprogrammē SPI zibspuldzi ar mērķa lietojumprogrammu, kas saņemta no GUI.
- Kad sāknēšanas komanda tiek saņemta no GUI, sāknēšanas ielādētājs kopē lietojumprogrammas kodu no SPI zibatmiņas uz DDR un pēc tam izpilda to no DDR.
Pulksteņa struktūra
Dizainā ir divi pulksteņa domēni (40 MHz un 20 MHz). Borta 50 MHz kristāla oscilators ir savienots ar PF_CCC bloku, kas ģenerē 40 MHz un 20 MHz pulksteņus. 40 MHz sistēmas pulkstenis darbina visu Mi-V procesora apakšsistēmu, izņemot μPROM. 20 MHz pulkstenis darbina RTG4 μPROM un RTG4 μPROM APB saskarni. RTG4 μPROM atbalsta takts frekvenci līdz 30 MHz. DDR_FIC ir konfigurēts AHB kopnes interfeisam, kas darbojas ar 40 MHz. DDR atmiņa darbojas ar frekvenci 320 MHz.
2. attēlā parādīta pulksteņa struktūra.
2. attēls • Pulksteņa struktūra
Atiestatīt struktūru
POWER_ON_RESET_N un LOCK signāli ir UN, un izejas signāls (INIT_RESET_N) tiek izmantots bloka RTG4FDDRC_INIT atiestatīšanai. Pēc FDDR atiestatīšanas atbrīvošanas FDDR kontrolleris tiek inicializēts, un pēc tam tiek apstiprināts signāls INIT_DONE. Signāls INIT_DONE tiek izmantots, lai atiestatītu Mi-V procesoru, perifērijas ierīces un citus blokus dizainā.
3. attēls • Atiestatīt struktūru
Aparatūras ieviešana
4. attēlā parādīts Mi-V atsauces dizaina Libero dizains.
4. attēls • SmartDesign modulis
Piezīme: Libero SmartDesign ekrānuzņēmums, kas parādīts šajā lietojumprogrammas piezīmē, ir paredzēts tikai ilustratīviem nolūkiem. Atveriet Libero projektu, lai redzētu jaunākos atjauninājumus un IP versijas.
IP bloki
2. attēlā ir uzskaitīti Mi-V procesora apakšsistēmas atsauces projektā izmantotie IP bloki un to funkcija.
2. tabula • IP bloki1
Visas IP lietotāja rokasgrāmatas un rokasgrāmatas ir pieejamas Libero SoC -> Katalogs.
RTG4 μPROM saglabā līdz 10,400 36 374,400 bitu vārdiem (32 0 datu biti). Tas atbalsta tikai lasīšanas darbības normālas ierīces darbības laikā pēc ierīces ieprogrammēšanas. MIV_RV32_C0 procesora kodols ietver instrukciju ielādes vienību, izpildes cauruļvadu un datu atmiņas sistēmu. MIV_RV32_C0 procesora atmiņas sistēma ietver instrukciju kešatmiņu un datu kešatmiņu. MIV_RVXNUMX_CXNUMX kodols ietver divus ārējos AHB interfeisus — AHB atmiņas (MEM) kopnes galveno interfeisu un AHB Memory Mapped I/O (MMIO) kopnes galveno interfeisu. Kešatmiņas kontrolleris izmanto AHB MEM saskarni, lai atkārtoti aizpildītu instrukcijas un datu kešatmiņas. AHB MMIO saskarne tiek izmantota, lai piekļūtu I/O perifērijas ierīcēm bez kešatmiņas.
AHB MMIO saskarnes un MEM saskarnes atmiņas kartes ir attiecīgi no 0x60000000 līdz 0X6FFFFFF un no 0x80000000 līdz 0x8FFFFFF. Procesora atiestatīšanas vektora adrese ir konfigurējama. MIV_RV32_C0 atiestatīšana ir aktīva-zema signāls, kas ir jāatceļ sinhronizācijā ar sistēmas pulksteni, izmantojot atiestatīšanas sinhronizatoru.
Procesors MIV_RV32_C0 piekļūst lietojumprogrammas izpildes atmiņai, izmantojot AHB MEM saskarni. CoreAHBLite_C0_0 kopnes instance ir konfigurēta, lai nodrošinātu 16 pakalpojumu slotus, katra izmērs ir 1 MB. RTG μPROM atmiņa un RTG4FDDRC bloki ir savienoti ar šo kopni. μPROM tiek izmantots sāknēšanas ielādes lietojumprogrammas glabāšanai.
Procesors MIV_RV32_C0 novirza datu transakcijas starp adresēm 0x60000000 un 0x6FFFFFFFF uz MMIO interfeisu. MMIO interfeiss ir savienots ar CoreAHBLite_C1_0 kopni, lai sazinātos ar perifērijas ierīcēm, kas savienotas ar tās slave slotiem. CoreAHBLite_C1_0 kopnes instance ir konfigurēta, lai nodrošinātu 16 pakalpojumu slotus, katra izmērs ir 256 MB. UART, CoreSPI un CoreGPIO perifērijas ierīces ir savienotas ar CoreAHBLite_C1_0 kopni, izmantojot CoreAHBTOAPB3 tiltu un CoreAPB3 kopni.
Atmiņas karte
3. tabulā ir norādīta atmiņu un perifērijas ierīču atmiņas karte.
3. tabula • Atmiņas karte
Programmatūras ieviešana
Atsauces dizains files ietver SoftConsole darbvietu, kurā ir šādi programmatūras projekti:
- Bootloader
- Mērķa lietojumprogramma
Bootloader
Ierīces programmēšanas laikā sāknēšanas ielādēšanas programma tiek ieprogrammēta μPROM. Sāknēšanas ielādētājs īsteno šādas funkcijas:
- SPI Flash programmēšana ar mērķa lietojumprogrammu.
- Mērķa lietojumprogrammas kopēšana no SPI Flash uz DDR3 atmiņu.
- Programmas izpildes pārslēgšana uz mērķa lietojumprogrammu, kas pieejama DDR3 atmiņā.
Sāknēšanas ielādētāja lietojumprogramma ir jāizpilda no μPROM ar LSRAM kā steku. Tādējādi ROM un RAM adreses linkera skriptā ir iestatītas attiecīgi uz μPROM sākuma adresi un norādītajām LSRAM. Koda sadaļa tiek izpildīta no ROM un datu sadaļa tiek izpildīta no RAM, kā parādīts 5. attēlā.
5. attēls • Bootloader Linker skripts
Saites skripts (microsemi-riscv-ram_rom.ld) ir pieejams vietnē
Dizaina mape SoftConsole_Project\mivrv32im-bootloader files.
Mērķa lietojumprogramma
Mērķa lietojumprogramma mirgo iebūvētās gaismas diodes 1, 2, 3 un 4 un drukā UART ziņojumus. Mērķa lietojumprogramma jāizpilda no DDR3 atmiņas. Tādējādi saites skripta koda un steka sadaļas ir iestatītas uz DDR3 atmiņas sākuma adresi, kā parādīts 6. attēlā.
6. attēls • Mērķa lietojumprogrammas linkera skripts
Saistītāja skripts (microsemi-riscv-ram.ld) ir pieejams dizaina lietojumprogrammas mapē SoftConsole_Project\miv-rv32imddr- files.
Aparatūras iestatīšana
Tālāk ir aprakstītas aparatūras iestatīšanas darbības.
- Pārliecinieties, vai plate ir IZSLĒGTA, izmantojot slēdzi SW6.
- Pievienojiet RTG4 izstrādes komplekta džemperus, kā parādīts šajā tabulā:
4. tabula • DžemperiDžemperis Piespraust no Piespraust komentāri J11, J17, J19, J23, J26, J21, J32 un J27 1 2 Noklusējums J16 2 3 Noklusējums J33 1 2 Noklusējums 3 4 - Savienojiet resursdatoru ar J47 savienotāju, izmantojot USB kabeli.
- Nodrošiniet, lai USB uz UART tilta draiveri tiktu noteikti automātiski. To var pārbaudīt resursdatora ierīču pārvaldniekā.
- Kā parādīts 7. attēlā, COM13 porta rekvizīti parāda, ka tas ir pievienots USB seriālajam pārveidotājam C. Tādējādi šajā piemērā ir atlasīts COM13.ample. COM porta numurs ir atkarīgs no sistēmas.
7. attēls • Ierīču pārvaldnieks
Piezīme: Ja USB uz UART tilta draiveri nav instalēti, lejupielādējiet un instalējiet draiverus no www.microsemi.com//documents/CDM_2.08.24_WHQL_Certified.zip. - Pievienojiet strāvas padevi J9 savienotājam un IESLĒDZIET barošanas slēdzi SW6.
8. attēls • RTG4 izstrādes komplekts
Demonstrācijas vadīšana
Šajā nodaļā ir aprakstītas darbības, lai programmētu RTG4 ierīci ar atsauces dizainu, SPI Flash programmēšanu ar mērķa lietojumprogrammu un mērķa lietojumprogrammas sāknēšanu no DDR atmiņas, izmantojot Mi-V Bootloader GUI.
Demonstrācijas palaišana ietver šādas darbības:
- RTG4 ierīces programmēšana, 11. lpp
- Mi-V sāknēšanas ielādētāja palaišana, 11. lpp
RTG4 ierīces programmēšana
RTG4 ierīci var ieprogrammēt, izmantojot FlashPro Express vai Libero SOC.
- Lai ieprogrammētu RTG4 izstrādes komplektu ar darbu file nodrošināta kā daļa no dizaina files izmantojot FlashPro Express programmatūru, skatiet 1. pielikumu: Ierīces programmēšana, izmantojot FlashPro Express, 14. lpp.
- Lai programmētu ierīci, izmantojot Libero SoC, skatiet 2. pielikumu: Ierīces programmēšana, izmantojot Libero SoC, 17. lpp.
Mi-V sāknēšanas ielādes palaišana
Veiksmīgi pabeidzot programmēšanu, rīkojieties šādi:
- Palaidiet setup.exe file pieejams ar šādu dizainu files atrašanās vieta.
<$Download_Directory>\rtg4_ac490_df\GUI_Installer\Mi-V Bootloader_Installer_V1.4 - Izpildiet instalēšanas vedni, lai instalētu Bootloader GUI lietojumprogrammu.
9. attēlā parādīts RTG4 Mi-V sāknēšanas ielādētāja GUI.
9. attēls • Mi-V Bootloader GUI - Izvēlieties COM portu, kas pievienots USB seriālajam pārveidotājam C, kā parādīts 7. attēlā.
- Noklikšķiniet uz savienojuma pogas. Pēc veiksmīga savienojuma sarkanais indikators kļūst zaļš, kā parādīts 10. attēlā.
10. attēls • Pievienojiet COM portu - Noklikšķiniet uz pogas Importēt un atlasiet mērķa lietojumprogrammu file (.bin). Pēc importēšanas ceļš uz file tiek parādīts GUI, kā parādīts 11. attēlā.
<$Download_Directory>\rtg4_ac490_df\Source_files
11. attēls • Importējiet mērķa lietojumprogrammu File - Kā parādīts 11. attēlā, noklikšķiniet uz Programmēt SPI Flash opciju, lai ieprogrammētu mērķa lietojumprogrammu SPI Flash. Pēc SPI Flash ieprogrammēšanas, kā parādīts 12. attēlā, tiek parādīts uznirstošais logs. Noklikšķiniet uz Labi.
12. attēls • Ieprogrammēta SPI zibspuldze - Atlasiet opciju Sākt sāknēšanu, lai kopētu lietojumprogrammu no SPI Flash uz DDR3 atmiņu un sāktu lietojumprogrammas izpildi no DDR3 atmiņas. Pēc veiksmīgas mērķa lietojumprogrammas sāknēšanas no DDR3 atmiņas, lietojumprogramma izdrukā UART ziņojumus un mirgo borta lietotāja LED1, 2, 3 un 4, kā parādīts 13. attēlā.
13. attēls • Izpildīt lietojumprogrammu no DDR - Lietojumprogramma darbojas no DDR3 atmiņas, un ar to demonstrācija ir pabeigta. Aizveriet Mi-V sāknēšanas ielādētāja GUI.
Ierīces programmēšana, izmantojot FlashPro Express
Šajā sadaļā ir aprakstīts, kā ieprogrammēt RTG4 ierīci ar programmēšanas darbu file izmantojot FlashPro Express.
Lai ieprogrammētu ierīci, veiciet šādas darbības:
- Pārliecinieties, vai džempera iestatījumi uz tāfeles ir tādi paši kā UG3 0617. tabulā norādītie:
RTG4 izstrādes komplekta lietotāja rokasgrāmata. - Ja tiek izmantots ārējs FlashPro32, FlashPro2 vai FlashPro3 programmētājs, džemperi J4 var iestatīt tā, lai tas savienotu 5.–6. kontaktdakšas, nevis noklusējuma džempera iestatījumu, lai izmantotu iegulto FlashPro5.
Piezīme: Strāvas padeves slēdzim SW6 jābūt IZSLĒGTAam, veicot džemperu savienojumus. - Pievienojiet strāvas padeves kabeli J9 savienotājam uz plates.
- IESLĒDZIET barošanas avota slēdzi SW6.
- Ja izmantojat iegulto FlashPro5, pievienojiet USB kabeli savienotājam J47 un resursdatoram.
Alternatīvi, ja izmantojat ārēju programmētāju, pievienojiet lentes kabeli JTAG galveni J22 un savienojiet programmētāju ar resursdatoru. - Uzņēmēja datorā palaidiet programmatūru FlashPro Express.
- Noklikšķiniet uz Jauns vai atlasiet New Job Project no FlashPro Express Job no Project izvēlnes, lai izveidotu jaunu darba projektu, kā parādīts nākamajā attēlā.
14. attēls • FlashPro Express darba projekts - Dialoglodziņā Jauns darba projekts no FlashPro Express Job ievadiet šo:
- Programmēšanas darbs file: noklikšķiniet uz Pārlūkot un pārejiet uz vietu, kur tiek veikts .darbs file atrodas un atlasiet file. Noklusējuma atrašanās vieta ir: \rtg4_ac490_df\Programmēšanas_darbs
- FlashPro Express darba projekta atrašanās vieta: noklikšķiniet uz Pārlūkot un dodieties uz vajadzīgo FlashPro Express projekta vietu.
15. attēls • Jauns darba projekts no FlashPro Express Job
- Noklikšķiniet uz Labi. Nepieciešamā programmēšana file ir atlasīts un gatavs programmēšanai ierīcē.
- Parādās FlashPro Express logs, kā parādīts nākamajā attēlā. Pārliecinieties, vai programmētāja laukā ir redzams programmētāja numurs. Ja tā nenotiek, apstipriniet paneļa savienojumus un noklikšķiniet uz Atsvaidzināt/atkārtoti skenēt programmētājus.
16. attēls • Ierīces programmēšana - Noklikšķiniet uz RUN. Kad ierīce ir veiksmīgi ieprogrammēta, tiek parādīts statuss RUN PASSED, kā parādīts nākamajā attēlā.
17. attēls • FlashPro Express — RUN PASSED - Aizveriet FlashPro Express vai noklikšķiniet uz Exit cilnē Project.
Ierīces programmēšana, izmantojot Libero SoC
Atsauces dizains files ietver Mi-V procesora apakšsistēmas projektu, kas izveidots, izmantojot Libero SoC. RTG4 ierīci var ieprogrammēt, izmantojot Libero SoC. Libero SoC projekts ir pilnībā izveidots un palaists no sintēzes, vietas un maršruta, laika pārbaudes, FPGA masīva datu ģenerēšanas, μPROM atmiņas satura atjaunināšanas, bitu plūsmas ģenerēšanas, FPGA programmēšanas.
Libero dizaina plūsma ir parādīta nākamajā attēlā.
18. attēls • Libero Design Flow
Lai programmētu RTG4 ierīci, Libero SoC ir jāatver Mi-V procesora apakšsistēmas projekts un atkārtoti jāveic šādas darbības:
- Atjaunināt uPROM atmiņas saturu: šajā darbībā μPROM tiek ieprogrammēts ar sāknēšanas ielādēšanas programmu.
- Bitu plūsmas ģenerēšana: šajā solī Darbs file tiek ģenerēts RTG4 ierīcei.
- FPGA programmēšana: šajā darbībā RTG4 ierīce tiek ieprogrammēta, izmantojot uzdevumu file.
Veiciet tālāk norādītās darbības.
- Sadaļā Libero Design Flow atlasiet Atjaunināt uPROM atmiņas saturu.
- Izveidojiet klientu, izmantojot opciju Pievienot.
- Atlasiet klientu un pēc tam izvēlieties opciju Rediģēt.
- Atlasiet Saturs no file un pēc tam atlasiet opciju Pārlūkot, kā parādīts 19. attēlā.
19. attēls • Rediģēt datu glabāšanas klientu - Pārejiet uz šādu dizainu files atrašanās vietu un atlasiet failu miv-rv32im-bootloader.hex file kā parādīts 20. attēlā. <$Download_Directory>\rtg4_ac490_df
- Iestatiet File Ierakstiet kā Intel-Hex (*.hex).
- Atlasiet Izmantot relatīvo ceļu no projekta direktorijas.
- Noklikšķiniet uz Labi.
20. attēls • Importēt atmiņu File
- Noklikšķiniet uz Labi.
μPROM saturs ir atjaunināts. - Veiciet dubultklikšķi uz Ģenerēt bitu plūsmu, kā parādīts 21. attēlā.
21. attēls • Ģenerēt bitu plūsmu - Veiciet dubultklikšķi uz Run PROGRAM Action, lai programmētu ierīci, kā parādīts 21. attēlā.
RTG4 ierīce ir ieprogrammēta. Skatiet Demonstrācijas palaišana, 11. lpp.
TCL skripta palaišana
TCL skripti ir paredzēti dizainā files mapi direktorijā TCL_Scripts. Ja nepieciešams, projektēšanas plūsmu var reproducēt no dizaina ieviešanas līdz darba ģenerēšanai file.
Lai palaistu TCL, veiciet tālāk norādītās darbības.
- Palaidiet Libero programmatūru.
- Atlasiet Projekts > Izpildīt skriptu….
- Noklikšķiniet uz Pārlūkot un lejupielādētajā direktorijā TCL_Scripts atlasiet script.tcl.
- Noklikšķiniet uz Palaist.
Pēc veiksmīgas TCL skripta izpildes, Libero projekts tiek izveidots TCL_Scripts direktorijā.
Lai iegūtu papildinformāciju par TCL skriptiem, skatiet rtg4_ac490_df/TCL_Scripts/readme.txt.
Plašāku informāciju par TCL komandām skatiet Libero® SoC TCL komandu uzziņu rokasgrāmatā. Sazināties
Tehniskais atbalsts visiem vaicājumiem, kas radušies, palaižot TCL skriptu.
Microsemi nesniedz nekādu garantiju, pārstāvību vai garantiju attiecībā uz šeit ietverto informāciju vai savu produktu un pakalpojumu piemērotību kādam noteiktam mērķim, kā arī Microsemi neuzņemas nekādu atbildību, kas izriet no jebkura produkta vai ķēdes lietojuma vai lietošanas. Šeit pārdotie produkti un visi citi Microsemi pārdotie produkti ir pakļauti ierobežotai pārbaudei, un tos nedrīkst izmantot kopā ar misijai kritisku aprīkojumu vai lietojumprogrammām. Tiek uzskatīts, ka jebkuras veiktspējas specifikācijas ir uzticamas, taču tās netiek pārbaudītas, un Pircējam ir jāveic un jāpabeidz visas produktu veiktspējas un citas pārbaudes gan atsevišķi, gan kopā ar jebkuriem galaproduktiem vai tajos uzstādītiem. Pircējs nedrīkst paļauties uz Microsemi sniegtajiem datiem un veiktspējas specifikācijām vai parametriem. Pircēja pienākums ir neatkarīgi noteikt jebkuras preces piemērotību, kā arī pārbaudīt un pārbaudīt to. Tālāk Microsemi sniegtā informācija tiek sniegta “tāda, kāda tā ir, kur ir” un ar visām kļūdām, un viss risks, kas saistīts ar šādu informāciju, pilnībā gulstas uz Pircēju. Uzņēmums Microsemi tieši vai netieši nepiešķir nevienai pusei nekādas patenta tiesības, licences vai jebkādas citas intelektuālā īpašuma tiesības neatkarīgi no tā, vai tas attiecas uz pašu informāciju vai jebko, kas aprakstīts šajā informācijā. Šajā dokumentā sniegtā informācija pieder uzņēmumam Microsemi, un Microsemi patur tiesības jebkurā laikā bez brīdinājuma veikt jebkādas izmaiņas šajā dokumentā ietvertajā informācijā vai produktos un pakalpojumos.
Par Microsemi
Microsemi, Microchip Technology Inc. (Nasdaq: MCHP) pilnībā piederošs meitasuzņēmums, piedāvā visaptverošu pusvadītāju un sistēmu risinājumu portfeli aviācijas un aizsardzības, sakaru, datu centru un rūpniecības tirgiem. Produkti ietver augstas veiktspējas un pret radiāciju izturīgas analogās jaukto signālu integrālās shēmas, FPGA, SoC un ASIC; jaudas pārvaldības produkti; laika noteikšanas un sinhronizācijas ierīces un precīzi laika risinājumi, nosakot pasaules laika standartu; balss apstrādes ierīces; RF risinājumi; diskrēti komponenti; uzņēmumu uzglabāšanas un sakaru risinājumi, drošības tehnoloģijas un mērogojams anti-tamper produkti; Ethernet risinājumi; Power-over-Ethernet IC un midspans; kā arī pielāgotas dizaina iespējas un pakalpojumi. Uzziniet vairāk vietnē www.microsemi.com.
Microsemi galvenā mītne
One Enterprise, Aliso Viejo,
CA 92656 ASV
ASV iekšienē: +1 800-713-4113
Ārpus ASV: +1 949-380-6100
Pārdošana: +1 949-380-6136
Fakss: +1 949-215-4996
E-pasts: sales.support@microsemi.com
www.microsemi.com
©2021 Microsemi, Microchip Technology Inc. pilnībā piederošs meitasuzņēmums. Visas tiesības paturētas. Microsemi un Microsemi logotips ir Microsemi Corporation reģistrētas preču zīmes. Visas pārējās preču zīmes un pakalpojumu zīmes ir to attiecīgo īpašnieku īpašums
Dokumenti / Resursi
![]() |
Microsemi AC490 RTG4 FPGA: Mi-V procesora apakšsistēmas izveide [pdfLietotāja rokasgrāmata AC490 RTG4 FPGA Mi-V procesoru apakšsistēmas izveide, AC490 RTG4, FPGA Mi-V procesoru apakšsistēmas izveide, Mi-V procesoru apakšsistēmas izveide |