Microsemi logo

Microsemi AC490 RTG4 FPGA: Bou 'n Mi-V-verwerkersubstelsel

Microsemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel

Hersieningsgeskiedenis

Die hersieningsgeskiedenis beskryf die veranderinge wat in die dokument geïmplementeer is. Die veranderinge word volgens hersiening gelys, wat begin met die nuutste publikasie.

Hersiening 3.0

Die volgende is 'n opsomming van die veranderinge wat in hierdie hersiening gemaak is.

  • Het die dokument vir Libero SoC v2021.2 opgedateer.
  • Opgedateer Figuur 1, bladsy 3 tot Figuur 3, bladsy 5.
  • Vervang Figuur 4, bladsy 5, Figuur 5, bladsy 7, en Figuur 18, bladsy 17.
  • Opgedateer tabel 2, bladsy 6 en tabel 3, bladsy 7.
  • Bylaag 1 bygevoeg: Programmering van die toestel met FlashPro Express, bladsy 14.
  • Bygevoeg Bylaag 3: Begin van die TCL Skrip, bladsy 20.
  • Verwyder die verwysings na Libero weergawe nommers.

Hersiening 2.0
Die volgende is 'n opsomming van veranderinge wat in hierdie hersiening gemaak is.

  • Bygevoeg inligting oor die COM-poortkeuse in Opstel van die hardeware, bladsy 9.
  • Opgedateer hoe om die toepaslike COM-poort te kies in Die uitvoering van die demonstrasie, bladsy 11.

Hersiening 1.0
Die eerste publikasie van die dokument.

Bou 'n Mi-V verwerker substelsel

Microchip bied die Mi-V verwerker IP, 'n 32-bis RISC-V verwerker en sagteware gereedskapketting om RISC-V verwerker gebaseerde ontwerpe te ontwikkel. RISC-V, 'n standaard oop instruksiestelargitektuur (ISA) onder die bestuur van die RISC-V-stigting, bied talle voordele, wat insluit dat die oopbrongemeenskap in staat gestel word om kerns teen 'n vinniger pas as geslote ISA's te toets en te verbeter.
RTG4® FPGA's ondersteun Mi-V sagte verwerker om gebruikerstoepassings te laat loop. Hierdie toepassingsnota beskryf hoe om 'n Mi-V-verwerkersubstelsel te bou om 'n gebruikerstoepassing uit die aangewese stof-RAM's of DDR-geheue uit te voer.

Ontwerpvereistes
Die volgende tabel lys die hardeware- en sagtewarevereistes vir die uitvoering van die demo.

Tabel 1 • Ontwerpvereistes

Microsemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-21

Sagteware

  • Libero® System-on-Chip (SoC)
  • FlashPro Express
  • Sagtekonsole

Let wel: Verwys na die readme.txt file verskaf in die ontwerp files vir die sagteware weergawes wat met hierdie verwysingsontwerp gebruik word.

Let wel: Libero SmartDesign en konfigurasie skermskote wat in hierdie gids gewys word, is slegs ter illustrasie.
Maak die Libero-ontwerp oop om die nuutste opdaterings te sien.

Voorvereistes

Voordat jy begin:

  1. Laai en installeer Libero SoC (soos aangedui in die webwebwerf vir hierdie ontwerp) op die gasheerrekenaar vanaf die volgende plek: https://www.microsemi.com/product-directory/design-resources/1750-libero-soc
  2. Vir demo-ontwerp filese aflaai skakel: http://soc.microsemi.com/download/rsc/?f=rtg4_ac490_df
Ontwerpbeskrywing

Die grootte van RTG4 μPROM is 57 KB. Gebruikerstoepassings wat nie die μPROM-grootte oorskry nie, kan in μPROM gestoor word en vanaf interne Groot SRAM-geheue (LSRAM) uitgevoer word. Gebruikerstoepassings wat die μPROM-grootte oorskry, moet in 'n eksterne nie-vlugtige geheue gestoor word. In hierdie geval is 'n selflaaiprogram wat vanaf μPROM uitgevoer word, nodig om interne of eksterne SRAM-geheue met die teikentoepassing vanaf die nie-vlugtige geheue te inisialiseer.
Die verwysingsontwerp demonstreer die selflaaiprogramvermoë om die teikentoepassing (van grootte 7 KB) van SPI-flits na DDR-geheue te kopieer en vanaf die DDR-geheue uit te voer. Die selflaaiprogram word vanaf interne geheues uitgevoer. Die kode afdeling is geleë in μPROM, en die data afdeling is geleë in die interne Groot SRAM (LSRAM).

Let wel: Vir meer inligting oor hoe om die Mi-V selflaailaaier Libero-projek te bou en hoe om die SoftConsole-projek te bou, verwys na TU0775: PolarFire FPGA: Building a Mi-V Processor Subsystem Tutoriaal
Figuur 1 toon die boonste vlak blokdiagram van die ontwerp.

Figuur 1 • Topvlakblokdiagram

Microsemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-1

Soos in Figuur 1 getoon, beskryf die volgende punte die datavloei van die ontwerp:

  • Die Mi-V-verwerker voer die selflaaiprogram vanaf die μPROM en aangewese LSRAM's uit. Die selflaaiprogram koppel met die GUI deur die CoreUARTapb-blok en wag vir die opdragte.
  • Wanneer die SPI-flitsprogramopdrag vanaf die GUI ontvang word, programmeer die selflaaiprogram die SPI-flits met die teikentoepassing wat vanaf die GUI ontvang is.
  • Wanneer die selflaai-opdrag vanaf die GUI ontvang word, kopieer die selflaaiprogram die toepassingskode van die SPI-flits na DDR en voer dit dan vanaf DDR uit.

Klokstruktuur
Daar is twee klokdomeine (40 MHz en 20 MHz) in die ontwerp. Die aan boord 50 MHz kristal ossillator is gekoppel aan die PF_CCC blok wat 40 MHz en 20 MHz horlosies genereer. Die 40 MHz-stelselklok dryf die volledige Mi-V-verwerkersubstelsel behalwe μPROM. Die 20 MHz-klok dryf die RTG4 μPROM en die RTG4 μPROM APB-koppelvlak aan. RTG4 μPROM ondersteun 'n klokfrekwensie van tot 30 MHz. DDR_FIC is opgestel vir die AHB-buskoppelvlak, wat op 40 MHz werk. Die DDR-geheue werk op 320 MHz.
Figuur 2 toon die klokstruktuur.

Figuur 2 • Horlosiestruktuur

Microsemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-2

Stel struktuur terug
Die POWER_ON_RESET_N en die LOCK-seine is EN-geskakel, en die uitsetsein (INIT_RESET_N) word gebruik om die RTG4FDDRC_INIT-blok terug te stel. Nadat die FDDR-terugstelling vrygestel is, word die FDDR-beheerder geïnisialiseer, en dan word die INIT_DONE-sein bevestig. Die INIT_DONE sein word gebruik om die Mi-V verwerker, randapparatuur en ander blokke in die ontwerp terug te stel.

Figuur 3 • Stel struktuur terug

Microsemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-3

Hardeware-implementering
Figuur 4 toon die Libero-ontwerp van die Mi-V-verwysingsontwerp.

Figuur 4 • SmartDesign Module

Microsemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-4

Let wel: Libero SmartDesign-skermkiekie wat in hierdie toepassingsnota gewys word, is slegs ter illustrasie. Maak die Libero-projek oop om die nuutste opdaterings en IP-weergawes te sien.

IP-blokke
Figuur 2 lys die IP-blokke wat in die Mi-V-verwerkersubstelselverwysingsontwerp en hul funksie gebruik word.

Tabel 2 • IP-blokke1

Microsemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-22

Al die IP-gebruikersgidse en -handboeke is beskikbaar by Libero SoC -> Katalogus.

RTG4 μPROM stoor tot 10,400 36 374,400-bis woorde (32 0 bisse data). Dit ondersteun slegs leesbewerkings tydens normale toestelgebruik nadat die toestel geprogrammeer is. Die MIV_RV32_C0 verwerkerkern bestaan ​​uit 'n instruksie haal eenheid, 'n uitvoering pyplyn, en 'n data geheue stelsel. Die MIV_RV32_C0-verwerkergeheuestelsel sluit instruksiekas en datakas in. Die MIV_RVXNUMX_CXNUMX-kern bevat twee eksterne AHB-koppelvlakke - die AHB-geheue (MEM) busmeesterkoppelvlak en die AHB Memory Mapped I/O (MMIO) busmeesterkoppelvlak. Die kasbeheerder gebruik die AHB MEM-koppelvlak om die instruksies en die datakas te hervul. Die AHB MMIO-koppelvlak word gebruik vir 'n ongekastoegang tot I/O-randapparatuur.

Die geheuekaarte van die AHB MMIO-koppelvlak en die MEM-koppelvlak is onderskeidelik 0x60000000 tot 0X6FFFFFFF en 0x80000000 tot 0x8FFFFFFF. Die verwerker se resetvektoradres is konfigureerbaar. Die MIV_RV32_C0 se terugstelling is 'n aktief-lae sein, wat in sinchronisasie met die stelselhorlosie deur 'n herstelsinchroniseerder gedeaktiveer moet word.

Die MIV_RV32_C0-verwerker kry toegang tot die toepassingsuitvoeringsgeheue met behulp van die AHB MEM-koppelvlak. Die CoreAHBLite_C0_0-businstansie is gekonfigureer om 16 slawegleuwe te voorsien, elk van grootte 1 MB. Die RTG μPROM geheue, en RTG4FDDRC ​​blokke is gekoppel aan hierdie bus. Die μPROM word gebruik om die selflaaiprogram te stoor.

Die MIV_RV32_C0-verwerker rig die datatransaksies tussen adresse 0x60000000 en 0x6FFFFFFF na die MMIO-koppelvlak. Die MMIO-koppelvlak is aan die CoreAHBLite_C1_0-bus gekoppel om te kommunikeer met randapparatuur wat aan sy slaafgleuwe gekoppel is. Die CoreAHBLite_C1_0-businstansie is gekonfigureer om 16 slawegleuwe te voorsien, elk van grootte 256 MB. Die UART-, CoreSPI- en CoreGPIO-randapparatuur is aan die CoreAHBLite_C1_0-bus gekoppel via die CoreAHBTOAPB3-brug en die CoreAPB3-bus.

Geheue kaart
Tabel 3 lys die geheuekaart van die herinneringe en randapparatuur.

Tabel 3 • Geheuekaart

Microsemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-23

Sagteware-implementering

Die verwysingsontwerp files sluit die SoftConsole-werkspasie in wat die volgende sagtewareprojekte bevat:

  • Selflaailaaier
  • Teiken Aansoek

Selflaailaaier
Die selflaaiprogram word op die μPROM geprogrammeer tydens toestelprogrammering. Die selflaaiprogram implementeer die volgende funksies:

  • Programmering van die SPI Flash met die teiken toepassing.
  • Kopieer die teikentoepassing van SPI Flash na DDR3-geheue.
  • Skakel die programuitvoering oor na die teikentoepassing wat in DDR3-geheue beskikbaar is.
    Die selflaaiprogram moet vanaf μPROM uitgevoer word met LSRAM as stapel. Gevolglik word die adresse van ROM en RAM in die koppelskrip ingestel op die beginadres van onderskeidelik μPROM en aangewese LSRAMs. Die kode-afdeling word vanaf ROM uitgevoer en data-afdeling word vanaf RAM uitgevoer soos in Figuur 5 getoon.

Figuur 5 • Bootloader Linker Script

Microsemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-24

Die koppelskrif (microsemi-riscv-ram_rom.ld) is beskikbaar by die
SoftConsole_Project\mivrv32im-bootloader-lêergids van die ontwerp files.

Teiken Aansoek
Die teikentoepassing flikker die aanboord-LED's 1, 2, 3 en 4 en druk UART-boodskappe. Die teikentoepassing moet vanaf DDR3-geheue uitgevoer word. Gevolglik word die kode- en stapelafdelings in die koppelskrip ingestel op die beginadres van DDR3-geheue soos in Figuur 6 getoon.

Figuur 6 • Target Application Linker Script

Microsemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-5

Die koppelskrip (microsemi-riscv-ram.ld) is beskikbaar by die SoftConsole_Project\miv-rv32imddr- toepassingsgids van die ontwerp files.

Die opstel van die hardeware

Die volgende stappe beskryf hoe om die hardeware op te stel:

  1. Maak seker dat die bord afgeskakel is met die SW6-skakelaar.
  2. Koppel die springers op die RTG4-ontwikkelingskit, soos in die volgende tabel getoon:
    Tabel 4 • Jumpers
    Jumper Speld van Speld vas aan Kommentaar
    J11, J17, J19, J23, J26, J21, J32 en J27 1 2 Verstek
    J16 2 3 Verstek
    J33 1 2 Verstek
    3 4
  3. Koppel die gasheerrekenaar aan die J47-aansluiting met die USB-kabel.
  4. Maak seker dat die USB na UART-brugbestuurders outomaties opgespoor word. Dit kan in die toestelbestuurder van die gasheerrekenaar geverifieer word.
  5. Soos in Figuur 7 getoon, toon die poorteienskappe van COM13 dat dit aan USB Serial Converter C gekoppel is. Daarom word COM13 in hierdie ex gekiesample. Die COM-poortnommer is stelselspesifiek.
    Figuur 7 • ToestelbestuurderMicrosemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-6
    Let wel:
    As die USB na UART-brugbestuurders nie geïnstalleer is nie, laai en installeer die drywers vanaf www.microsemi.com//documents/CDM_2.08.24_WHQL_Certified.zip.
  6. Koppel die kragtoevoer aan J9-aansluiting en skakel die kragtoevoerskakelaar, SW6 AAN.

Figuur 8 • RTG4 Ontwikkelingskit

Microsemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-7

Hou die demonstrasie

Hierdie hoofstuk beskryf stappe om die RTG4-toestel met die verwysingsontwerp te programmeer, die SPI-flits met die teikentoepassing te programmeer en die teikentoepassing vanaf DDR-geheue op te laai deur die Mi-V Bootloader GUI te gebruik.

Die uitvoering van die demo behels die volgende stappe:

  1. Programmering van die RTG4-toestel, bladsy 11
  2. Begin die Mi-V-selflaaier, bladsy 11

Programmering van die RTG4-toestel
Die RTG4-toestel kan met FlashPro Express of Libero SOC geprogrammeer word.

  • Om die RTG4-ontwikkelingskit met die werk te programmeer file verskaf as deel van die ontwerp files die gebruik van FlashPro Express-sagteware, verwys na Bylaag 1: Programmering van die toestel met FlashPro Express, bladsy 14.
  • Om die toestel met Libero SoC te programmeer, verwys na Bylaag 2: Programmering van die toestel met Libero SoC, bladsy 17.

Begin die Mi-V selflaaiprogram
Na suksesvolle voltooiing van programmering, volg hierdie stappe:

  1. Begin die setup.exe file beskikbaar by die volgende ontwerp filese ligging.
    <$Download_Directory>\rtg4_ac490_df\GUI_Installer\Mi-V Bootloader_Installer_V1.4
  2. Volg die installasie-towenaar om die Bootloader GUI-toepassing te installeer.
    Figuur 9 toon die RTG4 Mi-V Selflaailaaier GUI.
    Figuur 9 • Mi-V Bootloader GUIMicrosemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-8
  3. Kies die COM-poort wat aan USB Serial Converter C gekoppel is, soos in Figuur 7 getoon.
  4. Klik op die koppelknoppie. Na suksesvolle verbinding word die Rooi aanwyser Groen soos getoon in Figuur 10.
    Figuur 10 • Koppel COM-poortMicrosemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-9
  5. Klik op die invoer-knoppie en kies die teikentoepassing file (.bin). Na die invoer, die pad van die file word op die GUI vertoon soos in Figuur 11 getoon.
    <$Download_Directory>\rtg4_ac490_df\Source_files
    Figuur 11 • Voer die teikentoepassing in FileMicrosemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-10
  6. Soos in Figuur 11 getoon, klik Program SPI Flash opsie om die teikentoepassing op die SPI Flash te programmeer. 'n Pop-up word vertoon nadat die SPI Flash geprogrammeer is soos in Figuur 12 getoon. Klik OK.
    Figuur 12 • SPI-flits geprogrammeerMicrosemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-11
  7. Kies die Start Boot-opsie om die toepassing van SPI Flash na DDR3-geheue te kopieer en die toepassing vanaf DDR3-geheue te begin uitvoer. Na suksesvolle selflaai van die teikentoepassing vanaf DDR3-geheue, druk die toepassing UART-boodskappe en flikker die aanboordgebruiker LED1, 2, 3 en 4 soos in Figuur 13 getoon.
    Figuur 13 • Voer toepassing vanaf DDR uitMicrosemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-12
  8. Die toepassing loop vanaf die DDR3-geheue en dit sluit die demo af. Maak die Mi-V Bootloader GUI toe.

Programmering van die toestel met FlashPro Express

Hierdie afdeling beskryf hoe om die RTG4-toestel met die programmeringstaak te programmeer file met behulp van FlashPro Express.

Voer die volgende stappe uit om die toestel te programmeer:

  1. Maak seker dat die jumper-instellings op die bord dieselfde is as dié wat in Tabel 3 van UG0617 gelys is:
    RTG4 Development Kit Gebruikersgids.
  2. Opsioneel kan jumper J32 gestel word om penne 2-3 te koppel wanneer 'n eksterne FlashPro4, FlashPro5 of FlashPro6 programmeerder gebruik word in plaas van die verstek jumper instelling om die ingebedde FlashPro5 te gebruik.
    Let wel: Die kragtoevoerskakelaar, SW6 moet AF geskakel word terwyl die jumperverbindings gemaak word.
  3. Koppel die kragtoevoerkabel aan die J9-aansluiting op die bord.
  4. Skakel die kragtoevoerskakelaar SW6 AAN.
  5. As u die ingeboude FlashPro5 gebruik, koppel die USB-kabel aan aansluiting J47 en die gasheerrekenaar.
    Alternatiewelik, as u 'n eksterne programmeerder gebruik, koppel die lintkabel aan die JTAG kop J22 en koppel die programmeerder aan die gasheerrekenaar.
  6. Begin die FlashPro Express-sagteware op die gasheerrekenaar.
  7. Klik Nuwe of kies Nuwe Werk Projek van FlashPro Express Job vanaf Projek kieslys om 'n nuwe werk projek te skep, soos getoon in die volgende figuur.
    Figuur 14 • FlashPro Express Job ProjectMicrosemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-13
  8. Voer die volgende in die dialoogkassie New Job Project from FlashPro Express Job in:
    • Programmering werk file: Klik op Blaai en navigeer na die ligging waar die .job file is geleë en kies die file. Die verstekligging is: \rtg4_ac490_df\Programmering_Job
    • FlashPro Express-posprojekligging: Klik op Blaai en navigeer na die verlangde FlashPro Express-projekligging.
      Figuur 15 • Nuwe werkprojek van FlashPro Express JobMicrosemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-14
  9. Klik OK. Die vereiste programmering file is gekies en gereed om in die toestel geprogrammeer te word.
  10. Die FlashPro Express-venster verskyn soos in die volgende figuur getoon. Bevestig dat 'n programmeerdernommer in die Programmeerder-veld verskyn. As dit nie die geval is nie, bevestig die bordverbindings en klik Refresh/Rescan Programmers.
    Figuur 16 • Programmering van die ToestelMicrosemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-15
  11. Klik RUN. Wanneer die toestel suksesvol geprogrammeer is, word 'n RUN PASSED status vertoon soos in die volgende figuur getoon.
    Figuur 17 • FlashPro Express—HARDLOOP SLAAGMicrosemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-16
  12. Maak FlashPro Express toe of klik Exit in die Project-oortjie.

Programmering van die toestel met behulp van Libero SoC

Die verwysingsontwerp files sluit die Mi-V-verwerker-substelselprojek in wat met Libero SoC geskep is. Die RTG4-toestel kan met Libero SoC geprogrammeer word. Die Libero SoC-projek is volledig gebou en bestuur vanaf Sintese, Plek en Roete, Tydsberekening, FPGA Skikking Data Generation, Update μPROM Memory Content, Bitstream Generation, FPGA Programmering.

Die Libero-ontwerpvloei word in die volgende figuur getoon.

Figuur 18 • Libero Design Flow

Microsemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-17

Om die RTG4-toestel te programmeer, moet die Mi-V-verwerkersubstelselprojek in Libero SoC oopgemaak word en die volgende stappe moet weer uitgevoer word:

  1. Dateer uPROM-geheue-inhoud op: In hierdie stap word μPROM geprogrammeer met die selflaaiprogram.
  2. Bitstream Generation: In hierdie stap, die Job file word vir die RTG4-toestel gegenereer.
  3. FPGA-programmering: In hierdie stap word die RTG4-toestel geprogrammeer deur die Job te gebruik file.

Volg hierdie stappe:

  1. Van Libero Design Flow, kies Update uPROM Memory Content.
  2. Skep 'n kliënt met behulp van die Voeg opsie.
  3. Kies die kliënt en kies dan die Wysig-opsie.
  4. Kies Inhoud van file en kies dan die Blaai-opsie soos in Figuur 19 getoon.
    Figuur 19 • Wysig databergingkliëntMicrosemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-18
  5. Navigeer na die volgende ontwerp filese ligging en kies die miv-rv32im-bootloader.hex file soos in Figuur 20 getoon. <$Download_Directory>\rtg4_ac490_df
    • Stel die File Tik as Intel-Hex (*.hex).
    • Kies Gebruik relatiewe pad uit projekgids.
    • Klik OK.
      Figuur 20 • Voer geheue in FileMicrosemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-19
  6. Klik OK.
    Die μPROM-inhoud word opgedateer.
  7. Dubbelklik Generate Bitstream soos in Figuur 21 getoon.
    Figuur 21 • Genereer BitstreamMicrosemi-AC490-RTG4-FPGA-Bou-'n-Mi-V-verwerker-substelsel-20
  8. Dubbelklik Run PROGRAM Action om die toestel te programmeer soos in Figuur 21 getoon.
    Die RTG4-toestel is geprogrammeer. Sien Die uitvoering van die demonstrasie, bladsy 11.

Begin die TCL Script

TCL-skrifte word in die ontwerp verskaf filese gids onder gids TCL_Scripts. Indien nodig, kan die ontwerpvloei gereproduseer word vanaf Ontwerpimplementering tot opwekking van werk file.

Om die TCL te laat loop, volg die stappe hieronder:

  1. Begin die Libero-sagteware.
  2. Kies Projek > Voer skrip uit….
  3. Klik op Blaai en kies script.tcl uit die afgelaaide TCL_Scripts-gids.
  4. Klik Run.

Na suksesvolle uitvoering van TCL-skrip, word Libero-projek binne die TCL_Scripts-gids geskep.
Vir meer inligting oor TCL-skrifte, verwys na rtg4_ac490_df/TCL_Scripts/readme.txt.
Verwys na Libero® SoC TCL Command Reference Guide vir meer besonderhede oor TCL opdragte. Kontak
Tegniese ondersteuning vir enige navrae wat teëgekom word wanneer die TCL-skrip uitgevoer word.

Microsemi gee geen waarborg, voorstelling of waarborg aangaande die inligting hierin vervat of die geskiktheid van sy produkte en dienste vir enige spesifieke doel nie, en Microsemi aanvaar ook geen aanspreeklikheid hoegenaamd wat voortspruit uit die toepassing of gebruik van enige produk of stroombaan nie. Die produkte wat hieronder verkoop word en enige ander produkte wat deur Microsemi verkoop word, is onderhewig aan beperkte toetsing en moet nie saam met missiekritieke toerusting of toepassings gebruik word nie. Enige prestasiespesifikasies word geglo betroubaar te wees, maar word nie geverifieer nie, en Koper moet alle prestasie- en ander toetse van die produkte uitvoer en voltooi, alleen en saam met, of geïnstalleer in, enige eindprodukte. Koper sal nie staatmaak op enige data en prestasiespesifikasies of parameters wat deur Microsemi verskaf word nie. Dit is die Koper se verantwoordelikheid om onafhanklik die geskiktheid van enige produkte te bepaal en om dieselfde te toets en te verifieer. Die inligting wat hieronder deur Microsemi verskaf word, word verskaf "soos dit is, waar is" en met alle foute, en die hele risiko verbonde aan sodanige inligting is geheel en al by die Koper. Microsemi verleen nie, uitdruklik of implisiet, aan enige party enige patentregte, lisensies of enige ander IP-regte nie, hetsy met betrekking tot sodanige inligting self of enigiets wat deur sodanige inligting beskryf word. Inligting wat in hierdie dokument verskaf word, is die eiendom van Microsemi, en Microsemi behou die reg voor om enige veranderinge aan die inligting in hierdie dokument of aan enige produkte en dienste te eniger tyd sonder kennisgewing aan te bring.

Oor Microsemi
Microsemi, 'n volfiliaal van Microchip Technology Inc. (Nasdaq: MCHP), bied 'n omvattende portefeulje van halfgeleier- en stelseloplossings vir lugvaart en verdediging, kommunikasie, datasentrums en industriële markte. Produkte sluit in hoëwerkverrigting en straling-geharde analoog gemengde-sein geïntegreerde stroombane, FPGA's, SoC's en ASIC's; kragbestuurprodukte; tydsberekening en sinchronisasie toestelle en presiese tyd oplossings, stel die wêreld se standaard vir tyd; stemverwerkingstoestelle; RF oplossings; diskrete komponente; onderneming berging en kommunikasie oplossings, sekuriteit tegnologie en skaalbare anti-tamper produkte; Ethernet-oplossings; Power-over-Ethernet IC's en midspans; sowel as persoonlike ontwerp vermoëns en dienste. Kom meer te wete by www.microsemi.com.

Mikrosemi Hoofkwartier
One Enterprise, Aliso Viejo,
CA 92656 VSA
Binne die VSA: +1 800-713-4113
Buite die VSA: +1 949-380-6100
Verkope: +1 949-380-6136
Faks: +1 949-215-4996
E-pos: sales.support@microsemi.com
www.microsemi.com

©2021 Microsemi, 'n volfiliaal van Microchip Technology Inc. Alle regte voorbehou. Microsemi en die Microsemi-logo is geregistreerde handelsmerke van Microsemi Corporation. Alle ander handelsmerke en diensmerke is die eiendom van hul onderskeie eienaars

Dokumente / Hulpbronne

Microsemi AC490 RTG4 FPGA: Bou 'n Mi-V-verwerkersubstelsel [pdf] Gebruikersgids
AC490 RTG4 FPGA Bou 'n Mi-V verwerker substelsel, AC490 RTG4, FPGA Bou 'n Mi-V verwerker substelsel, Mi-V verwerker substelsel

Verwysings

Los 'n opmerking

Jou e-posadres sal nie gepubliseer word nie. Vereiste velde is gemerk *