Microsemi logo

Microsemi AC490 RTG4 FPGA: Mi-V protsessori alamsüsteemi loomine

Microsemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine

Läbivaatamise ajalugu

Redaktsiooniajalugu kirjeldab dokumendis rakendatud muudatusi. Muudatused on loetletud redaktsioonide kaupa, alustades kõige värskemast väljaandest.

Läbivaatamine 3.0

Järgmine on kokkuvõte selles versioonis tehtud muudatustest.

  • Värskendati Libero SoC v2021.2 dokumenti.
  • Uuendatud joonis 1, lk 3 kuni joonis 3, lk 5.
  • Asendatud joonis 4, lk 5, joonis 5, lk 7 ja joonis 18, lk 17.
  • Uuendatud tabel 2, lk 6 ja tabel 3, lk 7.
  • Lisatud 1. lisa: Seadme programmeerimine FlashPro Expressi abil, lk 14.
  • Lisatud 3. lisa: TCL-skripti käitamine, lk 20.
  • Eemaldatud viited Libero versiooninumbritele.

Läbivaatamine 2.0
Järgmine on kokkuvõte selles versioonis tehtud muudatustest.

  • Lisatud teave COM-pordi valiku kohta jaotises Riistvara seadistamine, lk 9.
  • Uuendatud, kuidas valida sobiv COM-port jaotises Demo käitamine, lk 11.

Läbivaatamine 1.0
Dokumendi esimene avaldamine.

Mi-V protsessori alamsüsteemi ehitamine

Microchip pakub Mi-V protsessori IP-d, 32-bitist RISC-V protsessorit ja tarkvara tööriistaahelat RISC-V protsessoripõhiste kujunduste arendamiseks. RISC-V, RISC-V Foundationi juhtimise all olev standardne avatud juhiskomplekti arhitektuur (ISA), pakub mitmeid eeliseid, sealhulgas võimaldab avatud lähtekoodiga kogukonnal katsetada ja täiustada tuumasid kiiremini kui suletud ISA-sid.
RTG4® FPGA-d toetavad Mi-V pehmet protsessorit kasutajarakenduste käitamiseks. See rakenduse märkus kirjeldab, kuidas luua Mi-V protsessori alamsüsteem kasutajarakenduse käivitamiseks määratud RAM-i või DDR-mälu kaudu.

Disaininõuded
Järgmises tabelis on demo käivitamise riist- ja tarkvaranõuded.

Tabel 1 • Projekteerimisnõuded

Microsemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-21

Tarkvara

  • Libero® süsteem kiibil (SoC)
  • FlashPro Express
  • SoftConsole

Märkus. Vaadake faili readme.txt file kujunduses ette nähtud files selle võrdluskujundusega kasutatavate tarkvaraversioonide jaoks.

Märkus. Selles juhendis näidatud Libero SmartDesign ja konfiguratsiooni ekraanipildid on ainult illustratiivsed.
Viimaste värskenduste nägemiseks avage Libero kujundus.

Eeldused

Enne alustamist:

  1. Laadige alla ja installige Libero SoC (nagu näidatud webselle kujunduse sait) hostarvutis järgmisest asukohast: https://www.microsemi.com/product-directory/design-resources/1750-libero-soc
  2. Demodisaini jaoks files allalaadimise link: http://soc.microsemi.com/download/rsc/?f=rtg4_ac490_df
Kujunduse kirjeldus

RTG4 μPROM-i suurus on 57 KB. Kasutajarakendusi, mis ei ületa μPROM-i suurust, saab salvestada μPROM-i ja käivitada sisemistest suurtest SRAM-mäludest (LSRAM). Kasutajarakendused, mis ületavad μPROM-i suurust, tuleb salvestada välisesse püsimällu. Sel juhul on vaja μPROM-ist käivitavat alglaadurit, et lähtestada sisemised või välised SRAM-mälud sihtrakendusega püsimälust.
Võrdluskujundus demonstreerib alglaaduri võimet kopeerida sihtrakendus (suurusega 7 KB) SPI-välkmälust DDR-mällu ja käivitada DDR-mälust. Alglaadurit käivitatakse sisemäludest. Koodiosa asub μPROM-is ja andmejaotis sisemises suures SRAM-is (LSRAM).

Märkus. Lisateavet Mi-V alglaaduri Libero projekti ja SoftConsole'i ​​projekti koostamise kohta leiate artiklist TU0775: PolarFire FPGA: Mi-V protsessori alamsüsteemi loomine.
Joonisel 1 on kujutatud disaini tipptaseme plokkskeem.

Joonis 1 • Tipptaseme plokkskeem

Microsemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-1

Nagu on näidatud joonisel 1, kirjeldavad disaini andmevoogu järgmised punktid:

  • Mi-V protsessor käivitab alglaadurit μPROM-ist ja määratud LSRAM-idest. Alglaadur liidestub GUI-ga läbi CoreUARTapb ploki ja ootab käske.
  • Kui GUI-lt võetakse vastu SPI-välkprogrammi käsk, programmeerib alglaadur SPI-välgu GUI-lt saadud sihtrakendusega.
  • Kui alglaadimiskäsk saadakse GUI-lt, kopeerib alglaadur rakenduse koodi SPI-välkmälust DDR-i ja seejärel käivitab selle DDR-ist.

Kella struktuur
Disainis on kaks kella domeeni (40 MHz ja 20 MHz). Pardal olev 50 MHz kristallostsillaator on ühendatud PF_CCC plokiga, mis genereerib 40 MHz ja 20 MHz takte. 40 MHz süsteemikell juhib kogu Mi-V protsessori alamsüsteemi, välja arvatud μPROM. 20 MHz kell juhib RTG4 μPROM ja RTG4 μPROM APB liidest. RTG4 μPROM toetab taktsagedust kuni 30 MHz. DDR_FIC on konfigureeritud AHB siiniliidese jaoks, mis töötab sagedusel 40 MHz. DDR-mälu töötab sagedusel 320 MHz.
Joonis 2 näitab kella struktuuri.

Joonis 2 • Kellastruktuur

Microsemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-2

Lähtestage struktuur
POWER_ON_RESET_N ja LOCK signaalid on AND-dega ja väljundsignaali (INIT_RESET_N) kasutatakse ploki RTG4FDDRC_INIT lähtestamiseks. Pärast FDDR-i lähtestamise vabastamist lähtestatakse FDDR-kontroller ja seejärel kinnitatakse signaal INIT_DONE. Signaali INIT_DONE kasutatakse Mi-V protsessori, välisseadmete ja muude kujunduses olevate plokkide lähtestamiseks.

Joonis 3 • Lähtestage struktuur

Microsemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-3

Riistvara juurutamine
Joonisel 4 on näidatud Mi-V etalondisaini Libero disain.

Joonis 4 • SmartDesigni moodul

Microsemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-4

Märkus. Selles rakenduse märkuses näidatud Libero SmartDesigni ekraanipilt on ainult illustratiivne. Avage Libero projekt, et näha uusimaid värskendusi ja IP-versioone.

IP-blokid
Joonisel 2 on loetletud Mi-V protsessori alamsüsteemi viitekujunduses kasutatud IP-plokid ja nende funktsioon.

Tabel 2 • IP-plokid1

Microsemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-22

Kõik IP kasutusjuhendid ja käsiraamatud on saadaval Libero SoC -> Kataloog.

RTG4 μPROM salvestab kuni 10,400 36 374,400-bitist sõna (32 0 bitti andmeid). See toetab ainult lugemistoiminguid seadme tavapärase töötamise ajal pärast seadme programmeerimist. MIV_RV32_C0 protsessori tuum koosneb käskude laadimisüksusest, täitmiskonveierist ja andmemälusüsteemist. MIV_RV32_C0 protsessori mälusüsteem sisaldab käskude vahemälu ja andmevahemälu. MIV_RVXNUMX_CXNUMX tuum sisaldab kahte välist AHB liidest – AHB mälu (MEM) siini ülemliidest ja AHB mälukaardistatud I/O (MMIO) siini pealiidest. Vahemälukontroller kasutab juhiste ja andmevahemälu täitmiseks AHB MEM-liidest. AHB MMIO liidest kasutatakse vahemällu salvestamata juurdepääsuks I/O välisseadmetele.

AHB MMIO liidese ja MEM liidese mälukaardid on vastavalt 0x60000000 kuni 0X6FFFFFF ja 0x80000000 kuni 0x8FFFFFF. Protsessori lähtestusvektori aadress on konfigureeritav. MIV_RV32_C0 lähtestamine on aktiivne-madal signaal, mis tuleb lähtestamise sünkronisaatori kaudu süsteemi kellaga sünkroonis tühistada.

Protsessor MIV_RV32_C0 pääseb ligi rakenduse täitmismälule, kasutades AHB MEM-liidest. CoreAHBLite_C0_0 siini eksemplar on konfigureeritud pakkuma 16 alampesa, millest igaüks on 1 MB. Selle siiniga on ühendatud RTG μPROM mälu ja RTG4FDDRC ​​plokid. μPROM-i kasutatakse alglaaduri rakenduse salvestamiseks.

MIV_RV32_C0 protsessor suunab andmetehingud aadresside 0x60000000 ja 0x6FFFFFFF vahel MMIO liidesesse. MMIO liides on ühendatud CoreAHBLite_C1_0 siiniga, et suhelda selle alampesadesse ühendatud välisseadmetega. CoreAHBLite_C1_0 siini eksemplar on konfigureeritud pakkuma 16 alampesa, millest igaüks on suurusega 256 MB. UART, CoreSPI ja CoreGPIO välisseadmed on ühendatud CoreAHBLite_C1_0 siiniga CoreAHBTOAPB3 silla ja CoreAPB3 siini kaudu.

Mälu kaart
Tabelis 3 on loetletud mälude ja välisseadmete mälukaart.

Tabel 3 • Mälukaart

Microsemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-23

Tarkvara juurutamine

Võrdluskujundus files sisaldab SoftConsole'i ​​tööruumi, mis sisaldab järgmisi tarkvaraprojekte:

  • Alglaadur
  • Sihtrakendus

Alglaadur
Alglaaduri rakendus programmeeritakse seadme programmeerimise ajal μPROM-ile. Alglaadur rakendab järgmisi funktsioone:

  • SPI Flashi programmeerimine sihtrakendusega.
  • Sihtrakenduse kopeerimine SPI Flashist DDR3 mällu.
  • Programmi käitamise lülitamine DDR3 mälus saadaolevale sihtrakendusele.
    Alglaaduri rakendus tuleb käivitada μPROM-ist, mille pinuna on LSRAM. Seega seatakse linkeri skripti ROM-i ja RAM-i aadressid vastavalt μPROM-i ja määratud LSRAM-ide lähteaadressile. Koodiosa käivitatakse ROM-ist ja andmeosa RAM-ist, nagu on näidatud joonisel 5.

Joonis 5 • Bootloader Linker Script

Microsemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-24

Linkeri skript (microsemi-riscv-ram_rom.ld) on saadaval aadressil
Disaini kaust SoftConsole_Project\mivrv32im-bootloader files.

Sihtrakendus
Sihtrakendus vilgub pardal olevaid LED-tulesid 1, 2, 3 ja 4 ning prindib UART-teateid. Sihtrakendus tuleb käivitada DDR3 mälust. Seega seatakse linkeri skripti koodi ja virna jaotised DDR3 mälu algusaadressile, nagu on näidatud joonisel 6.

Joonis 6 • Target Application Linker Script

Microsemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-5

Linkeri skript (microsemi-riscv-ram.ld) on saadaval kujunduse rakenduste kaustas SoftConsole_Project\miv-rv32imddr- files.

Riistvara seadistamine

Järgmised sammud kirjeldavad riistvara seadistamist.

  1. Veenduge, et plaat oleks lüliti SW6 abil välja lülitatud.
  2. Ühendage RTG4 arenduskomplekti džemprid, nagu on näidatud järgmises tabelis:
    Tabel 4 • Džemprid
    Jumper Pin From Kinnita Kommentaarid
    J11, J17, J19, J23, J26, J21, J32 ja J27 1 2 Vaikimisi
    J16 2 3 Vaikimisi
    J33 1 2 Vaikimisi
    3 4
  3. Ühendage hostarvuti USB-kaabli abil J47-pistikuga.
  4. Veenduge, et USB-UART-silla draiverid tuvastatakse automaatselt. Seda saab kontrollida hostarvuti seadmehalduris.
  5. Nagu on näidatud joonisel 7, näitavad COM13 pordi atribuudid, et see on ühendatud USB Serial Converter C-ga. Seetõttu on selles näites valitud COM13ample. COM-pordi number on süsteemispetsiifiline.
    Joonis 7 • SeadmehaldurMicrosemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-6
    Märkus.
    Kui USB-UART-silla draiverid pole installitud, laadige draiverid alla ja installige saidilt www.microsemi.com//documents/CDM_2.08.24_WHQL_Certified.zip.
  6. Ühendage toiteallikas J9 pistikuga ja lülitage toiteallika lüliti SW6 SISSE.

Joonis 8 • RTG4 arenduskomplekt

Microsemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-7

Demo käitamine

Selles peatükis kirjeldatakse samme RTG4 seadme programmeerimiseks võrdlusdisainiga, SPI Flashi programmeerimiseks sihtrakendusega ja sihtrakenduse käivitamiseks DDR-mälust, kasutades Mi-V Bootloaderi GUI-d.

Demo käitamine hõlmab järgmisi samme.

  1. RTG4 seadme programmeerimine, lk 11
  2. Mi-V alglaaduri käivitamine, lk 11

RTG4 seadme programmeerimine
RTG4 seadet saab programmeerida kas FlashPro Expressi või Libero SOC abil.

  • RTG4 arenduskomplekti programmeerimiseks tööga file pakutakse kujunduse osana files kasutades FlashPro Expressi tarkvara, vaadake Lisa 1: Seadme programmeerimine FlashPro Expressi abil, lk 14.
  • Seadme programmeerimiseks Libero SoC abil vaadake Lisa 2: Seadme programmeerimine Libero SoC abil, lk 17.

Mi-V alglaaduri käivitamine
Pärast programmeerimise edukat lõpetamist järgige neid samme:

  1. Käivitage setup.exe file saadaval järgmise kujundusega files asukoht.
    <$Download_Directory>\rtg4_ac490_df\GUI_Installer\Mi-V Bootloader_Installer_V1.4
  2. Rakenduse Bootloader GUI installimiseks järgige installiviisardi juhiseid.
    Joonisel 9 on kujutatud RTG4 Mi-V alglaaduri GUI.
    Joonis 9 • Mi-V alglaaduri GUIMicrosemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-8
  3. Valige USB Serial Converter C-ga ühendatud COM-port, nagu on näidatud joonisel 7.
  4. Klõpsake ühenduse nuppu. Pärast edukat ühendamist muutub punane indikaator roheliseks, nagu on näidatud joonisel 10.
    Joonis 10 • Ühendage COM-portMicrosemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-9
  5. Klõpsake nuppu Import ja valige sihtrakendus file (.bin). Pärast importimist tee file kuvatakse GUI-l, nagu on näidatud joonisel 11.
    <$Download_Directory>\rtg4_ac490_df\Source_files
    Joonis 11 • Sihtrakenduse importimine FileMicrosemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-10
  6. Nagu on näidatud joonisel 11, klõpsake suvandit Programmeeri SPI Flash, et programmeerida sihtrakendus SPI Flashis. Pärast seda, kui SPI Flash on programmeeritud, nagu näidatud joonisel 12, kuvatakse hüpikaken. Klõpsake nuppu OK.
    Joonis 12 • Programmeeritud SPI välklampMicrosemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-11
  7. Valige suvand Start Boot, et kopeerida rakendus SPI Flashist DDR3 mällu ja alustada rakenduse käivitamist DDR3 mälust. Pärast sihtrakenduse edukat käivitamist DDR3 mälust prindib rakendus UART-teated ja vilgub pardal oleva kasutaja LED1, 2, 3 ja 4, nagu on näidatud joonisel 13.
    Joonis 13 • Käivitage rakendus DDR-istMicrosemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-12
  8. Rakendus töötab DDR3 mälust ja sellega demo lõppeb. Sulgege Mi-V alglaaduri GUI.

Seadme programmeerimine FlashPro Expressi abil

Selles jaotises kirjeldatakse, kuidas programmeerida RTG4 seadet programmeerimistööga file kasutades FlashPro Expressi.

Seadme programmeerimiseks toimige järgmiselt.

  1. Veenduge, et hüppaja sätted plaadil oleksid samad, mis on loetletud UG3 tabelis 0617:
    RTG4 arenduskomplekti kasutusjuhend.
  2. Soovi korral saab hüppaja J32 seadistada ühendama kontakte 2–3, kui kasutate välist FlashPro4, FlashPro5 või FlashPro6 programmeerijat, mitte manustatud FlashPro5 kasutamiseks mõeldud hüppaja vaikesätte asemel.
    Märkus. Toiteallika lüliti SW6 peab olema hüppajaühenduste tegemise ajal VÄLJA lülitatud.
  3. Ühendage toitekaabel plaadi J9 pistikuga.
  4. Lülitage toiteallika lüliti SW6 sisse.
  5. Kui kasutate sisseehitatud FlashPro5, ühendage USB-kaabel pistikuga J47 ja hostarvutiga.
    Teise võimalusena, kui kasutate välist programmeerijat, ühendage lintkaabel JTAG päis J22 ja ühendage programmeerija hostarvutiga.
  6. Käivitage hostarvutis tarkvara FlashPro Express.
  7. Uue tööprojekti loomiseks, nagu on näidatud järgmisel joonisel, klõpsake nuppu Uus või valige menüüst Project menüüst FlashPro Express Job Uus tööprojekt.
    Joonis 14 • FlashPro Express Job ProjectMicrosemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-13
  8. Sisestage dialoogiboksi FlashPro Expressi töö uus tööprojekt järgmine:
    • Programmeerimistöö file: klõpsake nuppu Sirvi ja navigeerige asukohta, kus .job file asub ja valige file. Vaikimisi asukoht on: \rtg4_ac490_df\Programmitöö_töö
    • FlashPro Expressi tööprojekti asukoht: klõpsake nuppu Sirvi ja navigeerige soovitud FlashPro Expressi projekti asukohta.
      Joonis 15 • Uus tööprojekt rakendusest FlashPro Express JobMicrosemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-14
  9. Klõpsake nuppu OK. Vajalik programmeerimine file on valitud ja valmis seadmesse programmeerimiseks.
  10. Ilmub FlashPro Expressi aken, nagu on näidatud järgmisel joonisel. Veenduge, et väljale Programmeerija ilmuks programmeerija number. Kui ei, kinnitage plaadiühendused ja klõpsake nuppu Värskenda/Rescan Programmers.
    Joonis 16 • Seadme programmeerimineMicrosemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-15
  11. Klõpsake nuppu RUN. Kui seade on edukalt programmeeritud, kuvatakse olek RUN PASSED, nagu on näidatud järgmisel joonisel.
    Joonis 17 • FlashPro Express – RUN PASSEDMicrosemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-16
  12. Sulgege FlashPro Express või klõpsake vahekaardil Projekt nuppu Välju.

Seadme programmeerimine Libero SoC abil

Võrdluskujundus files sisaldab Libero SoC abil loodud Mi-V protsessori alamsüsteemi projekti. RTG4 seadet saab programmeerida Libero SoC abil. Libero SoC projekt on täielikult üles ehitatud ja seda juhitakse sünteesi, koha ja marsruudi, ajastuse kontrollimise, FPGA massiivi andmete genereerimise, μPROM-mälu sisu värskendamise, bitivoo genereerimise, FPGA programmeerimise alt.

Libero disaini voog on näidatud järgmisel joonisel.

Joonis 18 • Libero Design Flow

Microsemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-17

RTG4 seadme programmeerimiseks tuleb Libero SoC-s avada Mi-V protsessori alamsüsteemi projekt ja uuesti käivitada järgmised sammud:

  1. uPROM-i mälu sisu värskendamine: selles etapis programmeeritakse μPROM alglaaduri rakendusega.
  2. Bitivoo genereerimine: selles etapis töö file on loodud RTG4 seadme jaoks.
  3. FPGA programmeerimine: selles etapis programmeeritakse RTG4 seade töö abil file.

Järgige neid samme.

  1. Libero Design Flow'st valige Värskenda uPROM-i mälusisu.
  2. Looge klient, kasutades suvandit Lisa.
  3. Valige klient ja seejärel suvand Redigeeri.
  4. Valige Sisu file ja seejärel valige suvand Sirvi, nagu on näidatud joonisel 19.
    Joonis 19 • Andmesalvestuskliendi muutmineMicrosemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-18
  5. Liikuge järgmise kujunduse juurde files asukohta ja valige fail miv-rv32im-bootloader.hex file nagu on näidatud joonisel 20. <$Download_Directory>\rtg4_ac490_df
    • Määrake File Sisestage Intel-Hex (*.hex).
    • Valige Kasuta suhtelist teed projekti kataloogist.
    • Klõpsake nuppu OK.
      Joonis 20 • Impordi mälu FileMicrosemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-19
  6. Klõpsake nuppu OK.
    μPROM-i sisu värskendatakse.
  7. Topeltklõpsake Generate Bitstream, nagu on näidatud joonisel 21.
    Joonis 21 • Bitivoo genereerimineMicrosemi-AC490-RTG4-FPGA-Mi-V-protsessori alamsüsteemi ehitamine-20
  8. Seadme programmeerimiseks joonisel 21 näidatud viisil topeltklõpsake käsku Run PROGRAM Action.
    RTG4 seade on programmeeritud. Vt Demo käitamine, lk 11.

TCL-skripti käivitamine

TCL-skriptid on kujunduses ette nähtud files kaustas kataloogis TCL_Scripts. Vajadusel saab projekteerimisvoogu reprodutseerida projekteerimisest kuni töö genereerimiseni file.

TCL-i käivitamiseks toimige järgmiselt.

  1. Käivitage Libero tarkvara.
  2. Valige Projekt > Käivita skript….
  3. Klõpsake nuppu Sirvi ja valige allalaaditud kataloogist TCL_Scripts script.tcl.
  4. Klõpsake käsul Käivita.

Pärast TCL-skripti edukat täitmist luuakse Libero projekt kataloogis TCL_Scripts.
TCL-skriptide kohta lisateabe saamiseks vaadake rtg4_ac490_df/TCL_Scripts/readme.txt.
TCL-käskude kohta lisateabe saamiseks vaadake Libero® SoC TCL-i käskude juhendit. Võtke ühendust
Tehniline tugi kõigi TCL-skripti käitamisel tekkinud päringute jaoks.

Microsemi ei anna garantiid, esindusi ega garantiisid seoses siin sisalduva teabega ega oma toodete ja teenuste sobivusega mingil konkreetsel eesmärgil, samuti ei võta Microsemi endale mingit vastutust, mis tuleneb mis tahes toote või vooluringi rakendusest või kasutamisest. Siin müüdavaid tooteid ja kõiki teisi Microsemi müüdavaid tooteid on testitud piiratud määral ja neid ei tohiks kasutada koos missioonikriitiliste seadmete või rakendustega. Kõiki toimivusspetsifikatsioone peetakse usaldusväärseteks, kuid neid ei kontrollita, ning ostja peab läbi viima ja lõpetama kõik toodete toimivus- ja muud testid üksi ja koos lõpptoodetega või nendesse installitud. Ostja ei tohi tugineda Microsemi esitatud andmetele ja jõudlusspetsifikatsioonidele või parameetritele. Ostja kohustus on iseseisvalt kindlaks teha mis tahes toodete sobivus ning seda testida ja kontrollida. Alljärgnevalt Microsemi esitatud teave esitatakse "nagu on, kus on" ja kõigi vigadega ning kogu sellise teabega seotud risk on täielikult ostja kanda. Microsemi ei anna otseselt ega kaudselt ühelegi osapoolele patendiõigusi, litsentse ega muid intellektuaalomandi õigusi, olenemata sellest, kas see puudutab sellist teavet ega midagi, mida selles teabes kirjeldatakse. Selles dokumendis esitatud teave kuulub ettevõttele Microsemi ja Microsemi jätab endale õiguse teha mis tahes muudatusi selles dokumendis sisalduvas teabes või mis tahes toodetes ja teenustes igal ajal ilma ette teatamata.

Microsemi kohta
Microsemi, Microchip Technology Inc. (Nasdaq: MCHP) XNUMX% omanduses olev tütarettevõte, pakub laiaulatuslikku pooljuhtide ja süsteemilahenduste portfelli kosmose- ja kaitse-, side-, andmekeskuste- ja tööstusturgudel. Toodete hulka kuuluvad suure jõudlusega ja kiirguskindlad analoog-segasignaaliga integraallülitused, FPGA-d, SoC-d ja ASIC-id; toitehaldustooted; ajastus- ja sünkroniseerimisseadmed ning täpsed ajalahendused, mis seavad maailma ajastandardi; hääletöötlusseadmed; RF-lahendused; diskreetsed komponendid; ettevõtete salvestus- ja sidelahendused, turvatehnoloogiad ja skaleeritav anti-tamper tooted; Etherneti lahendused; Power-over-Ethernet IC-d ja keskmised vahemikud; samuti kohandatud disainivõimalused ja -teenused. Lisateavet leiate aadressilt www.microsemi.com.

Microsemi peakorter
One Enterprise, Aliso Viejo,
CA 92656 USA
USA piires: +1 800-713-4113
Väljaspool USA-d: +1 949-380-6100
Müük: +1 949-380-6136
Faks: +1 949-215-4996
E-post: sales.support@microsemi.com
www.microsemi.com

©2021 Microsemi, Microchip Technology Inc. täielikult kuuluv tütarettevõte. Kõik õigused kaitstud. Microsemi ja Microsemi logo on Microsemi Corporationi registreeritud kaubamärgid. Kõik muud kaubamärgid ja teenindusmärgid on nende vastavate omanike omand

Dokumendid / Ressursid

Microsemi AC490 RTG4 FPGA: Mi-V protsessori alamsüsteemi loomine [pdfKasutusjuhend
AC490 RTG4 FPGA Mi-V protsessori alamsüsteemi loomine, AC490 RTG4, FPGA Mi-V protsessori alamsüsteemi loomine, Mi-V protsessori alamsüsteemi loomine

Viited

Jäta kommentaar

Teie e-posti aadressi ei avaldata. Kohustuslikud väljad on märgitud *