ಇಂಟೆಲ್-ಲೋಗೋ

UG-20219 ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳು ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ FPGA IP ಡಿಸೈನ್ ಎಕ್ಸ್ample

UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Exampಲೆ-ಉತ್ಪನ್ನ ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳ ಬಗ್ಗೆ Intel® Agilexâ„¢ FPGA IP

ಬಿಡುಗಡೆ ಮಾಹಿತಿ

IP ಆವೃತ್ತಿಗಳು V19.1 ವರೆಗಿನ Intel® Quartus® Prime Design Suite ಸಾಫ್ಟ್‌ವೇರ್ ಆವೃತ್ತಿಗಳಂತೆಯೇ ಇರುತ್ತವೆ. ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಡಿಸೈನ್ ಸೂಟ್ ಸಾಫ್ಟ್‌ವೇರ್ ಆವೃತ್ತಿ 19.2 ಅಥವಾ ನಂತರ, IP ಕೋರ್‌ಗಳು ಹೊಸ IP ಆವೃತ್ತಿಯ ಯೋಜನೆಯನ್ನು ಹೊಂದಿವೆ. IP ಆವೃತ್ತಿಯ ಯೋಜನೆ (XYZ) ಸಂಖ್ಯೆಯು ಒಂದು ಸಾಫ್ಟ್‌ವೇರ್ ಆವೃತ್ತಿಯಿಂದ ಇನ್ನೊಂದಕ್ಕೆ ಬದಲಾಗುತ್ತದೆ. ಇದರಲ್ಲಿ ಬದಲಾವಣೆ:

  • ಎಕ್ಸ್ ಐಪಿಯ ಪ್ರಮುಖ ಪರಿಷ್ಕರಣೆಯನ್ನು ಸೂಚಿಸುತ್ತದೆ. ನಿಮ್ಮ ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಸಾಫ್ಟ್‌ವೇರ್ ಅನ್ನು ನೀವು ನವೀಕರಿಸಿದರೆ, ನೀವು IP ಅನ್ನು ಮರುಸೃಷ್ಟಿಸಬೇಕು.
  • IP ಹೊಸ ವೈಶಿಷ್ಟ್ಯಗಳನ್ನು ಒಳಗೊಂಡಿದೆ ಎಂದು Y ಸೂಚಿಸುತ್ತದೆ. ಈ ಹೊಸ ವೈಶಿಷ್ಟ್ಯಗಳನ್ನು ಸೇರಿಸಲು ನಿಮ್ಮ IP ಅನ್ನು ಮರುಸೃಷ್ಟಿಸಿ.
  • IP ಸಣ್ಣ ಬದಲಾವಣೆಗಳನ್ನು ಒಳಗೊಂಡಿರುತ್ತದೆ ಎಂದು Z ಸೂಚಿಸುತ್ತದೆ. ಈ ಬದಲಾವಣೆಗಳನ್ನು ಸೇರಿಸಲು ನಿಮ್ಮ IP ಅನ್ನು ಮರುಸೃಷ್ಟಿಸಿ.
    ಐಟಂ ವಿವರಣೆ
    IP ಆವೃತ್ತಿ 2.4.2
    ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ 21.2
    ಬಿಡುಗಡೆ ದಿನಾಂಕ 2021.06.21

ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಕ್ವಿಕ್ ಸ್ಟಾರ್ಟ್ ಗೈಡ್ ಫಾರ್ ಎಕ್ಸ್‌ಟರ್ನಲ್ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳು Intel Agilex™ FPGA IP

ಸ್ವಯಂಚಾಲಿತ ವಿನ್ಯಾಸ ಮಾಜಿample ಹರಿವು Intel Agilex™ ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್‌ಗಳಿಗೆ ಲಭ್ಯವಿದೆ. ಮಾಜಿ ರಚಿಸಿampEx ನಲ್ಲಿ le ವಿನ್ಯಾಸಗಳ ಬಟನ್ample ವಿನ್ಯಾಸಗಳ ಟ್ಯಾಬ್ ನಿಮಗೆ ಸಂಶ್ಲೇಷಣೆ ಮತ್ತು ಸಿಮ್ಯುಲೇಶನ್ ವಿನ್ಯಾಸವನ್ನು ನಿರ್ದಿಷ್ಟಪಡಿಸಲು ಮತ್ತು ರಚಿಸಲು ಅನುಮತಿಸುತ್ತದೆample file ನಿಮ್ಮ EMIF IP ಅನ್ನು ಮೌಲ್ಯೀಕರಿಸಲು ನೀವು ಬಳಸಬಹುದಾದ ಸೆಟ್‌ಗಳು. ನೀವು ಮಾಜಿ ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಬಹುದುample ಇದು Intel FPGA ಡೆವಲಪ್‌ಮೆಂಟ್ ಕಿಟ್‌ಗೆ ಅಥವಾ ನೀವು ಉತ್ಪಾದಿಸುವ ಯಾವುದೇ EMIF IP ಗೆ ಹೊಂದಿಕೆಯಾಗುತ್ತದೆ. ನೀವು ಮಾಜಿ ವಿನ್ಯಾಸವನ್ನು ಬಳಸಬಹುದುampನಿಮ್ಮ ಮೌಲ್ಯಮಾಪನಕ್ಕೆ ಸಹಾಯ ಮಾಡಲು ಅಥವಾ ನಿಮ್ಮ ಸ್ವಂತ ಸಿಸ್ಟಮ್‌ಗೆ ಆರಂಭಿಕ ಹಂತವಾಗಿ.

ಸಾಮಾನ್ಯ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಕೆಲಸದ ಹರಿವುಗಳುUG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-1

EMIF ಯೋಜನೆಯನ್ನು ರಚಿಸಲಾಗುತ್ತಿದೆ

ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಸಾಫ್ಟ್‌ವೇರ್ ಆವೃತ್ತಿ 17.1 ಮತ್ತು ನಂತರ, ನೀವು EMIF IP ಮತ್ತು ವಿನ್ಯಾಸವನ್ನು ರಚಿಸುವ ಮೊದಲು ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಪ್ರಾಜೆಕ್ಟ್ ಅನ್ನು ರಚಿಸಬೇಕುampಲೆ.

  1. ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಸಾಫ್ಟ್‌ವೇರ್ ಅನ್ನು ಪ್ರಾರಂಭಿಸಿ ಮತ್ತು ಆಯ್ಕೆಮಾಡಿ File ➤ ಹೊಸ ಪ್ರಾಜೆಕ್ಟ್ ವಿಝಾರ್ಡ್. ಮುಂದೆ ಕ್ಲಿಕ್ ಮಾಡಿ. ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಕ್ವಿಕ್ ಸ್ಟಾರ್ಟ್ ಗೈಡ್ ಫಾರ್ ಎಕ್ಸ್‌ಟರ್ನಲ್ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳು Intel Agilex™ FPGA IP
  2. ಡೈರೆಕ್ಟರಿಯನ್ನು ಸೂಚಿಸಿ ( ), ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಯೋಜನೆಗೆ ಒಂದು ಹೆಸರು ( ), ಮತ್ತು ಉನ್ನತ ಮಟ್ಟದ ವಿನ್ಯಾಸ ಘಟಕದ ಹೆಸರು ( ) ನೀವು ರಚಿಸಲು ಬಯಸುವ. ಮುಂದೆ ಕ್ಲಿಕ್ ಮಾಡಿ.UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-3
  3. ಖಾಲಿ ಪ್ರಾಜೆಕ್ಟ್ ಅನ್ನು ಆಯ್ಕೆ ಮಾಡಲಾಗಿದೆಯೇ ಎಂದು ಪರಿಶೀಲಿಸಿ. ಮುಂದೆ ಎರಡು ಬಾರಿ ಕ್ಲಿಕ್ ಮಾಡಿ.UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-4
  4. ಕುಟುಂಬದ ಅಡಿಯಲ್ಲಿ, Intel Agilex ಅನ್ನು ಆಯ್ಕೆ ಮಾಡಿ.
  5. ಹೆಸರು ಫಿಲ್ಟರ್ ಅಡಿಯಲ್ಲಿ, ಸಾಧನದ ಭಾಗ ಸಂಖ್ಯೆಯನ್ನು ಟೈಪ್ ಮಾಡಿ.
  6. ಲಭ್ಯವಿರುವ ಸಾಧನಗಳ ಅಡಿಯಲ್ಲಿ, ಸೂಕ್ತವಾದ ಸಾಧನವನ್ನು ಆಯ್ಕೆಮಾಡಿ.UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-5
  7. ಮುಕ್ತಾಯ ಕ್ಲಿಕ್ ಮಾಡಿ.

EMIF IP ಅನ್ನು ರಚಿಸುವುದು ಮತ್ತು ಕಾನ್ಫಿಗರ್ ಮಾಡುವುದು

EMIF IP ಅನ್ನು ಹೇಗೆ ರಚಿಸುವುದು ಮತ್ತು ಕಾನ್ಫಿಗರ್ ಮಾಡುವುದು ಎಂಬುದನ್ನು ಈ ಕೆಳಗಿನ ಹಂತಗಳು ವಿವರಿಸುತ್ತವೆ. ಈ ದರ್ಶನವು DDR4 ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ರಚಿಸುತ್ತದೆ, ಆದರೆ ಇತರ ಪ್ರೋಟೋಕಾಲ್‌ಗಳಿಗೆ ಹಂತಗಳು ಹೋಲುತ್ತವೆ. (ಈ ಹಂತಗಳು IP ಕ್ಯಾಟಲಾಗ್ (ಸ್ವತಂತ್ರ) ಹರಿವನ್ನು ಅನುಸರಿಸುತ್ತವೆ; ಬದಲಿಗೆ ಪ್ಲಾಟ್‌ಫಾರ್ಮ್ ಡಿಸೈನರ್ (ಸಿಸ್ಟಮ್) ಹರಿವನ್ನು ಬಳಸಲು ನೀವು ಆರಿಸಿದರೆ, ಹಂತಗಳು ಒಂದೇ ಆಗಿರುತ್ತವೆ.)

  1. IP ಕ್ಯಾಟಲಾಗ್ ವಿಂಡೋದಲ್ಲಿ, ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ FPGA IP ಅನ್ನು ಆಯ್ಕೆ ಮಾಡಿ. (IP ಕ್ಯಾಟಲಾಗ್ ವಿಂಡೋ ಕಾಣಿಸದಿದ್ದರೆ, ಆಯ್ಕೆಮಾಡಿ View ➤ IP ಕ್ಯಾಟಲಾಗ್.)UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-6
  2. IP ಪ್ಯಾರಾಮೀಟರ್ ಸಂಪಾದಕದಲ್ಲಿ, EMIF IP ಗಾಗಿ ಘಟಕದ ಹೆಸರನ್ನು ಒದಗಿಸಿ (ನೀವು ಇಲ್ಲಿ ಒದಗಿಸುವ ಹೆಸರು file IP ಗಾಗಿ ಹೆಸರು) ಮತ್ತು ಡೈರೆಕ್ಟರಿಯನ್ನು ಸೂಚಿಸಿ. ರಚಿಸಿ ಕ್ಲಿಕ್ ಮಾಡಿ.UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-7
  3. ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್ ಬಹು ಟ್ಯಾಬ್‌ಗಳನ್ನು ಹೊಂದಿದ್ದು, ನಿಮ್ಮ EMIF ಅನುಷ್ಠಾನವನ್ನು ಪ್ರತಿಬಿಂಬಿಸಲು ನೀವು ನಿಯತಾಂಕಗಳನ್ನು ಕಾನ್ಫಿಗರ್ ಮಾಡಬೇಕು.

Intel Agilex EMIF ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್ ಮಾರ್ಗಸೂಚಿಗಳು
ಈ ವಿಷಯವು Intel Agilex EMIF IP ಪ್ಯಾರಾಮೀಟರ್ ಸಂಪಾದಕದಲ್ಲಿ ಟ್ಯಾಬ್‌ಗಳನ್ನು ಪ್ಯಾರಾಮೀಟರ್ ಮಾಡಲು ಉನ್ನತ ಮಟ್ಟದ ಮಾರ್ಗದರ್ಶನವನ್ನು ಒದಗಿಸುತ್ತದೆ.

ಕೋಷ್ಟಕ 1. EMIF ಪ್ಯಾರಾಮೀಟರ್ ಸಂಪಾದಕ ಮಾರ್ಗಸೂಚಿಗಳು

ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್ ಟ್ಯಾಬ್ ಮಾರ್ಗಸೂಚಿಗಳು
ಸಾಮಾನ್ಯ ಕೆಳಗಿನ ನಿಯತಾಂಕಗಳನ್ನು ಸರಿಯಾಗಿ ನಮೂದಿಸಲಾಗಿದೆ ಎಂದು ಖಚಿತಪಡಿಸಿಕೊಳ್ಳಿ:

• ಸಾಧನಕ್ಕೆ ವೇಗದ ದರ್ಜೆ.

• ಮೆಮೊರಿ ಗಡಿಯಾರದ ಆವರ್ತನ.

• PLL ಉಲ್ಲೇಖ ಗಡಿಯಾರದ ಆವರ್ತನ.

ಸ್ಮರಣೆ • ಪ್ಯಾರಾಮೀಟರ್‌ಗಳನ್ನು ನಮೂದಿಸಲು ನಿಮ್ಮ ಮೆಮೊರಿ ಸಾಧನಕ್ಕಾಗಿ ಡೇಟಾ ಶೀಟ್ ಅನ್ನು ನೋಡಿ ಸ್ಮರಣೆ ಟ್ಯಾಬ್.

• ನೀವು ALERT# ಪಿನ್‌ಗಾಗಿ ನಿರ್ದಿಷ್ಟ ಸ್ಥಳವನ್ನು ಸಹ ನಮೂದಿಸಬೇಕು. (DDR4 ಮೆಮೊರಿ ಪ್ರೋಟೋಕಾಲ್‌ಗೆ ಮಾತ್ರ ಅನ್ವಯಿಸುತ್ತದೆ.)

ಮೆಮ್ I/O • ಆರಂಭಿಕ ಪ್ರಾಜೆಕ್ಟ್ ತನಿಖೆಗಳಿಗಾಗಿ, ನೀವು ಡೀಫಾಲ್ಟ್ ಸೆಟ್ಟಿಂಗ್‌ಗಳನ್ನು ಬಳಸಬಹುದು

ಮೆಮ್ I/O ಟ್ಯಾಬ್.

• ಸುಧಾರಿತ ವಿನ್ಯಾಸ ಊರ್ಜಿತಗೊಳಿಸುವಿಕೆಗಾಗಿ, ಸೂಕ್ತವಾದ ಮುಕ್ತಾಯದ ಸೆಟ್ಟಿಂಗ್‌ಗಳನ್ನು ಪಡೆಯಲು ನೀವು ಬೋರ್ಡ್ ಸಿಮ್ಯುಲೇಶನ್ ಅನ್ನು ನಿರ್ವಹಿಸಬೇಕು.

FPGA I/O • ಆರಂಭಿಕ ಪ್ರಾಜೆಕ್ಟ್ ತನಿಖೆಗಳಿಗಾಗಿ, ನೀವು ಡೀಫಾಲ್ಟ್ ಸೆಟ್ಟಿಂಗ್‌ಗಳನ್ನು ಬಳಸಬಹುದು

FPGA I/O ಟ್ಯಾಬ್.

• ಸುಧಾರಿತ ವಿನ್ಯಾಸದ ಮೌಲ್ಯೀಕರಣಕ್ಕಾಗಿ, ಸೂಕ್ತವಾದ I/O ಮಾನದಂಡಗಳನ್ನು ಆಯ್ಕೆ ಮಾಡಲು ನೀವು ಸಂಬಂಧಿತ IBIS ಮಾದರಿಗಳೊಂದಿಗೆ ಬೋರ್ಡ್ ಸಿಮ್ಯುಲೇಶನ್ ಅನ್ನು ನಿರ್ವಹಿಸಬೇಕು.

ಮೆಮ್ ಟೈಮಿಂಗ್ • ಆರಂಭಿಕ ಪ್ರಾಜೆಕ್ಟ್ ತನಿಖೆಗಳಿಗಾಗಿ, ನೀವು ಡೀಫಾಲ್ಟ್ ಸೆಟ್ಟಿಂಗ್‌ಗಳನ್ನು ಬಳಸಬಹುದು

ಮೆಮ್ ಟೈಮಿಂಗ್ ಟ್ಯಾಬ್.

• ಸುಧಾರಿತ ವಿನ್ಯಾಸ ಮೌಲ್ಯೀಕರಣಕ್ಕಾಗಿ, ನಿಮ್ಮ ಮೆಮೊರಿ ಸಾಧನದ ಡೇಟಾ ಶೀಟ್‌ಗೆ ಅನುಗುಣವಾಗಿ ನೀವು ನಿಯತಾಂಕಗಳನ್ನು ನಮೂದಿಸಬೇಕು.

ನಿಯಂತ್ರಕ ನಿಮ್ಮ ಮೆಮೊರಿ ನಿಯಂತ್ರಕಕ್ಕೆ ಅಪೇಕ್ಷಿತ ಸಂರಚನೆ ಮತ್ತು ನಡವಳಿಕೆಯ ಪ್ರಕಾರ ನಿಯಂತ್ರಕ ನಿಯತಾಂಕಗಳನ್ನು ಹೊಂದಿಸಿ.
ರೋಗನಿರ್ಣಯ ನೀವು ನಿಯತಾಂಕಗಳನ್ನು ಬಳಸಬಹುದು ರೋಗನಿರ್ಣಯ ನಿಮ್ಮ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ಪರೀಕ್ಷಿಸಲು ಮತ್ತು ಡೀಬಗ್ ಮಾಡಲು ಸಹಾಯ ಮಾಡಲು ಟ್ಯಾಬ್.
Example ವಿನ್ಯಾಸಗಳು ದಿ Example ವಿನ್ಯಾಸಗಳು ಟ್ಯಾಬ್ ನಿಮಗೆ ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಲು ಅನುಮತಿಸುತ್ತದೆ ಮಾಜಿampಸಂಶ್ಲೇಷಣೆ ಮತ್ತು ಸಿಮ್ಯುಲೇಶನ್‌ಗಾಗಿ ಲೆಸ್. ರಚಿಸಲಾದ ವಿನ್ಯಾಸ ಉದಾample ಎಂಬುದು EMIF IP ಮತ್ತು ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ಮೌಲ್ಯೀಕರಿಸಲು ಯಾದೃಚ್ಛಿಕ ಸಂಚಾರವನ್ನು ಉತ್ಪಾದಿಸುವ ಚಾಲಕವನ್ನು ಒಳಗೊಂಡಿರುವ ಸಂಪೂರ್ಣ EMIF ವ್ಯವಸ್ಥೆಯಾಗಿದೆ.

ವೈಯಕ್ತಿಕ ಪ್ಯಾರಾಮೀಟರ್‌ಗಳ ಕುರಿತು ವಿವರವಾದ ಮಾಹಿತಿಗಾಗಿ, ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳಲ್ಲಿ Intel Agilex FPGA IP ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿಯಲ್ಲಿ ನಿಮ್ಮ ಮೆಮೊರಿ ಪ್ರೋಟೋಕಾಲ್‌ಗೆ ಸೂಕ್ತವಾದ ಅಧ್ಯಾಯವನ್ನು ನೋಡಿ.

ಸಂಶ್ಲೇಷಿಸಬಹುದಾದ EMIF ವಿನ್ಯಾಸವನ್ನು ಉತ್ಪಾದಿಸುವುದು Example

Intel Agilex ಡೆವಲಪ್‌ಮೆಂಟ್ ಕಿಟ್‌ಗಾಗಿ, ಹೆಚ್ಚಿನ Intel Agilex EMIF IP ಸೆಟ್ಟಿಂಗ್‌ಗಳನ್ನು ಅವುಗಳ ಡೀಫಾಲ್ಟ್ ಮೌಲ್ಯಗಳಲ್ಲಿ ಬಿಟ್ಟರೆ ಸಾಕು. ಸಂಶ್ಲೇಷಿಸಬಹುದಾದ ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಲು ಮಾಜಿampಲೆ, ಈ ಹಂತಗಳನ್ನು ಅನುಸರಿಸಿ:

  1. ಮಾಜಿ ರಂದುample ವಿನ್ಯಾಸಗಳ ಟ್ಯಾಬ್, ಸಿಂಥೆಸಿಸ್ ಬಾಕ್ಸ್ ಅನ್ನು ಪರಿಶೀಲಿಸಲಾಗಿದೆ ಎಂದು ಖಚಿತಪಡಿಸಿಕೊಳ್ಳಿ.
    • ನೀವು ಒಂದೇ ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ಅನುಷ್ಠಾನಗೊಳಿಸುತ್ತಿದ್ದರೆ ಮಾಜಿample ವಿನ್ಯಾಸ, EMIF IP ಅನ್ನು ಕಾನ್ಫಿಗರ್ ಮಾಡಿ ಮತ್ತು ಕ್ಲಿಕ್ ಮಾಡಿ File➤ ಪ್ರಸ್ತುತ ಸೆಟ್ಟಿಂಗ್ ಅನ್ನು ಬಳಕೆದಾರರ IP ಬದಲಾವಣೆಯಲ್ಲಿ ಉಳಿಸಲು ಉಳಿಸಿ file ( .ip).UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-13
      • ನೀವು ಮಾಜಿ ಅನ್ನು ಕಾರ್ಯಗತಗೊಳಿಸುತ್ತಿದ್ದರೆampಬಹು ಇಂಟರ್‌ಫೇಸ್‌ಗಳೊಂದಿಗೆ ವಿನ್ಯಾಸ, ಅಪೇಕ್ಷಿತ ಸಂಖ್ಯೆಯ ಇಂಟರ್‌ಫೇಸ್‌ಗಳಿಗೆ ಐಪಿಗಳ ಸಂಖ್ಯೆಯನ್ನು ನಿರ್ದಿಷ್ಟಪಡಿಸಿ. ಆಯ್ಕೆಮಾಡಿದ IP ಗಳ ಸಂಖ್ಯೆಯಂತೆಯೇ ನೀವು EMIF ID ಯ ಒಟ್ಟು ಸಂಖ್ಯೆಯನ್ನು ನೋಡಬಹುದು. ಪ್ರತಿ ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ಕಾನ್ಫಿಗರ್ ಮಾಡಲು ಈ ಹಂತಗಳನ್ನು ಅನುಸರಿಸಿ:
    •  ಕ್ಯಾಲಿಬ್ರೇಶನ್ ಐಪಿಗೆ ಇಂಟರ್ಫೇಸ್ ಸಂಪರ್ಕವನ್ನು ನಿರ್ದಿಷ್ಟಪಡಿಸಲು ಕ್ಯಾಲ್-ಐಪಿ ಆಯ್ಕೆಮಾಡಿ.
    • ಎಲ್ಲಾ ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್ ಟ್ಯಾಬ್‌ನಲ್ಲಿ ಅದಕ್ಕೆ ಅನುಗುಣವಾಗಿ EMIF IP ಅನ್ನು ಕಾನ್ಫಿಗರ್ ಮಾಡಿ.
    • Ex ಗೆ ಹಿಂತಿರುಗಿampವಿನ್ಯಾಸ ಟ್ಯಾಬ್ ಅನ್ನು ಕ್ಲಿಕ್ ಮಾಡಿ ಮತ್ತು ಬಯಸಿದ EMIF ID ಯಲ್ಲಿ ಕ್ಯಾಪ್ಚರ್ ಕ್ಲಿಕ್ ಮಾಡಿ.
    • ಎಲ್ಲಾ EMIF ID ಗಾಗಿ ಹಂತ a ನಿಂದ c ಗೆ ಪುನರಾವರ್ತಿಸಿ.
    • ಸೆರೆಹಿಡಿಯಲಾದ ಪ್ಯಾರಾಮೀಟರ್‌ಗಳನ್ನು ತೆಗೆದುಹಾಕಲು ನೀವು ತೆರವುಗೊಳಿಸಿ ಬಟನ್ ಅನ್ನು ಕ್ಲಿಕ್ ಮಾಡಬಹುದು ಮತ್ತು EMIF IP ಗೆ ಬದಲಾವಣೆಗಳನ್ನು ಮಾಡಲು a to c ಹಂತವನ್ನು ಪುನರಾವರ್ತಿಸಿ.
    • ಕ್ಲಿಕ್ ಮಾಡಿ File➤ ಪ್ರಸ್ತುತ ಸೆಟ್ಟಿಂಗ್ ಅನ್ನು ಬಳಕೆದಾರರ IP ಬದಲಾವಣೆಯಲ್ಲಿ ಉಳಿಸಲು ಉಳಿಸಿ file ( .ip).UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-9
  2. Ex ಅನ್ನು ರಚಿಸಿ ಕ್ಲಿಕ್ ಮಾಡಿample ವಿಂಡೋದ ಮೇಲಿನ ಬಲ ಮೂಲೆಯಲ್ಲಿ ವಿನ್ಯಾಸ.UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-10
  3. EMIF ವಿನ್ಯಾಸಕ್ಕಾಗಿ ಡೈರೆಕ್ಟರಿಯನ್ನು ನಿರ್ದಿಷ್ಟಪಡಿಸಿ example ಮತ್ತು ಕ್ಲಿಕ್ ಮಾಡಿ ಸರಿ. EMIF ವಿನ್ಯಾಸದ ಯಶಸ್ವಿ ಪೀಳಿಗೆಯ ಮಾಜಿample ಕೆಳಗಿನವುಗಳನ್ನು ರಚಿಸುತ್ತದೆ fileqii ಡೈರೆಕ್ಟರಿ ಅಡಿಯಲ್ಲಿ ಹೊಂದಿಸಲಾಗಿದೆ.UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-11
  4. ಕ್ಲಿಕ್ ಮಾಡಿ File ➤ IP ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್ ಪ್ರೊ ವಿಂಡೋದಿಂದ ನಿರ್ಗಮಿಸಲು ನಿರ್ಗಮಿಸಿ. ಸಿಸ್ಟಮ್ ಅಪೇಕ್ಷಿಸುತ್ತದೆ, ಇತ್ತೀಚಿನ ಬದಲಾವಣೆಗಳನ್ನು ರಚಿಸಲಾಗಿಲ್ಲ. ಈಗ ರಚಿಸುವುದೇ? ಮುಂದಿನ ಹರಿವಿನೊಂದಿಗೆ ಮುಂದುವರಿಯಲು ಇಲ್ಲ ಕ್ಲಿಕ್ ಮಾಡಿ.
  5. ಮಾಜಿ ತೆರೆಯಲುampವಿನ್ಯಾಸ, ಕ್ಲಿಕ್ ಮಾಡಿ File ➤ ಪ್ರಾಜೆಕ್ಟ್ ತೆರೆಯಿರಿ ಮತ್ತು ನ್ಯಾವಿಗೇಟ್ ಮಾಡಿ /ample_name>/qii/ed_synth.qpf ಮತ್ತು ಓಪನ್ ಕ್ಲಿಕ್ ಮಾಡಿ.
    ಗಮನಿಸಿ: ವಿನ್ಯಾಸವನ್ನು ಕಂಪೈಲಿಂಗ್ ಮತ್ತು ಪ್ರೋಗ್ರಾಮಿಂಗ್ ಕುರಿತು ಮಾಹಿತಿಗಾಗಿ ಮಾಜಿample, ಉಲ್ಲೇಖಿಸಿ
    ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ ಇಎಂಐಎಫ್ ಡಿಸೈನ್ ಕಂಪೈಲಿಂಗ್ ಮತ್ತು ಪ್ರೋಗ್ರಾಮಿಂಗ್ ಎಕ್ಸ್ampಲೆ.

ಚಿತ್ರ 4. ರಚಿಸಲಾದ ಸಿಂಥಸೈಜಬಲ್ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample File ರಚನೆ

UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-12

ಎರಡು ಅಥವಾ ಹೆಚ್ಚಿನ ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳೊಂದಿಗೆ ಸಿಸ್ಟಮ್ ಅನ್ನು ನಿರ್ಮಿಸುವ ಕುರಿತು ಮಾಹಿತಿಗಾಗಿ, ಡಿಸೈನ್ ಎಕ್ಸ್ ಅನ್ನು ರಚಿಸುವುದನ್ನು ನೋಡಿampಬಹು EMIF ಇಂಟರ್‌ಫೇಸ್‌ಗಳೊಂದಿಗೆ, ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳಲ್ಲಿ Intel Agilex FPGA IP ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ. ಬಹು ಇಂಟರ್‌ಫೇಸ್‌ಗಳನ್ನು ಡೀಬಗ್ ಮಾಡುವ ಕುರಿತು ಮಾಹಿತಿಗಾಗಿ, ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳಲ್ಲಿ ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ ಎಫ್‌ಪಿಜಿಎ ಐಪಿ ಯೂಸರ್ ಗೈಡ್‌ನಲ್ಲಿ ಅಸ್ತಿತ್ವದಲ್ಲಿರುವ ವಿನ್ಯಾಸದಲ್ಲಿ EMIF ಟೂಲ್‌ಕಿಟ್ ಅನ್ನು ಸಕ್ರಿಯಗೊಳಿಸುವುದನ್ನು ನೋಡಿ.

ಗಮನಿಸಿ: ನೀವು ಸಿಮ್ಯುಲೇಶನ್ ಅಥವಾ ಸಿಂಥೆಸಿಸ್ ಚೆಕ್‌ಬಾಕ್ಸ್ ಅನ್ನು ಆಯ್ಕೆ ಮಾಡದಿದ್ದರೆ, ಗಮ್ಯಸ್ಥಾನ ಡೈರೆಕ್ಟರಿಯು ಪ್ಲಾಟ್‌ಫಾರ್ಮ್ ಡಿಸೈನರ್ ವಿನ್ಯಾಸವನ್ನು ಮಾತ್ರ ಹೊಂದಿರುತ್ತದೆ files, ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಸಾಫ್ಟ್‌ವೇರ್‌ನಿಂದ ನೇರವಾಗಿ ಸಂಕಲಿಸಲಾಗುವುದಿಲ್ಲ, ಆದರೆ ನೀವು ಮಾಡಬಹುದು view ಅಥವಾ ಪ್ಲಾಟ್‌ಫಾರ್ಮ್ ಡಿಸೈನರ್‌ನಲ್ಲಿ ಸಂಪಾದಿಸಿ. ಈ ಪರಿಸ್ಥಿತಿಯಲ್ಲಿ ನೀವು ಸಂಶ್ಲೇಷಣೆ ಮತ್ತು ಸಿಮ್ಯುಲೇಶನ್ ಅನ್ನು ಉತ್ಪಾದಿಸಲು ಕೆಳಗಿನ ಆಜ್ಞೆಗಳನ್ನು ಚಲಾಯಿಸಬಹುದು file ಹೊಂದಿಸುತ್ತದೆ.

  • ಸಂಕಲಿಸಬಹುದಾದ ಯೋಜನೆಯನ್ನು ರಚಿಸಲು, ನೀವು ಗಮ್ಯಸ್ಥಾನ ಡೈರೆಕ್ಟರಿಯಲ್ಲಿ quartus_sh -t make_qii_design.tclscript ಅನ್ನು ರನ್ ಮಾಡಬೇಕು.
  • ಸಿಮ್ಯುಲೇಶನ್ ಪ್ರಾಜೆಕ್ಟ್ ರಚಿಸಲು, ನೀವು ಗಮ್ಯಸ್ಥಾನ ಡೈರೆಕ್ಟರಿಯಲ್ಲಿ quartus_sh -t make_sim_design.tcl ಸ್ಕ್ರಿಪ್ಟ್ ಅನ್ನು ರನ್ ಮಾಡಬೇಕು.

ಗಮನಿಸಿ: ನೀವು ಮಾಜಿ ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಿದ್ದರೆample ಮತ್ತು ನಂತರ ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್‌ನಲ್ಲಿ ಅದಕ್ಕೆ ಬದಲಾವಣೆಗಳನ್ನು ಮಾಡಿ, ನೀವು ವಿನ್ಯಾಸವನ್ನು ಮರುಸೃಷ್ಟಿಸಬೇಕುampನಿಮ್ಮ ಬದಲಾವಣೆಗಳನ್ನು ಕಾರ್ಯಗತಗೊಳಿಸಿರುವುದನ್ನು ನೋಡಲು. ಹೊಸದಾಗಿ ರಚಿಸಲಾದ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಅಸ್ತಿತ್ವದಲ್ಲಿರುವ ವಿನ್ಯಾಸವನ್ನು ಮೇಲ್ಬರಹ ಮಾಡುವುದಿಲ್ಲample files.

EMIF ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಲಾಗುತ್ತಿದೆ Exampಸಿಮ್ಯುಲೇಶನ್‌ಗಾಗಿ le

Intel Agilex ಡೆವಲಪ್‌ಮೆಂಟ್ ಕಿಟ್‌ಗಾಗಿ, ಹೆಚ್ಚಿನ Intel Agilex EMIF IP ಸೆಟ್ಟಿಂಗ್‌ಗಳನ್ನು ಅವುಗಳ ಡೀಫಾಲ್ಟ್ ಮೌಲ್ಯಗಳಲ್ಲಿ ಬಿಟ್ಟರೆ ಸಾಕು. ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಲು ಮಾಜಿampಸಿಮ್ಯುಲೇಶನ್‌ಗಾಗಿ, ಈ ಹಂತಗಳನ್ನು ಅನುಸರಿಸಿ:

  1. ಮಾಜಿ ರಂದುample ವಿನ್ಯಾಸಗಳ ಟ್ಯಾಬ್, ಸಿಮ್ಯುಲೇಶನ್ ಬಾಕ್ಸ್ ಅನ್ನು ಪರಿಶೀಲಿಸಲಾಗಿದೆಯೇ ಎಂದು ಖಚಿತಪಡಿಸಿಕೊಳ್ಳಿ. ಅಗತ್ಯವಿರುವ ಸಿಮ್ಯುಲೇಶನ್ HDL ಫಾರ್ಮ್ಯಾಟ್ ಅನ್ನು ಆಯ್ಕೆ ಮಾಡಿ, ವೆರಿಲಾಗ್ ಅಥವಾ VHDL.
  2. EMIF IP ಅನ್ನು ಕಾನ್ಫಿಗರ್ ಮಾಡಿ ಮತ್ತು ಕ್ಲಿಕ್ ಮಾಡಿ File ➤ ಪ್ರಸ್ತುತ ಸೆಟ್ಟಿಂಗ್ ಅನ್ನು ಬಳಕೆದಾರರ IP ಬದಲಾವಣೆಯಲ್ಲಿ ಉಳಿಸಲು ಉಳಿಸಿ file ( .ip).
  3. Ex ಅನ್ನು ರಚಿಸಿ ಕ್ಲಿಕ್ ಮಾಡಿample ವಿಂಡೋದ ಮೇಲಿನ ಬಲ ಮೂಲೆಯಲ್ಲಿ ವಿನ್ಯಾಸ.
  4. EMIF ವಿನ್ಯಾಸಕ್ಕಾಗಿ ಡೈರೆಕ್ಟರಿಯನ್ನು ನಿರ್ದಿಷ್ಟಪಡಿಸಿ example ಮತ್ತು ಕ್ಲಿಕ್ ಮಾಡಿ ಸರಿ. EMIF ವಿನ್ಯಾಸದ ಯಶಸ್ವಿ ಪೀಳಿಗೆಯ ಮಾಜಿample ಬಹು ರಚಿಸುತ್ತದೆ file sim/ed_sim ಡೈರೆಕ್ಟರಿ ಅಡಿಯಲ್ಲಿ ವಿವಿಧ ಬೆಂಬಲಿತ ಸಿಮ್ಯುಲೇಟರ್‌ಗಳನ್ನು ಹೊಂದಿಸುತ್ತದೆ.
  5. ಕ್ಲಿಕ್ ಮಾಡಿ File ➤ IP ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್ ಪ್ರೊ ವಿಂಡೋದಿಂದ ನಿರ್ಗಮಿಸಲು ನಿರ್ಗಮಿಸಿ. ಸಿಸ್ಟಮ್ ಅಪೇಕ್ಷಿಸುತ್ತದೆ, ಇತ್ತೀಚಿನ ಬದಲಾವಣೆಗಳನ್ನು ರಚಿಸಲಾಗಿಲ್ಲ. ಈಗ ರಚಿಸುವುದೇ? ಮುಂದಿನ ಹರಿವಿನೊಂದಿಗೆ ಮುಂದುವರಿಯಲು ಇಲ್ಲ ಕ್ಲಿಕ್ ಮಾಡಿ.

ರಚಿಸಿದ ಸಿಮ್ಯುಲೇಶನ್ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample File ರಚನೆUG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-15

ಗಮನಿಸಿ: ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳು Intel Agilex FPGA IP ಪ್ರಸ್ತುತ VCS, ModelSim/QuestaSim, ಮತ್ತು Xcelium ಸಿಮ್ಯುಲೇಟರ್‌ಗಳನ್ನು ಮಾತ್ರ ಬೆಂಬಲಿಸುತ್ತದೆ. ಭವಿಷ್ಯದ ಬಿಡುಗಡೆಗಳಲ್ಲಿ ಹೆಚ್ಚುವರಿ ಸಿಮ್ಯುಲೇಟರ್ ಬೆಂಬಲವನ್ನು ಯೋಜಿಸಲಾಗಿದೆ.

ಗಮನಿಸಿ: ನೀವು ಸಿಮ್ಯುಲೇಶನ್ ಅಥವಾ ಸಿಂಥೆಸಿಸ್ ಚೆಕ್‌ಬಾಕ್ಸ್ ಅನ್ನು ಆಯ್ಕೆ ಮಾಡದಿದ್ದರೆ, ಗಮ್ಯಸ್ಥಾನ ಡೈರೆಕ್ಟರಿಯು ಪ್ಲಾಟ್‌ಫಾರ್ಮ್ ಡಿಸೈನರ್ ವಿನ್ಯಾಸವನ್ನು ಮಾತ್ರ ಹೊಂದಿರುತ್ತದೆ files, ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಸಾಫ್ಟ್‌ವೇರ್‌ನಿಂದ ನೇರವಾಗಿ ಸಂಕಲಿಸಲಾಗುವುದಿಲ್ಲ, ಆದರೆ ನೀವು ಮಾಡಬಹುದು view ಅಥವಾ ಪ್ಲಾಟ್‌ಫಾರ್ಮ್ ಡಿಸೈನರ್‌ನಲ್ಲಿ ಸಂಪಾದಿಸಿ. ಈ ಪರಿಸ್ಥಿತಿಯಲ್ಲಿ ನೀವು ಸಂಶ್ಲೇಷಣೆ ಮತ್ತು ಸಿಮ್ಯುಲೇಶನ್ ಅನ್ನು ಉತ್ಪಾದಿಸಲು ಕೆಳಗಿನ ಆಜ್ಞೆಗಳನ್ನು ಚಲಾಯಿಸಬಹುದು file ಹೊಂದಿಸುತ್ತದೆ.

  • ಸಂಕಲಿಸಬಹುದಾದ ಯೋಜನೆಯನ್ನು ರಚಿಸಲು, ನೀವು ಗಮ್ಯಸ್ಥಾನ ಡೈರೆಕ್ಟರಿಯಲ್ಲಿ quartus_sh -t make_qii_design.tcl ಸ್ಕ್ರಿಪ್ಟ್ ಅನ್ನು ರನ್ ಮಾಡಬೇಕು.
  • ಸಿಮ್ಯುಲೇಶನ್ ಪ್ರಾಜೆಕ್ಟ್ ರಚಿಸಲು, ನೀವು ಗಮ್ಯಸ್ಥಾನ ಡೈರೆಕ್ಟರಿಯಲ್ಲಿ quartus_sh -t make_sim_design.tcl ಸ್ಕ್ರಿಪ್ಟ್ ಅನ್ನು ರನ್ ಮಾಡಬೇಕು.

ಗಮನಿಸಿ: ನೀವು ಮಾಜಿ ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಿದ್ದರೆample ಮತ್ತು ನಂತರ ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್‌ನಲ್ಲಿ ಅದಕ್ಕೆ ಬದಲಾವಣೆಗಳನ್ನು ಮಾಡಿ, ನೀವು ವಿನ್ಯಾಸವನ್ನು ಮರುಸೃಷ್ಟಿಸಬೇಕುampನಿಮ್ಮ ಬದಲಾವಣೆಗಳನ್ನು ಕಾರ್ಯಗತಗೊಳಿಸಿರುವುದನ್ನು ನೋಡಲು. ಹೊಸದಾಗಿ ರಚಿಸಲಾದ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಅಸ್ತಿತ್ವದಲ್ಲಿರುವ ವಿನ್ಯಾಸವನ್ನು ಮೇಲ್ಬರಹ ಮಾಡುವುದಿಲ್ಲample files.

ಸಿಮ್ಯುಲೇಶನ್ ವರ್ಸಸ್ ಹಾರ್ಡ್‌ವೇರ್ ಇಂಪ್ಲಿಮೆಂಟೇಶನ್
ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ ಸಿಮ್ಯುಲೇಶನ್‌ಗಾಗಿ, ಐಪಿ ಉತ್ಪಾದನೆಯ ಸಮಯದಲ್ಲಿ ಡಯಾಗ್ನೋಸ್ಟಿಕ್ಸ್ ಟ್ಯಾಬ್‌ನಲ್ಲಿ ನೀವು ಮಾಪನಾಂಕ ನಿರ್ಣಯವನ್ನು ಬಿಟ್ಟುಬಿಡಿ ಅಥವಾ ಪೂರ್ಣ ಮಾಪನಾಂಕ ನಿರ್ಣಯವನ್ನು ಆಯ್ಕೆ ಮಾಡಬಹುದು.

EMIF ಸಿಮ್ಯುಲೇಶನ್ ಮಾದರಿಗಳು
ಈ ಕೋಷ್ಟಕವು ಸ್ಕಿಪ್ ಮಾಪನಾಂಕ ನಿರ್ಣಯ ಮತ್ತು ಪೂರ್ಣ ಮಾಪನಾಂಕ ನಿರ್ಣಯದ ಮಾದರಿಗಳ ಗುಣಲಕ್ಷಣಗಳನ್ನು ಹೋಲಿಸುತ್ತದೆ.

ಕೋಷ್ಟಕ 2. EMIF ಸಿಮ್ಯುಲೇಶನ್ ಮಾದರಿಗಳು: ಮಾಪನಾಂಕ ನಿರ್ಣಯವನ್ನು ಬಿಟ್ಟು ಪೂರ್ಣ ಮಾಪನಾಂಕ ನಿರ್ಣಯ

ಮಾಪನಾಂಕ ನಿರ್ಣಯವನ್ನು ಬಿಟ್ಟುಬಿಡಿ ಪೂರ್ಣ ಮಾಪನಾಂಕ ನಿರ್ಣಯ
ಬಳಕೆದಾರರ ತರ್ಕದ ಮೇಲೆ ಕೇಂದ್ರೀಕರಿಸುವ ಸಿಸ್ಟಂ-ಮಟ್ಟದ ಸಿಮ್ಯುಲೇಶನ್. ಮಾಪನಾಂಕ ನಿರ್ಣಯದ ಮೇಲೆ ಕೇಂದ್ರೀಕರಿಸುವ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ ಸಿಮ್ಯುಲೇಶನ್.
ಮಾಪನಾಂಕ ನಿರ್ಣಯದ ವಿವರಗಳನ್ನು ಸೆರೆಹಿಡಿಯಲಾಗಿಲ್ಲ. ಎಲ್ಲಾ ಗಳನ್ನು ಸೆರೆಹಿಡಿಯುತ್ತದೆtagಮಾಪನಾಂಕ ನಿರ್ಣಯದ es.
ಡೇಟಾವನ್ನು ಸಂಗ್ರಹಿಸುವ ಮತ್ತು ಹಿಂಪಡೆಯುವ ಸಾಮರ್ಥ್ಯವನ್ನು ಹೊಂದಿದೆ. ಲೆವೆಲಿಂಗ್, ಪ್ರತಿ-ಬಿಟ್ ಡೆಸ್ಕ್ಯು ಇತ್ಯಾದಿಗಳನ್ನು ಒಳಗೊಂಡಿರುತ್ತದೆ.
ನಿಖರವಾದ ದಕ್ಷತೆಯನ್ನು ಪ್ರತಿನಿಧಿಸುತ್ತದೆ.
ಬೋರ್ಡ್ ಓರೆಯಾಗಿ ಪರಿಗಣಿಸುವುದಿಲ್ಲ.

RTL ಸಿಮ್ಯುಲೇಶನ್ ವರ್ಸಸ್ ಹಾರ್ಡ್‌ವೇರ್ ಇಂಪ್ಲಿಮೆಂಟೇಶನ್
ಈ ಕೋಷ್ಟಕವು EMIF ಸಿಮ್ಯುಲೇಶನ್ ಮತ್ತು ಹಾರ್ಡ್‌ವೇರ್ ಅನುಷ್ಠಾನದ ನಡುವಿನ ಪ್ರಮುಖ ವ್ಯತ್ಯಾಸಗಳನ್ನು ಎತ್ತಿ ತೋರಿಸುತ್ತದೆ.

ಕೋಷ್ಟಕ 3. EMIF RTL ಸಿಮ್ಯುಲೇಶನ್ ವರ್ಸಸ್ ಹಾರ್ಡ್‌ವೇರ್ ಇಂಪ್ಲಿಮೆಂಟೇಶನ್

RTL ಸಿಮ್ಯುಲೇಶನ್ ಯಂತ್ರಾಂಶ ಅಳವಡಿಕೆ
Nios® ಆರಂಭಿಸುವಿಕೆ ಮತ್ತು ಮಾಪನಾಂಕ ನಿರ್ಣಯ ಕೋಡ್ ಸಮಾನಾಂತರವಾಗಿ ಕಾರ್ಯಗತಗೊಳ್ಳುತ್ತದೆ. ನಿಯೋಸ್ ಇನಿಶಿಯಲೈಸೇಶನ್ ಮತ್ತು ಕ್ಯಾಲಿಬ್ರೇಶನ್ ಕೋಡ್ ಅನುಕ್ರಮವಾಗಿ ಕಾರ್ಯಗತಗೊಳ್ಳುತ್ತದೆ.
ಇಂಟರ್‌ಫೇಸ್‌ಗಳು ಸಿಮ್ಯುಲೇಶನ್‌ನಲ್ಲಿ ಏಕಕಾಲದಲ್ಲಿ cal_done ಸಂಕೇತವನ್ನು ಪ್ರತಿಪಾದಿಸುತ್ತವೆ. ಫಿಟ್ಟರ್ ಕಾರ್ಯಾಚರಣೆಗಳು ಮಾಪನಾಂಕ ನಿರ್ಣಯದ ಕ್ರಮವನ್ನು ನಿರ್ಧರಿಸುತ್ತದೆ, ಮತ್ತು ಇಂಟರ್ಫೇಸ್ಗಳು ಏಕಕಾಲದಲ್ಲಿ cal_done ಅನ್ನು ಪ್ರತಿಪಾದಿಸುವುದಿಲ್ಲ.

ನಿಮ್ಮ ವಿನ್ಯಾಸದ ಅಪ್ಲಿಕೇಶನ್‌ಗಾಗಿ ಟ್ರಾಫಿಕ್ ಮಾದರಿಗಳನ್ನು ಆಧರಿಸಿ ನೀವು RTL ಸಿಮ್ಯುಲೇಶನ್‌ಗಳನ್ನು ರನ್ ಮಾಡಬೇಕು. RTL ಸಿಮ್ಯುಲೇಶನ್ PCB ಟ್ರೇಸ್ ವಿಳಂಬಗಳನ್ನು ಮಾದರಿ ಮಾಡುವುದಿಲ್ಲ ಎಂಬುದನ್ನು ಗಮನಿಸಿ, ಇದು RTL ಸಿಮ್ಯುಲೇಶನ್ ಮತ್ತು ಹಾರ್ಡ್‌ವೇರ್ ಅನುಷ್ಠಾನದ ನಡುವಿನ ಸುಪ್ತತೆಯಲ್ಲಿ ವ್ಯತ್ಯಾಸವನ್ನು ಉಂಟುಮಾಡಬಹುದು.

 ModelSim ಜೊತೆಗೆ ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ IP ಅನ್ನು ಅನುಕರಿಸುವುದು
ಈ ಕಾರ್ಯವಿಧಾನವು EMIF ವಿನ್ಯಾಸವನ್ನು ಹೇಗೆ ಅನುಕರಿಸುವುದು ಎಂಬುದನ್ನು ತೋರಿಸುತ್ತದೆampಲೆ.

  1. ಮೆಂಟರ್ ಗ್ರಾಫಿಕ್ಸ್* ಮಾಡೆಲ್‌ಸಿಮ್ ಸಾಫ್ಟ್‌ವೇರ್ ಅನ್ನು ಪ್ರಾರಂಭಿಸಿ ಮತ್ತು ಆಯ್ಕೆಮಾಡಿ File ➤ ಡೈರೆಕ್ಟರಿಯನ್ನು ಬದಲಾಯಿಸಿ. ರಚಿತವಾದ ವಿನ್ಯಾಸದಲ್ಲಿ ಸಿಮ್/ಎಡ್_ಸಿಮ್/ಮೆಂಟರ್ ಡೈರೆಕ್ಟರಿಗೆ ನ್ಯಾವಿಗೇಟ್ ಮಾಡಿampಲೆ ಫೋಲ್ಡರ್.
  2. ಪರದೆಯ ಕೆಳಭಾಗದಲ್ಲಿ ಪ್ರತಿಲೇಖನ ವಿಂಡೋವನ್ನು ಪ್ರದರ್ಶಿಸಲಾಗಿದೆಯೇ ಎಂದು ಪರಿಶೀಲಿಸಿ. ಟ್ರಾನ್ಸ್ಕ್ರಿಪ್ಟ್ ವಿಂಡೋ ಕಾಣಿಸದಿದ್ದರೆ, ಕ್ಲಿಕ್ ಮಾಡುವ ಮೂಲಕ ಅದನ್ನು ಪ್ರದರ್ಶಿಸಿ View ➤ ಪ್ರತಿಲೇಖನ.
  3. ಪ್ರತಿಲೇಖನ ವಿಂಡೋದಲ್ಲಿ, ಮೂಲ msim_setup.tcl ಅನ್ನು ರನ್ ಮಾಡಿ.
  4. ಮೂಲ msim_setup.tcl ಚಾಲನೆಗೊಂಡ ನಂತರ, ಟ್ರಾನ್ಸ್‌ಕ್ರಿಪ್ಟ್ ವಿಂಡೋದಲ್ಲಿ ld_debug ಅನ್ನು ರನ್ ಮಾಡಿ.
  5. ld_debug ರನ್ ಆಗುವುದನ್ನು ಪೂರ್ಣಗೊಳಿಸಿದ ನಂತರ, ಆಬ್ಜೆಕ್ಟ್ಸ್ ವಿಂಡೋವನ್ನು ಪ್ರದರ್ಶಿಸಲಾಗಿದೆಯೇ ಎಂದು ಪರಿಶೀಲಿಸಿ. ಆಬ್ಜೆಕ್ಟ್ಸ್ ವಿಂಡೋ ಕಾಣಿಸದಿದ್ದರೆ, ಕ್ಲಿಕ್ ಮಾಡುವ ಮೂಲಕ ಅದನ್ನು ಪ್ರದರ್ಶಿಸಿ View ➤ ವಸ್ತುಗಳು.
  6. ಆಬ್ಜೆಕ್ಟ್ಸ್ ವಿಂಡೋದಲ್ಲಿ, ಬಲ ಕ್ಲಿಕ್ ಮಾಡುವ ಮೂಲಕ ಮತ್ತು ಆಡ್ ವೇವ್ ಅನ್ನು ಆಯ್ಕೆ ಮಾಡುವ ಮೂಲಕ ನೀವು ಅನುಕರಿಸಲು ಬಯಸುವ ಸಂಕೇತಗಳನ್ನು ಆಯ್ಕೆಮಾಡಿ.
  7. ನೀವು ಸಿಮ್ಯುಲೇಶನ್‌ಗಾಗಿ ಸಿಗ್ನಲ್‌ಗಳನ್ನು ಆಯ್ಕೆ ಮಾಡುವುದನ್ನು ಪೂರ್ಣಗೊಳಿಸಿದ ನಂತರ, ಟ್ರಾನ್ಸ್‌ಕ್ರಿಪ್ಟ್ ವಿಂಡೋದಲ್ಲಿ ರನ್-ಎಲ್ಲಾ ಕಾರ್ಯಗತಗೊಳಿಸಿ. ಸಿಮ್ಯುಲೇಶನ್ ಪೂರ್ಣಗೊಳ್ಳುವವರೆಗೆ ಸಾಗುತ್ತದೆ.
  8. ಸಿಮ್ಯುಲೇಶನ್ ಗೋಚರಿಸದಿದ್ದರೆ, ಕ್ಲಿಕ್ ಮಾಡಿ View ➤ ಅಲೆ.

Intel Agilex EMIF IP ಗಾಗಿ ಪಿನ್ ಪ್ಲೇಸ್‌ಮೆಂಟ್
ಈ ವಿಷಯವು ಪಿನ್ ನಿಯೋಜನೆಗಾಗಿ ಮಾರ್ಗಸೂಚಿಗಳನ್ನು ಒದಗಿಸುತ್ತದೆ.

ಮುಗಿದಿದೆview
ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ ಎಫ್‌ಪಿಜಿಎಗಳು ಈ ಕೆಳಗಿನ ರಚನೆಯನ್ನು ಹೊಂದಿವೆ:

  • ಪ್ರತಿ ಸಾಧನವು 8 I/O ಬ್ಯಾಂಕ್‌ಗಳನ್ನು ಹೊಂದಿರುತ್ತದೆ.
  • ಪ್ರತಿ I/O ಬ್ಯಾಂಕ್ 2 ಉಪ-I/O ಬ್ಯಾಂಕ್‌ಗಳನ್ನು ಒಳಗೊಂಡಿದೆ.
  • ಪ್ರತಿ ಉಪ-I/O ಬ್ಯಾಂಕ್ 4 ಲೇನ್‌ಗಳನ್ನು ಒಳಗೊಂಡಿದೆ.
  • ಪ್ರತಿ ಲೇನ್ 12 ಸಾಮಾನ್ಯ ಉದ್ದೇಶದ I/O (GPIO) ಪಿನ್‌ಗಳನ್ನು ಹೊಂದಿರುತ್ತದೆ.

ಸಾಮಾನ್ಯ ಪಿನ್ ಮಾರ್ಗಸೂಚಿಗಳು
ಕೆಳಗಿನವುಗಳು ಸಾಮಾನ್ಯ ಪಿನ್ ಮಾರ್ಗಸೂಚಿಗಳಾಗಿವೆ.

ಗಮನಿಸಿ: ಹೆಚ್ಚಿನ ವಿವರವಾದ ಪಿನ್ ಮಾಹಿತಿಗಾಗಿ, ನಿಮ್ಮ ಬಾಹ್ಯ ಮೆಮೊರಿ ಪ್ರೋಟೋಕಾಲ್‌ಗಾಗಿ ಪ್ರೋಟೋಕಾಲ್-ನಿರ್ದಿಷ್ಟ ಅಧ್ಯಾಯದಲ್ಲಿ ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ ಎಫ್‌ಪಿಜಿಎ ಇಎಂಐಎಫ್ ಐಪಿ ಪಿನ್ ಮತ್ತು ಸಂಪನ್ಮೂಲ ಯೋಜನೆ ವಿಭಾಗವನ್ನು, ಎಕ್ಸ್‌ಟರ್ನಲ್ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳಲ್ಲಿ ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ ಎಫ್‌ಪಿಜಿಎ ಐಪಿ ಯೂಸರ್ ಗೈಡ್ ಅನ್ನು ನೋಡಿ.

  • ಕೊಟ್ಟಿರುವ ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ನ ಪಿನ್‌ಗಳು ಅದೇ I/O ಸಾಲಿನೊಳಗೆ ಇರುವುದನ್ನು ಖಚಿತಪಡಿಸಿಕೊಳ್ಳಿ.
  • ಬಹು ಬ್ಯಾಂಕ್‌ಗಳನ್ನು ವ್ಯಾಪಿಸಿರುವ ಇಂಟರ್‌ಫೇಸ್‌ಗಳು ಈ ಕೆಳಗಿನ ಅವಶ್ಯಕತೆಗಳನ್ನು ಪೂರೈಸಬೇಕು:
    •  ಬ್ಯಾಂಕುಗಳು ಒಂದಕ್ಕೊಂದು ಪಕ್ಕದಲ್ಲಿರಬೇಕು. ಪಕ್ಕದ ಬ್ಯಾಂಕ್‌ಗಳ ಕುರಿತು ಮಾಹಿತಿಗಾಗಿ, EMIF ಆರ್ಕಿಟೆಕ್ಚರ್ ಅನ್ನು ನೋಡಿ: ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳಲ್ಲಿ Intel Agilex FPGA IP ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿಯಲ್ಲಿ I/O ಬ್ಯಾಂಕ್ ವಿಷಯ.
  •  ಎಲ್ಲಾ ವಿಳಾಸ ಮತ್ತು ಆದೇಶ ಮತ್ತು ಸಂಬಂಧಿತ ಪಿನ್‌ಗಳು ಒಂದೇ ಸಬ್‌ಬ್ಯಾಂಕ್‌ನಲ್ಲಿ ವಾಸಿಸಬೇಕು.
  • ವಿಳಾಸ ಮತ್ತು ಆಜ್ಞೆ ಮತ್ತು ಡೇಟಾ ಪಿನ್‌ಗಳು ಈ ಕೆಳಗಿನ ಷರತ್ತುಗಳ ಅಡಿಯಲ್ಲಿ ಉಪ-ಬ್ಯಾಂಕ್ ಅನ್ನು ಹಂಚಿಕೊಳ್ಳಬಹುದು:
    • ವಿಳಾಸ ಮತ್ತು ಆದೇಶ ಮತ್ತು ಡೇಟಾ ಪಿನ್‌ಗಳು I/O ಲೇನ್ ಅನ್ನು ಹಂಚಿಕೊಳ್ಳಲು ಸಾಧ್ಯವಿಲ್ಲ.
    • ವಿಳಾಸ ಮತ್ತು ಕಮಾಂಡ್ ಬ್ಯಾಂಕ್‌ನಲ್ಲಿ ಬಳಕೆಯಾಗದ I/O ಲೇನ್ ಮಾತ್ರ ಡೇಟಾ ಪಿನ್‌ಗಳನ್ನು ಹೊಂದಿರುತ್ತದೆ.

ಕೋಷ್ಟಕ 4. ಸಾಮಾನ್ಯ ಪಿನ್ ನಿರ್ಬಂಧಗಳು

ಸಿಗ್ನಲ್ ಪ್ರಕಾರ ನಿರ್ಬಂಧ
ಡೇಟಾ ಸ್ಟ್ರೋಬ್ DQ ಗುಂಪಿಗೆ ಸೇರಿದ ಎಲ್ಲಾ ಸಂಕೇತಗಳು ಒಂದೇ I/O ಲೇನ್‌ನಲ್ಲಿ ನೆಲೆಸಬೇಕು.
ಡೇಟಾ ಸಂಬಂಧಿತ DQ ಪಿನ್‌ಗಳು ಅದೇ I/O ಲೇನ್‌ನಲ್ಲಿ ವಾಸಿಸಬೇಕು. ಬೈಡೈರೆಕ್ಷನಲ್ ಡೇಟಾ ಲೈನ್‌ಗಳನ್ನು ಬೆಂಬಲಿಸದ ಪ್ರೋಟೋಕಾಲ್‌ಗಳಿಗಾಗಿ, ರೀಡ್ ಸಿಗ್ನಲ್‌ಗಳನ್ನು ಬರೆಯುವ ಸಂಕೇತಗಳಿಂದ ಪ್ರತ್ಯೇಕವಾಗಿ ಗುಂಪು ಮಾಡಬೇಕು.
ವಿಳಾಸ ಮತ್ತು ಆಜ್ಞೆ ವಿಳಾಸ ಮತ್ತು ಕಮಾಂಡ್ ಪಿನ್‌ಗಳು I/O ಉಪ-ಬ್ಯಾಂಕ್‌ನಲ್ಲಿ ಪೂರ್ವನಿರ್ಧರಿತ ಸ್ಥಳಗಳಲ್ಲಿ ವಾಸಿಸಬೇಕು.

ಗಮನಿಸಿ: ಹೆಚ್ಚಿನ ವಿವರವಾದ ಪಿನ್ ಮಾಹಿತಿಗಾಗಿ, ನಿಮ್ಮ ಬಾಹ್ಯ ಮೆಮೊರಿ ಪ್ರೋಟೋಕಾಲ್‌ಗಾಗಿ ಪ್ರೋಟೋಕಾಲ್-ನಿರ್ದಿಷ್ಟ ಅಧ್ಯಾಯದಲ್ಲಿ ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ ಎಫ್‌ಪಿಜಿಎ ಇಎಂಐಎಫ್ ಐಪಿ ಪಿನ್ ಮತ್ತು ಸಂಪನ್ಮೂಲ ಯೋಜನೆ ವಿಭಾಗವನ್ನು, ಎಕ್ಸ್‌ಟರ್ನಲ್ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳಲ್ಲಿ ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ ಎಫ್‌ಪಿಜಿಎ ಐಪಿ ಯೂಸರ್ ಗೈಡ್ ಅನ್ನು ನೋಡಿ.

  • ಕೊಟ್ಟಿರುವ ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ನ ಪಿನ್‌ಗಳು ಅದೇ I/O ಸಾಲಿನೊಳಗೆ ಇರುವುದನ್ನು ಖಚಿತಪಡಿಸಿಕೊಳ್ಳಿ.
  • ಬಹು ಬ್ಯಾಂಕ್‌ಗಳನ್ನು ವ್ಯಾಪಿಸಿರುವ ಇಂಟರ್‌ಫೇಸ್‌ಗಳು ಈ ಕೆಳಗಿನ ಅವಶ್ಯಕತೆಗಳನ್ನು ಪೂರೈಸಬೇಕು:
    • ಬ್ಯಾಂಕುಗಳು ಒಂದಕ್ಕೊಂದು ಪಕ್ಕದಲ್ಲಿರಬೇಕು. ಪಕ್ಕದ ಬ್ಯಾಂಕ್‌ಗಳ ಕುರಿತು ಮಾಹಿತಿಗಾಗಿ, EMIF ಆರ್ಕಿಟೆಕ್ಚರ್ ಅನ್ನು ನೋಡಿ: ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳಲ್ಲಿ Intel Agilex FPGA IP ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿಯಲ್ಲಿ I/O ಬ್ಯಾಂಕ್ ವಿಷಯ.
  • ಎಲ್ಲಾ ವಿಳಾಸ ಮತ್ತು ಆದೇಶ ಮತ್ತು ಸಂಬಂಧಿತ ಪಿನ್‌ಗಳು ಒಂದೇ ಸಬ್‌ಬ್ಯಾಂಕ್‌ನಲ್ಲಿ ವಾಸಿಸಬೇಕು.
  • ವಿಳಾಸ ಮತ್ತು ಆಜ್ಞೆ ಮತ್ತು ಡೇಟಾ ಪಿನ್‌ಗಳು ಈ ಕೆಳಗಿನ ಷರತ್ತುಗಳ ಅಡಿಯಲ್ಲಿ ಉಪ-ಬ್ಯಾಂಕ್ ಅನ್ನು ಹಂಚಿಕೊಳ್ಳಬಹುದು:
    • ವಿಳಾಸ ಮತ್ತು ಆದೇಶ ಮತ್ತು ಡೇಟಾ ಪಿನ್‌ಗಳು I/O ಲೇನ್ ಅನ್ನು ಹಂಚಿಕೊಳ್ಳಲು ಸಾಧ್ಯವಿಲ್ಲ.
    • ವಿಳಾಸ ಮತ್ತು ಕಮಾಂಡ್ ಬ್ಯಾಂಕ್‌ನಲ್ಲಿ ಬಳಕೆಯಾಗದ I/O ಲೇನ್ ಮಾತ್ರ ಡೇಟಾ ಪಿನ್‌ಗಳನ್ನು ಹೊಂದಿರುತ್ತದೆ.

ವಿನ್ಯಾಸ ಎಕ್ಸ್ ಅನ್ನು ರಚಿಸುವುದುampTG ಕಾನ್ಫಿಗರೇಶನ್ ಆಯ್ಕೆಯೊಂದಿಗೆ le

ರಚಿತವಾದ EMIF ವಿನ್ಯಾಸ ಉದಾample ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್ ಬ್ಲಾಕ್ (TG) ಅನ್ನು ಒಳಗೊಂಡಿದೆ. ಪೂರ್ವನಿಯೋಜಿತವಾಗಿ, ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಸರಳವಾದ TG ಬ್ಲಾಕ್ ಅನ್ನು ಬಳಸುತ್ತದೆ (altera_tg_avl) ಇದು ಹಾರ್ಡ್-ಕೋಡೆಡ್ ಟ್ರಾಫಿಕ್ ಪ್ಯಾಟರ್ನ್ ಅನ್ನು ಮರುಪ್ರಾರಂಭಿಸಲು ಮಾತ್ರ ಮರುಹೊಂದಿಸಬಹುದು. ಅಗತ್ಯವಿದ್ದರೆ, ಬದಲಿಗೆ ಕಾನ್ಫಿಗರ್ ಮಾಡಬಹುದಾದ ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್ (TG2) ಅನ್ನು ಸಕ್ರಿಯಗೊಳಿಸಲು ನೀವು ಆಯ್ಕೆ ಮಾಡಬಹುದು. ಕಾನ್ಫಿಗರ್ ಮಾಡಬಹುದಾದ ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್‌ನಲ್ಲಿ (TG2) (altera_tg_avl_2), ನೀವು ನಿಯಂತ್ರಣ ರೆಜಿಸ್ಟರ್‌ಗಳ ಮೂಲಕ ನೈಜ ಸಮಯದಲ್ಲಿ ಟ್ರಾಫಿಕ್ ಪ್ಯಾಟರ್ನ್ ಅನ್ನು ಕಾನ್ಫಿಗರ್ ಮಾಡಬಹುದು-ಅಂದರೆ ಟ್ರಾಫಿಕ್ ಪ್ಯಾಟರ್ನ್ ಅನ್ನು ಬದಲಾಯಿಸಲು ಅಥವಾ ಮರುಪ್ರಾರಂಭಿಸಲು ನೀವು ವಿನ್ಯಾಸವನ್ನು ಮರುಸಂಕಲಿಸಬೇಕಾಗಿಲ್ಲ. ಈ ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್ EMIF ನಿಯಂತ್ರಣ ಇಂಟರ್ಫೇಸ್‌ನಲ್ಲಿ ಕಳುಹಿಸುವ ದಟ್ಟಣೆಯ ಪ್ರಕಾರದ ಮೇಲೆ ಉತ್ತಮ ನಿಯಂತ್ರಣವನ್ನು ಒದಗಿಸುತ್ತದೆ. ಹೆಚ್ಚುವರಿಯಾಗಿ, ಇದು ವಿವರವಾದ ವೈಫಲ್ಯ ಮಾಹಿತಿಯನ್ನು ಒಳಗೊಂಡಿರುವ ಸ್ಥಿತಿ ರೆಜಿಸ್ಟರ್‌ಗಳನ್ನು ಒದಗಿಸುತ್ತದೆ.

ವಿನ್ಯಾಸ ಎಕ್ಸ್‌ನಲ್ಲಿ ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್ ಅನ್ನು ಸಕ್ರಿಯಗೊಳಿಸುವುದುample

EMIF ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್‌ನಲ್ಲಿರುವ ಡಯಾಗ್ನೋಸ್ಟಿಕ್ಸ್ ಟ್ಯಾಬ್‌ನಿಂದ ಕಾನ್ಫಿಗರ್ ಮಾಡಬಹುದಾದ ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್ ಅನ್ನು ನೀವು ಸಕ್ರಿಯಗೊಳಿಸಬಹುದು. ಕಾನ್ಫಿಗರ್ ಮಾಡಬಹುದಾದ ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್ ಅನ್ನು ಸಕ್ರಿಯಗೊಳಿಸಲು, ಡಯಾಗ್ನೋಸ್ಟಿಕ್ಸ್ ಟ್ಯಾಬ್‌ನಲ್ಲಿ ಕಾನ್ಫಿಗರ್ ಮಾಡಬಹುದಾದ Avalon ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್ 2.0 ಅನ್ನು ಬಳಸಿ ಆನ್ ಮಾಡಿ.

ಚಿತ್ರ 6.UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-16

  • ಡೀಫಾಲ್ಟ್ ಟ್ರಾಫಿಕ್ ಪ್ಯಾಟರ್ನ್ ಅನ್ನು ನಿಷ್ಕ್ರಿಯಗೊಳಿಸಲು ನೀವು ಆಯ್ಕೆ ಮಾಡಬಹುದು stagಇ ಅಥವಾ ಬಳಕೆದಾರರು ಕಾನ್ಫಿಗರ್ ಮಾಡಿದ ಟ್ರಾಫಿಕ್ ಎಸ್tagಇ, ಆದರೆ ನೀವು ಕನಿಷ್ಟ ಒಂದು ಸೆ ಹೊಂದಿರಬೇಕುtagಇ ಸಕ್ರಿಯಗೊಳಿಸಲಾಗಿದೆ. ಇವುಗಳ ಮಾಹಿತಿಗಾಗಿ ರುtages, ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್‌ಗಳಲ್ಲಿ ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ ಎಫ್‌ಪಿಜಿಎ ಐಪಿ ಯೂಸರ್ ಗೈಡ್‌ನಲ್ಲಿ ಡೀಫಾಲ್ಟ್ ಟ್ರಾಫಿಕ್ ಪ್ಯಾಟರ್ನ್ ಮತ್ತು ಬಳಕೆದಾರ-ಕಾನ್ಫಿಗರ್ ಮಾಡಿದ ಟ್ರಾಫಿಕ್ ಪ್ಯಾಟರ್ನ್ ಅನ್ನು ಉಲ್ಲೇಖಿಸಿ.
  • TG2 ಪರೀಕ್ಷಾ ಅವಧಿಯ ನಿಯತಾಂಕವು ಡೀಫಾಲ್ಟ್ ಟ್ರಾಫಿಕ್ ಮಾದರಿಗೆ ಮಾತ್ರ ಅನ್ವಯಿಸುತ್ತದೆ. ನೀವು ಸಣ್ಣ, ಮಧ್ಯಮ ಅಥವಾ ಅನಂತ ಪರೀಕ್ಷಾ ಅವಧಿಯನ್ನು ಆಯ್ಕೆ ಮಾಡಬಹುದು.
  • ನೀವು TG2 ಕಾನ್ಫಿಗರೇಶನ್ ಇಂಟರ್ಫೇಸ್ ಮೋಡ್ ನಿಯತಾಂಕಕ್ಕಾಗಿ ಎರಡು ಮೌಲ್ಯಗಳಲ್ಲಿ ಒಂದನ್ನು ಆಯ್ಕೆ ಮಾಡಬಹುದು:
    • JTAG: ಸಿಸ್ಟಂ ಕನ್ಸೋಲ್‌ನಲ್ಲಿ GUI ಬಳಕೆಯನ್ನು ಅನುಮತಿಸುತ್ತದೆ. ಹೆಚ್ಚಿನ ಮಾಹಿತಿಗಾಗಿ, ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳಲ್ಲಿ Intel Agilex FPGA IP ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿಯಲ್ಲಿ ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್ ಕಾನ್ಫಿಗರೇಶನ್ ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ನೋಡಿ.
    • ರಫ್ತು: ಟ್ರಾಫಿಕ್ ಮಾದರಿಯನ್ನು ನಿಯಂತ್ರಿಸಲು ಕಸ್ಟಮ್ RTL ಲಾಜಿಕ್ ಬಳಕೆಯನ್ನು ಅನುಮತಿಸುತ್ತದೆ.

ವಿನ್ಯಾಸ ಎಕ್ಸ್ ಅನ್ನು ಬಳಸುವುದುampEMIF ಡೀಬಗ್ ಟೂಲ್‌ಕಿಟ್‌ನೊಂದಿಗೆ le

EMIF ಡೀಬಗ್ ಟೂಲ್‌ಕಿಟ್ ಅನ್ನು ಪ್ರಾರಂಭಿಸುವ ಮೊದಲು, ನಿಮ್ಮ ಸಾಧನವನ್ನು ಪ್ರೋಗ್ರಾಮಿಂಗ್‌ನೊಂದಿಗೆ ಕಾನ್ಫಿಗರ್ ಮಾಡಿರುವುದನ್ನು ಖಚಿತಪಡಿಸಿಕೊಳ್ಳಿ file ಅದು EMIF ಡೀಬಗ್ ಟೂಲ್‌ಕಿಟ್ ಅನ್ನು ಸಕ್ರಿಯಗೊಳಿಸಿದೆ. EMIF ಡೀಬಗ್ ಟೂಲ್‌ಕಿಟ್ ಅನ್ನು ಪ್ರಾರಂಭಿಸಲು, ಈ ಹಂತಗಳನ್ನು ಅನುಸರಿಸಿ:

  1. ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಸಾಫ್ಟ್‌ವೇರ್‌ನಲ್ಲಿ, ಪರಿಕರಗಳು ➤ ಸಿಸ್ಟಮ್ ಡೀಬಗ್ ಮಾಡುವ ಪರಿಕರಗಳು ➤ ಸಿಸ್ಟಮ್ ಕನ್ಸೋಲ್ ಅನ್ನು ಆಯ್ಕೆ ಮಾಡುವ ಮೂಲಕ ಸಿಸ್ಟಮ್ ಕನ್ಸೋಲ್ ಅನ್ನು ತೆರೆಯಿರಿ.
  2. [ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಸಾಫ್ಟ್‌ವೇರ್‌ನಲ್ಲಿ ನಿಮ್ಮ ಪ್ರಾಜೆಕ್ಟ್ ಈಗಾಗಲೇ ತೆರೆದಿದ್ದರೆ ಈ ಹಂತವನ್ನು ಬಿಟ್ಟುಬಿಡಿ.] ಸಿಸ್ಟಮ್ ಕನ್ಸೋಲ್‌ನಲ್ಲಿ, SRAM ಆಬ್ಜೆಕ್ಟ್ ಅನ್ನು ಲೋಡ್ ಮಾಡಿ file (.sof) ಇದರೊಂದಿಗೆ ನೀವು ಬೋರ್ಡ್ ಅನ್ನು ಪ್ರೋಗ್ರಾಮ್ ಮಾಡಿದ್ದೀರಿ (ಇಎಂಐಎಫ್ ಡೀಬಗ್ ಟೂಲ್‌ಕಿಟ್ ಅನ್ನು ಬಳಸಲು ಪೂರ್ವಾಪೇಕ್ಷಿತಗಳಲ್ಲಿ ವಿವರಿಸಿದಂತೆ, ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್‌ಗಳಲ್ಲಿ ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ ಎಫ್‌ಪಿಜಿಎ ಐಪಿ ಯೂಸರ್ ಗೈಡ್).
  3. ಡೀಬಗ್ ಮಾಡಲು ನಿದರ್ಶನಗಳನ್ನು ಆಯ್ಕೆಮಾಡಿ.
  4. EMIF ಮಾಪನಾಂಕ ನಿರ್ಣಯ ಡೀಬಗ್ ಮಾಡುವಿಕೆಗಾಗಿ EMIF ಮಾಪನಾಂಕ ನಿರ್ಣಯ ಡೀಬಗ್ ಟೂಲ್ಕಿಟ್ ಅನ್ನು ಆಯ್ಕೆಮಾಡಿ, ವಿನ್ಯಾಸ ಎಕ್ಸ್ ಅನ್ನು ರಚಿಸುವಲ್ಲಿ ವಿವರಿಸಿದಂತೆampಕ್ಯಾಲಿಬ್ರೇಶನ್ ಡೀಬಗ್ ಆಯ್ಕೆಯೊಂದಿಗೆ le. ಪರ್ಯಾಯವಾಗಿ, ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್ ಡೀಬಗ್ ಮಾಡುವಿಕೆಗಾಗಿ EMIF TG ಕಾನ್ಫಿಗರೇಶನ್ ಟೂಲ್‌ಕಿಟ್ ಅನ್ನು ಆಯ್ಕೆಮಾಡಿ, ವಿನ್ಯಾಸ ಎಕ್ಸ್ ಅನ್ನು ರಚಿಸುವಲ್ಲಿ ವಿವರಿಸಿದಂತೆampTG ಕಾನ್ಫಿಗರೇಶನ್ ಆಯ್ಕೆಯೊಂದಿಗೆ le.
  5. ಮುಖ್ಯವನ್ನು ತೆರೆಯಲು ಓಪನ್ ಟೂಲ್ಕಿಟ್ ಅನ್ನು ಕ್ಲಿಕ್ ಮಾಡಿ view EMIF ಡೀಬಗ್ ಟೂಲ್‌ಕಿಟ್‌ನ.UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-17UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-18
  6. ಪ್ರೋಗ್ರಾಮ್ ಮಾಡಲಾದ ವಿನ್ಯಾಸದಲ್ಲಿ ಬಹು EMIF ನಿದರ್ಶನಗಳಿದ್ದರೆ, ಕಾಲಮ್ ಅನ್ನು ಆಯ್ಕೆ ಮಾಡಿ (J ಗೆ ಮಾರ್ಗTAG ಮಾಸ್ಟರ್) ಮತ್ತು ಟೂಲ್ಕಿಟ್ ಅನ್ನು ಸಕ್ರಿಯಗೊಳಿಸಲು EMIF ನಿದರ್ಶನದ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ ID.UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-19
  7. ಇಂಟರ್ಫೇಸ್ ನಿಯತಾಂಕಗಳು ಮತ್ತು ಮಾಪನಾಂಕ ನಿರ್ಣಯ ಸ್ಥಿತಿಯನ್ನು ಓದಲು ಟೂಲ್ಕಿಟ್ ಅನ್ನು ಅನುಮತಿಸಲು ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ಸಕ್ರಿಯಗೊಳಿಸಿ ಕ್ಲಿಕ್ ಮಾಡಿ.UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-20
  8. ನೀವು ಒಂದು ಸಮಯದಲ್ಲಿ ಒಂದು ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ಡೀಬಗ್ ಮಾಡಬೇಕು; ಆದ್ದರಿಂದ, ವಿನ್ಯಾಸದಲ್ಲಿ ಮತ್ತೊಂದು ಇಂಟರ್ಫೇಸ್ಗೆ ಸಂಪರ್ಕಿಸಲು, ನೀವು ಮೊದಲು ಪ್ರಸ್ತುತ ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ನಿಷ್ಕ್ರಿಯಗೊಳಿಸಬೇಕು.

ಕೆಳಗಿನವುಗಳು ಉದಾampEMIF ಕ್ಯಾಲಿಬ್ರೇಶನ್ ಡೀಬಗ್ ಟೂಲ್‌ಕಿಟ್ ಮತ್ತು EMIF TG ಕಾನ್ಫಿಗರೇಶನ್ ಟೂಲ್‌ಕಿಟ್‌ನಿಂದ ಕ್ರಮವಾಗಿ ವರದಿಗಳ les:,.UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-22UG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-23

ಗಮನಿಸಿ: ಮಾಪನಾಂಕ ನಿರ್ಣಯದ ಡೀಬಗ್ ಮಾಡುವಿಕೆಯ ವಿವರಗಳಿಗಾಗಿ, ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ ಡೀಬಗ್ ಟೂಲ್‌ಕಿಟ್‌ನೊಂದಿಗೆ ಡೀಬಗ್ ಮಾಡುವಿಕೆಯನ್ನು ನೋಡಿ, ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳಲ್ಲಿ Intel Agilex FPGA IP ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ.

ಗಮನಿಸಿ: ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್ ಡೀಬಗ್ ಮಾಡುವಿಕೆಯ ವಿವರಗಳಿಗಾಗಿ, ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್‌ಗಳಲ್ಲಿ Intel Agilex FPGA IP ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿಯಲ್ಲಿ ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್ ಕಾನ್ಫಿಗರೇಶನ್ ಬಳಕೆದಾರ ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ನೋಡಿ.

ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ವಿವರಣೆ ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ Intel Agilex FPGA IP

ನಿಮ್ಮ EMIF IP ಅನ್ನು ನೀವು ನಿಯತಾಂಕಗೊಳಿಸಿದಾಗ ಮತ್ತು ರಚಿಸಿದಾಗ, ಸಿಮ್ಯುಲೇಶನ್ ಮತ್ತು ಸಂಶ್ಲೇಷಣೆಗಾಗಿ ಸಿಸ್ಟಮ್ ಡೈರೆಕ್ಟರಿಗಳನ್ನು ರಚಿಸುತ್ತದೆ ಎಂದು ನೀವು ನಿರ್ದಿಷ್ಟಪಡಿಸಬಹುದು file ಹೊಂದಿಸುತ್ತದೆ, ಮತ್ತು ಉತ್ಪಾದಿಸುತ್ತದೆ file ಸ್ವಯಂಚಾಲಿತವಾಗಿ ಹೊಂದಿಸುತ್ತದೆ. ನೀವು Ex ಅಡಿಯಲ್ಲಿ ಸಿಮ್ಯುಲೇಶನ್ ಅಥವಾ ಸಿಂಥೆಸಿಸ್ ಅನ್ನು ಆಯ್ಕೆ ಮಾಡಿದರೆample ವಿನ್ಯಾಸ Fileಮಾಜಿ ಮೇಲೆ ರುample ಡಿಸೈನ್ಸ್ ಟ್ಯಾಬ್, ಸಿಸ್ಟಮ್ ಸಂಪೂರ್ಣ ಸಿಮ್ಯುಲೇಶನ್ ಅನ್ನು ರಚಿಸುತ್ತದೆ file ಸೆಟ್ ಅಥವಾ ಸಂಪೂರ್ಣ ಸಂಶ್ಲೇಷಣೆ file ನಿಮ್ಮ ಆಯ್ಕೆಗೆ ಅನುಗುಣವಾಗಿ ಹೊಂದಿಸಿ.

ಸಿಂಥೆಸಿಸ್ ಡಿಸೈನ್ ಎಕ್ಸ್ample
ಸಂಶ್ಲೇಷಣೆಯ ವಿನ್ಯಾಸ ಉದಾampಕೆಳಗಿನ ಚಿತ್ರದಲ್ಲಿ ತೋರಿಸಿರುವ ಪ್ರಮುಖ ಬ್ಲಾಕ್ಗಳನ್ನು le ಒಳಗೊಂಡಿದೆ.

  • ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್, ಇದು ಸಂಶ್ಲೇಷಿಸಬಹುದಾದ Avalon®-MM example ಚಾಲಕವು ಒಂದು ಹುಸಿ-ಯಾದೃಚ್ಛಿಕ ಮಾದರಿಯನ್ನು ಓದುತ್ತದೆ ಮತ್ತು ಪ್ಯಾರಾಮೀಟರ್ ಸಂಖ್ಯೆ ವಿಳಾಸಗಳಿಗೆ ಬರೆಯುತ್ತದೆ. ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್ ಮೆಮೊರಿಯಿಂದ ಓದಲಾದ ಡೇಟಾವನ್ನು ಅದು ಲಿಖಿತ ಡೇಟಾಗೆ ಹೊಂದಿಕೆಯಾಗುತ್ತದೆ ಎಂದು ಖಚಿತಪಡಿಸಿಕೊಳ್ಳಲು ಮೇಲ್ವಿಚಾರಣೆ ಮಾಡುತ್ತದೆ ಮತ್ತು ಇಲ್ಲದಿದ್ದರೆ ವೈಫಲ್ಯವನ್ನು ಪ್ರತಿಪಾದಿಸುತ್ತದೆ.
  • ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ನ ಒಂದು ನಿದರ್ಶನ, ಇದರಲ್ಲಿ ಇವು ಸೇರಿವೆ:
    • Avalon-MM ಇಂಟರ್ಫೇಸ್ ಮತ್ತು AFI ಇಂಟರ್ಫೇಸ್ ನಡುವೆ ಮಾಡರೇಟ್ ಮಾಡುವ ಮೆಮೊರಿ ನಿಯಂತ್ರಕ.
    • PHY, ಇದು ಓದುವ ಮತ್ತು ಬರೆಯುವ ಕಾರ್ಯಾಚರಣೆಗಳನ್ನು ನಿರ್ವಹಿಸಲು ಮೆಮೊರಿ ನಿಯಂತ್ರಕ ಮತ್ತು ಬಾಹ್ಯ ಮೆಮೊರಿ ಸಾಧನಗಳ ನಡುವೆ ಇಂಟರ್ಫೇಸ್ ಆಗಿ ಕಾರ್ಯನಿರ್ವಹಿಸುತ್ತದೆ.

ಚಿತ್ರ 7. ಸಿಂಥೆಸಿಸ್ ವಿನ್ಯಾಸ ಎಕ್ಸ್ampleUG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-24

ಗಮನಿಸಿ: ಒಂದು ಅಥವಾ ಹೆಚ್ಚಿನ PLL ಹಂಚಿಕೆ ಮೋಡ್, DLL ಹಂಚಿಕೆ ಮೋಡ್, ಅಥವಾ OCT ಹಂಚಿಕೆ ಮೋಡ್ ನಿಯತಾಂಕಗಳನ್ನು ಯಾವುದೇ ಹಂಚಿಕೆಯನ್ನು ಹೊರತುಪಡಿಸಿ ಬೇರೆ ಯಾವುದೇ ಮೌಲ್ಯಕ್ಕೆ ಹೊಂದಿಸಿದ್ದರೆ, ಸಿಂಥೆಸಿಸ್ ವಿನ್ಯಾಸ ಮಾಜಿample ಎರಡು ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್/ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ ನಿದರ್ಶನಗಳನ್ನು ಹೊಂದಿರುತ್ತದೆ. ಎರಡು ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್/ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ ನಿದರ್ಶನಗಳು ಪ್ಯಾರಾಮೀಟರ್ ಸೆಟ್ಟಿಂಗ್‌ಗಳಿಂದ ವ್ಯಾಖ್ಯಾನಿಸಲಾದ ಹಂಚಿಕೆಯ PLL/DLL/OCTಸಂಪರ್ಕಗಳಿಂದ ಮಾತ್ರ ಸಂಬಂಧಿಸಿವೆ. ನಿಮ್ಮ ಸ್ವಂತ ವಿನ್ಯಾಸಗಳಲ್ಲಿ ನೀವು ಅಂತಹ ಸಂಪರ್ಕಗಳನ್ನು ಹೇಗೆ ಮಾಡಬಹುದು ಎಂಬುದನ್ನು ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್/ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ ನಿದರ್ಶನಗಳು ಪ್ರದರ್ಶಿಸುತ್ತವೆ.

ಸಿಮ್ಯುಲೇಶನ್ ಡಿಸೈನ್ ಎಕ್ಸ್ample
ಸಿಮ್ಯುಲೇಶನ್ ವಿನ್ಯಾಸ ಉದಾampಕೆಳಗಿನ ಚಿತ್ರದಲ್ಲಿ ತೋರಿಸಿರುವ ಪ್ರಮುಖ ಬ್ಲಾಕ್‌ಗಳನ್ನು le ಒಳಗೊಂಡಿದೆ.

  • ಸಂಶ್ಲೇಷಣೆಯ ವಿನ್ಯಾಸದ ಉದಾಹರಣೆ ಮಾಜಿampಲೆ. ಹಿಂದಿನ ವಿಭಾಗದಲ್ಲಿ ವಿವರಿಸಿದಂತೆ, ಸಂಶ್ಲೇಷಣೆ ವಿನ್ಯಾಸ ಮಾಜಿample ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್, ಮಾಪನಾಂಕ ನಿರ್ಣಯ ಘಟಕ ಮತ್ತು ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ನ ನಿದರ್ಶನವನ್ನು ಒಳಗೊಂಡಿದೆ. ಕ್ಷಿಪ್ರ ಸಿಮ್ಯುಲೇಶನ್‌ಗೆ ಸೂಕ್ತವಾದಲ್ಲಿ ಅಮೂರ್ತ ಸಿಮ್ಯುಲೇಶನ್ ಮಾದರಿಗಳಿಗೆ ಈ ಬ್ಲಾಕ್‌ಗಳು ಡೀಫಾಲ್ಟ್ ಆಗಿರುತ್ತವೆ.
  • ಮೆಮೊರಿ ಮಾದರಿ, ಇದು ಮೆಮೊರಿ ಪ್ರೋಟೋಕಾಲ್ ವಿಶೇಷಣಗಳಿಗೆ ಬದ್ಧವಾಗಿರುವ ಸಾಮಾನ್ಯ ಮಾದರಿಯಾಗಿ ಕಾರ್ಯನಿರ್ವಹಿಸುತ್ತದೆ. ಆಗಾಗ್ಗೆ, ಮೆಮೊರಿ ಮಾರಾಟಗಾರರು ತಮ್ಮ ನಿರ್ದಿಷ್ಟ ಮೆಮೊರಿ ಘಟಕಗಳಿಗೆ ಸಿಮ್ಯುಲೇಶನ್ ಮಾದರಿಗಳನ್ನು ಒದಗಿಸುತ್ತಾರೆ, ಅದನ್ನು ನೀವು ಅವರಿಂದ ಡೌನ್‌ಲೋಡ್ ಮಾಡಬಹುದು webಸೈಟ್ಗಳು.
  • ಒಟ್ಟಾರೆ ಪಾಸ್ ಅಥವಾ ಫೇಲ್ ಸ್ಥಿತಿಯನ್ನು ಸೂಚಿಸಲು ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ IP ಮತ್ತು ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್‌ನಿಂದ ಸ್ಥಿತಿ ಸಂಕೇತಗಳನ್ನು ಮೇಲ್ವಿಚಾರಣೆ ಮಾಡುವ ಸ್ಥಿತಿ ಪರೀಕ್ಷಕ.

ಚಿತ್ರ 10. ಸಿಮ್ಯುಲೇಶನ್ ವಿನ್ಯಾಸ ಎಕ್ಸ್ampleUG-20219-ಬಾಹ್ಯ-ಮೆಮೊರಿ-ಇಂಟರ್‌ಫೇಸ್‌ಗಳು-Intel-Agilex-FPGA-IP-Design-Example-fig-25

Example ವಿನ್ಯಾಸಗಳ ಇಂಟರ್ಫೇಸ್ ಟ್ಯಾಬ್
ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್ ಎಕ್ಸ್ ಅನ್ನು ಒಳಗೊಂಡಿದೆample ವಿನ್ಯಾಸಗಳ ಟ್ಯಾಬ್ ನಿಮ್ಮ ವಿನ್ಯಾಸವನ್ನು ಪ್ಯಾರಾಮೀಟರ್ ಮಾಡಲು ಮತ್ತು ರಚಿಸಲು ಅನುಮತಿಸುತ್ತದೆampಕಡಿಮೆ

ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ಗಳು Intel Agilex FPGA IP ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ ಆರ್ಕೈವ್ಸ್

IP ಆವೃತ್ತಿಗಳು v19.1 ವರೆಗಿನ ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಡಿಸೈನ್ ಸೂಟ್ ಸಾಫ್ಟ್‌ವೇರ್ ಆವೃತ್ತಿಗಳಂತೆಯೇ ಇರುತ್ತವೆ. ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಡಿಸೈನ್ ಸೂಟ್ ಸಾಫ್ಟ್‌ವೇರ್ ಆವೃತ್ತಿ 19.2 ಅಥವಾ ನಂತರದ ಆವೃತ್ತಿಯಿಂದ, ಐಪಿಗಳು ಹೊಸ ಐಪಿ ಆವೃತ್ತಿಯ ಯೋಜನೆಯನ್ನು ಹೊಂದಿವೆ. IP ಕೋರ್ ಆವೃತ್ತಿಯನ್ನು ಪಟ್ಟಿ ಮಾಡದಿದ್ದರೆ, ಹಿಂದಿನ IP ಕೋರ್ ಆವೃತ್ತಿಗೆ ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ ಅನ್ವಯಿಸುತ್ತದೆ.

IP ಕೋರ್ ಆವೃತ್ತಿ ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ
2.4.0 ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ಗಳು Intel Agilex FPGA IP ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ ಆರ್ಕೈವ್ಸ್
2.3.0 ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ಗಳು Intel Agilex FPGA IP ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ ಆರ್ಕೈವ್ಸ್
2.3.0 ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ಗಳು Intel Agilex FPGA IP ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ ಆರ್ಕೈವ್ಸ್
2.1.0 ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ಗಳು Intel Agilex FPGA IP ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ ಆರ್ಕೈವ್ಸ್
19.3 ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ಗಳು Intel Agilex FPGA IP ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ ಆರ್ಕೈವ್ಸ್

ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್‌ಗಳಿಗಾಗಿ ಡಾಕ್ಯುಮೆಂಟ್ ಪರಿಷ್ಕರಣೆ ಇತಿಹಾಸ ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ ಎಫ್‌ಪಿಜಿಎ ಐಪಿ ಡಿಸೈನ್ ಎಕ್ಸ್ampಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ

ಡಾಕ್ಯುಮೆಂಟ್ ಆವೃತ್ತಿ ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಆವೃತ್ತಿ IP ಆವೃತ್ತಿ ಬದಲಾವಣೆಗಳು
2021.06.21 21.2 2.4.2 ರಲ್ಲಿ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ತ್ವರಿತ ಪ್ರಾರಂಭ ಅಧ್ಯಾಯ:

• ಗೆ ಟಿಪ್ಪಣಿಯನ್ನು ಸೇರಿಸಲಾಗಿದೆ ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ ಇಎಂಐಎಫ್ ಡಿಸೈನ್ ಕಂಪೈಲಿಂಗ್ ಮತ್ತು ಪ್ರೋಗ್ರಾಮಿಂಗ್ ಎಕ್ಸ್ample ವಿಷಯ.

• ಶೀರ್ಷಿಕೆಯನ್ನು ಮಾರ್ಪಡಿಸಲಾಗಿದೆ ವಿನ್ಯಾಸ ಎಕ್ಸ್ ಅನ್ನು ರಚಿಸುವುದುampಕ್ಯಾಲಿಬ್ರೇಶನ್ ಡೀಬಗ್ ಆಯ್ಕೆಯೊಂದಿಗೆ le ವಿಷಯ.

• ಸೇರಿಸಲಾಗಿದೆ ವಿನ್ಯಾಸ ಎಕ್ಸ್ ಅನ್ನು ರಚಿಸುವುದುampTG ಕಾನ್ಫಿಗರೇಶನ್ ಆಯ್ಕೆಯೊಂದಿಗೆ le ಮತ್ತು ವಿನ್ಯಾಸ ಎಕ್ಸ್‌ನಲ್ಲಿ ಟ್ರಾಫಿಕ್ ಜನರೇಟರ್ ಅನ್ನು ಸಕ್ರಿಯಗೊಳಿಸುವುದುample ವಿಷಯಗಳು.

• 2, 3 ಮತ್ತು 4 ಹಂತಗಳನ್ನು ಮಾರ್ಪಡಿಸಲಾಗಿದೆ, ಹಲವಾರು ಅಂಕಿಅಂಶಗಳನ್ನು ನವೀಕರಿಸಲಾಗಿದೆ ಮತ್ತು ಟಿಪ್ಪಣಿಯನ್ನು ಸೇರಿಸಲಾಗಿದೆ ವಿನ್ಯಾಸ ಎಕ್ಸ್ ಅನ್ನು ಬಳಸುವುದುampEMIF ಡೀಬಗ್ ಟೂಲ್‌ಕಿಟ್‌ನೊಂದಿಗೆ le ವಿಷಯ.

2021.03.29 21.1 2.4.0 ರಲ್ಲಿ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ತ್ವರಿತ ಪ್ರಾರಂಭ ಅಧ್ಯಾಯ:

• ಗೆ ಟಿಪ್ಪಣಿಯನ್ನು ಸೇರಿಸಲಾಗಿದೆ ಸಂಶ್ಲೇಷಿಸಬಹುದಾದ EMIF ವಿನ್ಯಾಸವನ್ನು ಉತ್ಪಾದಿಸುವುದು Example ಮತ್ತು EMIF ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಲಾಗುತ್ತಿದೆ Exampಸಿಮ್ಯುಲೇಶನ್‌ಗಾಗಿ le ವಿಷಯಗಳು.

• ನವೀಕರಿಸಲಾಗಿದೆ File ರಲ್ಲಿ ರಚನೆ ರೇಖಾಚಿತ್ರ EMIF ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಲಾಗುತ್ತಿದೆ Exampಸಿಮ್ಯುಲೇಶನ್‌ಗಾಗಿ le ವಿಷಯ.

2020.12.14 20.4 2.3.0 ರಲ್ಲಿ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ತ್ವರಿತ ಪ್ರಾರಂಭ ಅಧ್ಯಾಯ, ಈ ಕೆಳಗಿನ ಬದಲಾವಣೆಗಳನ್ನು ಮಾಡಿದೆ:

• ನವೀಕರಿಸಲಾಗಿದೆ ಸಂಶ್ಲೇಷಿಸಬಹುದಾದ EMIF ವಿನ್ಯಾಸವನ್ನು ಉತ್ಪಾದಿಸುವುದು Example ಬಹು-EMIF ವಿನ್ಯಾಸಗಳನ್ನು ಒಳಗೊಂಡಿರುವ ವಿಷಯ.

• ಹಂತ 3 ಗಾಗಿ ಫಿಗರ್ ಅನ್ನು ನವೀಕರಿಸಲಾಗಿದೆ EMIF ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಲಾಗುತ್ತಿದೆ Exampಸಿಮ್ಯುಲೇಶನ್‌ಗಾಗಿ le ವಿಷಯ.

2020.10.05 20.3 2.3.0 ರಲ್ಲಿ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ತ್ವರಿತ ಪ್ರಾರಂಭ ಮಾರ್ಗದರ್ಶಿ ಅಧ್ಯಾಯ, ಈ ಕೆಳಗಿನ ಬದಲಾವಣೆಗಳನ್ನು ಮಾಡಿದೆ:

• ಇನ್ EMIF ಯೋಜನೆಯನ್ನು ರಚಿಸಲಾಗುತ್ತಿದೆ, ಹಂತ 6 ರಲ್ಲಿ ಚಿತ್ರವನ್ನು ನವೀಕರಿಸಲಾಗಿದೆ.

• ಇನ್ ಸಂಶ್ಲೇಷಿಸಬಹುದಾದ EMIF ವಿನ್ಯಾಸವನ್ನು ಉತ್ಪಾದಿಸುವುದು Example, ಹಂತ 3 ರಲ್ಲಿ ಚಿತ್ರವನ್ನು ನವೀಕರಿಸಲಾಗಿದೆ.

• ಇನ್ EMIF ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಲಾಗುತ್ತಿದೆ Exampಸಿಮ್ಯುಲೇಶನ್‌ಗಾಗಿ le, ಹಂತ 3 ರಲ್ಲಿ ಚಿತ್ರವನ್ನು ನವೀಕರಿಸಲಾಗಿದೆ.

• ಇನ್ ಸಿಮ್ಯುಲೇಶನ್ ವರ್ಸಸ್ ಹಾರ್ಡ್‌ವೇರ್ ಇಂಪ್ಲಿಮೆಂಟೇಶನ್, ಎರಡನೇ ಕೋಷ್ಟಕದಲ್ಲಿ ಸಣ್ಣ ಮುದ್ರಣದೋಷವನ್ನು ಸರಿಪಡಿಸಲಾಗಿದೆ.

• ಇನ್ ವಿನ್ಯಾಸ ಎಕ್ಸ್ ಅನ್ನು ಬಳಸುವುದುampEMIF ಡೀಬಗ್ ಟೂಲ್‌ಕಿಟ್‌ನೊಂದಿಗೆ le, ಮಾರ್ಪಡಿಸಿದ ಹಂತ 6, ಹಂತ 7 ಮತ್ತು 8 ಅನ್ನು ಸೇರಿಸಲಾಗಿದೆ.

ಮುಂದುವರೆಯಿತು…
ಡಾಕ್ಯುಮೆಂಟ್ ಆವೃತ್ತಿ ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಆವೃತ್ತಿ IP ಆವೃತ್ತಿ ಬದಲಾವಣೆಗಳು
2020.04.13 20.1 2.1.0 • ರಲ್ಲಿ ಬಗ್ಗೆ ಅಧ್ಯಾಯ, ರಲ್ಲಿ ಕೋಷ್ಟಕವನ್ನು ಮಾರ್ಪಡಿಸಲಾಗಿದೆ

ಬಿಡುಗಡೆ ಮಾಹಿತಿ ವಿಷಯ.

• ರಲ್ಲಿ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ತ್ವರಿತ ಪ್ರಾರಂಭ ಮಾರ್ಗದರ್ಶಿ

ಅಧ್ಯಾಯ:

— ಮಾರ್ಪಡಿಸಿದ ಹಂತ 7 ಮತ್ತು ಸಂಬಂಧಿತ ಚಿತ್ರ, ರಲ್ಲಿ ಸಂಶ್ಲೇಷಿಸಬಹುದಾದ EMIF ವಿನ್ಯಾಸವನ್ನು ಉತ್ಪಾದಿಸುವುದು Example ವಿಷಯ.

- ಮಾರ್ಪಡಿಸಲಾಗಿದೆ ವಿನ್ಯಾಸ ಎಕ್ಸ್ ಅನ್ನು ರಚಿಸುವುದುampಡೀಬಗ್ ಆಯ್ಕೆಯೊಂದಿಗೆ le ವಿಷಯ.

- ಮಾರ್ಪಡಿಸಲಾಗಿದೆ ವಿನ್ಯಾಸ ಎಕ್ಸ್ ಅನ್ನು ಬಳಸುವುದುampEMIF ಡೀಬಗ್ ಟೂಲ್‌ಕಿಟ್‌ನೊಂದಿಗೆ le ವಿಷಯ.

2019.12.16 19.4 2.0.0 • ರಲ್ಲಿ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ತ್ವರಿತ ಪ್ರಾರಂಭ ಅಧ್ಯಾಯ:

- ಹಂತ 6 ರಲ್ಲಿ ವಿವರಣೆಯನ್ನು ನವೀಕರಿಸಲಾಗಿದೆ

EMIF ಯೋಜನೆಯನ್ನು ರಚಿಸಲಾಗುತ್ತಿದೆ ವಿಷಯ.

- ಹಂತ 4 ರಲ್ಲಿ ವಿವರಣೆಯನ್ನು ನವೀಕರಿಸಲಾಗಿದೆ ಸಂಶ್ಲೇಷಿಸಬಹುದಾದ EMIF ವಿನ್ಯಾಸವನ್ನು ಉತ್ಪಾದಿಸುವುದು Example ವಿಷಯ.

- ಹಂತ 4 ರಲ್ಲಿ ವಿವರಣೆಯನ್ನು ನವೀಕರಿಸಲಾಗಿದೆ EMIF ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಲಾಗುತ್ತಿದೆ Exampಸಿಮ್ಯುಲೇಶನ್‌ಗಾಗಿ le ವಿಷಯ.

- ರಲ್ಲಿ ಮಾರ್ಪಡಿಸಿದ ಹಂತ 5 EMIF ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಲಾಗುತ್ತಿದೆ Exampಸಿಮ್ಯುಲೇಶನ್‌ಗಾಗಿ le ವಿಷಯ.

- ಮಾರ್ಪಡಿಸಲಾಗಿದೆ ಸಾಮಾನ್ಯ ಪಿನ್ ಮಾರ್ಗಸೂಚಿಗಳು ಮತ್ತು ಪಕ್ಕದ ಬ್ಯಾಂಕುಗಳು ವಿಭಾಗಗಳು Intel Agilex EMIF IP ಗಾಗಿ ಪಿನ್ ಪ್ಲೇಸ್‌ಮೆಂಟ್ ವಿಷಯ.

2019.10.18 19.3   • ರಲ್ಲಿ EMIF ಯೋಜನೆಯನ್ನು ರಚಿಸಲಾಗುತ್ತಿದೆ ವಿಷಯ, ಪಾಯಿಂಟ್ 6 ನೊಂದಿಗೆ ಚಿತ್ರವನ್ನು ನವೀಕರಿಸಲಾಗಿದೆ.

• ರಲ್ಲಿ EMIF IP ಅನ್ನು ರಚಿಸುವುದು ಮತ್ತು ಕಾನ್ಫಿಗರ್ ಮಾಡುವುದು

ವಿಷಯ, ಹಂತ 1 ರೊಂದಿಗೆ ಚಿತ್ರವನ್ನು ನವೀಕರಿಸಲಾಗಿದೆ.

• ರಲ್ಲಿ ಕೋಷ್ಟಕದಲ್ಲಿ Intel Agilex EMIF ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್ ಮಾರ್ಗಸೂಚಿಗಳು ವಿಷಯ, ವಿವರಣೆಯನ್ನು ಬದಲಾಯಿಸಲಾಗಿದೆ ಬೋರ್ಡ್ ಟ್ಯಾಬ್.

• ರಲ್ಲಿ ಸಂಶ್ಲೇಷಿಸಬಹುದಾದ EMIF ವಿನ್ಯಾಸವನ್ನು ಉತ್ಪಾದಿಸುವುದು Example ಮತ್ತು EMIF ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಲಾಗುತ್ತಿದೆ Exampಸಿಮ್ಯುಲೇಶನ್‌ಗಾಗಿ le ವಿಷಯಗಳು, ಪ್ರತಿ ವಿಷಯದ ಹಂತ 3 ರಲ್ಲಿ ಚಿತ್ರವನ್ನು ನವೀಕರಿಸಲಾಗಿದೆ.

• ರಲ್ಲಿ EMIF ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಲಾಗುತ್ತಿದೆ Exampಸಿಮ್ಯುಲೇಶನ್‌ಗಾಗಿ le ವಿಷಯ, ನವೀಕರಿಸಲಾಗಿದೆ ರಚಿಸಿದ ಸಿಮ್ಯುಲೇಶನ್ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample File ರಚನೆ ಆಕೃತಿಯನ್ನು ಅನುಸರಿಸಿ ಟಿಪ್ಪಣಿಯನ್ನು ಮಾರ್ಪಡಿಸಲಾಗಿದೆ.

• ರಲ್ಲಿ ಸಂಶ್ಲೇಷಿಸಬಹುದಾದ EMIF ವಿನ್ಯಾಸವನ್ನು ಉತ್ಪಾದಿಸುವುದು Example ವಿಷಯ, ಬಹು ಇಂಟರ್ಫೇಸ್‌ಗಳಿಗೆ ಒಂದು ಹಂತ ಮತ್ತು ಫಿಗರ್ ಅನ್ನು ಸೇರಿಸಲಾಗಿದೆ.

2019.07.31 19.2 1.2.0 • ಸೇರಿಸಲಾಗಿದೆ ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್ಗಳ ಬಗ್ಗೆ ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ FPGA IP ಅಧ್ಯಾಯ ಮತ್ತು ಬಿಡುಗಡೆ ಮಾಹಿತಿ.

• ನವೀಕರಿಸಿದ ದಿನಾಂಕಗಳು ಮತ್ತು ಆವೃತ್ತಿ ಸಂಖ್ಯೆಗಳು.

• ಗೆ ಸಣ್ಣ ವರ್ಧನೆ ಸಿಂಥೆಸಿಸ್ ಡಿಸೈನ್ ಎಕ್ಸ್ample ರಲ್ಲಿ ಫಿಗರ್ ಸಿಂಥೆಸಿಸ್ ಡಿಸೈನ್ ಎಕ್ಸ್ample ವಿಷಯ.

2019.04.02 19.1   • ಆರಂಭಿಕ ಬಿಡುಗಡೆ.

ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್‌ಗಳಿಗಾಗಿ ಡಾಕ್ಯುಮೆಂಟ್ ಪರಿಷ್ಕರಣೆ ಇತಿಹಾಸ ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ ಎಫ್‌ಪಿಜಿಎ ಐಪಿ ಡಿಸೈನ್ ಎಕ್ಸ್ampಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ

ದಾಖಲೆಗಳು / ಸಂಪನ್ಮೂಲಗಳು

intel UG-20219 ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳು Intel Agilex FPGA IP ಡಿಸೈನ್ ಎಕ್ಸ್ample [ಪಿಡಿಎಫ್] ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ
UG-20219 ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳು ಇಂಟೆಲ್ ಅಜಿಲೆಕ್ಸ್ FPGA IP ಡಿಸೈನ್ ಎಕ್ಸ್ample, UG-20219, ಬಾಹ್ಯ ಮೆಮೊರಿ ಇಂಟರ್‌ಫೇಸ್‌ಗಳು Intel Agilex FPGA IP ಡಿಸೈನ್ ಎಕ್ಸ್ample, ಇಂಟರ್‌ಫೇಸ್‌ಗಳು Intel Agilex FPGA IP ಡಿಸೈನ್ ಎಕ್ಸ್ample, Agilex FPGA IP ಡಿಸೈನ್ ಎಕ್ಸ್ample

ಉಲ್ಲೇಖಗಳು

ಕಾಮೆಂಟ್ ಬಿಡಿ

ನಿಮ್ಮ ಇಮೇಲ್ ವಿಳಾಸವನ್ನು ಪ್ರಕಟಿಸಲಾಗುವುದಿಲ್ಲ. ಅಗತ್ಯವಿರುವ ಕ್ಷೇತ್ರಗಳನ್ನು ಗುರುತಿಸಲಾಗಿದೆ *