intel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-ලාංඡනය

intel UG-20118 External Memory Interfaces Arria 10 FPGA IP Design Example

intel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-නිෂ්පාදනය

නිර්මාණ Example බාහිර මතක අතුරුමුහුණත් සඳහා ඉක්මන් ආරම්භක මාර්ගෝපදේශය Intel® Arria® 10 FPGA IP

නව අතුරු මුහුණතක් සහ වඩාත් ස්වයංක්‍රීය මෝස්තරයක් හිටපුampIntel® Arria® 10 බාහිර මතක අතුරුමුහුණත් සඳහා le flow ඇත.
හිටපුampපරාමිති සංස්කාරකයේ ඇති le Designs ටැබය ඔබට සංස්ලේෂණය සහ අනුකරණය නිර්මාණය කිරීම නියම කිරීමට ඉඩ සලසයි. file ඔබගේ EMIF IP වලංගු කිරීමට ඔබට භාවිතා කළ හැකි කට්ටල.
ඔබට හිටපු කෙනෙකුව ජනනය කළ හැකියample නිර්මාණය විශේෂයෙන් Intel FPGA සංවර්ධන කට්ටලයක් සඳහා, හෝ ඔබ උත්පාදනය කරන ඕනෑම EMIF IP සඳහා.

රූපය 1. සාමාන්‍ය සැලසුම් Example කාර්ය ප්රවාහ

නිර්මාණ Exampleintel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-1

රූපය 2. EMIF උත්පාදනය කිරීම Example නිර්මාණය Intel Arria 10 සංවර්ධන කට්ටලයක් සමඟින්

ඉන්ටෙල් සංස්ථාව. සියලුම හිමිකම් ඇවිරිණි. Intel, Intel ලාංඡනය සහ අනෙකුත් Intel සලකුණු Intel Corporation හෝ එහි අනුබද්ධිත සමාගම්වල වෙළඳ ලකුණු වේ. Intel විසින් එහි FPGA සහ අර්ධ සන්නායක නිෂ්පාදනවල ක්‍රියාකාරීත්වය Intel හි සම්මත වගකීම් සහතිකයට අනුව වත්මන් පිරිවිතරයන්ට සහතික කරන නමුත් දැනුම් දීමකින් තොරව ඕනෑම වේලාවක ඕනෑම භාණ්ඩයක් සහ සේවාවක් සඳහා වෙනස්කම් කිරීමට අයිතිය රඳවා තබා ගනී. Intel විසින් ලිඛිතව ලිඛිතව එකඟ වී ඇති පරිදි හැර මෙහි විස්තර කර ඇති ඕනෑම තොරතුරක්, නිෂ්පාදනයක් හෝ සේවාවක් යෙදුමෙන් හෝ භාවිතා කිරීමෙන් පැන නගින කිසිදු වගකීමක් හෝ වගකීමක් Intel භාර නොගනී. Intel පාරිභෝගිකයින්ට ඕනෑම ප්‍රකාශිත තොරතුරු මත විශ්වාසය තැබීමට පෙර සහ නිෂ්පාදන හෝ සේවා සඳහා ඇණවුම් කිරීමට පෙර උපාංග පිරිවිතරවල නවතම අනුවාදය ලබා ගැනීමට උපදෙස් දෙනු ලැබේ.

  • වෙනත් නම් සහ වෙළඳ නාම වෙනත් අයගේ දේපළ ලෙස හිමිකම් පෑමට හැකිය.
EMIF ව්‍යාපෘතියක් නිර්මාණය කිරීම

Intel Quartus® Prime මෘදුකාංග අනුවාදය 17.1 සහ ඊට පසු, ඔබ EMIF IP සහ නිර්මාණ ex උත්පාදනය කිරීමට පෙර Intel Quartus Prime ව්‍යාපෘතියක් නිර්මාණය කළ යුතුය.ample.

  1. Intel Quartus Prime මෘදුකාංගය දියත් කර තෝරන්න File ➤ නව ව්‍යාපෘති විශාරද. Next ක්ලික් කරන්න.intel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-3
  2. ඔබට නිර්මාණය කිරීමට අවශ්‍ය ව්‍යාපෘතිය සඳහා නාමාවලියක් සහ නමක් සඳහන් කරන්න. Next ක්ලික් කරන්න.intel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-4
  3. හිස් ව්‍යාපෘතිය තෝරාගෙන ඇති බව තහවුරු කරන්න. ඊළඟට දෙවරක් ක්ලික් කරන්න.intel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-5
  4. නම පෙරහන යටතේ, උපාංග කොටස් අංකය ටයිප් කරන්න.
  5. පවතින උපාංග යටතේ, සුදුසු උපාංගය තෝරන්න.intel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-6
  6. Finish ක්ලික් කරන්න.

EMIF IP ජනනය කිරීම සහ වින්‍යාස කිරීම

පහත පියවර මගින් EMIF IP උත්පාදනය සහ වින්‍යාස කරන්නේ කෙසේද යන්න නිදර්ශනය කරයි. ඔබ ඉලක්ක කරන මතක ප්‍රොටෝකෝලය නොසලකා පියවර සමාන වේ.

  1. IP නාමාවලිය කවුළුව තුළ, Intel Arria 10 External Memory Interfaces තෝරන්න. (IP කැටලොග් කවුළුව නොපෙනේ නම්, තෝරන්න View ➤ උපයෝගිතා වින්ඩෝස් ➤ IP නාමාවලිය.)intel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-7
  2. IP පරාමිති සංස්කාරකයේ, EMIF IP සඳහා ආයතන නාමයක් සපයන්න (ඔබ මෙහි සපයන නම බවට පත් වේ file IP සඳහා නම) සහ නාමාවලියක් සඳහන් කරන්න. Create ක්ලික් කරන්න.intel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-8
  3. පරාමිති සංස්කාරකයේ ටැබ් කිහිපයක් ඇත, එහිදී ඔබ ඔබේ EMIF ක්‍රියාත්මක කිරීම පිළිබිඹු කිරීමට පරාමිති වින්‍යාස කළ යුතුය:
Intel Arria 10 EMIF පරාමිති සංස්කාරක මාර්ගෝපදේශ

වගුව 1. EMIF පරාමිති සංස්කාරක මාර්ගෝපදේශ

පරාමිති සංස්කාරක පටිත්ත මාර්ගෝපදේශ
ජෙනරාල් පහත පරාමිතීන් නිවැරදිව ඇතුළත් කර ඇති බවට සහතික වන්න:

• උපාංගය සඳහා වේග ශ්‍රේණිය.

• මතක ඔරලෝසු සංඛ්‍යාතය.

• PLL යොමු ඔරලෝසු සංඛ්‍යාතය.

මතකය • මත ඇති පරාමිති ඇතුලත් කිරීමට ඔබගේ මතක උපාංගය සඳහා දත්ත පත්‍රිකාව වෙත යොමු වන්න මතකය ටැබ්.

• ඔබ ALERT# පින් සඳහා නිශ්චිත ස්ථානයක් ද ඇතුළත් කළ යුතුය. (DDR4 මතක ප්‍රොටෝකෝලය සඳහා පමණක් අදාළ වේ.)

Mem I/O • මූලික ව්‍යාපෘති විමර්ශන සඳහා, ඔබට පෙරනිමි සැකසුම් භාවිතා කළ හැක

මම I/O ටැබ්.

• උසස් නිර්මාණ වලංගු කිරීම සඳහා, ඔබ ප්‍රශස්ත අවසන් කිරීමේ සැකසුම් ව්‍යුත්පන්න කිරීමට පුවරු සමාකරණය සිදු කළ යුතුය.

FPGA I/O • මූලික ව්‍යාපෘති විමර්ශන සඳහා, ඔබට පෙරනිමි සැකසුම් භාවිතා කළ හැක

FPGA I/O ටැබ්.

• උසස් නිර්මාණ වලංගු කිරීම සඳහා, ඔබ සුදුසු I/O ප්‍රමිතීන් තෝරාගැනීම සඳහා ආශ්‍රිත IBIS මාදිලි සමඟ පුවරු අනුකරණයක් සිදු කළ යුතුය.

මේම් ටයිමින් • මූලික ව්‍යාපෘති විමර්ශන සඳහා, ඔබට පෙරනිමි සැකසුම් භාවිතා කළ හැක

මේම් ටයිමින් ටැබ්.

• උසස් නිර්මාණ වලංගු කිරීම සඳහා, ඔබ ඔබේ මතක උපාංගයේ දත්ත පත්‍රිකාවට අනුව පරාමිති ඇතුළත් කළ යුතුය.

මණ්ඩලය • මූලික ව්‍යාපෘති විමර්ශන සඳහා, ඔබට පෙරනිමි සැකසුම් භාවිතා කළ හැක

මණ්ඩලය ටැබ්.

• උසස් සැලසුම් වලංගුකරණය සහ නිවැරදි කාල වසා දැමීම සඳහා, ඔබ නිවැරදි අන්තර් සංකේත මැදිහත්වීම් (ISI)/ crosstalk සහ පුවරු සහ පැකේජ skew තොරතුරු ව්‍යුත්පන්න කිරීමට පුවරු සමාකරණය සිදු කළ යුතු අතර, එය ඇතුළත් කරන්න. මණ්ඩලය ටැබ්.

පාලකය ඔබගේ මතක පාලකය සඳහා අවශ්‍ය වින්‍යාසය සහ හැසිරීම අනුව පාලක පරාමිතීන් සකසන්න.
රෝග විනිශ්චය ඔබට පරාමිති භාවිතා කළ හැකිය රෝග විනිශ්චය ඔබගේ මතක අතුරුමුහුණත පරීක්ෂා කිරීමට සහ දෝෂහරණය කිරීමට සහය වීමට ටැබ්.
Example නිර්මාණ Example නිර්මාණ ටැබ් ඔබට නිර්මාණය උත්පාදනය කරයි exampසංශ්ලේෂණය සහ අනුකරණය සඳහා les. ජනනය කරන ලද නිර්මාණය උදාample යනු EMIF IP සහ මතක අතුරුමුහුණත වලංගු කිරීම සඳහා අහඹු ගමනාගමනය උත්පාදනය කරන ධාවකයකින් සමන්විත සම්පූර්ණ EMIF පද්ධතියකි.

තනි පරාමිතීන් පිළිබඳ සවිස්තරාත්මක තොරතුරු සඳහා, Intel Arria 10 External Memory Interfaces IP පරිශීලක මාර්ගෝපදේශය තුළ ඔබේ මතක ප්‍රොටෝකෝලය සඳහා සුදුසු පරිච්ඡේදය වෙත යොමු වන්න.

සංස්ලේෂණය කළ හැකි EMIF නිර්මාණය උත්පාදනය කිරීම Example

Intel Arria 10 සංවර්ධන කට්ටල සඳහා, EMIF IP ස්වයංක්‍රීයව පරාමිතික කරන සහ නිශ්චිත පුවරුව සඳහා පින්අවුට් ජනනය කරන පෙරසිටුවීම් ඇත.

  1. පෙරසිටුවීම් කවුළුව පෙනෙන බව තහවුරු කරන්න. පෙරසිටුවීම් කවුළුව නොපෙනේ නම්, තේරීමෙන් එය ප්රදර්ශනය කරන්න View ➤ පෙරසිටුවීම්.
  2. පෙරසිටුවීම් කවුළුව තුළ, සුදුසු සංවර්ධන කට්ටල පෙරසිටුව තෝරා අයදුම් කරන්න ක්ලික් කරන්න.intel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-9
  3. EMIF IP වින්‍යාස කර Ex Generate ක්ලික් කරන්නample නිර්මාණය කවුළුවේ ඉහළ දකුණු කෙළවරේ.
  4. EMIF නිර්මාණය සඳහා නාමාවලියක් සඳහන් කරන්න example සහ OK ක්ලික් කරන්න. EMIF නිර්මාණයේ සාර්ථක උත්පාදනය example පහත දේ නිර්මාණය කරයි fileWii නාමාවලියක් යටතේ s.

රූපය 3. ජනනය කරන ලද සංස්ලේෂණය කළ හැකි නිර්මාණය Example File ව්යුහයintel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-11

සටහන: ඔබ Simulation හෝ Synthesis තේරීම් කොටුව තෝරා නොගන්නේ නම්, ගමනාන්ත නාමාවලියෙහි Platform Designer නිර්මාණය අඩංගු වේ. files, Intel Quartus Prime මෘදුකාංගය මගින් සෘජුවම සම්පාදනය කළ නොහැකි නමුත් විය හැක viewed හෝ Platform Designer යටතේ සංස්කරණය කර ඇත. මෙම තත්වය තුළ, සංශ්ලේෂණය සහ අනුකරණය උත්පාදනය කිරීමට ඔබට පහත විධානයන් ක්‍රියාත්මක කළ හැක file කට්ටල.

  • සම්පාදනය කළ හැකි ව්‍යාපෘතියක් නිර්මාණය කිරීමට, ඔබ ගමනාන්ත නාමාවලියෙහි quartus_sh -t make_qii_design.tcl ස්ක්‍රිප්ට් ධාවනය කළ යුතුය.
  • සමාකරණ ව්‍යාපෘතියක් සෑදීමට, ඔබ ගමනාන්ත නාමාවලියෙහි quartus_sh -t make_sim_design.tcl ස්ක්‍රිප්ට් ධාවනය කළ යුතුය.
  • මෙම කොටසේ ඇති Select board pulldown හිටපු පුද්ගලයාට සුදුසු සංවර්ධන කට්ටල පින් පැවරුම් යොදයිample නිර්මාණය.
  • මෙම සැකසුම ලබා ගත හැක්කේ ඔබ Ex හි Synthesis තේරීම් කොටුව ක්‍රියාත්මක කළ විට පමණිample නිර්මාණය Files කොටස.
  • මෙම සැකසුම දැනට පවතින ව්‍යවහාරික සංවර්ධන කට්ටලයට ගැළපිය යුතුය, නැතහොත් දෝෂ පණිවිඩයක් දිස්වේ.
  • Select board pulldown හි None අගය දිස්වන්නේ නම්, එය වත්මන් පරාමිති තේරීම් කිසිදු සංවර්ධන කට්ටල වින්‍යාසයකට නොගැලපෙන බව පෙන්නුම් කරයි. පෙර සැකසූ පුස්තකාලයෙන් පෙරසැකසුම් වලින් එකක් තේරීමෙන් ඔබට සංවර්ධන කට්ටලයට විශේෂිත IP සහ අදාළ පරාමිති සැකසීම් යෙදිය හැක. ඔබ පෙරසිටුවක් යොදන විට, වත්මන් IP සහ අනෙකුත් පරාමිති සැකසුම් තෝරාගත් පෙරසිටුවට ගැලපෙන ලෙස සකසා ඇත. ඔබට ඔබගේ වත්මන් සැකසුම් සුරැකීමට අවශ්‍ය නම්, ඔබ පෙරසිටුවක් තේරීමට පෙර එය කළ යුතුය. ඔබ ඔබගේ පෙර සැකසුම් සුරැකීමෙන් තොරව පෙරසිටුවක් තෝරා ගන්නේ නම්, ඔබට සෑම විටම නව පෙරසිටුවීම් වෙනත් නමක් යටතේ සුරැකිය හැක.
  • ඔබට ex උත්පාදනය කිරීමට අවශ්‍ය නම්ample නිර්මාණය ඔබේම පුවරුවක භාවිතා කිරීම සඳහා, Select board එකක් නැත ලෙස සකසන්න, ex එක ජනනය කරන්නample නිර්මාණය, පසුව පින් ස්ථාන සීමාවන් එකතු කරන්න.

අදාළ තොරතුරු

  • සංශ්ලේෂණය Example නිර්මාණය 17 පිටුවේ
  • DDR10 සඳහා Intel Arria 3 EMIF IP පරාමිති විස්තර
  • DDR10 සඳහා Intel Arria 4 EMIF IP පරාමිති විස්තර
  • QDRII/II+/Xtreme සඳහා Intel Arria 10 EMIF IP පරාමිති විස්තර
  • QDR-IV සඳහා Intel Arria 10 EMIF IP පරාමිති විස්තර
  • RLDRAM 10 සඳහා Intel Arria 3 EMIF IP පරාමිති විස්තර
  • LPDDR10 සඳහා Intel Arria 3 EMIF IP පරාමිති විස්තර

EMIF නිර්මාණය උත්පාදනය කිරීම Exampඅනුකරණය සඳහා le

Intel Arria 10 සංවර්ධන කට්ටල සඳහා, EMIF IP ස්වයංක්‍රීයව පරාමිතික කරන සහ නිශ්චිත පුවරුව සඳහා පින්අවුට් ජනනය කරන පෙරසිටුවීම් ඇත.

  1. පෙරසිටුවීම් කවුළුව පෙනෙන බව තහවුරු කරන්න. පෙරසිටුවීම් කවුළුව නොපෙනේ නම්, තේරීමෙන් එය ප්රදර්ශනය කරන්න View ➤ පෙරසිටුවීම්.
  2. පෙරසිටුවීම් කවුළුව තුළ, සුදුසු සංවර්ධන කට්ටල පෙරසිටුව තෝරා අයදුම් කරන්න ක්ලික් කරන්න.intel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-12
  3. EMIF IP වින්‍යාස කර Ex Generate ක්ලික් කරන්නample නිර්මාණය කවුළුවේ ඉහළ දකුණු කෙළවරේ.intel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-13
  4. EMIF නිර්මාණය සඳහා නාමාවලියක් සඳහන් කරන්න example සහ OK ක්ලික් කරන්න.

EMIF නිර්මාණයේ සාර්ථක උත්පාදනය example බහු නිර්මාණය කරයි file sim/ed_sim නාමාවලියක් යටතේ විවිධ සහය දක්වන සිමියුලේටර් සඳහා කට්ටල.
රූපය 4. ජනනය කරන ලද සමාකරණ සැලසුම් Example File ව්යුහයintel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-14

සටහන: ඔබ Simulation හෝ Synthesis තේරීම් කොටුව තෝරා නොගන්නේ නම්, ගමනාන්ත නාමාවලියෙහි Platform Designer නිර්මාණය අඩංගු වේ files, Intel Quartus Prime මෘදුකාංගය මගින් සෘජුවම සම්පාදනය කළ නොහැකි නමුත් විය හැක viewed හෝ Platform Designer යටතේ සංස්කරණය කර ඇත. මෙම තත්වය තුළ ඔබට සංශ්ලේෂණය සහ අනුකරණය උත්පාදනය කිරීමට පහත විධානයන් ක්‍රියාත්මක කළ හැක file කට්ටල.

  • සම්පාදනය කළ හැකි ව්‍යාපෘතියක් නිර්මාණය කිරීමට, ඔබ ගමනාන්ත නාමාවලියෙහි quartus_sh -t make_qii_design.tcl ස්ක්‍රිප්ට් ධාවනය කළ යුතුය.
  • සමාකරණ ව්‍යාපෘතියක් සෑදීමට, ඔබ ගමනාන්ත නාමාවලියෙහි quartus_sh -t make_sim_design.tcl ස්ක්‍රිප්ට් ධාවනය කළ යුතුය.

අදාළ තොරතුරු

  • අනුකරණය Example නිර්මාණය 19 පිටුවේ
  • Intel Arria 10 EMIF IP - මතක IP අනුකරණය කිරීම

සිමියුලේෂන් එදිරිව දෘඪාංග ක්‍රියාත්මක කිරීම

බාහිර මතක අතුරුමුහුණත් සමාකරණය සඳහා, ඔබට IP උත්පාදනය අතරතුර රෝග විනිශ්චය පටිත්තෙහි ක්‍රමාංකනය මඟ හැරීම හෝ සම්පූර්ණ ක්‍රමාංකනය තෝරාගත හැක.
EMIF සමාකරණ ආකෘති
මෙම වගුව මඟ හැරීමේ ක්‍රමාංකනය සහ සම්පූර්ණ ක්‍රමාංකන ආකෘතිවල ලක්ෂණ සංසන්දනය කරයි.
වගුව 2. EMIF සමාකරණ ආකෘති: සම්පූර්ණ ක්‍රමාංකනයට එරෙහිව ක්‍රමාංකනය මඟ හරින්න

ක්රමාංකනය මඟ හරින්න සම්පූර්ණ ක්රමාංකනය
පරිශීලක තර්කනය කෙරෙහි අවධානය යොමු කරන පද්ධති මට්ටමේ අනුකරණය. ක්‍රමාංකනය කෙරෙහි අවධානය යොමු කරන මතක අතුරුමුහුණත් අනුකරණය.
ක්රමාංකනය පිළිබඳ විස්තර ග්රහණය කර නැත. සියලු s අල්ලා ගනීtagක්රමාංකනය කිරීම.
දිගටම…
ක්රමාංකනය මඟ හරින්න සම්පූර්ණ ක්රමාංකනය
දත්ත ගබඩා කිරීමට සහ ලබා ගැනීමට හැකියාව ඇත. මට්ටම් කිරීම, එක්-බිට් ඩෙස්ක්ව් යනාදිය ඇතුළත් වේ.
නිවැරදි කාර්යක්ෂමතාවය නියෝජනය කරයි.
පුවරු ඇලවීම සලකන්නේ නැත.

RTL සිමියුලේෂන් එදිරිව දෘඪාංග ක්‍රියාත්මක කිරීම
මෙම වගුව EMIF අනුකරණය සහ දෘඪාංග ක්‍රියාත්මක කිරීම අතර ප්‍රධාන වෙනස්කම් ඉස්මතු කරයි.
වගුව 3. EMIF RTL සිමියුලේෂන් එදිරිව දෘඪාංග ක්‍රියාත්මක කිරීම

RTL සමාකරණය දෘඪාංග ක්‍රියාත්මක කිරීම
Nios® ආරම්භ කිරීම සහ ක්රමාංකන කේතය සමාන්තරව ක්රියාත්මක වේ. Nios ආරම්භ කිරීම සහ ක්‍රමාංකන කේතය අනුක්‍රමිකව ක්‍රියාත්මක වේ.
අතුරුමුහුණත් අනුකරණයේදී එකවරම cal_done සංඥා සංඥා තහවුරු කරයි. Fitter මෙහෙයුම් මගින් ක්‍රමාංකන අනුපිළිවෙල තීරණය කරනු ලබන අතර, අතුරුමුහුණත් cal_done එකවිට තහවුරු නොකරයි.

ඔබ ඔබේ නිර්මාණයේ යෙදුම සඳහා රථවාහන රටා මත පදනම්ව RTL සමාකරණ ධාවනය කළ යුතුය. RTL සමාකරණය PCB ලුහුබැඳීම් ප්‍රමාදයන් ආදර්ශනය නොකරන බව සලකන්න, එය RTL සමාකරණය සහ දෘඪාංග ක්‍රියාත්මක කිරීම අතර ප්‍රමාදයේ විෂමතාවයක් ඇති කළ හැකිය.

ModelSim සමඟ බාහිර මතක අතුරුමුහුණත IP අනුකරණය කිරීම

මෙම ක්රියාපටිපාටිය EMIF නිර්මාණය අනුකරණය කරන ආකාරය පෙන්වයිample.

  1. Mentor Graphics* ModelSim මෘදුකාංගය දියත් කර තෝරන්න File ➤ නාමාවලිය වෙනස් කරන්න. උත්පාදනය කරන ලද නිර්මාණය තුළ ඇති sim/ed_sim/mentor නාමාවලිය වෙත සංචාලනය කරන්න example ෆෝල්ඩරය.
  2. පිටපත කවුළුව තිරයේ පහළින් දිස්වන බව තහවුරු කරන්න. පිටපත් කවුළුව නොපෙනේ නම්, ක්ලික් කිරීමෙන් එය පෙන්වන්න View ➤ පිටපත.
  3. පිටපත් කවුළුව තුළ, මූලාශ්‍රය msim_setup.tcl ධාවනය කරන්න.
  4. මූලාශ්‍රය msim_setup.tcl ධාවනය අවසන් වූ පසු, පිටපත් කවුළුව තුළ ld_debug ධාවනය කරන්න.
  5. ld_debug ධාවනය අවසන් වූ පසු, Objects කවුළුව දර්ශනය වන බව තහවුරු කරන්න. Objects කවුළුව නොපෙනේ නම්, ක්ලික් කිරීමෙන් එය ප්රදර්ශනය කරන්න View ➤ වස්තු.
  6. Objects කවුළුව තුළ, දකුණු-ක්ලික් කර Add Wave තේරීමෙන් ඔබට අනුකරණය කිරීමට අවශ්‍ය සංඥා තෝරන්න.
  7. ඔබ අනුකරණය සඳහා සංඥා තේරීම අවසන් කළ පසු, පිටපත් කවුළුව තුළ ධාවනය -සියල්ල ක්‍රියාත්මක කරන්න. එය සම්පූර්ණ වන තෙක් අනුකරණය ක්රියාත්මක වේ.
  8. සමාකරණය නොපෙනේ නම්, ක්ලික් කරන්න View ➤ රැල්ල.

අදාළ තොරතුරු

Intel Arria 10 EMIF IP - මතක IP අනුකරණය කිරීම

Intel Arria 10 EMIF IP සඳහා පින් ස්ථානගත කිරීම

මෙම මාතෘකාව පින් ස්ථානගත කිරීම සඳහා මාර්ගෝපදේශ සපයයි.

ඉවරයිview

Intel Arria 10 FPGAs පහත ව්‍යුහය ඇත:

  • සෑම උපාංගයකම I/O තීරු 2ක් අඩංගු වේ.
  • සෑම I/O තීරුවකම I/O බැංකු 8ක් දක්වා අඩංගු වේ.
  • සෑම I/O බැංකුවකම මංතීරු 4ක් අඩංගු වේ.
  • සෑම මංතීරුවකම පොදු කාර්ය I/O (GPIO) කටු 12ක් අඩංගු වේ.
පොදු පින් මාර්ගෝපදේශ

පහත කරුණු පොදු පින් මාර්ගෝපදේශ සපයයි:

  • ලබා දී ඇති බාහිර මතක අතුරුමුහුණත සඳහා වන කටු තනි I/O තීරුවක් තුළ පවතින බව සහතික කර ගන්න.
  • බැංකු කිහිපයක් පුරා විහිදෙන අතුරු මුහුණත් පහත අවශ්‍යතා සපුරාලිය යුතුය:
    • බැංකු එකිනෙකට යාබදව තිබිය යුතුය. යාබද බැංකු පිළිබඳ තොරතුරු සඳහා, Intel Arria 10 External Memory Interfaces IP පරිශීලක මාර්ගෝපදේශය වෙත යොමු වන්න.
    • ප්‍රමාදය අවම කිරීම සඳහා ලිපිනය සහ විධාන බැංකුව මධ්‍ය බැංකුවක වාසය කළ යුතුය. මතක අතුරුමුහුණත ඉරට්ටේ බැංකු සංඛ්‍යාවක් භාවිතා කරන්නේ නම්, ලිපිනය සහ විධාන බැංකුව මධ්‍ය බැංකු දෙකෙන් එකක පැවතිය හැක.
  • භාවිතයට නොගත් කටු සාමාන්‍ය කාර්ය I/O කටු ලෙස භාවිත කළ හැක.
  • සියලුම ලිපින සහ විධාන සහ ආශ්‍රිත පින් තනි බැංකුවක් තුළ පැවතිය යුතුය.
  • ලිපිනය සහ විධාන සහ දත්ත කටු වලට පහත කොන්දේසි යටතේ බැංකුවක් බෙදා ගත හැක:
    • ලිපිනය සහ විධාන සහ දත්ත කටු වලට I/O මංතීරුවක් බෙදා ගත නොහැක.
    • ලිපිනයේ සහ විධාන බැංකුවේ භාවිත නොකළ I/O මංතීරුවක් පමණක් දත්ත කටු සඳහා භාවිත කළ හැක.

වගුව 4. සාමාන්ය පින් සීමාවන්

සංඥා වර්ගය සීමා කිරීම
දත්ත ස්ට්රෝබ් DQ කාණ්ඩයකට අයත් සියලුම සංඥා එකම I/O මංතීරුවක පැවතිය යුතුය.
දත්ත අදාළ DQ පින් එකම I/O මංතීරුවේ තිබිය යුතුය. DM/DBI පින් නිසි ලෙස ක්‍රියාත්මක වීම සඳහා DQ පින් එකක් සමඟ යුගල කළ යුතුය. ද්විපාර්ශ්වික දත්ත රේඛා සඳහා සහය නොදක්වන ප්‍රොටෝකෝල සඳහා, කියවීමේ සංඥා ලිවීමේ සංඥා වලින් වෙන වෙනම කාණ්ඩගත කළ යුතුය.
ලිපිනය සහ විධානය ලිපිනය සහ විධාන අල්ෙපෙනති I/O බැංකුවක් තුළ පූර්ව නිශ්චිත ස්ථානවල පැවතිය යුතුය.

පින් පැවරුම්
ඔබ IP උත්පාදනය අතරතුර සංවර්ධන කට්ටල පෙරසිටුවක් යෙදුවේ නම්, සංවර්ධන කට්ටලය සඳහා වන සියලුම පින් පැවරුම් ස්වයංක්‍රීයව උත්පාදනය වන අතර .qsf හි සත්‍යාපනය කළ හැක. file එය නිර්මාණය ex සමඟ ජනනය වේample.

අදාළ තොරතුරු

  • Intel Arria 10 EMIF IP DDR3
  • DDR10 සඳහා Intel Arria 4 EMIF IP
  • QDRII/II+/Xtreme සඳහා Intel Arria 10 EMIF IP
  • QDR-IV සඳහා Intel Arria 10 EMIF IP
  • RLDRAM 10 සඳහා Intel Arria 3 EMIF IP
  • LPDDR10 සඳහා Intel Arria 3 EMIF IP

Intel Arria 10 EMIF නිර්මාණය සම්පාදනය කිරීම සහ ක්‍රමලේඛනය කිරීම Example

ඔබ .qsf හි අවශ්‍ය පින් පැවරුම් සිදු කළ පසු file, ඔබට නිර්මාණය ex සම්පාදනය කළ හැකියample Intel Quartus Prime මෘදුකාංගයේ.

  1. හිටපු මෝස්තරය අඩංගු Intel Quartus Prime ෆෝල්ඩරය වෙත සංචාලනය කරන්නample නාමාවලිය.
  2. Intel Quartus Prime ව්‍යාපෘතිය විවෘත කරන්න file, (.qpf).
  3. සම්පාදනය ආරම්භ කිරීමට, සැකසීම ➤ ආරම්භය සම්පාදනය ක්ලික් කරන්න. සම්පාදනය සාර්ථකව නිම කිරීම .sof ජනනය කරයි file, දෘඪාංග මත ධාවනය කිරීමට නිර්මාණය සක්රීය කරයි.
  4. සම්පාදනය කළ සැලසුම සමඟ ඔබේ උපාංගය ක්‍රමලේඛනය කිරීමට, මෙවලම් ➤ ක්‍රමලේඛකයා ක්ලික් කිරීමෙන් ක්‍රමලේඛකයා විවෘත කරන්න.
  5. ක්‍රමලේඛකයා තුළ, සහය දක්වන උපාංග හඳුනා ගැනීමට Auto Detect ක්ලික් කරන්න.
  6. Intel Arria 10 උපාංගය තෝරන්න, ඉන්පසු වෙනස් කරන්න තෝරන්න File.
  7. ජනනය කරන ලද ed_synth.sof වෙත සංචාලනය කරන්න file සහ විවෘත තෝරන්න.
  8. Intel Arria 10 උපාංගය ක්‍රමලේඛනය කිරීම ආරම්භ කිරීමට Start ක්ලික් කරන්න. උපාංගය සාර්ථකව ක්‍රමලේඛනය කර ඇති විට, කවුළුවේ ඉහළ දකුණේ ඇති ප්‍රගති තීරුව 100% (සාර්ථක) දැක්විය යුතුය.

Intel Arria 10 EMIF Design Ex නිදොස් කිරීමample

EMIF නිදොස් කිරීමේ මෙවලම් කට්ටලය බාහිර මතක අතුරුමුහුණත් සැලසුම් නිදොස් කිරීමට සහය වීමට ඇත. මෙවලම් කට්ටලය ඔබට කියවීමට සහ ලිවීමට මායිම් පෙන්වීමට සහ අක්ෂි රූප සටහන් ජනනය කිරීමට ඉඩ සලසයි. ඔබ Intel Arria 10 සංවර්ධන කට්ටලය වැඩසටහන්ගත කළ පසු, ඔබට EMIF Debug Toolkit භාවිතයෙන් එහි ක්‍රියාකාරිත්වය සත්‍යාපනය කළ හැක.

  1. EMIF නිදොස් කිරීමේ මෙවලම් කට්ටලය දියත් කිරීමට, මෙවලම් ➤ පද්ධති නිදොස් කිරීමේ මෙවලම් ➤ බාහිර මතක අතුරුමුහුණත් මෙවලම් කට්ටලය වෙත යන්න.
  2. Initialize Connections ක්ලික් කරන්න.
  3. උපාංගය වෙත සබැඳි ව්‍යාපෘතිය ක්ලික් කරන්න. කවුළුවක් දිස්වේ; නිවැරදි උපාංගය තෝරාගෙන ඇති බව සහ නිවැරදි .sof බව තහවුරු කරන්න file තෝරා ගනු ලැබේ.
  4. Create Memory Interface Connection ක්ලික් කරන්න. හරි ක්ලික් කිරීමෙන් පෙරනිමි සැකසුම් පිළිගන්න.
  5. Intel Arria 10 සංවර්ධන කට්ටලය දැන් EMIF Debug Toolkit සමඟ ක්‍රියා කිරීමට සකසා ඇති අතර, ඔබට පහත සඳහන් ඕනෑම වාර්තාවක් අනුරූප විකල්පය මත දෙවරක් ක්ලික් කිරීමෙන් උත්පාදනය කළ හැක:
  • නැවත ක්‍රමාංකනය කිරීම. එක් එක් DQ/DQS පින් සඳහා මායිම් සමඟින් DQ/DQS කණ්ඩායමකට ක්‍රමාංකන තත්ත්වය සාරාංශ කරමින් ක්‍රමාංකන වාර්තාවක් නිෂ්පාදනය කරයි.
  • රියදුරු ආන්තිකකරණය. I/O පින් එකකට කියවීමේ සහ ලිවීමේ මායිම් සාරාංශ කරමින් වාර්තාවක් නිෂ්පාදනය කරයි. මෙය ක්‍රමාංකන ආන්තිකයෙන් වෙනස් වන්නේ ධාවක ආන්තිකය ක්‍රමාංකනය කිරීමේදී නොව පරිශීලක මාදිලියේ ගමනාගමනය අතරතුර ග්‍රහණය කර ගන්නා බැවිනි.
  • අක්ෂි රූප සටහනක් සාදන්න. ක්රමාංකන දත්ත රටා මත පදනම්ව එක් එක් DQ පින් සඳහා අක්ෂි රූප සටහන් කියවීම සහ ලිවීම ජනනය කරයි.
  • ක්‍රමාංකනය අවසන් කිරීම. විවිධ අවසන් කිරීමේ අගයන් අතුගා දැමීම සහ එක් එක් අවසන් කිරීමේ අගය සපයන මායිම් වාර්තා කරයි. මතක අතුරුමුහුණත සඳහා ප්‍රශස්ත අවසන් කිරීම තේරීමට උදවු කිරීමට මෙම විශේෂාංගය භාවිතා කරන්න.

නිර්මාණ Example බාහිර මතක අතුරුමුහුණත් සඳහා විස්තරය Intel Arria 10 FPGA IP

ඔබ ඔබේ EMIF IP පරාමිතිකරණය කර උත්පාදනය කරන විට, පද්ධතිය අනුකරණය සහ සංස්ලේෂණය සඳහා නාමාවලි නිර්මාණය කරන බව ඔබට සඳහන් කළ හැක. file කට්ටල, සහ උත්පාදනය file ස්වයංක්රීයව සකසයි. Ex යටතේ Simulation හෝ Synthesis තේරුවොත්ample නිර්මාණය Fileහිටපු මත sample Designs ටැබය, පද්ධතිය සම්පූර්ණ අනුකරණයක් නිර්මාණය කරයි file කට්ටලයක් හෝ සම්පූර්ණ සංශ්ලේෂණයක් file ඔබගේ තේරීම අනුව සකසන්න.

සංශ්ලේෂණය Example නිර්මාණය

සංශ්ලේෂණය example නිර්මාණය පහත රූපයේ දැක්වෙන ප්රධාන කොටස් අඩංගු වේ.

  • සංශ්ලේෂණය කළ හැකි Avalon®-MM හිටපු රථවාහන උත්පාදක යන්ත්‍රයක්ampපරාමිතික ලිපින ගණනකට කියවීමේ සහ ලිවීමේ ව්‍යාජ අහඹු රටාවක් ක්‍රියාත්මක කරන le ධාවකය. ගමනාගමන උත්පාදක යන්ත්රය ලිඛිත දත්තවලට ගැලපෙන බව සහතික කිරීම සඳහා මතකයෙන් කියවන දත්ත නිරීක්ෂණය කරන අතර වෙනත් ආකාරයකින් අසාර්ථක වීමක් තහවුරු කරයි.
  • මතක අතුරුමුහුණතේ උදාහරණයක්, එයට ඇතුළත් වන්නේ:
    • Avalon-MM අතුරුමුහුණත සහ AFI අතුරුමුහුණත අතර මධ්‍යස්ථ කරන මතක පාලකයකි.
    • PHY, කියවීමේ සහ ලිවීමේ මෙහෙයුම් සිදු කිරීම සඳහා මතක පාලකය සහ බාහිර මතක උපාංග අතර අතුරු මුහුණතක් ලෙස සේවය කරයි.

රූපය 5. සංශ්ලේෂණය Example නිර්මාණයintel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-15

ඔබ Ping Pong PHY විශේෂාංගය භාවිතා කරන්නේ නම්, සංශ්ලේෂණය exampපහත රූපයේ දැක්වෙන පරිදි ස්වාධීන පාලක දෙකක් සහ පොදු PHY එකක් හරහා ස්වාධීන මතක උපාංග දෙකකට විධාන නිකුත් කරන රථවාහන ජනක යන්ත්‍ර දෙකක් le සැලසුමට ඇතුළත් වේ.

රූපය 6. සංශ්ලේෂණය Example Ping Pong PHY සඳහා නිර්මාණයintel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-18

ඔබ RLDRAM 3 භාවිතා කරන්නේ නම්, සංශ්ලේෂණය exampපහත රූපයේ දැක්වෙන පරිදි, le නිර්මාණය AFI භාවිතයෙන් PHY සමඟ කෙලින්ම සන්නිවේදනය කරයි.
රූපය 7. සංශ්ලේෂණය Example RLDRAM 3 අතුරුමුහුණත් සඳහා නිර්මාණයintel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-19

සටහන: PLL බෙදාගැනීමේ මාදිලිය, DLL බෙදාගැනීමේ මාදිලිය, හෝ OCT බෙදාගැනීමේ මාදිලියේ පරාමිති එකක් හෝ වැඩි ගණනක් බෙදා නොගැනීම හැර වෙනත් ඕනෑම අගයකට සකසා ඇත්නම්, සංශ්ලේෂණය example නිර්මාණයේ රථවාහන උත්පාදක/මතක අතුරුමුහුණත් අවස්ථා දෙකක් අඩංගු වේ. ගමනාගමන උත්පාදක/මතක අතුරුමුහුණත් අවස්ථා දෙක සම්බන්ධ වන්නේ පරාමිති සැකසුම් මගින් අර්ථ දක්වා ඇති පරිදි බෙදාගත් PLL/DLL/OCT සම්බන්ධතා මගිනි. ගමනාගමන උත්පාදක/මතක අතුරුමුහුණත නිදර්ශන මඟින් ඔබට ඔබේම නිර්මාණ තුළ එවැනි සම්බන්ධතා ඇති කර ගත හැකි ආකාරය පෙන්නුම් කරයි.

සටහන: Intel Quartus Prime Standard Edition User Guide හි විස්තර කර ඇති පරිදි තෙවන පාර්ශවීය සංශ්ලේෂණ ප්‍රවාහය: තෙවන පාර්ශවීය සංශ්ලේෂණය EMIF IP සඳහා සහය දක්වන ප්‍රවාහයක් නොවේ.
අදාළ තොරතුරු
සංස්ලේෂණය කළ හැකි EMIF නිර්මාණය උත්පාදනය කිරීම Example 7 පිටුවේ

අනුකරණය Example නිර්මාණය

අනුකරණය example නිර්මාණය පහත රූපයේ දැක්වෙන ප්රධාන කොටස් අඩංගු වේ.

  • සංශ්ලේෂණයේ උදාහරණයක් example නිර්මාණය. පෙර කොටසේ විස්තර කර ඇති පරිදි, සංශ්ලේෂණය example නිර්මාණයේ රථවාහන උත්පාදක යන්ත්රයක් සහ මතක අතුරුමුහුණතෙහි උදාහරණයක් අඩංගු වේ. මෙම වාරණයන් වේගවත් සමාකරණය සඳහා සුදුසු අවස්ථාවලදී වියුක්ත සමාකරණ ආකෘති වෙත පෙරනිමි වේ.
  • මතක ආකෘතියක්, එය මතක ප්‍රොටෝකෝල පිරිවිතරයන්ට අනුකූල වන සාමාන්‍ය ආකෘතියක් ලෙස ක්‍රියා කරයි. බොහෝ විට, මතක වෙළෙන්දෝ ඔවුන්ගේ විශේෂිත මතක සංරචක සඳහා අනුකරණ ආකෘති සපයයි, ඒවා ඔබට බාගත හැකිය. webඅඩවි.
  • තත්ත්‍ව පරීක්‍ෂකයක්, බාහිර මතක අතුරුමුහුණත IP සහ රථවාහන උත්පාදක යන්ත්‍රයෙන් තත්ව සංඥා නිරීක්‍ෂණය කරයි, සමස්ත සාමාර්ථයක් හෝ අසාර්ථක තත්ත්වයක් සංඥා කිරීමට.

රූපය 8. සමාකරණය Example නිර්මාණයintel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-18

ඔබ Ping Pong PHY විශේෂාංගය භාවිතා කරන්නේ නම්, simulation exampපහත රූපයේ දැක්වෙන පරිදි ස්වාධීන පාලක දෙකක් සහ පොදු PHY එකක් හරහා ස්වාධීන මතක උපාංග දෙකකට විධාන නිකුත් කරන රථවාහන ජනක යන්ත්‍ර දෙකක් le සැලසුමට ඇතුළත් වේ.

රූපය 9. සමාකරණය Example Ping Pong PHY සඳහා නිර්මාණයintel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-19

ඔබ RLDRAM 3 භාවිතා කරන්නේ නම්, simulation ex හි රථවාහන උත්පාදක යන්ත්රයampපහත රූපයේ දැක්වෙන පරිදි, le නිර්මාණය AFI භාවිතයෙන් PHY සමඟ කෙලින්ම සන්නිවේදනය කරයි.

රූපය 10. සමාකරණය Example RLDRAM 3 අතුරුමුහුණත් සඳහා නිර්මාණයintel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-20

අදාළ තොරතුරු
EMIF නිර්මාණය උත්පාදනය කිරීම Examp10 පිටුවේ අනුකරණය සඳහා le

Example Designs Interface Tab

පරාමිති සංස්කාරකයට Example Designs ටැබය ඔබට ඔබේ හිටපු පුද්ගලයා පරාමිතිකරණය කිරීමට සහ උත්පාදනය කිරීමට ඉඩ සලසයිample designs.l

රූපය 11. උදාample Designs Tab බාහිර මතක අතුරුමුහුණත් පරාමිති සංස්කාරකයේintel-UG-20118-බාහිර-මතක-අතුරුමුහුණත්-Arria-10-FPGA-IP-Design-Example-fig-21

ලබා ගත හැකි Example නිර්මාණ අංශය
Select design pulldown මඟින් ඔබට අවශ්‍ය ex තෝරා ගැනීමට ඉඩ සලසයිample නිර්මාණය. දැනට, EMIF Example Design යනු පවතින එකම තේරීම වන අතර පෙරනිමියෙන් තෝරා ගනු ලැබේ.

බාහිර මතක අතුරුමුහුණත් සඳහා ලේඛන සංශෝධන ඉතිහාසය Intel Arria 10 FPGA IP Design Example පරිශීලක මාර්ගෝපදේශය

ලේඛන අනුවාදය Intel Quartus Prime අනුවාදය වෙනස්කම්
2021.03.29 21.1 • තුළ Example නිර්මාණ ඉක්මන් ආරම්භය පරිච්ඡේදය, NCSim* සිමියුලේටරය වෙත යොමු ඉවත් කරන ලදී.
2018.09.24 18.1 • හි යාවත්කාලීන කළ සංඛ්‍යා සංස්ලේෂණය කළ හැකි EMIF නිර්මාණය උත්පාදනය කිරීම Example සහ EMIF නිර්මාණය උත්පාදනය කිරීම Exampඅනුකරණය සඳහා le මාතෘකා.
2018.05.07 18.0 • ලේඛන මාතෘකාව වෙනස් කරන ලදී Intel Arria 10 External Memory Interfaces IP Design Example පරිශීලක මාර්ගෝපදේශය දක්වා බාහිර මතක අතුරුමුහුණත් Intel Arria 10 FPGA IP Design Example පරිශීලක මාර්ගෝපදේශය.

• හි උණ්ඩ ලකුණු නිවැරදි කරන ලදී ඉවරයිview කොටස Intel Arria 10 EMIF IP සඳහා පින් ස්ථානගත කිරීම මාතෘකාව.

දිනය අනුවාදය වෙනස්කම්
නොවැම්බර්

2017

2017.11.06 මුල් නිකුතුව.

ඉන්ටෙල් සංස්ථාව. සියලුම හිමිකම් ඇවිරිණි. Intel, Intel ලාංඡනය සහ අනෙකුත් Intel සලකුණු Intel Corporation හෝ එහි අනුබද්ධිත සමාගම්වල වෙළඳ ලකුණු වේ. Intel හි FPGA සහ අර්ධ සන්නායක නිෂ්පාදනවල කාර්ය සාධනය වර්තමාන පිරිවිතරයන්ට අනුව Intel හි සම්මත වගකීම් සහතිකයට අනුකූලව සහතික කරයි, නමුත් දැනුම්දීමකින් තොරව ඕනෑම වේලාවක ඕනෑම නිෂ්පාදනයක් සහ සේවාවක් වෙනස් කිරීමට අයිතිය රඳවා තබා ගනී. Intel විසින් ලිඛිතව ලිඛිතව එකඟ වී ඇති පරිදි හැර මෙහි විස්තර කර ඇති ඕනෑම තොරතුරක්, නිෂ්පාදනයක් හෝ සේවාවක් යෙදුමෙන් හෝ භාවිතා කිරීමෙන් පැන නගින කිසිදු වගකීමක් හෝ වගකීමක් Intel භාර නොගනී. Intel පාරිභෝගිකයින්ට ඕනෑම ප්‍රකාශිත තොරතුරු මත විශ්වාසය තැබීමට පෙර සහ නිෂ්පාදන හෝ සේවා සඳහා ඇණවුම් කිරීමට පෙර උපාංග පිරිවිතරවල නවතම අනුවාදය ලබා ගැනීමට උපදෙස් දෙනු ලැබේ.

  • වෙනත් නම් සහ වෙළඳ නාම වෙනත් අයගේ දේපළ ලෙස හිමිකම් පෑමට හැකිය.

ලේඛන / සම්පත්

intel UG-20118 External Memory Interfaces Arria 10 FPGA IP Design Example [pdf] පරිශීලක මාර්ගෝපදේශය
UG-20118 බාහිර මතක අතුරුමුහුණත් Arria 10 FPGA IP Design Example, UG-20118, බාහිර මතක අතුරුමුහුණත් Arria 10 FPGA IP නිර්මාණ Example, අතුරුමුහුණත් Arria 10 FPGA IP නිර්මාණ Example, 10 FPGA IP නිර්මාණ Example

යොමු කිරීම්

කමෙන්ට් එකක් දාන්න

ඔබගේ විද්‍යුත් තැපැල් ලිපිනය ප්‍රකාශනය නොකෙරේ. අවශ්‍ය ක්ෂේත්‍ර සලකුණු කර ඇත *