intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-লোগো

intel UG-20118 বাহ্যিক মেমরি ইন্টারফেস Arria 10 FPGA IP ডিজাইন এক্সample

intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Example- পণ্য

ডিজাইন প্রাক্তনampবাহ্যিক মেমরি ইন্টারফেসের জন্য দ্রুত শুরু নির্দেশিকা Intel® Arria® 10 FPGA IP

একটি নতুন ইন্টারফেস এবং আরো স্বয়ংক্রিয় নকশা প্রাক্তনampLe flow Intel® Arria® 10 বাহ্যিক মেমরি ইন্টারফেসের জন্য উপলব্ধ।
প্রাক্তনampপ্যারামিটার এডিটরে লে ডিজাইন ট্যাব আপনাকে সংশ্লেষণ এবং সিমুলেশন তৈরি নির্দিষ্ট করতে দেয় file সেট যা আপনি আপনার EMIF আইপি যাচাই করতে ব্যবহার করতে পারেন।
আপনি একটি প্রাক্তন তৈরি করতে পারেনampএকটি ইন্টেল এফপিজিএ ডেভেলপমেন্ট কিট বা আপনার তৈরি করা যেকোনো EMIF আইপির জন্য বিশেষভাবে ডিজাইন করুন।

চিত্র 1. সাধারণ নকশা প্রাক্তনampকর্মপ্রবাহ

ডিজাইন প্রাক্তনampleintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-1

চিত্র 2. একটি EMIF তৈরি করা হচ্ছে Exampএকটি Intel Arria 10 ডেভেলপমেন্ট কিট দিয়ে ডিজাইন করুন

ইন্টেল কর্পোরেশন। সমস্ত অধিকার সংরক্ষিত. ইন্টেল, ইন্টেল লোগো এবং অন্যান্য ইন্টেল চিহ্নগুলি হল ইন্টেল কর্পোরেশন বা এর সহযোগী সংস্থাগুলির ট্রেডমার্ক৷ ইন্টেল তার এফপিজিএ এবং সেমিকন্ডাক্টর পণ্যগুলির কার্যকারিতাকে ইন্টেলের স্ট্যান্ডার্ড ওয়ারেন্টি অনুসারে বর্তমান স্পেসিফিকেশনের জন্য ওয়ারেন্টি দেয় তবে নোটিশ ছাড়াই যে কোনও সময় যে কোনও পণ্য এবং পরিষেবাতে পরিবর্তন করার অধিকার সংরক্ষণ করে৷ ইন্টেল লিখিতভাবে স্পষ্টভাবে সম্মত হওয়া ছাড়া এখানে বর্ণিত কোনো তথ্য, পণ্য বা পরিষেবার আবেদন বা ব্যবহারের ফলে উদ্ভূত কোনো দায়িত্ব বা দায়ভার গ্রহণ করে না। Intel গ্রাহকদের কোনো প্রকাশিত তথ্যের উপর নির্ভর করার আগে এবং পণ্য বা পরিষেবার জন্য অর্ডার দেওয়ার আগে ডিভাইসের স্পেসিফিকেশনের সর্বশেষ সংস্করণ পেতে পরামর্শ দেওয়া হয়।

  • অন্যান্য নাম এবং ব্র্যান্ডগুলি অন্যের সম্পত্তি হিসাবে দাবি করা যেতে পারে।
একটি EMIF প্রকল্প তৈরি করা হচ্ছে

Intel Quartus® Prime সফ্টওয়্যার সংস্করণ 17.1 এবং পরবর্তী সংস্করণের জন্য, EMIF IP তৈরি করার আগে আপনাকে অবশ্যই একটি Intel Quartus Prime প্রকল্প তৈরি করতে হবে এবং এক্স ডিজাইনampলে

  1. ইন্টেল কোয়ার্টাস প্রাইম সফ্টওয়্যারটি চালু করুন এবং নির্বাচন করুন File ➤ নতুন প্রজেক্ট উইজার্ড। Next ক্লিক করুন।intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-3
  2. আপনি যে প্রকল্পটি তৈরি করতে চান তার জন্য একটি ডিরেক্টরি এবং নাম উল্লেখ করুন। Next ক্লিক করুন।intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-4
  3. যাচাই করুন যে খালি প্রকল্প নির্বাচন করা হয়েছে। পরবর্তী দুইবার ক্লিক করুন.intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-5
  4. নাম ফিল্টারের অধীনে, ডিভাইসের অংশ নম্বর টাইপ করুন।
  5. উপলব্ধ ডিভাইসের অধীনে, উপযুক্ত ডিভাইস নির্বাচন করুন।intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-6
  6. Finish এ ক্লিক করুন।

EMIF আইপি তৈরি এবং কনফিগার করা

নিম্নলিখিত পদক্ষেপগুলি কীভাবে EMIF আইপি তৈরি এবং কনফিগার করতে হয় তা ব্যাখ্যা করে। আপনি লক্ষ্য করছেন যে মেমরি প্রোটোকল নির্বিশেষে পদক্ষেপগুলি একই রকম।

  1. আইপি ক্যাটালগ উইন্ডোতে, Intel Arria 10 External Memory Interfaces নির্বাচন করুন। (আইপি ক্যাটালগ উইন্ডোটি দৃশ্যমান না হলে, নির্বাচন করুন View ➤ ইউটিলিটি উইন্ডোজ ➤ আইপি ক্যাটালগ।)intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-7
  2. IP প্যারামিটার এডিটরে, EMIF IP-এর জন্য একটি সত্তার নাম প্রদান করুন (আপনি এখানে যে নামটি প্রদান করেন সেটি হয়ে যায় file IP এর জন্য নাম) এবং একটি ডিরেক্টরি নির্দিষ্ট করুন। তৈরি করুন ক্লিক করুন।intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-8
  3. পরামিতি সম্পাদকের একাধিক ট্যাব রয়েছে যেখানে আপনাকে অবশ্যই আপনার EMIF বাস্তবায়ন প্রতিফলিত করতে পরামিতিগুলি কনফিগার করতে হবে:
Intel Arria 10 EMIF প্যারামিটার এডিটর নির্দেশিকা

সারণী 1. EMIF পরামিতি সম্পাদক নির্দেশিকা

প্যারামিটার এডিটর ট্যাব নির্দেশিকা
সাধারণ নিশ্চিত করুন যে নিম্নলিখিত পরামিতিগুলি সঠিকভাবে প্রবেশ করানো হয়েছে:

• ডিভাইসের জন্য গতির গ্রেড।

• মেমরি ক্লক ফ্রিকোয়েন্সি।

• পিএলএল রেফারেন্স ক্লক ফ্রিকোয়েন্সি।

স্মৃতি • আপনার মেমরি ডিভাইসের জন্য ডেটাশীট পড়ুন যাতে প্যারামিটারগুলি প্রবেশ করানো যায়৷ স্মৃতি ট্যাব

• আপনাকে ALERT# পিনের জন্য একটি নির্দিষ্ট অবস্থানও লিখতে হবে। (শুধুমাত্র DDR4 মেমরি প্রোটোকলের জন্য প্রযোজ্য।)

মেম I/O প্রাথমিক প্রকল্প তদন্তের জন্য, আপনি ডিফল্ট সেটিংস ব্যবহার করতে পারেন

মেম I/O ট্যাব

• উন্নত নকশা যাচাইকরণের জন্য, আপনাকে সর্বোত্তম সমাপ্তি সেটিংস বের করতে বোর্ড সিমুলেশন করতে হবে।

FPGA I/O প্রাথমিক প্রকল্প তদন্তের জন্য, আপনি ডিফল্ট সেটিংস ব্যবহার করতে পারেন

FPGA I/O ট্যাব

• উন্নত নকশা যাচাইকরণের জন্য, উপযুক্ত I/O মান নির্বাচন করতে আপনাকে সংশ্লিষ্ট IBIS মডেলগুলির সাথে বোর্ড সিমুলেশন করতে হবে।

মেম টাইমিং প্রাথমিক প্রকল্প তদন্তের জন্য, আপনি ডিফল্ট সেটিংস ব্যবহার করতে পারেন

মেম টাইমিং ট্যাব

• উন্নত নকশা যাচাইকরণের জন্য, আপনার মেমরি ডিভাইসের ডেটাশিট অনুযায়ী পরামিতি প্রবেশ করানো উচিত।

বোর্ড প্রাথমিক প্রকল্প তদন্তের জন্য, আপনি ডিফল্ট সেটিংস ব্যবহার করতে পারেন

বোর্ড ট্যাব

• উন্নত ডিজাইনের বৈধতা এবং সঠিক সময় বন্ধের জন্য, আপনাকে সঠিক ইন্টারসিম্বল ইন্টারফারেন্স (আইএসআই)/ ক্রসস্টালক এবং বোর্ড এবং প্যাকেজ স্ক্যু তথ্য পেতে বোর্ড সিমুলেশন করতে হবে এবং এটি প্রবেশ করান বোর্ড ট্যাব

নিয়ন্ত্রক আপনার মেমরি কন্ট্রোলারের জন্য পছন্দসই কনফিগারেশন এবং আচরণ অনুযায়ী নিয়ামক পরামিতি সেট করুন।
ডায়াগনস্টিকস আপনি প্যারামিটার ব্যবহার করতে পারেন ডায়াগনস্টিকস আপনার মেমরি ইন্টারফেস পরীক্ষা এবং ডিবাগ করতে সহায়তা করার জন্য ট্যাব।
Exampলে ডিজাইন Exampলে ডিজাইন ট্যাব আপনাকে ডিজাইন তৈরি করতে দেয়ampসংশ্লেষণ এবং সিমুলেশন জন্য les. উত্পন্ন নকশা প্রাক্তনample হল একটি সম্পূর্ণ EMIF সিস্টেম যার মধ্যে EMIF IP এবং একটি ড্রাইভার যা মেমরি ইন্টারফেসকে যাচাই করার জন্য এলোমেলো ট্র্যাফিক তৈরি করে।

পৃথক পরামিতি সম্পর্কে বিস্তারিত তথ্যের জন্য, Intel Arria 10 External Memory Interfaces IP User Guide-এ আপনার মেমরি প্রোটোকলের জন্য উপযুক্ত অধ্যায় পড়ুন।

সিন্থেসাইজেবল EMIF ডিজাইন তৈরি করা হচ্ছেample

Intel Arria 10 ডেভেলপমেন্ট কিটগুলির জন্য, এমন প্রিসেট রয়েছে যেগুলি স্বয়ংক্রিয়ভাবে EMIF IP প্যারামিটারাইজ করে এবং নির্দিষ্ট বোর্ডের জন্য পিনআউট তৈরি করে।

  1. প্রিসেট উইন্ডোটি দৃশ্যমান কিনা তা যাচাই করুন। যদি প্রিসেট উইন্ডোটি দৃশ্যমান না হয়, নির্বাচন করে এটি প্রদর্শন করুন View ➤ প্রিসেট।
  2. প্রিসেট উইন্ডোতে, উপযুক্ত ডেভেলপমেন্ট কিট প্রিসেট নির্বাচন করুন এবং প্রয়োগ করুন ক্লিক করুন।intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-9
  3. EMIF IP কনফিগার করুন এবং Generate Ex-এ ক্লিক করুনampউইন্ডোর উপরের-ডান কোণায় ডিজাইন করুন।
  4. EMIF ডিজাইন এক্সের জন্য একটি ডিরেক্টরি উল্লেখ করুনample এবং ঠিক আছে ক্লিক করুন. EMIF ডিজাইনের সফল প্রজন্ম প্রাক্তনample নিম্নলিখিত তৈরি করে files একটি Wii ডিরেক্টরির অধীনে।

চিত্র 3. জেনারেটেড সিন্থেসাইজেবল ডিজাইন এক্সample File গঠনintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-11

দ্রষ্টব্য: আপনি যদি সিমুলেশন বা সংশ্লেষণ চেকবক্স নির্বাচন না করেন, তাহলে গন্তব্য ডিরেক্টরিতে প্ল্যাটফর্ম ডিজাইনার ডিজাইন থাকবে files, যা সরাসরি ইন্টেল কোয়ার্টাস প্রাইম সফ্টওয়্যার দ্বারা সংকলিত হয় না, তবে হতে পারে viewপ্ল্যাটফর্ম ডিজাইনারের অধীনে ed বা সম্পাদিত। এই পরিস্থিতিতে, আপনি সংশ্লেষণ এবং সিমুলেশন তৈরি করতে নিম্নলিখিত কমান্ডগুলি চালাতে পারেন file সেট

  • একটি সংকলনযোগ্য প্রকল্প তৈরি করতে, আপনাকে অবশ্যই গন্তব্য ডিরেক্টরিতে quartus_sh -t make_qii_design.tcl স্ক্রিপ্টটি চালাতে হবে।
  • একটি সিমুলেশন প্রকল্প তৈরি করতে, আপনাকে অবশ্যই গন্তব্য ডিরেক্টরিতে quartus_sh -t make_sim_design.tcl স্ক্রিপ্ট চালাতে হবে।
  • এই বিভাগে সিলেক্ট বোর্ড পুলডাউন প্রাক্তনের জন্য উপযুক্ত ডেভেলপমেন্ট কিট পিন অ্যাসাইনমেন্ট প্রয়োগ করেampলে ডিজাইন।
  • এই সেটিংটি শুধুমাত্র তখনই পাওয়া যায় যখন আপনি Ex-এ সংশ্লেষণ চেকবক্স চালু করেনampলে ডিজাইন Fileএর বিভাগ।
  • এই সেটিংটি অবশ্যই বর্তমান প্রয়োগকৃত ডেভেলপমেন্ট কিটের সাথে মেলে, অন্যথায় একটি ত্রুটি বার্তা উপস্থিত হবে৷
  • যদি সিলেক্ট বোর্ড পুলডাউনে None মানটি উপস্থিত না হয়, তাহলে এটি নির্দেশ করে যে বর্তমান প্যারামিটার নির্বাচনগুলি কোনো ডেভেলপমেন্ট কিট কনফিগারেশনের সাথে মেলে না। আপনি প্রিসেট লাইব্রেরি থেকে একটি প্রিসেট নির্বাচন করে একটি ডেভেলপমেন্ট কিট-নির্দিষ্ট আইপি এবং সম্পর্কিত প্যারামিটার সেটিংস প্রয়োগ করতে পারেন। যখন আপনি একটি প্রিসেট প্রয়োগ করেন, বর্তমান আইপি এবং অন্যান্য প্যারামিটার সেটিংস নির্বাচিত প্রিসেটের সাথে মেলে। আপনি যদি আপনার বর্তমান সেটিংস সংরক্ষণ করতে চান, তাহলে একটি প্রিসেট নির্বাচন করার আগে আপনাকে তা করতে হবে। আপনি যদি আপনার পূর্বের সেটিংস সংরক্ষণ না করে একটি প্রিসেট নির্বাচন করেন, আপনি সর্বদা একটি ভিন্ন নামে নতুন প্রিসেট সেটিংস সংরক্ষণ করতে পারেন
  • আপনি যদি প্রাক্তন উৎপন্ন করতে চানampআপনার নিজের বোর্ডে ব্যবহারের জন্য লে ডিজাইন, সিলেক্ট বোর্ডকে None-এ সেট করুন, প্রাক্তন তৈরি করুনampলে ডিজাইন, এবং তারপর পিন অবস্থানের সীমাবদ্ধতা যোগ করুন।

সম্পর্কিত তথ্য

  • সংশ্লেষণ Exampলে ডিজাইন পৃষ্ঠা 17 এ
  • DDR10 এর জন্য Intel Arria 3 EMIF IP প্যারামিটার বর্ণনা
  • DDR10 এর জন্য Intel Arria 4 EMIF IP প্যারামিটার বর্ণনা
  • QDRII/II+/Xtreme-এর জন্য Intel Arria 10 EMIF IP প্যারামিটার বর্ণনা
  • QDR-IV-এর জন্য Intel Arria 10 EMIF IP প্যারামিটার বর্ণনা
  • RLDRAM 10-এর জন্য Intel Arria 3 EMIF IP প্যারামিটার বর্ণনা
  • LPDDR10-এর জন্য Intel Arria 3 EMIF IP প্যারামিটার বিবরণ

EMIF ডিজাইন তৈরি করা হচ্ছে Exampসিমুলেশন জন্য le

Intel Arria 10 ডেভেলপমেন্ট কিটগুলির জন্য, এমন প্রিসেট রয়েছে যেগুলি স্বয়ংক্রিয়ভাবে EMIF IP প্যারামিটারাইজ করে এবং নির্দিষ্ট বোর্ডের জন্য পিনআউট তৈরি করে।

  1. প্রিসেট উইন্ডোটি দৃশ্যমান কিনা তা যাচাই করুন। যদি প্রিসেট উইন্ডোটি দৃশ্যমান না হয়, নির্বাচন করে এটি প্রদর্শন করুন View ➤ প্রিসেট।
  2. প্রিসেট উইন্ডোতে, উপযুক্ত ডেভেলপমেন্ট কিট প্রিসেট নির্বাচন করুন এবং প্রয়োগ করুন ক্লিক করুন।intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-12
  3. EMIF IP কনফিগার করুন এবং Generate Ex-এ ক্লিক করুনampউইন্ডোর উপরের-ডান কোণায় ডিজাইন করুন।intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-13
  4. EMIF ডিজাইন এক্সের জন্য একটি ডিরেক্টরি উল্লেখ করুনample এবং ঠিক আছে ক্লিক করুন.

EMIF ডিজাইনের সফল প্রজন্ম প্রাক্তনample একাধিক তৈরি করে file একটি sim/ed_sim ডিরেক্টরির অধীনে বিভিন্ন সমর্থিত সিমুলেটরের জন্য সেট করে।
চিত্র 4. জেনারেটেড সিমুলেশন ডিজাইন এক্সample File গঠনintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-14

দ্রষ্টব্য: আপনি যদি সিমুলেশন বা সংশ্লেষণ চেকবক্স নির্বাচন না করেন, তাহলে গন্তব্য ডিরেক্টরিতে প্ল্যাটফর্ম ডিজাইনার ডিজাইন থাকবে files, যা সরাসরি ইন্টেল কোয়ার্টাস প্রাইম সফ্টওয়্যার দ্বারা সংকলিত হয় না, তবে হতে পারে viewপ্ল্যাটফর্ম ডিজাইনারের অধীনে ed বা সম্পাদিত। এই পরিস্থিতিতে আপনি সংশ্লেষণ এবং সিমুলেশন তৈরি করতে নিম্নলিখিত কমান্ডগুলি চালাতে পারেন file সেট

  • একটি সংকলনযোগ্য প্রকল্প তৈরি করতে, আপনাকে অবশ্যই গন্তব্য ডিরেক্টরিতে quartus_sh -t make_qii_design.tcl স্ক্রিপ্টটি চালাতে হবে।
  • একটি সিমুলেশন প্রকল্প তৈরি করতে, আপনাকে অবশ্যই গন্তব্য ডিরেক্টরিতে quartus_sh -t make_sim_design.tcl স্ক্রিপ্ট চালাতে হবে।

সম্পর্কিত তথ্য

  • সিমুলেশন এক্সampলে ডিজাইন পৃষ্ঠা 19 এ
  • ইন্টেল আররিয়া 10 EMIF আইপি – সিমুলেটিং মেমরি আইপি

সিমুলেশন বনাম হার্ডওয়্যার বাস্তবায়ন

বাহ্যিক মেমরি ইন্টারফেস সিমুলেশনের জন্য, আপনি আইপি জেনারেশনের সময় ডায়াগনস্টিক ট্যাবে ক্রমাঙ্কন এড়িয়ে যান বা সম্পূর্ণ ক্রমাঙ্কন নির্বাচন করতে পারেন।
EMIF সিমুলেশন মডেল
এই টেবিলটি স্কিপ ক্রমাঙ্কন এবং সম্পূর্ণ ক্রমাঙ্কন মডেলগুলির বৈশিষ্ট্যগুলির তুলনা করে৷
সারণি 2. EMIF সিমুলেশন মডেল: ক্যালিব্রেশন বনাম সম্পূর্ণ ক্রমাঙ্কন এড়িয়ে যান

ক্রমাঙ্কন এড়িয়ে যান সম্পূর্ণ ক্রমাঙ্কন
সিস্টেম-স্তরের সিমুলেশন ব্যবহারকারীর যুক্তির উপর ফোকাস করে। মেমরি ইন্টারফেস সিমুলেশন ক্রমাঙ্কন উপর ফোকাস.
ক্রমাঙ্কন বিবরণ ক্যাপচার করা হয় না. সবগুলো ক্যাপচার করেtagক্রমাঙ্কন এর es.
অব্যাহত…
ক্রমাঙ্কন এড়িয়ে যান সম্পূর্ণ ক্রমাঙ্কন
ডেটা সংরক্ষণ এবং পুনরুদ্ধার করার ক্ষমতা রয়েছে। সমতলকরণ, প্রতি-বিট ডেস্কউ ইত্যাদি অন্তর্ভুক্ত।
সঠিক দক্ষতার প্রতিনিধিত্ব করে।
বোর্ড তির্যক বিবেচনা করে না।

RTL সিমুলেশন বনাম হার্ডওয়্যার বাস্তবায়ন
এই টেবিলটি EMIF সিমুলেশন এবং হার্ডওয়্যার বাস্তবায়নের মধ্যে মূল পার্থক্য তুলে ধরে।
সারণি 3. EMIF RTL সিমুলেশন বনাম হার্ডওয়্যার বাস্তবায়ন

RTL সিমুলেশন হার্ডওয়্যার বাস্তবায়ন
Nios® প্রারম্ভিকতা এবং ক্রমাঙ্কন কোড সমান্তরালভাবে কার্যকর করা হয়। Nios প্রারম্ভিকতা এবং ক্রমাঙ্কন কোড ক্রমানুসারে কার্যকর করা হয়।
ইন্টারফেসগুলি সিমুলেশনে একযোগে ক্যাল_ডন সিগন্যাল সিগন্যাল জাহির করে। ফিটার ক্রিয়াকলাপগুলি ক্রমাঙ্কনের ক্রম নির্ধারণ করে, এবং ইন্টারফেসগুলি একই সাথে ক্যাল_ডন দাবি করে না।

আপনার ডিজাইনের অ্যাপ্লিকেশনের জন্য ট্র্যাফিক প্যাটার্নের উপর ভিত্তি করে আপনার আরটিএল সিমুলেশন চালানো উচিত। মনে রাখবেন যে RTL সিমুলেশন PCB ট্রেস বিলম্বের মডেল করে না যা RTL সিমুলেশন এবং হার্ডওয়্যার বাস্তবায়নের মধ্যে বিলম্বিততার কারণ হতে পারে।

মডেলসিমের সাথে এক্সটার্নাল মেমরি ইন্টারফেস আইপি সিমুলেট করা

এই পদ্ধতিটি দেখায় কিভাবে EMIF ডিজাইন প্রাক্তন অনুকরণ করা যায়ampলে

  1. মেন্টর গ্রাফিক্স* মডেলসিম সফটওয়্যারটি চালু করুন এবং নির্বাচন করুন File ➤ ডিরেক্টরি পরিবর্তন করুন। জেনারেট করা ডিজাইন এক্সের মধ্যে sim/ed_sim/mentor ডিরেক্টরিতে নেভিগেট করুনampলে ফোল্ডার।
  2. ট্রান্সক্রিপ্ট উইন্ডো পর্দার নীচে প্রদর্শিত হয় তা যাচাই করুন। ট্রান্সক্রিপ্ট উইন্ডোটি দৃশ্যমান না হলে, ক্লিক করে এটি প্রদর্শন করুন View ➤ প্রতিলিপি।
  3. ট্রান্সক্রিপ্ট উইন্ডোতে, সোর্স msim_setup.tcl চালান।
  4. সোর্স msim_setup.tcl চালানো শেষ হলে, ট্রান্সক্রিপ্ট উইন্ডোতে ld_debug চালান।
  5. ld_debug চলমান শেষ হওয়ার পরে, অবজেক্ট উইন্ডো প্রদর্শিত হয়েছে তা যাচাই করুন। অবজেক্ট উইন্ডোটি দৃশ্যমান না হলে, ক্লিক করে এটি প্রদর্শন করুন View ➤ বস্তু।
  6. অবজেক্ট উইন্ডোতে, ডান-ক্লিক করে এবং অ্যাড ওয়েভ নির্বাচন করে আপনি যে সংকেতগুলি সিমুলেট করতে চান তা নির্বাচন করুন।
  7. আপনি সিমুলেশনের জন্য সিগন্যাল নির্বাচন করা শেষ করার পরে, ট্রান্সক্রিপ্ট উইন্ডোতে রান -অল চালান। এটি সম্পূর্ণ না হওয়া পর্যন্ত সিমুলেশন চলে।
  8. সিমুলেশন দৃশ্যমান না হলে, ক্লিক করুন View ➤ তরঙ্গ।

সম্পর্কিত তথ্য

ইন্টেল আররিয়া 10 EMIF আইপি – সিমুলেটিং মেমরি আইপি

Intel Arria 10 EMIF IP-এর জন্য পিন বসানো

এই বিষয়টি পিন বসানোর জন্য নির্দেশিকা প্রদান করে।

ওভারview

Intel Arria 10 FPGA-এর নিম্নলিখিত কাঠামো রয়েছে:

  • প্রতিটি ডিভাইসে 2টি I/O কলাম রয়েছে।
  • প্রতিটি I/O কলামে 8টি পর্যন্ত I/O ব্যাঙ্ক থাকে।
  • প্রতিটি I/O ব্যাঙ্কে 4 লেন রয়েছে।
  • প্রতিটি লেনে 12টি সাধারণ-উদ্দেশ্য I/O (GPIO) পিন রয়েছে৷
সাধারণ পিন নির্দেশিকা

নিম্নলিখিত পয়েন্টগুলি সাধারণ পিন নির্দেশিকা প্রদান করে:

  • নিশ্চিত করুন যে প্রদত্ত বাহ্যিক মেমরি ইন্টারফেসের জন্য পিনগুলি একটি একক I/O কলামের মধ্যে থাকে৷
  • একাধিক ব্যাঙ্কের ইন্টারফেসগুলিকে অবশ্যই নিম্নলিখিত প্রয়োজনীয়তাগুলি পূরণ করতে হবে:
    • ব্যাঙ্কগুলি একে অপরের সংলগ্ন হতে হবে। সংলগ্ন ব্যাঙ্কগুলির তথ্যের জন্য, Intel Arria 10 External Memory Interfaces IP ব্যবহারকারী গাইড পড়ুন।
    • লেটেন্সি কমাতে ঠিকানা এবং কমান্ড ব্যাঙ্ক অবশ্যই একটি কেন্দ্র ব্যাঙ্কে থাকবে। যদি মেমরি ইন্টারফেস একটি সমান সংখ্যক ব্যাঙ্ক ব্যবহার করে, তাহলে ঠিকানা এবং কমান্ড ব্যাঙ্ক দুটি কেন্দ্রের ব্যাঙ্কের যে কোনও একটিতে থাকতে পারে।
  • অব্যবহৃত পিনগুলি সাধারণ-উদ্দেশ্য I/O পিন হিসাবে ব্যবহার করা যেতে পারে।
  • সমস্ত ঠিকানা এবং কমান্ড এবং সংশ্লিষ্ট পিন একটি একক ব্যাঙ্কের মধ্যে থাকতে হবে।
  • ঠিকানা এবং কমান্ড এবং ডেটা পিন নিম্নলিখিত শর্তে একটি ব্যাঙ্ক শেয়ার করতে পারে:
    • ঠিকানা এবং কমান্ড এবং ডেটা পিনগুলি একটি I/O লেন ভাগ করতে পারে না।
    • ঠিকানা এবং কমান্ড ব্যাঙ্কে শুধুমাত্র একটি অব্যবহৃত I/O লেন ডেটা পিনের জন্য ব্যবহার করা যেতে পারে।

সারণি 4. সাধারণ পিন সীমাবদ্ধতা

সংকেত প্রকার সীমাবদ্ধতা
ডেটা স্ট্রোব একটি DQ গ্রুপের সমস্ত সংকেতকে অবশ্যই একই I/O লেনের মধ্যে থাকতে হবে।
ডেটা সম্পর্কিত DQ পিনগুলি অবশ্যই একই I/O লেনের মধ্যে থাকবে। সঠিক অপারেশনের জন্য DM/DBI পিনগুলিকে অবশ্যই DQ পিনের সাথে যুক্ত করতে হবে। দ্বিমুখী ডেটা লাইন সমর্থন করে না এমন প্রোটোকলগুলির জন্য, রিড সিগন্যালগুলি লেখার সংকেত থেকে আলাদাভাবে গোষ্ঠীভুক্ত করা উচিত।
ঠিকানা এবং কমান্ড ঠিকানা এবং কমান্ড পিনগুলি অবশ্যই একটি I/O ব্যাঙ্কের মধ্যে পূর্বনির্ধারিত অবস্থানগুলিতে থাকতে হবে।

পিন বরাদ্দ
আপনি যদি আইপি জেনারেশনের সময় একটি ডেভেলপমেন্ট কিট প্রিসেট প্রয়োগ করেন, তাহলে ডেভেলপমেন্ট কিটের জন্য সমস্ত পিন অ্যাসাইনমেন্ট স্বয়ংক্রিয়ভাবে তৈরি হয় এবং .qsf-এ যাচাই করা যেতে পারে file যে নকশা প্রাক্তন সঙ্গে উত্পন্ন হয়ampলে

সম্পর্কিত তথ্য

  • Intel Arria 10 EMIF IP DDR3
  • DDR10 এর জন্য Intel Arria 4 EMIF IP
  • QDRII/II+/Xtreme-এর জন্য Intel Arria 10 EMIF IP
  • QDR-IV-এর জন্য Intel Arria 10 EMIF IP
  • RLDRAM 10 এর জন্য Intel Arria 3 EMIF IP
  • LPDDR10 এর জন্য Intel Arria 3 EMIF IP

Intel Arria 10 EMIF ডিজাইনের সংকলন এবং প্রোগ্রামিংample

আপনি .qsf এ প্রয়োজনীয় পিন অ্যাসাইনমেন্ট করার পরে file, আপনি নকশা প্রাক্তন কম্পাইল করতে পারেনampইন্টেল কোয়ার্টাস প্রাইম সফটওয়্যারে লে.

  1. ডিজাইন প্রাক্তন ধারণকারী Intel Quartus প্রাইম ফোল্ডারে নেভিগেট করুনample ডিরেক্টরি।
  2. ইন্টেল কোয়ার্টাস প্রাইম প্রজেক্ট খুলুন file, (.qpf)।
  3. সংকলন শুরু করতে, প্রক্রিয়াকরণ ➤ সংকলন শুরু করুন ক্লিক করুন। সংকলনের সফল সমাপ্তি একটি .sof তৈরি করে file, যা ডিজাইনটিকে হার্ডওয়্যারে চালানোর জন্য সক্ষম করে।
  4. কম্পাইল করা ডিজাইনের সাথে আপনার ডিভাইসটি প্রোগ্রাম করতে, টুলস ➤ প্রোগ্রামার ক্লিক করে প্রোগ্রামারটি খুলুন।
  5. প্রোগ্রামারে, সমর্থিত ডিভাইস সনাক্ত করতে অটো ডিটেক্ট ক্লিক করুন।
  6. Intel Arria 10 ডিভাইস নির্বাচন করুন এবং তারপর পরিবর্তন নির্বাচন করুন File.
  7. জেনারেট করা ed_synth.sof-এ নেভিগেট করুন file এবং Open নির্বাচন করুন।
  8. Intel Arria 10 ডিভাইসের প্রোগ্রামিং শুরু করতে Start এ ক্লিক করুন। ডিভাইসটি সফলভাবে প্রোগ্রাম করা হলে, উইন্ডোর উপরের ডানদিকে অগ্রগতি বারটি 100% (সফল) নির্দেশ করবে।

Intel Arria 10 EMIF ডিজাইন এক্স ডিবাগ করা হচ্ছেample

EMIF ডিবাগ টুলকিট বহিরাগত মেমরি ইন্টারফেস ডিজাইন ডিবাগ করতে সহায়তা করার জন্য উপলব্ধ। টুলকিট আপনাকে পঠন ও লেখার মার্জিন প্রদর্শন করতে এবং চোখের ডায়াগ্রাম তৈরি করতে দেয়। আপনি Intel Arria 10 ডেভেলপমেন্ট কিট প্রোগ্রাম করার পরে, আপনি EMIF ডিবাগ টুলকিট ব্যবহার করে এর অপারেশন যাচাই করতে পারেন।

  1. EMIF ডিবাগ টুলকিট চালু করতে, টুলস ➤ সিস্টেম ডিবাগিং টুল ➤ এক্সটার্নাল মেমরি ইন্টারফেস টুলকিটে নেভিগেট করুন।
  2. সংযোগ শুরু করুন ক্লিক করুন.
  3. ডিভাইসে প্রজেক্ট লিঙ্ক করুন ক্লিক করুন। একটি উইন্ডো প্রদর্শিত হবে; যাচাই করুন যে সঠিক ডিভাইসটি নির্বাচন করা হয়েছে এবং সঠিক .sof file নির্বাচিত হয়।
  4. মেমরি ইন্টারফেস সংযোগ তৈরি করুন ক্লিক করুন। ঠিক আছে ক্লিক করে ডিফল্ট সেটিংস গ্রহণ করুন।
  5. Intel Arria 10 ডেভেলপমেন্ট কিটটি এখন EMIF ডিবাগ টুলকিটের সাথে কাজ করার জন্য সেট আপ করা হয়েছে, এবং আপনি সংশ্লিষ্ট বিকল্পে ডাবল ক্লিক করে নিম্নলিখিত যেকোন রিপোর্ট তৈরি করতে পারেন:
  • ক্রমাঙ্কন পুনরায় চালান। প্রতিটি DQ/DQS পিনের মার্জিন সহ প্রতি DQ/DQS গ্রুপে ক্রমাঙ্কন স্থিতির সংক্ষিপ্তসারে একটি ক্রমাঙ্কন প্রতিবেদন তৈরি করে।
  • ড্রাইভার মার্জিনিং। I/O পিন প্রতি রিড এবং রাইটের মার্জিন সংক্ষিপ্ত করে একটি প্রতিবেদন তৈরি করে। এটি ক্রমাঙ্কন মার্জিনিং থেকে পৃথক কারণ ড্রাইভার মার্জিনিং ক্রমাঙ্কনের সময় পরিবর্তে ব্যবহারকারী মোড ট্র্যাফিকের সময় ক্যাপচার করা হয়
  • আই ডায়াগ্রাম তৈরি করুন। ক্রমাঙ্কন ডেটা প্যাটার্নের উপর ভিত্তি করে প্রতিটি DQ পিনের জন্য চোখের ডায়াগ্রাম পড়তে এবং লিখতে তৈরি করে।
  • সমাপ্তি ক্রমাঙ্কন. বিভিন্ন সমাপ্তি মান সুইপ করে এবং প্রতিটি সমাপ্তি মান প্রদান করে এমন মার্জিনগুলি রিপোর্ট করে। মেমরি ইন্টারফেসের জন্য সর্বোত্তম সমাপ্তি নির্বাচন করতে সাহায্য করতে এই বৈশিষ্ট্যটি ব্যবহার করুন।

ডিজাইন প্রাক্তনampবাহ্যিক মেমরি ইন্টারফেসের জন্য বর্ণনা Intel Arria 10 FPGA IP

যখন আপনি আপনার EMIF আইপি প্যারামিটারাইজ করেন এবং তৈরি করেন, আপনি নির্দিষ্ট করতে পারেন যে সিস্টেমটি সিমুলেশন এবং সংশ্লেষণের জন্য ডিরেক্টরি তৈরি করে file সেট করে, এবং জেনারেট করে file স্বয়ংক্রিয়ভাবে সেট করে। আপনি যদি Ex এর অধীনে সিমুলেশন বা সংশ্লেষণ নির্বাচন করেনampলে ডিজাইন Fileপ্রাক্তন উপর sampলে ডিজাইন ট্যাব, সিস্টেম একটি সম্পূর্ণ সিমুলেশন তৈরি করে file সেট বা একটি সম্পূর্ণ সংশ্লেষণ file সেট, আপনার নির্বাচন অনুযায়ী.

সংশ্লেষণ Exampলে ডিজাইন

সংশ্লেষণ প্রাক্তনampলে ডিজাইনে নিচের চিত্রে দেখানো প্রধান ব্লক রয়েছে।

  • একটি ট্রাফিক জেনারেটর, যা একটি সংশ্লেষযোগ্য Avalon®-MM প্রাক্তনample ড্রাইভার যা একটি ছদ্ম-এলোমেলো প্যাটার্ন প্রয়োগ করে এবং একটি প্যারামিটারাইজড সংখ্যক ঠিকানায় রিড এবং রাইট করে। ট্র্যাফিক জেনারেটর মেমরি থেকে পঠিত ডেটাও নিরীক্ষণ করে যাতে এটি লিখিত ডেটার সাথে মেলে এবং অন্যথায় ব্যর্থতার দাবি করে।
  • মেমরি ইন্টারফেসের একটি উদাহরণ, যার মধ্যে রয়েছে:
    • একটি মেমরি কন্ট্রোলার যেটি Avalon-MM ইন্টারফেস এবং AFI ইন্টারফেসের মধ্যে নিয়ন্ত্রণ করে।
    • PHY, যা মেমরি কন্ট্রোলার এবং বাহ্যিক মেমরি ডিভাইসগুলির মধ্যে একটি ইন্টারফেস হিসাবে কাজ করে যাতে পড়া এবং লেখার ক্রিয়াকলাপ সম্পাদন করা যায়।

চিত্র 5. সংশ্লেষণ Exampলে ডিজাইনintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-15

আপনি যদি Ping Pong PHY বৈশিষ্ট্য ব্যবহার করেন, সংশ্লেষণ প্রাক্তনample ডিজাইনে দুটি ট্র্যাফিক জেনারেটর রয়েছে যা দুটি স্বাধীন কন্ট্রোলার এবং একটি সাধারণ PHY এর মাধ্যমে দুটি স্বাধীন মেমরি ডিভাইসে কমান্ড জারি করে, যা নিম্নলিখিত চিত্রে দেখানো হয়েছে।

চিত্র 6. সংশ্লেষণ Exampপিং পং PHY জন্য লে ডিজাইনintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-18

আপনি যদি RLDRAM 3 ব্যবহার করেন, তাহলে সংশ্লেষণে ট্রাফিক জেনারেটর প্রাক্তনample ডিজাইন AFI ব্যবহার করে PHY এর সাথে সরাসরি যোগাযোগ করে, যেমনটি নিচের চিত্রে দেখানো হয়েছে।
চিত্র 7. সংশ্লেষণ ExampLLDRAM 3 ইন্টারফেসের জন্য ডিজাইনintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-19

দ্রষ্টব্য: যদি এক বা একাধিক পিএলএল শেয়ারিং মোড, ডিএলএল শেয়ারিং মোড, বা ওসিটি শেয়ারিং মোড প্যারামিটার নো শেয়ারিং ব্যতীত অন্য কোনও মানতে সেট করা থাকে, সংশ্লেষণের প্রাক্তনampলে ডিজাইনে দুটি ট্রাফিক জেনারেটর/মেমরি ইন্টারফেস উদাহরণ থাকবে। দুটি ট্র্যাফিক জেনারেটর/মেমরি ইন্টারফেস দৃষ্টান্ত শুধুমাত্র ভাগ করা PLL/DLL/OCT সংযোগের সাথে সম্পর্কিত যা প্যারামিটার সেটিংস দ্বারা সংজ্ঞায়িত করা হয়েছে। ট্র্যাফিক জেনারেটর/মেমরি ইন্টারফেস উদাহরণগুলি প্রদর্শন করে যে আপনি কীভাবে আপনার নিজের ডিজাইনে এই জাতীয় সংযোগগুলি তৈরি করতে পারেন।

দ্রষ্টব্য: ইন্টেল কোয়ার্টাস প্রাইম স্ট্যান্ডার্ড সংস্করণ ব্যবহারকারী গাইডে বর্ণিত তৃতীয়-পক্ষের সংশ্লেষণ প্রবাহ: তৃতীয় পক্ষের সংশ্লেষণ EMIF IP-এর জন্য সমর্থিত প্রবাহ নয়।
সম্পর্কিত তথ্য
সিন্থেসাইজেবল EMIF ডিজাইন তৈরি করা হচ্ছেampলে 7 পৃষ্ঠায়

সিমুলেশন এক্সampলে ডিজাইন

সিমুলেশন প্রাক্তনampলে ডিজাইনে নিম্নলিখিত চিত্রে দেখানো প্রধান ব্লক রয়েছে।

  • সংশ্লেষণের একটি উদাহরণ প্রাক্তনampলে ডিজাইন। পূর্ববর্তী বিভাগে বর্ণিত হিসাবে, সংশ্লেষণ প্রাক্তনample ডিজাইনে একটি ট্রাফিক জেনারেটর এবং মেমরি ইন্টারফেসের একটি উদাহরণ রয়েছে। এই ব্লকগুলি বিমূর্ত সিমুলেশন মডেলগুলিতে ডিফল্ট হয় যেখানে দ্রুত সিমুলেশনের জন্য উপযুক্ত।
  • একটি মেমরি মডেল, যা একটি জেনেরিক মডেল হিসাবে কাজ করে যা মেমরি প্রোটোকল স্পেসিফিকেশন মেনে চলে। প্রায়শই, মেমরি বিক্রেতারা তাদের নির্দিষ্ট মেমরি উপাদানগুলির জন্য সিমুলেশন মডেল সরবরাহ করে যা আপনি তাদের থেকে ডাউনলোড করতে পারেন webসাইট
  • একটি স্থিতি পরীক্ষক, যা একটি সামগ্রিক পাস বা ব্যর্থ অবস্থার সংকেত দিতে বাহ্যিক মেমরি ইন্টারফেস আইপি এবং ট্র্যাফিক জেনারেটর থেকে স্ট্যাটাস সিগন্যাল নিরীক্ষণ করে।

চিত্র 8. সিমুলেশন Exampলে ডিজাইনintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-18

আপনি যদি Ping Pong PHY বৈশিষ্ট্যটি ব্যবহার করেন, সিমুলেশন প্রাক্তনample ডিজাইনে দুটি ট্র্যাফিক জেনারেটর রয়েছে যা দুটি স্বাধীন কন্ট্রোলার এবং একটি সাধারণ PHY এর মাধ্যমে দুটি স্বাধীন মেমরি ডিভাইসে কমান্ড জারি করে, যা নিম্নলিখিত চিত্রে দেখানো হয়েছে।

চিত্র 9. সিমুলেশন Exampপিং পং PHY জন্য লে ডিজাইনintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-19

আপনি যদি RLDRAM 3 ব্যবহার করেন, তাহলে সিমুলেশনে ট্রাফিক জেনারেটর প্রাক্তনample ডিজাইন AFI ব্যবহার করে PHY এর সাথে সরাসরি যোগাযোগ করে, যেমনটি নিচের চিত্রে দেখানো হয়েছে।

চিত্র 10. সিমুলেশন ExampLLDRAM 3 ইন্টারফেসের জন্য ডিজাইনintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-20

সম্পর্কিত তথ্য
EMIF ডিজাইন তৈরি করা হচ্ছে Exampপৃষ্ঠা 10-এ অনুকরণের জন্য le

Exampলে ডিজাইন ইন্টারফেস ট্যাব

পরামিতি সম্পাদক একটি প্রাক্তন অন্তর্ভুক্তample ডিজাইন ট্যাব যা আপনাকে প্যারামিটারাইজ করতে এবং আপনার প্রাক্তন তৈরি করতে দেয়ample designs.l

চিত্র 11. প্রাক্তনampএক্সটার্নাল মেমরি ইন্টারফেস প্যারামিটার এডিটরে লে ডিজাইন ট্যাবintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampলে-ডুমুর-21

উপলব্ধ প্রাক্তনampলে ডিজাইন সেকশন
সিলেক্ট ডিজাইন পুলডাউন আপনাকে পছন্দসই প্রাক্তন নির্বাচন করতে দেয়ampলে ডিজাইন। বর্তমানে, EMIF প্রাক্তনampলে ডিজাইন একমাত্র উপলব্ধ পছন্দ, এবং ডিফল্টরূপে নির্বাচিত হয়।

বাহ্যিক মেমরি ইন্টারফেসের জন্য নথি সংশোধন ইতিহাস Intel Arria 10 FPGA IP ডিজাইন এক্সampব্যবহারকারীর নির্দেশিকা

নথি সংস্করণ ইন্টেল কোয়ার্টাস প্রাইম সংস্করণ পরিবর্তন
2021.03.29 21.1 • মধ্যে Exampলে ডিজাইন কুইক স্টার্ট অধ্যায়, NCSim* সিমুলেটরের রেফারেন্স মুছে ফেলা হয়েছে।
2018.09.24 18.1 • পরিসংখ্যান আপডেট সিন্থেসাইজেবল EMIF ডিজাইন তৈরি করা হচ্ছেample এবং EMIF ডিজাইন তৈরি করা হচ্ছে Exampসিমুলেশন জন্য le বিষয়
2018.05.07 18.0 • থেকে নথির শিরোনাম পরিবর্তন করা হয়েছে ইন্টেল আরিয়া 10 এক্সটার্নাল মেমরি ইন্টারফেস আইপি ডিজাইন এক্সampব্যবহারকারীর নির্দেশিকা থেকে বাহ্যিক মেমরি ইন্টারফেস Intel Arria 10 FPGA IP ডিজাইন এক্সampব্যবহারকারীর নির্দেশিকা.

• এ বুলেট পয়েন্ট সংশোধন করা হয়েছে ওভারview এর বিভাগ Intel Arria 10 EMIF IP-এর জন্য পিন বসানো বিষয়

তারিখ সংস্করণ পরিবর্তন
নভেম্বর

2017

2017.11.06 প্রাথমিক মুক্তি।

ইন্টেল কর্পোরেশন। সমস্ত অধিকার সংরক্ষিত. ইন্টেল, ইন্টেল লোগো এবং অন্যান্য ইন্টেল চিহ্নগুলি হল ইন্টেল কর্পোরেশন বা এর সহযোগী সংস্থাগুলির ট্রেডমার্ক৷ ইন্টেল তার এফপিজিএ এবং সেমিকন্ডাক্টর পণ্যগুলির কার্যকারিতাকে ইন্টেলের স্ট্যান্ডার্ড ওয়ারেন্টি অনুসারে বর্তমান স্পেসিফিকেশনের জন্য ওয়ারেন্টি দেয়, তবে নোটিশ ছাড়াই যে কোনও সময় যে কোনও পণ্য এবং পরিষেবাতে পরিবর্তন করার অধিকার সংরক্ষণ করে। ইন্টেল লিখিতভাবে স্পষ্টভাবে সম্মত হওয়া ছাড়া এখানে বর্ণিত কোনো তথ্য, পণ্য বা পরিষেবার আবেদন বা ব্যবহারের ফলে উদ্ভূত কোনো দায়িত্ব বা দায়ভার গ্রহণ করে না। Intel গ্রাহকদের কোনো প্রকাশিত তথ্যের উপর নির্ভর করার আগে এবং পণ্য বা পরিষেবার জন্য অর্ডার দেওয়ার আগে ডিভাইসের স্পেসিফিকেশনের সর্বশেষ সংস্করণ পেতে পরামর্শ দেওয়া হয়।

  • অন্যান্য নাম এবং ব্র্যান্ডগুলি অন্যের সম্পত্তি হিসাবে দাবি করা যেতে পারে।

দলিল/সম্পদ

intel UG-20118 বাহ্যিক মেমরি ইন্টারফেস Arria 10 FPGA IP ডিজাইন এক্সample [পিডিএফ] ব্যবহারকারীর নির্দেশিকা
UG-20118 এক্সটার্নাল মেমরি ইন্টারফেস Arria 10 FPGA IP ডিজাইন এক্সample, UG-20118, External Memory Interfaces Arria 10 FPGA IP ডিজাইন এক্সample, ইন্টারফেস Arria 10 FPGA IP ডিজাইন এক্সample, 10 FPGA IP ডিজাইন এক্সample

তথ্যসূত্র

একটি মন্তব্য করুন

আপনার ইমেল ঠিকানা প্রকাশ করা হবে না. প্রয়োজনীয় ক্ষেত্রগুলি চিহ্নিত করা হয়েছে *