intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampឡូហ្គោ

intel UG-20118 External Memory Interfaces Arria 10 FPGA IP Design Example

intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampឡេ-ផលិតផល

រចនា Example មគ្គុទ្ទេសក៍ចាប់ផ្តើមរហ័សសម្រាប់ចំណុចប្រទាក់មេម៉ូរីខាងក្រៅ Intel® Arria® 10 FPGA IP

ចំណុចប្រទាក់ថ្មី និងការរចនាស្វ័យប្រវត្តិច្រើនជាងមុន ឧample flow មានសម្រាប់ Intel® Arria® 10 ចំណុចប្រទាក់មេម៉ូរីខាងក្រៅ។
អតីតample ផ្ទាំងរចនានៅក្នុងកម្មវិធីនិពន្ធប៉ារ៉ាម៉ែត្រអនុញ្ញាតឱ្យអ្នកបញ្ជាក់ការបង្កើតការសំយោគ និងការក្លែងធ្វើ file កំណត់ដែលអ្នកអាចប្រើដើម្បីធ្វើឱ្យ IP EMIF របស់អ្នកមានសុពលភាព។
អ្នកអាចបង្កើតអតីតample រចនាជាពិសេសសម្រាប់ឧបករណ៍អភិវឌ្ឍន៍ Intel FPGA ឬសម្រាប់ EMIF IP ណាមួយដែលអ្នកបង្កើត។

រូបភាពទី 1. ការរចនាទូទៅ Example លំហូរការងារ

រចនា Exampleintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-1

រូបភាពទី 2. ការបង្កើត EMIF Exampការរចនាជាមួយនឹងកញ្ចប់អភិវឌ្ឍន៍ Intel Arria 10

សាជីវកម្ម Intel ។ រក្សា​រ​សិទ្ធ​គ្រប់យ៉ាង។ Intel, និមិត្តសញ្ញា Intel និងសញ្ញា Intel ផ្សេងទៀតគឺជាពាណិជ្ជសញ្ញារបស់ Intel Corporation ឬក្រុមហ៊ុនបុត្រសម្ព័ន្ធរបស់ខ្លួន។ Intel ធានានូវដំណើរការនៃផលិតផល FPGA និង semiconductor របស់ខ្លួនទៅនឹងលក្ខណៈបច្ចេកទេសបច្ចុប្បន្នស្របតាមការធានាស្តង់ដាររបស់ Intel ប៉ុន្តែរក្សាសិទ្ធិក្នុងការផ្លាស់ប្តូរផលិតផល និងសេវាកម្មណាមួយនៅពេលណាមួយដោយមិនមានការជូនដំណឹងជាមុន។ Intel សន្មត់ថាគ្មានទំនួលខុសត្រូវ ឬការទទួលខុសត្រូវដែលកើតចេញពីកម្មវិធី ឬការប្រើប្រាស់ព័ត៌មាន ផលិតផល ឬសេវាកម្មណាមួយដែលបានពិពណ៌នានៅទីនេះ លើកលែងតែមានការយល់ព្រមជាលាយលក្ខណ៍អក្សរដោយ Intel ។ អតិថិជនរបស់ Intel ត្រូវបានណែនាំឱ្យទទួលបានកំណែចុងក្រោយបំផុតនៃលក្ខណៈបច្ចេកទេសឧបករណ៍ មុនពេលពឹងផ្អែកលើព័ត៌មានដែលបានបោះពុម្ពផ្សាយណាមួយ និងមុនពេលធ្វើការបញ្ជាទិញផលិតផល ឬសេវាកម្ម។

  • ឈ្មោះ និងម៉ាកផ្សេងទៀតអាចត្រូវបានអះអាងថាជាកម្មសិទ្ធិរបស់អ្នកដទៃ។
ការបង្កើតគម្រោង EMIF

សម្រាប់កម្មវិធី Intel Quartus® Prime កំណែ 17.1 និងក្រោយនេះ អ្នកត្រូវតែបង្កើតគម្រោង Intel Quartus Prime មុនពេលបង្កើត EMIF IP និងការរចនា exampលេ

  1. បើកដំណើរការកម្មវិធី Intel Quartus Prime ហើយជ្រើសរើស File ➤ អ្នកជំនួយគម្រោងថ្មី។ ចុចបន្ទាប់។intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-3
  2. បញ្ជាក់ថត និងឈ្មោះសម្រាប់គម្រោងដែលអ្នកចង់បង្កើត។ ចុចបន្ទាប់។intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-4
  3. ផ្ទៀងផ្ទាត់ថាគម្រោងទទេត្រូវបានជ្រើសរើស។ ចុច Next ពីរដង។intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-5
  4. នៅក្រោមតម្រងឈ្មោះ វាយលេខផ្នែកឧបករណ៍។
  5. នៅក្រោមឧបករណ៍ដែលមាន សូមជ្រើសរើសឧបករណ៍ដែលសមស្រប។intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-6
  6. ចុច Finish ។

ការបង្កើត និងកំណត់រចនាសម្ព័ន្ធ EMIF IP

ជំហានខាងក្រោមបង្ហាញពីរបៀបបង្កើត និងកំណត់រចនាសម្ព័ន្ធ EMIF IP ។ ជំហានគឺស្រដៀងគ្នាដោយមិនគិតពីពិធីការអង្គចងចាំដែលអ្នកកំពុងកំណត់គោលដៅ។

  1. នៅក្នុងបង្អួច IP Catalog សូមជ្រើសរើស Intel Arria 10 External Memory Interfaces ។ (ប្រសិនបើបង្អួច IP Catalog មិនអាចមើលឃើញ សូមជ្រើសរើស View ➤ ឧបករណ៍ប្រើប្រាស់វីនដូ ➤ កាតាឡុក IP ។)intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-7
  2. នៅក្នុងកម្មវិធីនិពន្ធប៉ារ៉ាម៉ែត្រ IP ផ្តល់ឈ្មោះអង្គភាពសម្រាប់ EMIF IP (ឈ្មោះដែលអ្នកផ្តល់នៅទីនេះក្លាយជា file ឈ្មោះសម្រាប់ IP) និងបញ្ជាក់ថត។ ចុចបង្កើត។intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-8
  3. កម្មវិធីកែសម្រួលប៉ារ៉ាម៉ែត្រមានផ្ទាំងជាច្រើនដែលអ្នកត្រូវតែកំណត់រចនាសម្ព័ន្ធប៉ារ៉ាម៉ែត្រដើម្បីឆ្លុះបញ្ចាំងពីការអនុវត្ត EMIF របស់អ្នក៖
ការណែនាំអំពីកម្មវិធីនិពន្ធប៉ារ៉ាម៉ែត្រ Intel Arria 10 EMIF

តារាង 1. ការណែនាំអំពីកម្មវិធីនិពន្ធប៉ារ៉ាម៉ែត្រ EMIF

ផ្ទាំងកម្មវិធីនិពន្ធប៉ារ៉ាម៉ែត្រ ការណែនាំ
ទូទៅ សូមប្រាកដថា ប៉ារ៉ាម៉ែត្រខាងក្រោមត្រូវបានបញ្ចូលត្រឹមត្រូវ៖

• កម្រិតល្បឿនសម្រាប់ឧបករណ៍។

• ប្រេកង់នាឡិកាអង្គចងចាំ។

• ប្រេកង់នាឡិកាយោង PLL ។

ការចងចាំ • យោងទៅតារាងទិន្នន័យសម្រាប់ឧបករណ៍អង្គចងចាំរបស់អ្នកដើម្បីបញ្ចូលប៉ារ៉ាម៉ែត្រនៅលើ ការចងចាំ ផ្ទាំង។

• អ្នកក៏គួរតែបញ្ចូលទីតាំងជាក់លាក់មួយសម្រាប់ ALERT# pin។ (អនុវត្តចំពោះពិធីការអង្គចងចាំ DDR4 តែប៉ុណ្ណោះ។ )

ម៉ែ អាយ/អូ • សម្រាប់ការស៊ើបអង្កេតគម្រោងដំបូង អ្នកអាចប្រើការកំណត់លំនាំដើមនៅលើ

Mem I/O ផ្ទាំង។

• សម្រាប់សុពលភាពនៃការរចនាកម្រិតខ្ពស់ អ្នកគួរតែអនុវត្តការក្លែងធ្វើក្តារដើម្បីទទួលបានការកំណត់ការបញ្ចប់ដ៏ល្អប្រសើរ។

FPGA I/O • សម្រាប់ការស៊ើបអង្កេតគម្រោងដំបូង អ្នកអាចប្រើការកំណត់លំនាំដើមនៅលើ

FPGA I/O ផ្ទាំង។

• សម្រាប់សុពលភាពនៃការរចនាកម្រិតខ្ពស់ អ្នកគួរតែអនុវត្តការក្លែងធ្វើក្តារជាមួយនឹងម៉ូដែល IBIS ដែលពាក់ព័ន្ធ ដើម្បីជ្រើសរើសស្តង់ដារ I/O ដែលសមស្រប។

ពេលវេលាកំណត់ • សម្រាប់ការស៊ើបអង្កេតគម្រោងដំបូង អ្នកអាចប្រើការកំណត់លំនាំដើមនៅលើ

ពេលវេលាកំណត់ ផ្ទាំង។

• សម្រាប់​ការ​បញ្ជាក់​ការ​រចនា​កម្រិត​ខ្ពស់ អ្នក​គួរ​បញ្ចូល​ប៉ារ៉ាម៉ែត្រ​ដោយ​យោង​តាម​សន្លឹក​ទិន្នន័យ​របស់​ឧបករណ៍​ចងចាំ​របស់​អ្នក។

ក្តារ • សម្រាប់ការស៊ើបអង្កេតគម្រោងដំបូង អ្នកអាចប្រើការកំណត់លំនាំដើមនៅលើ

ក្តារ ផ្ទាំង។

• សម្រាប់សុពលភាពនៃការរចនាកម្រិតខ្ពស់ និងការបិទពេលវេលាត្រឹមត្រូវ អ្នកគួរតែអនុវត្តការក្លែងធ្វើក្តារដើម្បីទទួលបានការជ្រៀតជ្រែករវាងនិមិត្តសញ្ញាត្រឹមត្រូវ (ISI)/ crosstalk និងព័ត៌មានក្តារបន្ទះ និងកញ្ចប់ព័ត៌មាន ហើយបញ្ចូលវានៅលើ ក្តារ ផ្ទាំង។

ឧបករណ៍បញ្ជា កំណត់ប៉ារ៉ាម៉ែត្រឧបករណ៍បញ្ជាដោយយោងទៅតាមការកំណត់រចនាសម្ព័ន្ធ និងអាកប្បកិរិយាដែលអ្នកចង់បានសម្រាប់ឧបករណ៍បញ្ជាអង្គចងចាំរបស់អ្នក។
រោគវិនិច្ឆ័យ អ្នកអាចប្រើប៉ារ៉ាម៉ែត្រនៅលើ រោគវិនិច្ឆ័យ tab ដើម្បីជួយក្នុងការធ្វើតេស្ត និងបំបាត់កំហុសចំណុចប្រទាក់អង្គចងចាំរបស់អ្នក។
Exampឡេ រចនា នេះ។ Exampឡេ រចនា ផ្ទាំងអនុញ្ញាតឱ្យអ្នកបង្កើតការរចនា examples សម្រាប់ការសំយោគ និងសម្រាប់ការក្លែងធ្វើ។ ការរចនាដែលបានបង្កើត ឧample គឺជាប្រព័ន្ធ EMIF ពេញលេញដែលមាន EMIF IP និងកម្មវិធីបញ្ជាដែលបង្កើតចរាចរចៃដន្យដើម្បីធ្វើសុពលភាពចំណុចប្រទាក់អង្គចងចាំ។

សម្រាប់ព័ត៌មានលម្អិតអំពីប៉ារ៉ាម៉ែត្រនីមួយៗ សូមមើលជំពូកដែលសមរម្យសម្រាប់ពិធីការអង្គចងចាំរបស់អ្នកនៅក្នុង Intel Arria 10 External Memory Interfaces IP មគ្គុទ្ទេសក៍អ្នកប្រើប្រាស់។

ការបង្កើត EMIF Design Example

សម្រាប់ឧបករណ៍អភិវឌ្ឍន៍ Intel Arria 10 មានការកំណត់ជាមុនដែលកំណត់ប៉ារ៉ាម៉ែត្រ EMIF IP ដោយស្វ័យប្រវត្តិ និងបង្កើត pinouts សម្រាប់បន្ទះជាក់លាក់។

  1. ផ្ទៀងផ្ទាត់ថាបង្អួចកំណត់ជាមុនអាចមើលឃើញ។ ប្រសិនបើបង្អួចកំណត់ជាមុនមិនអាចមើលឃើញ សូមបង្ហាញវាដោយជ្រើសរើស View ➤ ការកំណត់ជាមុន។
  2. នៅក្នុងបង្អួចកំណត់ជាមុន ជ្រើសរើសសំណុំឧបករណ៍អភិវឌ្ឍន៍ដែលសមស្រប ហើយចុចអនុវត្ត។intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-9
  3. កំណត់រចនាសម្ព័ន្ធ EMIF IP ហើយចុច បង្កើត Example រចនានៅជ្រុងខាងលើស្តាំនៃបង្អួច។
  4. បញ្ជាក់ថតសម្រាប់ការរចនា EMIF example ហើយចុច OK ។ ជំនាន់ជោគជ័យនៃការរចនា EMIF exampលេបង្កើតដូចខាងក្រោម files នៅក្រោមថត Wii ។

រូបភាពទី 3. បង្កើតការរចនាដែលអាចសំយោគបាន ឧample File រចនាសម្ព័ន្ធintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-11

ចំណាំ៖ ប្រសិនបើអ្នកមិនជ្រើសរើសប្រអប់ធីក Simulation ឬ Synthesis ទេ ថតទិសដៅនឹងមានការរចនា Platform Designer files ដែលមិនត្រូវបានចងក្រងដោយកម្មវិធី Intel Quartus Prime ដោយផ្ទាល់ ប៉ុន្តែអាចជា viewed ឬកែសម្រួលនៅក្រោមអ្នករចនាវេទិកា។ ក្នុងស្ថានភាពនេះ អ្នកអាចដំណើរការពាក្យបញ្ជាខាងក្រោមដើម្បីបង្កើតការសំយោគ និងការក្លែងធ្វើ file សំណុំ។

  • ដើម្បីបង្កើតគម្រោងដែលអាចចងក្រងបាន អ្នកត្រូវតែដំណើរការស្គ្រីប quartus_sh -t make_qii_design.tcl នៅក្នុងថតទិសដៅ។
  • ដើម្បីបង្កើតគម្រោងក្លែងធ្វើ អ្នកត្រូវតែដំណើរការស្គ្រីប quartus_sh -t make_sim_design.tcl នៅក្នុងថតទិសដៅ។
  • ផ្ទាំងជ្រើសរើសបន្ទះទាញចុះក្នុងផ្នែកនេះអនុវត្តការចាត់តាំងឧបករណ៍ជំនួយអភិវឌ្ឍន៍ដែលសមស្របទៅអតីតampការរចនាឡេ។
  • ការ​កំណត់​នេះ​អាច​ប្រើ​បាន​តែ​នៅ​ពេល​ដែល​អ្នក​បើក​ប្រអប់​ធីក​សំយោគ​នៅ​ក្នុង Example រចនា Fileផ្នែក។
  • ការ​កំណត់​នេះ​ត្រូវ​តែ​ផ្គូផ្គង​នឹង​ឧបករណ៍​អភិវឌ្ឍន៍​ដែល​បាន​អនុវត្ត​ដែល​មាន​វត្តមាន ឬ​មាន​សារ​បញ្ហា​លេច​ឡើង។
  • ប្រសិនបើតម្លៃ None លេចឡើងក្នុង Select board pulldown វាបង្ហាញថាការជ្រើសរើសប៉ារ៉ាម៉ែត្របច្ចុប្បន្នមិនត្រូវគ្នានឹងការកំណត់រចនាសម្ព័ន្ធឧបករណ៍អភិវឌ្ឍន៍ណាមួយទេ។ អ្នកអាចអនុវត្ត IP ជាក់លាក់នៃកញ្ចប់អភិវឌ្ឍន៍ និងការកំណត់ប៉ារ៉ាម៉ែត្រពាក់ព័ន្ធដោយជ្រើសរើសការកំណត់ជាមុនមួយពីបណ្ណាល័យដែលបានកំណត់ជាមុន។ នៅពេលអ្នកអនុវត្តការកំណត់ជាមុន IP បច្ចុប្បន្ន និងការកំណត់ប៉ារ៉ាម៉ែត្រផ្សេងទៀតត្រូវបានកំណត់ឱ្យត្រូវគ្នានឹងការកំណត់ជាមុនដែលបានជ្រើសរើស។ ប្រសិនបើអ្នកចង់រក្សាទុកការកំណត់បច្ចុប្បន្នរបស់អ្នក អ្នកគួរតែធ្វើដូច្នេះមុនពេលអ្នកជ្រើសរើសការកំណត់ជាមុន។ ប្រសិនបើអ្នកជ្រើសរើសការកំណត់ជាមុនដោយមិនរក្សាទុកការកំណត់ពីមុនរបស់អ្នក អ្នកតែងតែអាចរក្សាទុកការកំណត់ជាមុនថ្មីនៅក្រោមឈ្មោះផ្សេង
  • ប្រសិនបើអ្នកចង់បង្កើតអតីតample រចនាសម្រាប់ប្រើនៅលើក្តារផ្ទាល់ខ្លួនរបស់អ្នក កំណត់ Select board to None បង្កើត example រចនា ហើយបន្ទាប់មកបន្ថែមការកំណត់ទីតាំងម្ជុល។

ព័ត៌មានពាក់ព័ន្ធ

  • សំយោគ Example Design នៅទំព័រ 17
  • ការពិពណ៌នាអំពីប៉ារ៉ាម៉ែត្រ IP របស់ Intel Arria 10 EMIF សម្រាប់ DDR3
  • ការពិពណ៌នាអំពីប៉ារ៉ាម៉ែត្រ IP របស់ Intel Arria 10 EMIF សម្រាប់ DDR4
  • ការពិពណ៌នាអំពីប៉ារ៉ាម៉ែត្រ IP របស់ Intel Arria 10 EMIF សម្រាប់ QDRII/II+/Xtreme
  • ការពិពណ៌នាអំពីប៉ារ៉ាម៉ែត្រ IP របស់ Intel Arria 10 EMIF សម្រាប់ QDR-IV
  • ការពិពណ៌នាអំពីប៉ារ៉ាម៉ែត្រ IP របស់ Intel Arria 10 EMIF សម្រាប់ RLDRAM 3
  • ការពិពណ៌នាអំពីប៉ារ៉ាម៉ែត្រ IP របស់ Intel Arria 10 EMIF សម្រាប់ LPDDR3

ការបង្កើត EMIF Design Example សម្រាប់ការក្លែងធ្វើ

សម្រាប់ឧបករណ៍អភិវឌ្ឍន៍ Intel Arria 10 មានការកំណត់ជាមុនដែលកំណត់ប៉ារ៉ាម៉ែត្រ EMIF IP ដោយស្វ័យប្រវត្តិ និងបង្កើត pinouts សម្រាប់បន្ទះជាក់លាក់។

  1. ផ្ទៀងផ្ទាត់ថាបង្អួចកំណត់ជាមុនអាចមើលឃើញ។ ប្រសិនបើបង្អួចកំណត់ជាមុនមិនអាចមើលឃើញ សូមបង្ហាញវាដោយជ្រើសរើស View ➤ ការកំណត់ជាមុន។
  2. នៅក្នុងបង្អួចកំណត់ជាមុន ជ្រើសរើសសំណុំឧបករណ៍អភិវឌ្ឍន៍ដែលសមស្រប ហើយចុចអនុវត្ត។intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-12
  3. កំណត់រចនាសម្ព័ន្ធ EMIF IP ហើយចុច បង្កើត Example រចនានៅជ្រុងខាងលើស្តាំនៃបង្អួច។intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-13
  4. បញ្ជាក់ថតសម្រាប់ការរចនា EMIF example ហើយចុច OK ។

ជំនាន់ជោគជ័យនៃការរចនា EMIF exampលេបង្កើតច្រើន។ file កំណត់សម្រាប់កម្មវិធីក្លែងធ្វើដែលបានគាំទ្រផ្សេងៗ នៅក្រោមថតស៊ីម/ed_sim។
រូបភាពទី 4. បង្កើតការរចនាក្លែងធ្វើ ឧample File រចនាសម្ព័ន្ធintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-14

ចំណាំ៖ ប្រសិនបើអ្នកមិនជ្រើសរើសប្រអប់ធីក Simulation ឬ Synthesis ទេ ថតទិសដៅនឹងមានការរចនា Platform Designer files ដែលមិនត្រូវបានចងក្រងដោយកម្មវិធី Intel Quartus Prime ដោយផ្ទាល់ ប៉ុន្តែអាចជា viewed ឬកែសម្រួលនៅក្រោមអ្នករចនាវេទិកា។ ក្នុងស្ថានភាពនេះ អ្នកអាចដំណើរការពាក្យបញ្ជាខាងក្រោមដើម្បីបង្កើតការសំយោគ និងការក្លែងធ្វើ file សំណុំ។

  • ដើម្បីបង្កើតគម្រោងដែលអាចចងក្រងបាន អ្នកត្រូវតែដំណើរការស្គ្រីប quartus_sh -t make_qii_design.tcl នៅក្នុងថតទិសដៅ។
  • ដើម្បីបង្កើតគម្រោងក្លែងធ្វើ អ្នកត្រូវតែដំណើរការស្គ្រីប quartus_sh -t make_sim_design.tcl នៅក្នុងថតទិសដៅ។

ព័ត៌មានពាក់ព័ន្ធ

  • ការក្លែងធ្វើ ឧample Design នៅទំព័រ 19
  • Intel Arria 10 EMIF IP - ក្លែងធ្វើ Memory IP

ការក្លែងធ្វើធៀបនឹងការអនុវត្តផ្នែករឹង

សម្រាប់ការក្លែងធ្វើចំណុចប្រទាក់មេម៉ូរីខាងក្រៅ អ្នកអាចជ្រើសរើសរំលងការក្រិតតាមខ្នាត ឬការក្រិតតាមខ្នាតពេញលេញនៅលើផ្ទាំងការវិនិច្ឆ័យកំឡុងពេលបង្កើត IP ។
ម៉ូដែលក្លែងធ្វើ EMIF
តារាងនេះប្រៀបធៀបលក្ខណៈនៃការរំលងការក្រិតតាមខ្នាត និងគំរូក្រិតពេញ។
តារាងទី 2. គំរូក្លែងធ្វើ EMIF៖ រំលងការក្រិតតាមខ្នាតធៀបនឹងការក្រិតពេញ

រំលងការក្រិតតាមខ្នាត ការក្រិតតាមខ្នាតពេញលេញ
ការក្លែងធ្វើកម្រិតប្រព័ន្ធផ្តោតលើតក្កវិជ្ជាអ្នកប្រើប្រាស់។ ការក្លែងធ្វើចំណុចប្រទាក់អង្គចងចាំផ្តោតលើការក្រិតតាមខ្នាត។
ព័ត៌មានលម្អិតនៃការក្រិតមិនត្រូវបានចាប់យកទេ។ ចាប់យកទាំងអស់ stages នៃការក្រិតតាមខ្នាត។
បន្ត…
រំលងការក្រិតតាមខ្នាត ការក្រិតតាមខ្នាតពេញលេញ
មានសមត្ថភាពក្នុងការរក្សាទុក និងទាញយកទិន្នន័យ។ រួម​បញ្ចូល​ទាំង​ការ​ដាក់​កម្រិត, per-bit deskew ជាដើម។
តំណាងឱ្យប្រសិទ្ធភាពត្រឹមត្រូវ។
មិនចាត់ទុកក្តារបន្ទះ

ការក្លែងធ្វើ RTL ធៀបនឹងការអនុវត្តផ្នែករឹង
តារាងនេះបង្ហាញពីភាពខុសគ្នាសំខាន់ៗរវាងការក្លែងធ្វើ EMIF និងការអនុវត្តផ្នែករឹង។
តារាងទី 3. ការក្លែងធ្វើ EMIF RTL ធៀបនឹងការអនុវត្តផ្នែករឹង

ការក្លែងធ្វើ RTL ការអនុវត្តផ្នែករឹង
Nios® ចាប់ផ្តើម និងកូដក្រិតតាមខ្នាត ដំណើរការស្របគ្នា។ ការចាប់ផ្ដើម Nios និងកូដក្រិតតាមខ្នាត ប្រតិបត្តិតាមលំដាប់លំដោយ។
ចំណុចប្រទាក់អះអាងសញ្ញា cal_done ក្នុងពេលដំណាលគ្នាក្នុងការក្លែងធ្វើ។ ប្រតិបត្តិការ Fitter កំណត់លំដាប់នៃការក្រិតតាមខ្នាត ហើយចំណុចប្រទាក់មិនអះអាង cal_done ក្នុងពេលដំណាលគ្នា។

អ្នកគួរតែដំណើរការការក្លែងធ្វើ RTL ដោយផ្អែកលើគំរូចរាចរណ៍សម្រាប់កម្មវិធីនៃការរចនារបស់អ្នក។ ចំណាំថាការក្លែងធ្វើ RTL មិនយកគំរូតាមការពន្យាពេលតាមដាន PCB ដែលអាចបណ្តាលឱ្យមានភាពខុសគ្នានៃភាពយឺតយ៉ាវរវាងការក្លែងធ្វើ RTL និងការអនុវត្តផ្នែករឹង។

ការក្លែងធ្វើចំណុចប្រទាក់មេម៉ូរីខាងក្រៅ IP ជាមួយ ModelSim

នីតិវិធីនេះបង្ហាញពីរបៀបក្លែងធ្វើការរចនា EMIF exampលេ

  1. បើកដំណើរការកម្មវិធី Mentor Graphics* ModelSim ហើយជ្រើសរើស File ➤ ផ្លាស់ប្តូរបញ្ជីឈ្មោះ។ រុករកទៅថតឯកសារ sim/ed_sim/mentor នៅក្នុងការរចនាដែលបានបង្កើត exampថតឯកសារ។
  2. ផ្ទៀងផ្ទាត់ថាបង្អួចប្រតិចារឹកត្រូវបានបង្ហាញនៅផ្នែកខាងក្រោមនៃអេក្រង់។ ប្រសិនបើបង្អួចប្រតិចារឹកមិនអាចមើលឃើញ សូមបង្ហាញវាដោយចុច View ➤ ប្រតិចារិក។
  3. នៅក្នុងបង្អួចប្រតិចារឹក ដំណើរការប្រភព msim_setup.tcl ។
  4. បន្ទាប់ពីប្រភព msim_setup.tcl បញ្ចប់ដំណើរការ ដំណើរការ ld_debug នៅក្នុងបង្អួចប្រតិចារឹក។
  5. បន្ទាប់ពី ld_debug បញ្ចប់ដំណើរការ សូមផ្ទៀងផ្ទាត់ថាបង្អួចវត្ថុត្រូវបានបង្ហាញ។ ប្រសិនបើបង្អួចវត្ថុមិនអាចមើលឃើញ បង្ហាញវាដោយចុច View ➤ វត្ថុ។
  6. នៅក្នុងបង្អួចវត្ថុ ជ្រើសរើសសញ្ញាដែលអ្នកចង់ក្លែងធ្វើដោយចុចខាងស្តាំ ហើយជ្រើសរើស បន្ថែមរលក។
  7. បន្ទាប់​ពី​អ្នក​បញ្ចប់​ការ​ជ្រើសរើស​សញ្ញា​សម្រាប់​ការ​ក្លែង​ធ្វើ សូម​ប្រតិបត្តិ​ការ run -all ក្នុង​បង្អួច​ប្រតិចារឹក។ ការក្លែងធ្វើដំណើរការរហូតដល់វាត្រូវបានបញ្ចប់។
  8. ប្រសិនបើការក្លែងធ្វើមិនអាចមើលឃើញ សូមចុច View ➤ រលក។

ព័ត៌មានពាក់ព័ន្ធ

Intel Arria 10 EMIF IP - ក្លែងធ្វើ Memory IP

ការដាក់ម្ជុលសម្រាប់ Intel Arria 10 EMIF IP

ប្រធានបទនេះផ្តល់នូវការណែនាំសម្រាប់ការដាក់ម្ជុល។

ជាងview

Intel Arria 10 FPGAs មានរចនាសម្ព័ន្ធដូចខាងក្រោមៈ

  • ឧបករណ៍នីមួយៗមានជួរឈរ I/O 2 ។
  • ជួរ I/O នីមួយៗមានរហូតដល់ 8 ធនាគារ I/O ។
  • ធនាគារ I/O នីមួយៗមាន 4 ផ្លូវ។
  • ផ្លូវនីមួយៗមានម្ជុល I/O (GPIO) គោលបំណងទូទៅចំនួន 12 ។
គោលការណ៍ណែនាំទូទៅ Pin

ចំណុចខាងក្រោមផ្តល់នូវការណែនាំទូទៅអំពីម្ជុល៖

  • ត្រូវប្រាកដថាម្ជុលសម្រាប់ចំណុចប្រទាក់អង្គចងចាំខាងក្រៅដែលបានផ្ដល់ឱ្យស្ថិតនៅក្នុងជួរ I/O តែមួយ។
  • ចំណុចប្រទាក់ដែលលាតសន្ធឹងលើធនាគារជាច្រើនត្រូវតែបំពេញតាមតម្រូវការដូចខាងក្រោមៈ
    • ធនាគារត្រូវតែនៅជាប់គ្នា។ សម្រាប់ព័ត៌មានអំពីធនាគារដែលនៅជាប់គ្នា សូមមើលការណែនាំអ្នកប្រើប្រាស់ IP របស់ Intel Arria 10 External Memory Interfaces ។
    • អាសយដ្ឋាន និងធនាគារបញ្ជាត្រូវតែរស់នៅក្នុងធនាគារកណ្តាល ដើម្បីកាត់បន្ថយភាពយឺតយ៉ាវ។ ប្រសិនបើចំណុចប្រទាក់អង្គចងចាំប្រើចំនួនគូនៃធនាគារ អាសយដ្ឋាន និងធនាគារបញ្ជាអាចស្ថិតនៅក្នុងធនាគារកណ្តាលទាំងពីរ។
  • ម្ជុលដែលមិនប្រើអាចប្រើជាម្ជុល I/O គោលបំណងទូទៅ។
  • អាសយដ្ឋាន និងពាក្យបញ្ជា និងម្ជុលដែលពាក់ព័ន្ធទាំងអស់ត្រូវតែស្ថិតនៅក្នុងធនាគារតែមួយ។
  • អាសយដ្ឋាន និងពាក្យបញ្ជា និងម្ជុលទិន្នន័យអាចចែករំលែកធនាគារមួយនៅក្រោមលក្ខខណ្ឌដូចខាងក្រោម៖
    • អាសយដ្ឋាន និងពាក្យបញ្ជា និងម្ជុលទិន្នន័យមិនអាចចែករំលែកផ្លូវ I/O បានទេ។
    • មានតែផ្លូវ I/O ដែលមិនបានប្រើនៅក្នុងអាសយដ្ឋាន និងធនាគារបញ្ជាប៉ុណ្ណោះដែលអាចប្រើបានសម្រាប់ម្ជុលទិន្នន័យ។

តារាងទី 4. ឧបសគ្គទូទៅ

ប្រភេទសញ្ញា ឧបសគ្គ
ទិន្នន័យ Strobe សញ្ញាទាំងអស់ដែលជាកម្មសិទ្ធិរបស់ក្រុម DQ ត្រូវតែស្ថិតនៅក្នុងផ្លូវ I/O តែមួយ។
ទិន្នន័យ ម្ជុល DQ ដែលពាក់ព័ន្ធត្រូវតែស្ថិតនៅក្នុងផ្លូវ I/O ដូចគ្នា។ ម្ជុល DM/DBI ត្រូវតែបិទជាមួយនឹងម្ជុល DQ សម្រាប់ប្រតិបត្តិការត្រឹមត្រូវ។ សម្រាប់ពិធីការដែលមិនគាំទ្របន្ទាត់ទិន្នន័យទ្វេទិស សញ្ញាអានគួរតែត្រូវបានដាក់ជាក្រុមដាច់ដោយឡែកពីសញ្ញាសរសេរ។
អាសយដ្ឋាន និងពាក្យបញ្ជា អាសយដ្ឋាន និងម្ជុលពាក្យបញ្ជាត្រូវតែស្ថិតនៅក្នុងទីតាំងដែលបានកំណត់ជាមុននៅក្នុងធនាគារ I/O ។

ពិនកិច្ចការ
ប្រសិនបើអ្នកបានអនុវត្តសំណុំឧបករណ៍អភិវឌ្ឍន៍ជាមុនកំឡុងពេលបង្កើត IP នោះការចាត់ចែង pin ទាំងអស់សម្រាប់ឧបករណ៍អភិវឌ្ឍន៍ត្រូវបានបង្កើតដោយស្វ័យប្រវត្តិ ហើយអាចត្រូវបានផ្ទៀងផ្ទាត់នៅក្នុង .qsf file ដែលត្រូវបានបង្កើតជាមួយនឹងការរចនា exampលេ

ព័ត៌មានពាក់ព័ន្ធ

  • Intel Arria 10 EMIF IP DDR3
  • Intel Arria 10 EMIF IP សម្រាប់ DDR4
  • Intel Arria 10 EMIF IP សម្រាប់ QDRII/II+/Xtreme
  • Intel Arria 10 EMIF IP សម្រាប់ QDR-IV
  • Intel Arria 10 EMIF IP សម្រាប់ RLDRAM 3
  • Intel Arria 10 EMIF IP សម្រាប់ LPDDR3

ការចងក្រង និងសរសេរកម្មវិធី Intel Arria 10 EMIF Design Example

បន្ទាប់ពីអ្នកបានធ្វើកិច្ចការម្ជុលចាំបាច់នៅក្នុង .qsf fileអ្នកអាចចងក្រងការរចនា example នៅក្នុងកម្មវិធី Intel Quartus Prime ។

  1. រុករកទៅថត Intel Quartus Prime ដែលមានការរចនា exampសៀវភៅបញ្ជី។
  2. បើកគម្រោង Intel Quartus Prime file, (.qpf).
  3. ដើម្បីចាប់ផ្តើមការចងក្រង សូមចុចដំណើរការ ➤ ចាប់ផ្តើមការចងក្រង។ ការបញ្ចប់ដោយជោគជ័យនៃការចងក្រងបង្កើត .sof fileដែលអាចឱ្យការរចនាដំណើរការលើផ្នែករឹង។
  4. ដើម្បីសរសេរកម្មវិធីឧបករណ៍របស់អ្នកជាមួយនឹងការរចនាដែលបានចងក្រង សូមបើកកម្មវិធីសរសេរកម្មវិធីដោយចុចលើ Tools ➤ Programmer ។
  5. នៅក្នុងអ្នកសរសេរកម្មវិធី សូមចុច Auto Detect ដើម្បីស្វែងរកឧបករណ៍ដែលគាំទ្រ។
  6. ជ្រើសរើសឧបករណ៍ Intel Arria 10 ហើយបន្ទាប់មកជ្រើសរើស ផ្លាស់ប្តូរ File.
  7. រុករកទៅ ed_synth.sof ដែលបានបង្កើត file ហើយជ្រើសរើសបើក។
  8. ចុច Start ដើម្បីចាប់ផ្តើមសរសេរកម្មវិធីឧបករណ៍ Intel Arria 10 ។ នៅពេលដែលឧបករណ៍ត្រូវបានសរសេរកម្មវិធីដោយជោគជ័យ របារវឌ្ឍនភាពនៅផ្នែកខាងលើខាងស្តាំនៃបង្អួចគួរតែបង្ហាញ 100% (ជោគជ័យ)។

ការបំបាត់កំហុស Intel Arria 10 EMIF Design Example

កញ្ចប់ឧបករណ៍បំបាត់កំហុស EMIF អាចរកបានដើម្បីជួយក្នុងការបំបាត់កំហុសការរចនាចំណុចប្រទាក់អង្គចងចាំខាងក្រៅ។ កញ្ចប់ឧបករណ៍អនុញ្ញាតឱ្យអ្នកបង្ហាញរឹមអាន និងសរសេរ និងបង្កើតដ្យាក្រាមភ្នែក។ បន្ទាប់ពីអ្នកបានរៀបចំកម្មវិធីឧបករណ៍អភិវឌ្ឍន៍ Intel Arria 10 អ្នកអាចផ្ទៀងផ្ទាត់ប្រតិបត្តិការរបស់វាដោយប្រើ EMIF Debug Toolkit ។

  1. ដើម្បីបើកដំណើរការ EMIF Debug Toolkit សូមចូលទៅកាន់ Tools ➤ System Debugging Tools ➤ External Memory Interface Toolkit។
  2. ចុចចាប់ផ្តើមការតភ្ជាប់។
  3. ចុចតំណគម្រោងទៅឧបករណ៍។ បង្អួចលេចឡើង; ផ្ទៀងផ្ទាត់ថាឧបករណ៍ត្រឹមត្រូវត្រូវបានជ្រើសរើស ហើយថា .sof ត្រឹមត្រូវ។ file ត្រូវបានជ្រើសរើស។
  4. ចុចបង្កើតការតភ្ជាប់ចំណុចប្រទាក់អង្គចងចាំ។ ទទួលយកការកំណត់លំនាំដើមដោយចុចយល់ព្រម។
  5. ឧបករណ៍អភិវឌ្ឍន៍ Intel Arria 10 ឥឡូវនេះត្រូវបានបង្កើតឡើងដើម្បីដំណើរការជាមួយ EMIF Debug Toolkit ហើយអ្នកអាចបង្កើតរបាយការណ៍ណាមួយខាងក្រោមដោយចុចពីរដងលើជម្រើសដែលត្រូវគ្នា៖
  • ដំណើរការការក្រិតតាមខ្នាតឡើងវិញ។ ផលិតរបាយការណ៍ក្រិតតាមខ្នាតដែលសង្ខេបស្ថានភាពក្រិតតាមខ្នាតក្នុងមួយក្រុម DQ/DQS រួមជាមួយនឹងរឹមសម្រាប់ម្ជុល DQ/DQS នីមួយៗ។
  • រឹមអ្នកបើកបរ។ ផលិតរបាយការណ៍សង្ខេបរឹមអាន និងសរសេរក្នុងមួយម្ជុល I/O ។ នេះខុសពីការក្រិតតាមខ្នាត ពីព្រោះរឹមកម្មវិធីបញ្ជាត្រូវបានចាប់យកអំឡុងពេលចរាចរណ៍របៀបអ្នកប្រើប្រាស់ ជាជាងអំឡុងពេលការក្រិត
  • បង្កើតដ្យាក្រាមភ្នែក។ បង្កើតការអាន និងសរសេរដ្យាក្រាមភ្នែកសម្រាប់ម្ជុល DQ នីមួយៗដោយផ្អែកលើគំរូទិន្នន័យក្រិត។
  • ក្រិតតាមខ្នាតការបញ្ចប់។ វាយតំលៃការបញ្ចប់ផ្សេងៗគ្នា ហើយរាយការណ៍ពីរឹមដែលតម្លៃបញ្ចប់នីមួយៗផ្តល់។ ប្រើមុខងារនេះដើម្បីជួយជ្រើសរើសការបញ្ចប់ដ៏ល្អប្រសើរសម្រាប់ចំណុចប្រទាក់អង្គចងចាំ។

រចនា Example ការពិពណ៌នាសម្រាប់ External Memory Interfaces Intel Arria 10 FPGA IP

នៅពេលអ្នកកំណត់ប៉ារ៉ាម៉ែត្រ និងបង្កើត EMIF IP របស់អ្នក អ្នកអាចបញ្ជាក់ថាប្រព័ន្ធបង្កើតថតសម្រាប់ការក្លែងធ្វើ និងសំយោគ file កំណត់ និងបង្កើត file កំណត់ដោយស្វ័យប្រវត្តិ។ ប្រសិនបើអ្នកជ្រើសរើស Simulation ឬ Synthesis នៅក្រោម Example រចនា Files នៅលើ Example Designs tab ប្រព័ន្ធបង្កើតការក្លែងធ្វើពេញលេញ file សំណុំឬការសំយោគពេញលេញ file កំណត់ដោយអនុលោមតាមជម្រើសរបស់អ្នក។

សំយោគ Example រចនា

ការសំយោគ example design មានប្លុកធំៗដែលបង្ហាញក្នុងរូបខាងក្រោម។

  • ម៉ាស៊ីនភ្លើងចរាចរ ដែលជាអតីត Avalon®-MM ដែលអាចសំយោគបាន។ample driver ដែលអនុវត្តលំនាំ pseudo-random នៃការអាន និងសរសេរទៅកាន់ចំនួន parameterized address។ ម៉ាស៊ីនបង្កើតចរាចរណ៍ក៏ត្រួតពិនិត្យទិន្នន័យដែលបានអានពីអង្គចងចាំ ដើម្បីធានាថាវាត្រូវគ្នានឹងទិន្នន័យដែលបានសរសេរ និងអះអាងពីការបរាជ័យបើមិនដូច្នេះទេ។
  • ឧទាហរណ៍នៃចំណុចប្រទាក់អង្គចងចាំ ដែលរួមមានៈ
    • ឧបករណ៍បញ្ជាអង្គចងចាំដែលសម្របសម្រួលរវាងចំណុចប្រទាក់ Avalon-MM និងចំណុចប្រទាក់ AFI ។
    • PHY ដែលដើរតួជាចំណុចប្រទាក់រវាងឧបករណ៍បញ្ជាអង្គចងចាំ និងឧបករណ៍អង្គចងចាំខាងក្រៅ ដើម្បីអនុវត្តប្រតិបត្តិការអាន និងសរសេរ។

រូបភាពទី 5. ការសំយោគ Example រចនាintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-15

ប្រសិនបើអ្នកកំពុងប្រើមុខងារ Ping Pong PHY ការសំយោគ exampការរចនា le រួមបញ្ចូលម៉ាស៊ីនភ្លើងចរាចរពីរដែលចេញពាក្យបញ្ជាទៅឧបករណ៍អង្គចងចាំឯករាជ្យពីរតាមរយៈឧបករណ៍បញ្ជាឯករាជ្យពីរ និង PHY ទូទៅដូចបានបង្ហាញក្នុងរូបខាងក្រោម។

រូបភាពទី 6. ការសំយោគ Example Design for Ping Pong PHYintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-18

ប្រសិនបើអ្នកកំពុងប្រើ RLDRAM 3 ដែលជាម៉ាស៊ីនបង្កើតចរាចរនៅក្នុងការសំយោគ ឧample design ទាក់ទងដោយផ្ទាល់ជាមួយ PHY ដោយប្រើ AFI ដូចបង្ហាញក្នុងរូបខាងក្រោម។
រូបភាពទី 7. ការសំយោគ Example រចនាសម្រាប់ចំណុចប្រទាក់ RLDRAM 3intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-19

ចំណាំ៖ ប្រសិនបើមួយ ឬច្រើននៃ PLL Sharing Mode, DLL Sharing Mode, ឬ OCT Sharing Mode parameters ត្រូវបានកំណត់ទៅតម្លៃណាមួយក្រៅពី No Sharing នោះការសំយោគ exampការរចនា le នឹងមានធាតុបង្កើតចរាចរ / អង្គចងចាំចំណុចប្រទាក់ពីរ។ ឧបករណ៍បង្កើតចរាចរ/ចំណុចប្រទាក់អង្គចងចាំទាំងពីរត្រូវបានទាក់ទងគ្នាដោយការតភ្ជាប់ PLL/DLL/OCT ដែលបានចែករំលែក ដូចដែលបានកំណត់ដោយការកំណត់ប៉ារ៉ាម៉ែត្រ។ ឧបករណ៍បង្កើតចរាចរណ៍/ចំណុចប្រទាក់អង្គចងចាំបង្ហាញពីរបៀបដែលអ្នកអាចបង្កើតការតភ្ជាប់បែបនេះនៅក្នុងការរចនាផ្ទាល់ខ្លួនរបស់អ្នក។

ចំណាំ៖ លំហូរសំយោគភាគីទីបី ដូចដែលបានពិពណ៌នានៅក្នុង ការណែនាំអ្នកប្រើប្រាស់ Intel Quartus Prime Standard Edition៖ ការសំយោគភាគីទីបីមិនមែនជាលំហូរដែលគាំទ្រសម្រាប់ EMIF IP ទេ។
ព័ត៌មានពាក់ព័ន្ធ
ការបង្កើត EMIF Design Example នៅលើទំព័រ 7

ការក្លែងធ្វើ ឧample រចនា

ការក្លែងធ្វើ ឧample design មានប្លុកសំខាន់ៗដែលបង្ហាញក្នុងរូបខាងក្រោម។

  • ឧទាហរណ៍នៃការសំយោគ ឧampការរចនាឡេ។ ដូចដែលបានពិពណ៌នានៅក្នុងផ្នែកមុន ការសំយោគ exampការរចនា le មានម៉ាស៊ីនភ្លើងចរាចរ និងឧទាហរណ៍នៃចំណុចប្រទាក់អង្គចងចាំ។ ប្លុកទាំងនេះកំណត់លំនាំដើមទៅជាគំរូក្លែងធ្វើអរូបី ដែលសមរម្យសម្រាប់ការក្លែងធ្វើរហ័ស។
  • គំរូអង្គចងចាំដែលដើរតួនាទីជាគំរូទូទៅដែលប្រកាន់ខ្ជាប់នូវលក្ខណៈជាក់លាក់នៃពិធីការអង្គចងចាំ។ ជាញឹកញាប់ អ្នកលក់អង្គចងចាំផ្តល់នូវគំរូក្លែងធ្វើសម្រាប់សមាសធាតុអង្គចងចាំជាក់លាក់របស់ពួកគេ ដែលអ្នកអាចទាញយកពីពួកគេ។ webគេហទំព័រ។
  • កម្មវិធីពិនិត្យស្ថានភាព ដែលត្រួតពិនិត្យសញ្ញាស្ថានភាពពី IP ចំណុចប្រទាក់មេម៉ូរីខាងក្រៅ និងម៉ាស៊ីនបង្កើតចរាចរ ដើម្បីផ្តល់សញ្ញាអំពីលក្ខខណ្ឌទូទៅ ឬបរាជ័យ។

រូបភាពទី 8. ការក្លែងធ្វើ Example រចនាintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-18

ប្រសិនបើអ្នកកំពុងប្រើមុខងារ Ping Pong PHY ការក្លែងធ្វើឧampការរចនា le រួមបញ្ចូលម៉ាស៊ីនភ្លើងចរាចរពីរដែលចេញពាក្យបញ្ជាទៅឧបករណ៍អង្គចងចាំឯករាជ្យពីរតាមរយៈឧបករណ៍បញ្ជាឯករាជ្យពីរ និង PHY ទូទៅដូចបានបង្ហាញក្នុងរូបខាងក្រោម។

រូបភាពទី 9. ការក្លែងធ្វើ Example Design for Ping Pong PHYintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-19

ប្រសិនបើអ្នកកំពុងប្រើ RLDRAM 3 ដែលជាម៉ាស៊ីនបង្កើតចរាចរណ៍នៅក្នុងការក្លែងធ្វើ ឧample design ទាក់ទងដោយផ្ទាល់ជាមួយ PHY ដោយប្រើ AFI ដូចបង្ហាញក្នុងរូបខាងក្រោម។

រូបភាពទី 10. ការក្លែងធ្វើ Example រចនាសម្រាប់ចំណុចប្រទាក់ RLDRAM 3intel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-20

ព័ត៌មានពាក់ព័ន្ធ
ការបង្កើត EMIF Design Example for Simulation នៅទំព័រ 10

Example Designs Interface Tab

កម្មវិធីកែសម្រួលប៉ារ៉ាម៉ែត្ររួមបញ្ចូល Example Designs tab ដែលអនុញ្ញាតឱ្យអ្នកកំណត់ប៉ារ៉ាម៉ែត្រ និងបង្កើតអតីតរបស់អ្នក។ampឡេ designs.l

រូបភាពទី ៤ ឧample Designs Tab នៅក្នុង External Memory Interfaces Parameter Editorintel-UG-20118-External-Memory-Interfaces-Arria-10-FPGA-IP-Design-Exampលេ-fig-21

អាចប្រើបាន Exampផ្នែករចនា
ការទាញចុះនៃការរចនាជ្រើសរើសអនុញ្ញាតឱ្យអ្នកជ្រើសរើសអតីតដែលចង់បានampការរចនាឡេ។ បច្ចុប្បន្ន EMIF Example Design គឺជាជម្រើសដែលមានតែមួយគត់ ហើយត្រូវបានជ្រើសរើសតាមលំនាំដើម។

ប្រវត្តិកែប្រែឯកសារសម្រាប់ចំណុចប្រទាក់សតិខាងក្រៅ Intel Arria 10 FPGA IP Design Exampសៀវភៅណែនាំអ្នកប្រើប្រាស់

កំណែឯកសារ កំណែ Intel Quartus Prime ការផ្លាស់ប្តូរ
2021.03.29 21.1 • ក្នុង Example Design ចាប់ផ្តើមរហ័ស ជំពូក បានដកចេញនូវសេចក្តីយោងទៅកាន់ NCSim* simulator។
2018.09.24 18.1 • តួលេខដែលបានធ្វើបច្ចុប្បន្នភាពនៅក្នុង ការបង្កើត EMIF Design Example និង ការបង្កើត EMIF Design Example សម្រាប់ការក្លែងធ្វើ ប្រធានបទ។
2018.05.07 18.0 • បានផ្លាស់ប្តូរចំណងជើងឯកសារពី Intel Arria 10 External Memory Interfaces IP Design Exampសៀវភៅណែនាំអ្នកប្រើប្រាស់ ទៅ External Memory Interfaces Intel Arria 10 FPGA IP Design Exampសៀវភៅណែនាំអ្នកប្រើប្រាស់.

• កែចំណុចគ្រាប់នៅក្នុង ជាងview ផ្នែកនៃ ការដាក់ម្ជុលសម្រាប់ Intel Arria 10 EMIF IP ប្រធានបទ។

កាលបរិច្ឆេទ កំណែ ការផ្លាស់ប្តូរ
ខែវិច្ឆិកា

2017

2017.11.06 ការចេញផ្សាយដំបូង។

សាជីវកម្ម Intel ។ រក្សា​រ​សិទ្ធ​គ្រប់យ៉ាង។ Intel, និមិត្តសញ្ញា Intel និងសញ្ញា Intel ផ្សេងទៀតគឺជាពាណិជ្ជសញ្ញារបស់ Intel Corporation ឬក្រុមហ៊ុនបុត្រសម្ព័ន្ធរបស់ខ្លួន។ Intel ធានាការអនុវត្តផលិតផល FPGA និង semiconductor របស់ខ្លួនទៅនឹងលក្ខណៈបច្ចេកទេសបច្ចុប្បន្នស្របតាមការធានាស្តង់ដាររបស់ Intel ប៉ុន្តែរក្សាសិទ្ធិក្នុងការផ្លាស់ប្តូរផលិតផល និងសេវាកម្មណាមួយនៅពេលណាមួយដោយមិនមានការជូនដំណឹងជាមុន។ Intel សន្មត់ថាគ្មានទំនួលខុសត្រូវ ឬទំនួលខុសត្រូវដែលកើតចេញពីកម្មវិធី ឬការប្រើប្រាស់ព័ត៌មាន ផលិតផល ឬសេវាកម្មណាមួយដែលបានពិពណ៌នានៅទីនេះ លើកលែងតែមានការយល់ព្រមជាលាយលក្ខណ៍អក្សរដោយ Intel ។ អតិថិជនរបស់ Intel ត្រូវបានណែនាំឱ្យទទួលបានកំណែចុងក្រោយបំផុតនៃការបញ្ជាក់ឧបករណ៍ មុនពេលពឹងផ្អែកលើព័ត៌មានដែលបានបោះពុម្ពផ្សាយណាមួយ និងមុនពេលធ្វើការបញ្ជាទិញផលិតផល ឬសេវាកម្ម។

  • ឈ្មោះ និងម៉ាកផ្សេងទៀតអាចត្រូវបានអះអាងថាជាកម្មសិទ្ធិរបស់អ្នកដទៃ។

ឯកសារ/ធនធាន

intel UG-20118 External Memory Interfaces Arria 10 FPGA IP Design Example [pdf] ការណែនាំអ្នកប្រើប្រាស់
UG-20118 External Memory Interfaces Arria 10 FPGA IP Design Example, UG-20118, External Memory Interfaces Arria 10 FPGA IP Design Example, ចំណុចប្រទាក់ Arria 10 FPGA IP Design Example, 10 FPGA IP Design Example

ឯកសារយោង

ទុកមតិយោបល់

អាសយដ្ឋានអ៊ីមែលរបស់អ្នកនឹងមិនត្រូវបានផ្សព្វផ្សាយទេ។ វាលដែលត្រូវការត្រូវបានសម្គាល់ *