RTG4 LSRAM Belleğinde MICROCHIP Hata Tespiti ve Düzeltmesi
Revizyon Geçmişi
Revizyon geçmişi, belgede uygulanan değişiklikleri açıklar. Değişiklikler, en güncel yayından başlayarak revizyona göre listelenir.
Revizyon 4.0
Aşağıda, bu revizyonda yapılan değişikliklerin bir özeti bulunmaktadır.
- Libero SoC v2021.2 için belge güncellendi.
- Ek 1: FlashPro Express Kullanarak Cihazı Programlama, sayfa 14 eklendi.
- Ek 2: TCL Komut Dosyasını Çalıştırma, sayfa 16 eklendi.
- Libero sürüm numaralarına yapılan referanslar kaldırıldı.
Revizyon 3.0
Libero v11.9 SP1 yazılım sürümü için belge güncellendi.
Revizyon 2.0
Libero v11.8 SP2 yazılım sürümü için belge güncellendi.
Revizyon 1.0
Bu belgenin ilk yayını.
RTG4 LSRAM Belleğinde Hata Tespiti ve Düzeltmesi
Bu referans tasarım, RTG4™ FPGA LSRAM'lerin hata algılama ve düzeltme (EDAC) yeteneklerini açıklar. Tek bir olay bozulmasına (SEU) duyarlı ortamda RAM, ağır iyonların neden olduğu geçici hatalara eğilimlidir. Bu hatalar, hata düzeltme kodları (ECC'ler) kullanılarak tespit edilebilir ve düzeltilebilir. RTG4 FPGA RAM blokları, 1 bitlik bir hatayı düzeltmek veya 2 bitlik bir hatayı tespit etmek için hata düzeltme kodlarını üreten yerleşik EDAC denetleyicilerine sahiptir.
1 bitlik bir hata algılanırsa, EDAC denetleyicisi hata bitini düzeltir ve hata düzeltme bayrağını (SB_CORRECT) etkin yüksek olarak ayarlar. 2 bitlik bir hata algılanırsa, EDAC denetleyicisi hata algılama bayrağını (DB_DETECT) aktif yüksek olarak ayarlar.
RTG4 LSRAM EDAC işlevi hakkında daha fazla bilgi için bkz. UG0574: RTG4 FPGA Yapısı
Kullanım Kılavuzu.
Bu referans tasarımında, 1 bitlik hata veya 2 bitlik hata, SmartDebug GUI aracılığıyla tanıtılır. EDAC, veri okuma/yazma için LSRAM'a erişmek üzere UART arabirimini kullanan bir grafik kullanıcı arabirimi (GUI) kullanılarak gözlemlenir, Libero® System-on-Chip (SoC) SmartDebug (J)TAG) hataları LSRAM belleğine enjekte etmek için kullanılır.
Tasarım Gereksinimleri
Tablo 1, RTG4 LSRAM EDAC demosunu çalıştırmak için referans tasarım gereksinimlerini listeler.
Tablo 1 • Tasarım Gereksinimleri
Yazılım
- Libero SoC
- FlashPro Ekspres
- Akıllı Hata Ayıklama
- Ana bilgisayar sürücüleri USB'den UART'a sürücüler
Not: Bu kılavuzda gösterilen Libero SmartDesign ve yapılandırma ekran görüntüleri yalnızca açıklama amaçlıdır.
En son güncellemeleri görmek için Libero tasarımını açın.
Ön koşullar
Başlamadan önce:
Libero SoC'yi indirin ve kurun (aşağıda belirtildiği gibi) webBu tasarım için site) aşağıdaki konumdan ana bilgisayarda: https://www.microsemi.com/product-directory/design-resources/1750-libero-soc
Tanıtım Tasarımı
Demo tasarımını indirin fileMicrosemi'den gelenler website şu adreste: http://soc.microsemi.com/download/rsc/?f=rtg4_dg0703_df
Demo tasarımı fileBunlar şunları içerir:
- Libero SoC projesi
- GUI yükleyici
- Programlama files
- Benioku.txt file
- TCL_Script'ler
Ana bilgisayardaki GUI uygulaması, USB-UART arabirimi aracılığıyla RTG4 cihazına komutlar verir. Bu UART arabirimi, Libero SoC IP kataloğundan bir mantıksal IP olan CoreUART ile tasarlanmıştır. RTG4 yapısındaki CoreUART IP, komutları alır ve bunları komut kod çözücü mantığına iletir. Komut kod çözücü mantığı, bellek arayüzü mantığı kullanılarak yürütülen okuma veya yazma komutunun kodunu çözer.
Bellek arayüz bloğu, LSRAM hata işaretlerini okumak/yazmak ve izlemek için kullanılır. Yerleşik EDAC, LSRAM'den okurken 1 bitlik hatayı düzeltir ve düzeltilmiş verileri kullanıcı arayüzüne sağlar ancak düzeltilmiş verileri LSRAM'a geri yazmaz. Yerleşik LSRAM EDAC, bir temizleme özelliği uygulamaz. Demo tasarımı, 1 bitlik düzeltme işaretini izleyen ve tek bitlik bir hata oluşursa LSRAM'ı düzeltilmiş verilerle güncelleyen fırçalama mantığını uygular.
SmartDebug GUI, LSRAM verilerine 1-bit veya 2-bit hata enjekte etmek için kullanılır.
Şekil 1, RTG4 LSRAM EDAC demo tasarımının üst düzey blok diyagramını göstermektedir.
Şekil 1 • Üst Düzey Blok Diyagramı
Demo tasarım yapılandırmaları aşağıdadır:
- LSRAM, ×18 modu için yapılandırılmıştır ve EDAC, LSRAM'ın ECC_EN sinyalini yükseğe bağlayarak etkinleştirilir.
Not: LSRAM EDAC yalnızca ×18 ve ×36 modları için desteklenir. - CoreUART IP, ana bilgisayar uygulamasıyla 115200 baud hızında iletişim kuracak şekilde yapılandırılmıştır.
- RTG4FCCCECALIB_C0, CoreUART ve diğer yapı mantığını 80 MHz'de çalıştıracak şekilde yapılandırılmıştır.
Özellikler
Demo tasarım özellikleri aşağıdadır:
- LSRAM okuma ve yazma
- SmartDebug kullanarak 1 bitlik ve 2 bitlik hata enjekte edin
- 1 bitlik ve 2 bitlik hata sayısı değerlerini göster
- Hata sayısı değerlerinin silinmesi için hüküm
- Bellek temizleme mantığını etkinleştirin veya devre dışı bırakın
Tanım
Bu demo tasarımı, aşağıdaki görevlerin uygulanmasını içerir:
- LSRAM'ı başlatma ve LSRAM'a erişme
Yapı mantığında uygulanan bellek arayüzü mantığı, GUI'den başlatma komutunu alır ve artımlı verilerle LSRAM'ın ilk 256 bellek konumunu başlatır. Ayrıca, GUI'den adres ve verileri alarak LSRAM'ın 256 bellek konumuna okuma ve yazma işlemlerini gerçekleştirir. Bir okuma işlemi için tasarım, verileri LSRAM'den alır ve görüntülenmesi için GUI'ye sağlar. Beklenti, tasarımın SmartDebug kullanılmadan önce hatalara neden olmamasıdır.
Not: Başlatılmamış bellek konumları rasgele değerlere sahip olabilir ve SmartDebug bu konumlarda tek bitlik veya çift bitlik hatalar gösterebilir.
- 1 bitlik veya 2 bitlik hataları enjekte etme
SmartDebug GUI, 1 bitlik veya 2 bitlik hataları LSRAM'ın belirtilen bellek konumuna enjekte etmek için kullanılır. Aşağıdaki işlemler, LSRAM'a 1 bitlik ve 2 bitlik hatalar enjekte etmek için SmartDebug kullanılarak gerçekleştirilir:- SmartDebug GUI'yi açın, FPGA Dizisinde Hata Ayıklama'ya tıklayın.
- Bellek Blokları sekmesine gidin, bellek örneğini seçin ve Ekle'ye sağ tıklayın.
- Bellek bloğunu okumak için Bloğu Oku'ya tıklayın.
- Belirli bir derinliğe sahip LSRAM'ın herhangi bir yerine tek bitlik veya çift bitlik hata enjekte edin.
- Değiştirilen konuma yazmak için Blok Yaz'a tıklayın.
LSRAM okuma ve yazma işlemi sırasında SmartDebug (JTAG) arabiriminde, EDAC denetleyicisi atlanır ve adım e'deki yazma işlemi için ECC bitlerini hesaplamaz.
- Hata Sayımı
Bir hata sayımı sağlamak için 8 bitlik sayaçlar kullanılır ve 1 bitlik veya 2 bitlik hataları saymak için yapı mantığında tasarlanır. Komut kod çözücü mantığı, GUI'den komutlar alırken GUI'ye sayım değerleri sağlar.
Saat Yapısı
Bu demo tasarımında bir adet saat alanı bulunmaktadır. Dahili 50 MHz osilatör, RTG4FCCCECALIB_C4'ı daha da ileri götüren RTG0FCCC'yi çalıştırır. RTG4FCCCECALIB_C0, COREUART, cmd_decoder, TPSRAM_ECC ve RAM_RW modüllerine saat kaynağı sağlayan 80 MHz'lik bir saat üretir.
Aşağıdaki şekil, demo tasarımının saatli yapısını göstermektedir.
Şekil 2 • Saatleme Yapısı
Yapıyı Sıfırla
Bu demo tasarımında, COREUART, cmd_decoder ve RAM_RW modüllerine sıfırlama sinyali, RTG4FCCCECALIB_C0'ın LOCK bağlantı noktası aracılığıyla sağlanır. Aşağıdaki şekilde demo tasarımının sıfırlama yapısı gösterilmektedir.
Şekil 3 • Yapıyı Sıfırla
Demo Tasarımını Kurma
Aşağıdaki bölümlerde, demo tasarımını çalıştırmak için RTG4 Geliştirme Kiti ve GUI'nin nasıl kurulacağı açıklanmaktadır.
Jumper Ayarları
- RTG4 Geliştirme Kitindeki atlama tellerini Tablo 2'de gösterildiği gibi bağlayın.
Tablo 2 • Atlama Teli AyarlarıTulum Sabitle (Kimden) Sabitle (Kime) Yorumlar J11, J17, J19, J21, J23, J26, J27, J28 1 2 Varsayılan J16 2 3 Varsayılan J32 1 2 Varsayılan J33 1 3 Varsayılan 2 4 Not: Atlama tellerini bağlarken güç kaynağı anahtarı SW6'yı kapatın.
- USB kablosunu (mini USB - Type-A USB kablosu) RTG47 Geliştirme Kitinin J4'sine ve kablonun diğer ucunu ana bilgisayarın USB bağlantı noktasına bağlayın.
- USB - UART köprü sürücülerinin otomatik olarak algılandığından emin olun. Bu, ana bilgisayarın aygıt yöneticisinde doğrulanabilir.
Şekil 4, USB 2.0 seri bağlantı noktası özelliklerini ve bağlı COM31 ve USB seri dönüştürücü C'yi gösterir.
Şekil 4 • USB - UART Köprü Sürücüleri
Not: USB - UART köprü sürücüleri kurulu değilse, sürücüleri adresinden indirip yükleyin. www.microsemi.com//documents/CDM_2.08.24_WHQL_Certified.zip
Şekil 5, RTG4 Geliştirme Kitinde EDAC demosunu çalıştırmak için kart kurulumunu göstermektedir.
Demo Tasarımını Programlama
- Libero SOC yazılımını başlatın.
- RTG4 Geliştirme Kitini işle programlamak için file tasarımın bir parçası olarak sağlanan fileFlashPro Express yazılımını kullanıyorsa, bkz. Ek 1: Cihazı FlashPro Express Kullanarak Programlama, sayfa 14.
Not: İş ile programlama tamamlandıktan sonra file FlashPro Express yazılımı aracılığıyla EDAC Demo GUI, sayfa 9'a ilerleyin. Aksi takdirde, bir sonraki adıma geçin. - Libero tasarım akışında Programı Çalıştır eylemine tıklayın.
- Programlama tamamlandığında, demo tasarımının başarılı bir şekilde programlandığını gösteren 'Programı Çalıştır eyleminin' önünde yeşil bir onay işareti belirir.
EDAC Tanıtım GUI'si
EDAC demosu, Şekil 7'de gösterildiği gibi, ana bilgisayarda çalışan ve RTG4 Geliştirme Kiti ile iletişim kuran kullanıcı dostu bir GUI ile sağlanır. UART, ana bilgisayar ile RTG4 Geliştirme Kiti arasında temel iletişim protokolü olarak kullanılır.
GUI aşağıdaki bölümleri içerir:
- 4 baud hızı ile RTG115200 FPGA'ya UART bağlantısı kurmak için COM bağlantı noktası seçimi.
- LSRAM Bellek Yazma: 8 bitlik verileri belirtilen LSRAM bellek adresine yazmak için.
- Bellek Temizleme: Temizleme mantığını etkinleştirmek veya devre dışı bırakmak için.
- LSRAM Bellek Okuma: Belirtilen LSRAM bellek adresinden 8 bitlik verileri okumak için.
- Hata Sayısı: Hata sayısını görüntüler ve sayaç değerini sıfırlamak için bir seçenek sunar.
- 1-bit Hata Sayısı: 1-bitlik hata sayısını görüntüler ve sayaç değerini sıfırlamak için bir seçenek sunar.
- 2-bit Hata Sayısı: 2-bit hata sayısını görüntüler ve sayaç değerini sıfırlamak için bir seçenek sunar.
- Günlük Verileri: GUI kullanılarak gerçekleştirilen her işlem için durum bilgisi sağlar.
Demoyu Çalıştırmak
Aşağıdaki adımlarda demonun nasıl çalıştırılacağı açıklanmaktadır:
- git \v1.2.2\v1.2.2\Exe ve Şekil 8'de gösterildiği gibi EDAC_GUI.exe'ye çift tıklayın.
- Listeden COM31 bağlantı noktasını seçin ve Bağlan'a tıklayın.
Tek bitlik hata ekleme ve düzeltme
- Sağlanan Libero tasarımında, tasarım akışında SmartDebug Design'a çift tıklayın.
- SmartDebug GUI'de, FPGA Dizisinde Hata Ayıklama'ya tıklayın.
- Debug FPGA Array penceresinde, Memory Blocks sekmesine gidin. Tasarımda LSRAM bloğunu mantıksal ve fiziksel olarak gösterecektir. view. Mantıksal bloklar L simgesiyle, fiziksel bloklar ise P simgesiyle gösterilir.
- Fiziksel blok örneğini seçin ve Ekle'ye sağ tıklayın.
- Bellek bloğunu okumak için Bloğu Oku'ya tıklayın.
- LSRAM'ın 1. konumuna 8 bitlik hatanın enjekte edildiği aşağıdaki şekilde gösterildiği gibi, 256 derinliğine kadar LSRAM'ın herhangi bir yerindeki 1 bitlik veriye 0 bitlik hata enjekte edin.
- Değiştirilen verileri istenen konuma yazmak için Blok Yaz'a tıklayın.
- EDAC GUI'ye gidin ve aşağıdaki şekilde gösterildiği gibi LSRAM Bellek Okuma bölümündeki Adres alanına girin ve Oku'ya tıklayın.
- GUI'deki 1 Bit Hata Sayısı ve Veri Oku alanlarını gözlemleyin. Hata sayısı değeri 1 artar.
EDAC hata bitini düzeltirken Verileri Oku alanı doğru verileri görüntüler.
Not: Bellek temizleme etkinleştirilmemişse, 1 bitlik hataya neden olduğu için aynı LSRAM adresinden yapılan her okuma için hata sayısı artırılır.
Çift bit hata enjeksiyonu ve Algılama
- Adım 1 ila adım 5'i Tek bitlik hata ekleme ve düzeltme, sayfa 10'da verilen şekilde gerçekleştirin.
- 2 bitlik hatanın LSRAM'ın 'A' konumuna enjekte edildiği aşağıdaki şekilde gösterildiği gibi, 8 derinliğine kadar LSRAM'ın herhangi bir yerindeki 256 bitlik verilere 2 bitlik hata enjekte edin.
- Değiştirilen verileri amaçlanan konuma yazmak için Blok Yaz'a tıklayın.
- EDAC GUI'ye gidin ve aşağıdaki şekilde gösterildiği gibi LSRAM Bellek Okuma bölümündeki Adres alanına girin ve Oku'ya tıklayın.
- GUI'deki 2-bit Hata Sayımı ve Veri Okuma alanlarını gözlemleyin. Hata sayısı değeri 1 artar.
Verileri Oku alanı bozuk verileri görüntüler.
RTG4'te gerçekleştirilen tüm eylemler, GUI'nin Seri Konsol bölümünde günlüğe kaydedilir.
Çözüm
Bu demo, RTG4 LSRAM belleklerinin EDAC özelliklerini vurgular. 1 bitlik hata veya 2 bitlik hata, SmartDebug GUI aracılığıyla tanıtılır. Bir EDAC GUI kullanılarak 1 bitlik hata düzeltme ve 2 bitlik hata tespiti gözlemlenir.
FlashPro Express Kullanarak Cihazı Programlama
Bu bölüm, RTG4 cihazının programlama görevi ile nasıl programlanacağını açıklar. file FlashPro Express'i kullanarak.
Cihazı programlamak için aşağıdaki adımları gerçekleştirin:
- Karttaki jumper ayarlarının UG3 Tablo 0617'te listelenenlerle aynı olduğundan emin olun:
RTG4 Geliştirme Kiti Kullanım Kılavuzu. - İsteğe bağlı olarak, J32 atlama teli, yerleşik FlashPro2'i kullanmak için varsayılan atlama teli ayarı yerine harici bir FlashPro3, FlashPro4 veya FlashPro5 programlayıcı kullanırken pin 6-5'ü bağlayacak şekilde ayarlanabilir.
Not: Jumper bağlantıları yapılırken güç kaynağı anahtarı SW6 KAPALI olmalıdır. - Güç kaynağı kablosunu kart üzerindeki J9 konektörüne bağlayın.
- Güç kaynağı anahtarı SW6'yı AÇIN.
- Katıştırılmış FlashPro5 kullanılıyorsa, USB kablosunu J47 konektörüne ve ana bilgisayara bağlayın.
Alternatif olarak, harici bir programlayıcı kullanılıyorsa, şerit kabloyu J'ye bağlayın.TAG J22 başlığını açın ve programlayıcıyı ana bilgisayara bağlayın. - Ana bilgisayarda FlashPro Express yazılımını başlatın.
- Aşağıdaki şekilde gösterildiği gibi yeni bir iş projesi oluşturmak için Yeni'ye tıklayın veya Proje menüsünden FlashPro Express İşi'nden Yeni İş Projesi'ni seçin.
- FlashPro Express Job'dan Yeni İş Projesi iletişim kutusuna aşağıdakini girin:
- programlama işi file: Gözat'a tıklayın ve .job dosyasının bulunduğu konuma gidin. file bulunur ve seçin file. Varsayılan konum: \rtg4_dg0703_df\Programlama_İşi
- FlashPro Express iş projesi konumu: Gözat'a tıklayın ve istenen FlashPro Express proje konumuna gidin.
- Tamam'ı tıklayın. gerekli programlama file seçilir ve cihazda programlanmaya hazırdır.
- FlashPro Express penceresi görünecektir, Programlayıcı alanında bir programcı numarasının göründüğünü onaylayın. Olmazsa kart bağlantılarını onaylayın ve Programlayıcıları Yenile/Yeniden Tara'ya tıklayın.
- Çalıştıra tıkla. Cihaz başarıyla programlandığında, aşağıdaki şekilde gösterildiği gibi bir RUN PASSED durumu görüntülenir.
- FlashPro Express'i kapatın veya Proje sekmesinde Çıkış'a tıklayın.
TCL Komut Dosyasını Çalıştırma
TCL betikleri tasarımda sağlanır fileTCL_Scripts dizini altındaki s klasörü. Gerekirse, tasarım
akış, Tasarım Uygulamasından işin oluşturulmasına kadar yeniden üretilebilir file.
TCL'yi çalıştırmak için aşağıdaki adımları izleyin:
- Libero yazılımını başlatın
- Proje > Komut Dosyasını Yürüt…'ü seçin.
- Gözat'a tıklayın ve indirilen TCL_Scripts dizininden script.tcl'yi seçin.
- Çalıştır’a tıklayın.
TCL betiğinin başarıyla yürütülmesinden sonra, TCL_Scripts dizini içinde Libero projesi oluşturulur.
TCL komut dosyaları hakkında daha fazla bilgi için rtg4_dg0703_df/TCL_Scripts/readme.txt adresine bakın.
TCL komutları hakkında daha fazla ayrıntı için Libero® SoC TCL Komut Referans Kılavuzuna bakın. TCL betiğini çalıştırırken karşılaşılan tüm sorgular için Teknik Destek ile iletişime geçin.
Microsemi, burada yer alan bilgiler veya ürün ve hizmetlerinin belirli bir amaca uygunluğu ile ilgili hiçbir garanti, beyan veya garanti vermez ve Microsemi, herhangi bir ürün veya devrenin uygulanmasından veya kullanımından kaynaklanan herhangi bir sorumluluk kabul etmez. Burada satılan ürünler ve Microsemi tarafından satılan diğer ürünler sınırlı testlere tabi tutulmuştur ve kritik görev ekipmanı veya uygulamaları ile birlikte kullanılmamalıdır. Herhangi bir performans spesifikasyonunun güvenilir olduğuna inanılır, ancak doğrulanmamıştır ve Alıcı, ürünlerin tüm performans ve diğer testlerini tek başına ve herhangi bir son ürünle birlikte veya bunlara monte edilmiş olarak gerçekleştirmeli ve tamamlamalıdır. Alıcı, Microsemi tarafından sağlanan herhangi bir veriye ve performans spesifikasyonuna veya parametreye güvenmeyecektir. Herhangi bir ürünün uygunluğunu bağımsız olarak belirlemek ve bunları test etmek ve doğrulamak Alıcı'nın sorumluluğundadır. Microsemi tarafından işbu sözleşme kapsamında sağlanan bilgiler, "olduğu gibi, nerede" ve tüm kusurlarla birlikte sağlanır ve bu bilgilerle ilişkili tüm risk tamamen Alıcı'ya aittir. Microsemi, açıkça veya zımnen, herhangi bir tarafa, bu tür bilgilerin kendisi veya bu tür bilgiler tarafından açıklanan herhangi bir şeyle ilgili olarak herhangi bir patent hakkı, lisans veya başka herhangi bir fikri mülkiyet hakkı vermez. Bu belgede sağlanan bilgiler Microsemi'nin mülkiyetindedir ve Microsemi bu belgedeki bilgilerde veya herhangi bir ürün ve hizmette herhangi bir zamanda herhangi bir bildirimde bulunmaksızın herhangi bir değişiklik yapma hakkını saklı tutar.
Microsemi Hakkında Microchip Technology Inc.'in (Nasdaq: MCHP) yüzde yüz iştiraki olan Microsemi, havacılık ve savunma, iletişim, veri merkezi ve endüstriyel pazarlar için kapsamlı bir yarı iletken ve sistem çözümleri portföyü sunmaktadır. Ürünler arasında yüksek performanslı ve radyasyonla güçlendirilmiş analog karışık sinyal entegre devreler, FPGA'lar, SoC'ler ve ASIC'ler; güç yönetimi ürünleri; dünyanın zaman standardını belirleyen zamanlama ve senkronizasyon cihazları ve hassas zaman çözümleri; ses işleme cihazları; RF çözümleri; ayrı bileşenler; kurumsal depolama ve iletişim çözümleri, güvenlik teknolojileri ve ölçeklenebilir anti-tampürünler; Ethernet çözümleri; Ethernet Üzerinden Güç IC'leri ve orta açıklıklar; yanı sıra özel tasarım yetenekleri ve hizmetleri. Daha fazla bilgi edinin www.microsemi.com.
Mikrosemi Genel Merkezi
Tek Girişim, Aliso Viejo,
CA 92656 ABD
ABD içinde: +1 800-713-4113
ABD dışında: +1 949-380-6100
Satışlar: +1 949-380-6136
Faks: +1 949-215-4996
E-posta: satış.destek@microsemi.com
www.microsemi.com
©2021 Microsemi, Microchip Technology Inc'in tamamına sahip olduğu bir yan kuruluştur. Tüm hakları saklıdır. Microsemi ve Microsemi logosu, Microsemi Corporation'ın tescilli ticari markalarıdır. Diğer tüm ticari markalar ve hizmet markaları ilgili sahiplerinin mülkiyetindedir.
Microsemi Tescilli DG0703 Revizyon 4.0
Belgeler / Kaynaklar
![]() |
RTG4 LSRAM Belleğinde MICROCHIP Hata Tespiti ve Düzeltmesi [pdf] Kullanıcı Kılavuzu DG0703 Demo, RTG4 LSRAM Hafızasında Hata Tespiti ve Düzeltme, RTG4 LSRAM Hafızasında, RTG4 LSRAM Hafızasında, LSRAM Hafızasında Tespit ve Düzeltme |