mikrotxiparen logotipoa

MICROCHIP Erroreak hautematea eta zuzentzea RTG4 LSRAM memorian

MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-LSRAM-Memorian

Berrikuspen historia

Berrikuspen-historiak dokumentuan ezarri ziren aldaketak deskribatzen ditu. Aldaketak berrikuspenen arabera zerrendatzen dira, argitalpen berrienetik hasita.

4.0 berrikuspena
Jarraian, berrikuspen honetan egindako aldaketen laburpena da.

  • Libero SoC v2021.2 dokumentua eguneratu da.
  • 1. eranskina gehitua: gailua FlashPro Express erabiliz programatzea, 14. orrialdea.
  • 2. eranskina gehitua: TCL Scripta exekutatzen, 16. orrialdea.
  • Liberoren bertsio-zenbakien erreferentziak kendu ditu.

3.0 berrikuspena
Libero v11.9 SP1 software bertsiorako dokumentua eguneratu da.

2.0 berrikuspena
Libero v11.8 SP2 software bertsiorako dokumentua eguneratu da.

1.0 berrikuspena
Dokumentu honen lehen argitalpena.

Erroreak hautematea eta zuzentzea RTG4 LSRAM memorian

Erreferentzia-diseinu honek RTG4™ FPGA LSRAMen erroreak hautemateko eta zuzentzeko (EDAC) gaitasunak deskribatzen ditu. Gertaera bakarreko gorabehera (SEU) ingurune jasangarrian, RAMak ioi astunek eragindako akats iragankorrak izateko joera du. Akats hauek akatsak zuzentzeko kodeak (ECC) erabiliz detektatu eta zuzendu daitezke. RTG4 FPGA RAM blokeek EDAC kontrolagailuak dituzte, 1 biteko errore bat zuzentzeko edo 2 biteko errore bat detektatzeko akatsak zuzentzeko kodeak sortzeko.

1-bit errore bat hautematen bada, EDAC kontrolagailuak errore-bita zuzentzen du eta akatsak zuzentzeko bandera (SB_CORRECT) aktibo altuan ezartzen du. 2 biteko errore bat hautematen bada, EDAC kontrolagailuak erroreak hautemateko bandera (DB_DETECT) aktibo altuan ezartzen du.
RTG4 LSRAM EDAC funtzionalitateari buruzko informazio gehiago lortzeko, ikusi UG0574: RTG4 FPGA Fabric

Erabiltzailearen Gida.
Erreferentzia diseinu honetan, 1 biteko errorea edo 2 biteko errorea SmartDebug GUI bidez sartzen da. EDAC erabiltzaile-interfaze grafikoa (GUI) erabiliz ikusten da, UART interfazea erabiliz LSRAMra sartzeko datuak irakurtzeko/idazteko, Libero® System-on-Chip (SoC) SmartDebug (JTAG) erroreak LSRAM memorian sartzeko erabiltzen da.

Diseinu-baldintzak
1. taulan RTG4 LSRAM EDAC demoa exekutatzeko erreferentziazko diseinu-eskakizunak zerrendatzen dira.

1. taula • Diseinu-baldintzak

MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-1

Softwarea

  • Libero SoC
  • FlashPro Express
  • SmartDebug
  • Ostalari PC kontrolatzaileak USBrako UART kontrolatzaileak

Oharra: Gida honetan erakusten diren Libero SmartDesign eta konfigurazio pantaila-argazkiak ilustrazioetarako soilik dira.
Ireki Libero diseinua azken eguneraketak ikusteko.

Aurrebaldintzak
Hasi aurretik:
Deskargatu eta instalatu Libero SoC (inprimakian adierazitako moduan webdiseinu honetarako gunea) ordenagailu ostalariaren kokapen honetatik: https://www.microsemi.com/product-directory/design-resources/1750-libero-soc

Demo Diseinua
Deskargatu demo diseinua files Microsemi-tik webgunea: http://soc.microsemi.com/download/rsc/?f=rtg4_dg0703_df

Demo diseinua filebesteak beste:

  • Libero SoC proiektua
  • GUI instalatzailea
  • Programazioa files
  • Irakur nazazu.txt file
  • TCL_Scripts

Ostalari ordenagailuko GUI aplikazioak RTG4 gailuari komandoak ematen dizkio USB-UART interfazearen bidez. UART interfaze hau CoreUARTrekin diseinatu da, hau da, Libero SoC IP katalogoko IP logiko bat. RTG4 ehuneko CoreUART IP-ak komandoak jasotzen ditu eta komando-deskodetzaile-logikara transmititzen ditu. Komando deskodetzaile logikak irakurtzeko edo idazteko komandoa deskodetzen du, memoria-interfazearen logika erabiliz exekutatzen dena.

Memoria-interfaze blokea LSRAM errore-markak irakurtzeko/idazteko eta kontrolatzeko erabiltzen da. EDAC integratuak 1-bit errorea zuzentzen du LSRAM-tik irakurtzen ari zaren bitartean eta erabiltzailearen interfazeari zuzendutako datuak eskaintzen dizkio, baina ez ditu zuzendutako datuak LSRAM-ra idazten. LSRAM EDAC integratuak ez du garbiketa funtziorik ezartzen. Demo diseinuak scrub logika inplementatzen du, 1-bit zuzenketa bandera kontrolatzen duena eta LSRAM-a eguneratzen du zuzendutako datuekin, bit bakarreko errore bat gertatzen bada.
SmartDebug GUI erabiltzen da 1-bit edo 2-bit errorea LSRAM datuetan sartzeko.
1. irudiak RTG4 LSRAM EDAC demo diseinuaren goi-mailako bloke-diagrama erakusten du.

1. irudia • Goi-mailako bloke-diagrama

MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-2

Honako hauek dira demo diseinuaren konfigurazioak:

  1. LSRAM ×18 modurako konfiguratuta dago eta EDAC gaitzen da LSRAMak ECC_EN seinalea altuera konektatuz.
    Oharra: LSRAM EDAC ×18 eta ×36 moduetarako soilik onartzen da.
  2. CoreUART IP ordenagailu ostalariaren aplikazioarekin 115200 baud-tasa batean komunikatzeko konfiguratuta dago.
  3. RTG4FCCCECALIB_C0 CoreUART eta beste ehun logika 80 MHz-en erlojua emateko konfiguratuta dago.

Ezaugarriak
Honako hauek dira demoaren diseinuaren ezaugarriak:

  • Irakurri eta idatzi LSRAMra
  • Injektatu 1 biteko eta 2 biteko erroreak SmartDebug erabiliz
  • Bistaratu 1-bit eta 2-bit errore-zenbaketa balioak
  • Errore kopuruaren balioak garbitzeko hornidura
  • Gaitu edo desgaitu memoria garbitzeko logika

Deskribapena
Demo diseinu honek zeregin hauek gauzatzen ditu:

  • LSRAM hasieratzea eta atzitzea
    Ehunaren logikan inplementatutako memoria-interfaze-logikak hasierako komandoa jasotzen du GUI-tik eta LSRAM-en lehen 256 memoria-kokapenak hasieratzen ditu datu inkrementalekin. Gainera, LSRAM-en 256 memoria-kokapenetan irakurtzeko eta idazteko eragiketak egiten ditu helbidea eta datuak GUItik jasoz. Irakurketa eragiketa baterako, diseinuak LSRAM-etik datuak eskuratzen ditu eta GUI-ra eskaintzen ditu bistaratzeko. Espero da diseinuak ez duela akatsik sortuko SmartDebug erabili aurretik.

Oharra: Hasieratu gabeko memoria-kokapenek ausazko balioak izan ditzakete, eta SmartDebug-ek bit bakarreko edo biko biko erroreak ager ditzake kokapen horietan.

  • 1-bit edo 2-bit akatsak injektatzen
    SmartDebug GUI 1 bit edo 2 biteko akatsak LSRAM-en zehaztutako memoria-kokapenean sartzeko erabiltzen da. Eragiketa hauek SmartDebug erabiliz egiten dira 1-bit eta 2-bit akatsak LSRAM-i injektatzeko:
    • Ireki SmartDebug GUI, egin klik Debug FPGA Array.
    • Joan Memoria Blokeak fitxara, hautatu memoria instantzia eta egin klik eskuineko botoiaz Gehitu.
    • Memoria blokea irakurtzeko, sakatu Irakurri blokea.
    • Injektatu bit bakarreko edo bikoitzeko errorea sakonera jakin bateko LSRAM-aren edozein tokitan.
    • Aldatutako kokapenean idazteko, sakatu Idatzi blokea.
      LSRAM irakurketa eta idazketa eragiketa bitartean SmartDebug bidez (JTAG) interfazea, EDAC kontrolagailua saihestu egiten da eta ez ditu ECC bitak kalkulatzen e urratseko idazketa-eragiketarako.
  • Erroreak zenbatzean
    8 biteko kontagailuak erroreen zenbaketa bat emateko erabiltzen dira eta ehunaren logikan diseinatzen da 1 biteko edo 2 biteko akatsak zenbatzeko. Komando-deskodetzailearen logikak GUI-ri zenbateko balioak ematen dizkio GUI-tik komandoak jasotzean.

Erlojuaren Egitura
Demo diseinu honetan, erloju-domeinu bat dago. 50 MHz barneko osziladoreak RTG4FCCC gidatzen du, eta horrek RTG4FCCCECALIB_C0 gidatzen du. RTG4FCCCECALIB_C0-k 80 MHz-eko erloju bat sortzen du, erloju-iturburu bat eskaintzen duena COREUART, cmd_decoder, TPSRAM_ECC eta RAM_RW moduluei.
Hurrengo irudiak demo diseinuaren erloju-egitura erakusten du.

2. irudia • Erlojuaren egitura

MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-3

Berrezarri Egitura
Demo diseinu honetan, COREUART, cmd_decoder eta RAM_RW moduluetarako berrezartzeko seinalea RTG4FCCCECALIB_C0 LOCK atakaren bidez ematen da. Hurrengo irudian demoaren diseinuaren berrezarri egitura erakusten da.

3. irudia • Berrezarri egitura

MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-4

Demo diseinua konfiguratzea
Ondorengo atalek demo diseinua exekutatzeko RTG4 Development Kit eta GUI-a nola konfiguratu deskribatzen dute.

Jumper ezarpenak

  1. Konektatu jumperak RTG4 garapen-kit-ean, 2. taulan agertzen den moduan.
    2. taula • Jumper ezarpenak
    Jertsea Ainguratu (Nork) Ainguratu (To) Iruzkinak
    J11, J17, J19, J21, J23, J26, J27, J28 1 2 Lehenetsia
    J16 2 3 Lehenetsia
    J32 1 2 Lehenetsia
    J33 1 3 Lehenetsia
    2 4

    Oharra: Itzali elikadura etengailua, SW6, jumperak konektatzen dituzun bitartean.

  2. Konektatu USB kablea (mini USB A motako USB kablea) RTG47 Garapen Kitaren J4ra eta kablearen beste muturra ostalari ordenagailuaren USB atakara.
  3. Ziurtatu USB to UART zubiaren kontrolatzaileak automatikoki detektatzen direla. Hau ordenagailu ostalariaren gailu-kudeatzailean egiaztatu daiteke.
    4. irudiak USB 2.0 serieko atakaren propietateak eta konektatutako COM31 eta USB serie bihurgailuaren C erakusten ditu.

4. Irudia • USB to UART Bridge Drivers

MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-6

Oharra: USB to UART zubi kontrolatzaileak instalatuta ez badaude, deskargatu eta instalatu kontrolatzaileak www.microsemi.com//documents/CDM_2.08.24_WHQL_Certified.zip

5. irudiak EDAC demoa exekutatzeko taularen konfigurazioa erakusten du RTG4 garapen kitan.

MICROCHIP Erroreak hautematea eta zuzentzea RTG4 LSRAM memorian

Demo diseinua programatzea

  1. Abiarazi Libero SOC softwarea.
  2. Lanarekin RTG4 Garapen Kita programatzeko file diseinuaren zati gisa eskaintzen da fileFlashPro Express softwarea erabiliz, ikusi 1. eranskina: FlashPro Express erabiliz gailua programatzea, 14. orrialdea.
    Oharra: Behin programazioa lanarekin eginda file FlashPro Express softwarearen bidez, joan EDAC Demo GUIra, 9. orrialdera. Bestela, jarraitu hurrengo urratsera.
  3. Libero diseinu-fluxuan, sakatu Exekutatu programa ekintza.
  4. Programazioa amaitutakoan, marka berdea agertzen da 'Exekutatu programaren ekintza'ren aurrean, demoaren diseinuaren programazio arrakastatsua adierazten duena.

MICROCHIP Erroreak hautematea eta zuzentzea RTG4 LSRAM Memory-1-n

EDAC Demo GUI
EDAC demoak GUI erabilerraza du, 7. Irudian erakusten den moduan, ostalari PCan exekutatzen dena, RTG4 Garapen Kitarekin komunikatzen dena. UART ordenagailu ostalariaren eta RTG4 Garapen Kitaren arteko azpiko komunikazio-protokolo gisa erabiltzen da.

MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-9

GUIak atal hauek ditu:

  1. COM ataka hautatzea RTG4 FPGArako UART konexioa ezartzeko 115200 baud-tasarekin.
  2. LSRAM Memory Write: zehaztutako LSRAM memoria helbidean 8 biteko datuak idazteko.
  3. Memoria garbiketa: garbiketa-logika gaitzeko edo desgaitzeko.
  4. LSRAM Memory Read: zehaztutako LSRAM memoria helbidetik 8 biteko datuak irakurtzeko.
  5. Errore-zenbaketa: errore-zenbaketa bistaratzen du eta kontagailuaren balioa zerora ezabatzeko aukera eskaintzen du.
  6. 1-bit Errore-kopurua: 1-bit-eko errore-zenbaketa bistaratzen du eta kontagailuaren balioa zerora ezabatzeko aukera eskaintzen du.
  7. 2 biteko erroreen zenbaketa: 2 biteko erroreen zenbaketa erakusten du eta kontagailuaren balioa zerora ezabatzeko aukera eskaintzen du.
  8. Erregistro-datuak: GUI erabiliz egindako eragiketa bakoitzaren egoerari buruzko informazioa ematen du.

Demo martxan
Ondorengo urratsek demoa nola exekutatu deskribatzen dute:

  1. Joan \v1.2.2\v1.2.2\Exe eta egin klik bikoitza EDAC_GUI.exe 8. Irudian ikusten den moduan.
  2. Hautatu COM31 ataka zerrendatik eta egin klik Konektatu.

MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-10

Bit bakarreko erroreen injekzio eta zuzenketa

  1. Emandako Libero diseinuan, egin klik bikoitza SmartDebug diseinuan diseinu-fluxuan.
  2. SmartDebug GUI-n, sakatu Debug FPGA Array.MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-11
  3. Debug FPGA Array leihoan, joan Memoria blokeak fitxara. LSRAM blokea diseinuan erakutsiko du logiko eta fisiko batekin view. Bloke logikoak L ikono batekin erakusten dira, eta bloke fisikoak P ikono batekin.
  4. Hautatu bloke fisikoaren instantzia eta egin klik eskuineko botoiaz Gehitu.MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-12
  5. Memoria blokea irakurtzeko, sakatu Irakurri blokea.MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-13
  6. Injektatu 1 biteko errorea 8 biteko datuetan LSRAM-en edozein kokapenetan 256 sakonera arte, hurrengo irudian erakusten den bezala, non 1 biteko errorea injektatzen den LSRAMaren 0. kokapenean.
  7. Sakatu Idatzi blokea, aldatutako datuak nahi den tokian idazteko.MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-14
  8. Joan EDAC GUIra eta sartu Helbidea eremuan LSRAM Memory Read atalean eta egin klik Irakurri, hurrengo irudian ikusten den moduan.
  9. Behatu 1 Bit Error Zenbakia eta Irakurri Datuak GUI-ko eremuak. Errore kopuruaren balioa 1 handitzen da.
    Irakurri datuak eremuak datu zuzenak erakusten ditu EDAC-ek errore-bita zuzentzen duen heinean.MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-15

Oharra: Memoria garbiketa gaituta ez badago, errore-zenbaketa handitzen da LSRAM helbide beretik irakurtzen den bakoitzean, 1-bit errorea eragiten baitu.

Bit bikoitzeko erroreen injekzioa eta detekzioa

  1. Egin 1. urratsetik 5. urratsera bit bakarreko erroreen injekzio eta zuzenketa, 10. orrialdean emandako moduan.
  2. Injektatu 2 biteko errorea 8 biteko datuetan LSRAM-en edozein kokapenetan 256ko sakoneraraino, hurrengo irudian erakusten den bezala, non 2 biteko errorea LSRAM-aren 'A' kokapenean injektatzen den.
  3. Sakatu Idatzi blokea aldatutako datuak nahi den tokian idazteko.MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-16
  4. Joan EDAC GUIra eta sartu Helbidea eremuan LSRAM Memory Read atalean eta egin klik Irakurri, hurrengo irudian ikusten den moduan.
  5. Behatu 2 biteko Errore Zenbakia eta Irakurri Datuak GUI-ko eremuak. Errore kopuruaren balioa 1 handitzen da.
    Irakurri datuak eremuak hondatutako datuak bistaratzen ditu.

MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-17

RTG4-n egindako ekintza guztiak GUI-ko Serial Console atalean erregistratzen dira.

Ondorioa
Demo honek RTG4 LSRAM memorien EDAC gaitasunak nabarmentzen ditu. 1 biteko errorea edo 2 biteko errorea SmartDebug GUI bidez sartzen dira. 1 biteko erroreen zuzenketa eta 2 biteko erroreen detekzioa EDAC GUI bat erabiliz ikusten da.

Gailua programatzea FlashPro Express erabiliz

Atal honetan RTG4 gailua programazio-lanarekin nola programatu deskribatzen da file FlashPro Express erabiliz.

Gailua programatzeko, egin urrats hauek:

  1. Ziurtatu plakako jumperen ezarpenak UG3ko 0617. taulan zerrendatutako berdinak direla:
    RTG4 Garapen Kitaren Erabiltzailearen Gida.
  2. Aukeran, J32 jumpera 2-3 pinak konektatzeko ezar daiteke kanpoko FlashPro4, FlashPro5 edo FlashPro6 programatzaile bat erabiltzean txertatutako FlashPro5 erabiltzeko jumper ezarpen lehenetsiaren ordez.
    Oharra: Elikatze-horniduraren etengailua, SW6, itzali egin behar da jumper konexioak egiten diren bitartean.
  3. Konektatu elikadura-kablea plakako J9 konektorera.
  4. Piztu SW6 elikadura etengailua.
  5. FlashPro5 txertatua erabiltzen baduzu, konektatu USB kablea J47 konektorera eta ostalari ordenagailura.
    Bestela, kanpoko programatzaile bat erabiltzen baduzu, konektatu zinta kablea J-raTAG J22 goiburua eta konektatu programatzailea ordenagailu ostalarira.
  6. Ostalariaren ordenagailuan, abiarazi FlashPro Express softwarea.
  7. Sakatu Berria edo hautatu Lan-proiektu berria FlashPro Express Lan-proiektua menuko lan-proiektu berri bat sortzeko, hurrengo irudian erakusten den moduan.MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-18
  8. Sartu honako hau FlashPro Express Laneko Lan-proiektu berria elkarrizketa-koadroan:
    • Programazio lana file: Egin klik Arakatu eta nabigatu .job-en kokapenera file kokatzen da eta hautatu file. Kokapen lehenetsia hau da: \rtg4_dg0703_df\Programming_Job
    • FlashPro Express lan-proiektuaren kokapena: Egin klik Arakatu eta joan nahi duzun FlashPro Express proiektuaren kokapenera.MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-19
  9. Sakatu Ados. Beharrezko programazioa file hautatuta dago eta gailuan programatzeko prest dago.
  10. FlashPro Express leihoa agertuko da, berretsi programatzaile-zenbaki bat agertzen dela Programatzailea eremuan. Hala egiten ez badu, berretsi plakako konexioak eta egin klik Freskatu/Berreescaneatu programatzaileak.
  11. Sakatu RUN. Gailua behar bezala programatzen denean, RUN PASSED egoera bistaratzen da hurrengo irudian erakusten den moduan.MICROCHIP-Errore-detekzioa-eta-zuzenketa-RTG4-n-LSRAM-Memoria-20
  12. Itxi FlashPro Express edo sakatu Irten Proiektua fitxan.

TCL Scripta exekutatzen

TCL script-ak diseinuan eskaintzen dira files karpeta TCL_Scripts direktorioan. Beharrezkoa bada, diseinua
fluxua Diseinuaren ezarpenetik lana sortu arte erreproduzitu daiteke file.

TCL exekutatzeko, jarraitu urrats hauek:

  1. Abiarazi Libero softwarea
  2. Hautatu Proiektua > Exekutatu Scripta....
  3. Sakatu Arakatu eta hautatu script.tcl deskargatutako TCL_Scripts direktoriotik.
  4. Egin klik Exekutatu.

TCL script-a arrakastaz exekutatu ondoren, Libero proiektua TCL_Scripts direktorioaren barruan sortzen da.
TCL scriptei buruzko informazio gehiago lortzeko, ikus rtg4_dg0703_df/TCL_Scripts/readme.txt helbidera.
Ikusi Libero® SoC TCL komandoen erreferentzia-gidara TCL komandoei buruzko xehetasun gehiago lortzeko. Jarri harremanetan Laguntza Teknikoa TCL scripta exekutatzen ari zarenean aurkitutako edozein kontsultarako.

Microsemi-k ez du bermerik, irudikapenik edo bermerik ematen hemen jasotako informazioari edo bere produktu eta zerbitzuek helburu jakin baterako egokitasunari buruz, ez eta Microsemik-ek ez du bere gain hartzen produktu edo zirkuituren aplikaziotik edo erabileratik eratorritako inolako erantzukizunik. Jarraian saltzen diren produktuak eta Microsemi-k saltzen dituen beste edozein produktu proba mugatuak izan dira eta ez dira misio-kritikoko ekipo edo aplikazioekin batera erabili behar. Errendimendu-zehaztapenak fidagarriak direla uste da, baina ez dira egiaztatzen, eta Erosleak produktuen errendimendu eta bestelako proba guztiak egin eta egin behar ditu, bakarrik eta azken produktuekin batera edo instalatuta. Erosleak ez du Microsemi-k emandako datu eta errendimendu-zehaztapen edo parametroetan fidatuko. Eroslearen erantzukizuna da edozein produkturen egokitasuna modu independentean zehaztea eta horiek probatzea eta egiaztatzea. Hemen azpian Microsemi-k emandako informazioa "dagoen moduan, non dagoen" eta akats guztiekin ematen da, eta informazio horrekin lotutako arrisku osoa Eroslearena da erabat. Microsemi-k ez dio inolako patente-eskubiderik, lizentziarik edo beste edozein IP-eskubiderik ematen, esplizituki edo inplizituki, inongo alderdiri, informazio horri berari edo informazio horrek deskribatzen duen edozerri dagokionez. Dokumentu honetan ematen den informazioa Microsemi-ren jabetzakoa da, eta Microsemik-ek eskubidea du dokumentu honetako informazioan edo edozein produktu eta zerbitzutan edozein unetan abisatu gabe aldatzeko.

Microsemi-ri buruz Microsemi-k, Microchip Technology Inc.-ren (Nasdaq: MCHP) osoko filiala denak, erdieroaleen eta sistemen irtenbideen zorro zabala eskaintzen du aeroespaziorako eta defentsarako, komunikazioetarako, datu-zentroetarako eta industria-merkatuetarako. Produktuen artean, errendimendu handiko eta erradiazioz gogortutako seinale misto analogikoko zirkuitu integratuak, FPGAak, SoCak eta ASICak daude; energia kudeatzeko produktuak; kronometratzeko eta sinkronizatzeko gailuak eta denbora-soluzio zehatzak, denboraren munduko estandarra ezarriz; ahotsa prozesatzeko gailuak; RF irtenbideak; osagai diskretuak; enpresa biltegiratze eta komunikazio irtenbideak, segurtasun teknologiak eta anti-t eskalagarriakamper produktuak; Ethernet irtenbideak; Power-over-Ethernet IC eta erdiko tarteak; baita pertsonalizatutako diseinu gaitasunak eta zerbitzuak ere. Informazio gehiago hemen www.microsemi.com.

Microsemi egoitza
One Enterprise, Aliso Viejo,
CA 92656 AEB
AEBetan: +1 800-713-4113
AEBetatik kanpo: +1 949-380-6100
Salmentak: +1 949-380-6136
Faxa: +1 949-215-4996
Posta elektronikoa: salmentak.support@microsemi.com
www.microsemi.com

©2021 Microsemi, Microchip Technology Inc-ren jabetza osoa duen filiala. Eskubide guztiak erreserbatuta. Microsemi eta Microsemi logotipoa Microsemi Corporation-en marka erregistratuak dira. Gainerako marka komertzialak eta zerbitzu-markak dagozkien jabeen jabetzakoak dira.

Microsemi jabeduna DG0703 Berrikuspena 4.0

Dokumentuak / Baliabideak

MICROCHIP Erroreak hautematea eta zuzentzea RTG4 LSRAM memorian [pdfErabiltzailearen gida
DG0703 Demo, erroreak hautematea eta zuzentzea RTG4 LSRAM memorian, detektatzea eta zuzentzea RTG4 LSRAM memorian, RTG4 LSRAM memorian, LSRAM memorian

Erreferentziak

Utzi iruzkin bat

Zure helbide elektronikoa ez da argitaratuko. Beharrezko eremuak markatuta daude *