په RTG4 LSRAM حافظه کې د مایکروچپ غلطی کشف او اصلاح
د بیاکتنې تاریخ
د بیاکتنې تاریخ هغه بدلونونه بیانوي چې په سند کې پلي شوي. بدلونونه د بیاکتنې لخوا لیست شوي، د خورا اوسني خپرونې سره پیل کیږي.
بیاکتنه 4.0
لاندې په دې بیاکتنه کې د بدلونونو لنډیز دی.
- د Libero SoC v2021.2 سند تازه کړی.
- ضمیمه 1 اضافه کړه: د FlashPro Express په کارولو سره د وسیلې پروګرام کول، 14 پاڼه.
- ضمیمه 2 اضافه کړه: د TCL سکریپټ چلول، 16 پاڼه.
- د لیبرو نسخو شمیرو ته حوالې لرې کړې.
بیاکتنه 3.0
د Libero v11.9 SP1 سافټویر ریلیز لپاره سند تازه کړی.
بیاکتنه 2.0
د Libero v11.8 SP2 سافټویر ریلیز لپاره سند تازه کړی.
بیاکتنه 1.0
د دې سند لومړۍ خپرونه.
په RTG4 LSRAM حافظه کې د تېروتنې کشف او سمون
د دې حوالې ډیزاین د RTG4 ™ FPGA LSRAMs د غلطۍ کشف او سمون (EDAC) وړتیاوې بیانوي. په یوه پیښه کې خپګان (SEU) حساس چاپیریال کې، RAM د درنو ایونونو له امله رامینځته شوي انتقالي غلطیو ته زیان رسوي. دا تېروتنې د تېروتنې د سمون کوډونو (ECCs) په کارولو سره کشف او سمې کېدای شي. د RTG4 FPGA RAM بلاکونه د EDAC کنټرولرونه جوړ کړي ترڅو د 1-bit غلطۍ سمولو یا د 2-bit غلطۍ موندلو لپاره د غلطۍ سمون کوډونه رامینځته کړي.
که د 1-bit تېروتنه وموندل شي، د EDAC کنټرولر د تېروتنې بټ سموي او د غلطۍ سمولو بیرغ (SB_CORRECT) فعال لوړ ته ټاکي. که د 2-bit تېروتنه وموندل شي، د EDAC کنټرولر د غلطۍ کشف بیرغ (DB_DETECT) فعال لوړ ته ټاکي.
د RTG4 LSRAM EDAC پاڼې اړوند نور معلومات په فسبوک کې اوګورئ
د کارن لارښود.
د دې حوالې ډیزاین کې، د 1-bit تېروتنه یا 2-bit تېروتنه د SmartDebug GUI له لارې معرفي شوې. EDAC د ګرافیکي کاروونکي انٹرفیس (GUI) په کارولو سره لیدل کیږي، د UART انٹرفیس څخه کار اخلي ترڅو د معلوماتو لوستلو/لیکلو لپاره LSRAM ته لاسرسی ومومي، Libero® System-on-Chip (SoC) SmartDebug (J.TAG) د LSRAM حافظې ته د غلطیو داخلولو لپاره کارول کیږي.
د ډیزاین اړتیاوې
جدول 1 د RTG4 LSRAM EDAC ډیمو چلولو لپاره د حوالې ډیزاین اړتیاوې لیست کوي.
جدول 1 • د ډیزاین اړتیاوې
سافټویر
- Libero SoC
- FlashPro Express
- سمارټ ډیبګ
- د کمپیوټر چلوونکي کوربه کړئ USB ته UART چلوونکي
یادونه: په دې لارښود کې ښودل شوي د لیبرو سمارټ ډیزاین او ترتیب کولو سکرین شاټونه یوازې د مثال لپاره دي.
د وروستي تازه معلوماتو لیدو لپاره د لیبرو ډیزاین خلاص کړئ.
شرطونه
مخکې له دې چې تاسو پیل کړئ:
Libero SoC ډاونلوډ او نصب کړئ (لکه څنګه چې په کې اشاره شوې webد دې ډیزاین لپاره سایټ) په کوربه کمپیوټر کې له لاندې ځای څخه: https://www.microsemi.com/product-directory/design-resources/1750-libero-soc
ډیمو ډیزاین
د ډیمو ډیزاین ډاونلوډ کړئ fileد مایکروسیمي څخه webپه سایټ کې: http://soc.microsemi.com/download/rsc/?f=rtg4_dg0703_df
د ډیمو ډیزاین fileپه کې شامل دي:
- د Libero SoC پروژه
- د GUI انسټالر
- برنامه کول files
- Readme.txt file
- TCL_Scripts
په کوربه کمپیوټر کې د GUI غوښتنلیک د USB-UART انٹرفیس له لارې RTG4 وسیلې ته امرونه صادروي. دا UART انٹرفیس د CoreUART سره ډیزاین شوی، کوم چې د Libero SoC IP کتلاګ څخه منطق IP دی. د CoreUART IP په RTG4 پارچه کې کمانډونه ترلاسه کوي او د کمانډ ډیکوډر منطق ته یې لیږدوي. د کمانډ ډیکوډر منطق د لوستلو یا لیکلو کمانډ ډیکوډ کوي ، کوم چې د حافظې انٹرفیس منطق په کارولو سره اجرا کیږي.
د حافظې انٹرفیس بلاک د LSRAM غلطی بیرغونو لوستلو / لیکلو او څارلو لپاره کارول کیږي. جوړ شوی EDAC د LSRAM څخه د لوستلو پرمهال د 1-bit غلطی سموي او د کارونکي انٹرفیس ته سم شوي ډاټا چمتو کوي مګر سم شوي ډاټا بیرته LSRAM ته نه لیکي. جوړ شوی LSRAM EDAC د سکرب کولو ځانګړتیا نه پلي کوي. د ډیمو ډیزاین د سکرب منطق پلي کوي، کوم چې د 1-bit سمون بیرغ څارنه کوي او د سم شوي ډاټا سره LSRAM تازه کوي که چیرې یو بټ تېروتنه رامنځته شي.
د SmartDebug GUI د LSRAM ډیټا کې د 1-bit یا 2-bit غلطی داخلولو لپاره کارول کیږي.
شکل 1 د RTG4 LSRAM EDAC ډیمو ډیزاین د لوړې کچې بلاک ډیاګرام ښیې.
شکل 1 • د لوړې کچې بلاک ډیاګرام
لاندې د ډیمو ډیزاین ترتیبونه دي:
- LSRAM د ×18 حالت لپاره ترتیب شوی او EDAC د LSRAMs ECC_EN سیګنال لوړ ته وصل کولو سره فعال شوی.
یادونه: د LSRAM EDAC یوازې د × 18 او × 36 حالتونو لپاره ملاتړ کیږي. - د CoreUART IP د 115200 باډ نرخ کې د کوربه کمپیوټر غوښتنلیک سره د خبرو اترو لپاره تنظیم شوی.
- RTG4FCCCECALIB_C0 په 80 MHz کې د CoreUART او نور فیبرک منطق ساعت کولو لپاره تنظیم شوی.
ځانګړتیاوې
د ډیمو ډیزاین ځانګړتیاوې لاندې دي:
- LSRAM ته ولولئ او ولیکئ
- د SmartDebug په کارولو سره 1-bit او 2-bit تېروتنه داخل کړئ
- د 1-bit او 2-bit غلطی شمیرې ارزښتونه ښکاره کړئ
- د غلطۍ شمیرې ارزښتونو پاکولو لپاره چمتو کول
- د حافظې سکرب کولو منطق فعال یا غیر فعال کړئ
تفصیل
د دې ډیمو ډیزاین کې د لاندې دندو پلي کول شامل دي:
- د LSRAM پیل او لاسرسی
د حافظې انٹرفیس منطق په فیبریک منطق کې پلي شوی د GUI څخه د ابتکار کمانډ ترلاسه کوي او د زیاتیدونکي ډیټا سره د LSRAM لومړني 256 حافظې ځایونه پیل کوي. دا د GUI څخه پته او ډیټا ترلاسه کولو سره د LSRAM 256 حافظې ځایونو ته د لوستلو او لیکلو عملیات هم ترسره کوي. د لوستلو عملیاتو لپاره، ډیزاین د LSRAM څخه ډاټا راوړي او GUI ته یې د ښودلو لپاره چمتو کوي. تمه دا ده چې ډیزاین به د سمارټ ډیبګ کارولو دمخه غلطۍ رامینځته نه کړي.
یادونه: د حافظې غیر پیل شوي ځایونه ممکن تصادفي ارزښتونه ولري ، او سمارټ ډیبګ ممکن په دې ځایونو کې واحد بټ یا ډبل بټ غلطی وښیې.
- د 1-bit یا 2-bit تېروتنې انجیکشن
د سمارټ ډیبګ GUI د LSRAM ټاکل شوي حافظې موقعیت کې د 1 bit یا 2-bit غلطیو انجیکشن لپاره کارول کیږي. لاندې عملیات د SmartDebug په کارولو سره ترسره کیږي ترڅو LSRAM ته د 1-bit او 2-bit غلطیو داخل کړي:- د SmartDebug GUI خلاص کړئ، د Debug FPGA Array کلیک وکړئ.
- د حافظې بلاکونو ټب ته لاړشئ ، د حافظې مثال غوره کړئ ، او ښي کلیک وکړئ اضافه کړئ.
- د حافظې بلاک لوستلو لپاره ، د لوستلو بلاک کلیک وکړئ.
- د یوې ټاکلې ژورې د LSRAM هر ځای ته د واحد بټ یا ډبل بټ غلطی داخل کړئ.
- بدل شوي ځای ته د لیکلو لپاره، د لیکلو بلاک کلیک وکړئ.
د LSRAM د لوستلو او لیکلو عملیاتو په جریان کې د SmartDebug (JTAG) انٹرفیس، د EDAC کنټرولر له پامه غورځول شوی او په e مرحله کې د لیکلو عملیاتو لپاره د ECC بټونه نه محاسبه کوي.
- د شمېرنې تېروتنه
8-bit کاونټرونه د غلطۍ شمیرې چمتو کولو لپاره کارول کیږي او د 1-bit یا 2-bit غلطیو شمیرلو لپاره د فیبریک منطق کې ډیزاین شوی. د کمانډ ډیکوډر منطق GUI ته د شمیرنې ارزښتونه چمتو کوي کله چې د GUI څخه امرونه ترلاسه کوي.
د ساعت جوړښت
په دې ډیمو ډیزاین کې، یو ساعت ډومین شتون لري. داخلي 50 MHz oscillator RTG4FCCC چلوي، کوم چې نور RTG4FCCCECALIB_C0 چلوي. RTG4FCCCECALIB_C0 80 MHz ساعت تولیدوي چې COREUART، cmd_decoder، TPSRAM_ECC، او RAM_RW ماډلونو ته د ساعت سرچینه چمتو کوي.
لاندې انځور د ډیمو ډیزاین د ساعت جوړښت ښیي.
شکل 2 • د ساعت جوړښت
جوړښت بیا تنظیم کړئ
په دې ډیمو ډیزاین کې، COREUART، cmd_decoder، او RAM_RW ماډلونو ته د بیا تنظیم کولو سیګنال د RTG4FCCCECALIB_C0 د LOCK بندر له لارې چمتو شوي. لاندې شمیره د ډیمو ډیزاین ری سیٹ جوړښت ښیې.
شکل 3 • جوړښت بیا تنظیم کړئ
د ډیمو ډیزاین تنظیم کول
لاندې برخې تشریح کوي چې څنګه د ډیمو ډیزاین چلولو لپاره د RTG4 پرمختیا کټ او GUI تنظیم کړئ.
د جمپر ترتیبات
- جمپرونه د RTG4 پرمختیایي کټ سره وصل کړئ، لکه څنګه چې په 2 جدول کې ښودل شوي.
جدول 2 • د جمپر ترتیباتجمپر پن (له خوا) پین (ته) تبصرې J11, J17, J19, J21, J23, J26, J27, J28 1 2 ډیفالټ J16 2 3 ډیفالټ J32 1 2 ډیفالټ J33 1 3 ډیفالټ 2 4 یادونه: د بریښنا رسولو سویچ بند کړئ، SW6، پداسې حال کې چې جمپرونه وصل کړئ.
- USB کیبل (منی USB to Type-A USB کیبل) د RTG47 پراختیایی کټ J4 سره او د کیبل بل پای د کوربه کمپیوټر USB پورټ سره وصل کړئ.
- ډاډ ترلاسه کړئ چې د USB څخه UART پل چلونکي په اتوماتيک ډول کشف شوي. دا د کوربه کمپیوټر وسیلې مدیر کې تایید کیدی شي.
شکل 4 د USB 2.0 سیریل پورټ ملکیتونه او وصل شوي COM31 او USB سیریل کنورټر C ښیې.
شکل 4 • USB ته UART برج ډرایور
یادونه: که د USB څخه UART برج ډرایورونه ندي نصب شوي ، له دې څخه ډرایوران ډاونلوډ او نصب کړئ www.microsemi.com//documents/CDM_2.08.24_WHQL_Certified.zip
شکل 5 د RTG4 پراختیایی کټ کې د EDAC ډیمو چلولو لپاره د بورډ ترتیب ښیي.
د ډیمو ډیزاین پروګرام کول
- د Libero SOC سافټویر لانچ کړئ.
- د دندې سره د RTG4 پرمختیا کټ برنامه کول file د ډیزاین برخې په توګه چمتو شوي fileد FlashPro Express سافټویر په کارولو سره، 1 ضمیمه ته مراجعه وکړئ: د FlashPro Express په کارولو سره د وسیلې پروګرام کول، 14 پاڼه.
یادونه: یوځل چې برنامه د دندې سره ترسره شي file د FlashPro Express سافټویر له لارې، د EDAC Demo GUI پاڼې 9 ته لاړ شئ. بل ډول، بل ګام ته لاړ شئ. - د لیبرو ډیزاین جریان کې ، د برنامه چلولو عمل کلیک وکړئ.
- یوځل چې برنامه کول بشپړ شي ، د "د پروګرام چلولو عمل" مخې ته شنه ټیک څرګندیږي چې د ډیمو ډیزاین بریالۍ برنامې په ګوته کوي.
EDAC ډیمو GUI
د EDAC ډیمو د کاروونکي دوستانه GUI سره چمتو شوی، لکه څنګه چې په 7 شکل کې ښودل شوي، چې په کوربه کمپیوټر کې چلیږي، کوم چې د RTG4 پراختیایي کټ سره اړیکه لري. UART د کوربه PC او RTG4 پراختیایی کټ تر مینځ د مخابراتو اصلي پروتوکول په توګه کارول کیږي.
GUI لاندې برخې لري:
- د 4 باډ نرخ سره RTG115200 FPGA ته د UART اتصال رامینځته کولو لپاره د COM بندر انتخاب.
- د LSRAM حافظې لیکل: د LSRAM میموري پتې ته د 8-bit ډیټا لیکلو لپاره.
- د حافظې سکربنگ: د سکرب کولو منطق فعال یا غیر فعال کول.
- د LSRAM حافظه لوستل: د ټاکل شوي LSRAM حافظې پتې څخه د 8-bit ډیټا لوستلو لپاره.
- د تېروتنې شمېره: د تېروتنې شمېره ښيي او د صفر ته د کاونټر ارزښت پاکولو لپاره یو اختیار وړاندې کوي.
- د 1-bit تېروتنې شمېره: د 1-bit تېروتنې شمېره ښکاره کوي او د کاونټر ارزښت صفر ته د پاکولو لپاره اختیار چمتو کوي.
- د 2-bit غلطی شمیره: د 2-bit غلطی شمیره ښیې او د صفر ته د کاونټر ارزښت پاکولو لپاره اختیار چمتو کوي.
- د ننوتلو ډاټا: د GUI په کارولو سره ترسره شوي هر عملیات لپاره د وضعیت معلومات چمتو کوي.
د ډیمو چلول
لاندې مرحلې د ډیمو چلولو څرنګوالی تشریح کوي:
- ورتګ \v1.2.2\v1.2.2\Exe او دوه ځله کلیک وکړئ EDAC_GUI.exe لکه څنګه چې په 8 شکل کې ښودل شوي.
- د لیست څخه COM31 بندر غوره کړئ او په نښل کلیک وکړئ.
د واحد بټ غلطی انجیکشن او سمون
- په چمتو شوي لیبرو ډیزاین کې، د ډیزاین جریان کې د سمارټ ډیبګ ډیزاین باندې دوه ځله کلیک وکړئ.
- په SmartDebug GUI کې، د Debug FPGA سرې کلیک وکړئ.
- د Debug FPGA Array کړکۍ کې، د حافظې بلاکونو ټب ته لاړ شئ. دا به د منطقي او فزیکي سره ډیزاین کې د LSRAM بلاک وښیې view. منطقي بلاکونه د L آیکون سره ښودل شوي، او فزیکي بلاکونه د P آیکون سره ښودل شوي.
- د فزیکي بلاک مثال غوره کړئ او ښي کلیک وکړئ اضافه کړئ.
- د حافظې بلاک لوستلو لپاره ، د لوستلو بلاک کلیک وکړئ.
- د LSRAM په هر ځای کې د 1 بټ ډیټا کې 8 بټ تېروتنه تر 256 پورې ژور کړئ، لکه څنګه چې په لاندې شکل کې ښودل شوي چیرې چې 1 بټ تېروتنه د LSRAM په 0م ځای کې انجیکشن شوې.
- ټاکل شوي ځای ته د بدلون شوي ډاټا لیکلو لپاره د لیکلو بلاک کلیک وکړئ.
- د EDAC GUI ته لاړ شئ او د LSRAM حافظې لوستلو برخې کې د پتې ساحه دننه کړئ او په لوستلو کلیک وکړئ، لکه څنګه چې په لاندې انځور کې ښودل شوي.
- په GUI کې د 1 بټ غلطی شمیرل او د معلوماتو ساحې ولولئ. د غلطۍ شمیره ارزښت د 1 لخوا ډیریږي.
د لوستلو ډاټا ساحه سمه ډاټا ښیې ځکه چې EDAC د خطا بټ سموي.
یادونه: که د حافظې سکربنګ فعال نه وي، نو د ورته LSRAM پتې څخه د هر لوستلو لپاره د خطا شمیره ډیریږي ځکه چې دا د 1-bit خطا لامل کیږي.
د ډبل بټ غلطی انجیکشن او کشف
- د 1 څخه تر 5 مرحلې ترسره کړئ لکه څنګه چې د واحد بټ غلطی انجیکشن او سمون ، 10 مخ کې ورکړل شوی.
- 2-bit تېروتنه د LSRAM په هر ځای کې د 8-bit ډیټا کې تر 256 پورې ژوره کړئ، لکه څنګه چې په لاندې شکل کې ښودل شوي چیرې چې 2-بټ تېروتنه د LSRAM په 'A' ځای کې انجیکشن شوې.
- ټاکل شوي ځای ته د بدلون شوي ډاټا لیکلو لپاره د لیکلو بلاک کلیک وکړئ.
- د EDAC GUI ته لاړ شئ او د LSRAM حافظې لوستلو برخې کې د پتې ساحه دننه کړئ او په لوستلو کلیک وکړئ، لکه څنګه چې په لاندې انځور کې ښودل شوي.
- په GUI کې د 2-bit خطا شمیره وګورئ او د ډیټا ساحې ولولئ. د غلطۍ شمیره ارزښت د 1 لخوا ډیریږي.
د لوستلو ډاټا ساحه فاسد ډاټا ښیې.
ټول هغه کړنې چې په RTG4 کې ترسره کیږي د GUI سیریل کنسول برخه کې ننوتي دي.
پایله
دا ډیمو د RTG4 LSRAM یاداشتونو د EDAC وړتیاوې روښانه کوي. د 1-bit تېروتنه یا 2-bit تېروتنه د SmartDebug GUI له لارې معرفي کیږي. د 1-bit تېروتنې سمون او د 2-bit تېروتنې کشف د EDAC GUI په کارولو سره لیدل کیږي.
د FlashPro Express په کارولو سره د وسیلې پروګرام کول
دا برخه د پروګرام کولو دندې سره د RTG4 وسیله پروګرام کولو څرنګوالی تشریح کوي file د FlashPro Express کارول.
د وسیله برنامه کولو لپاره ، لاندې مرحلې ترسره کړئ:
- ډاډ ترلاسه کړئ چې په تخته کې د جمپر ترتیبات د UG3 جدول 0617 کې لیست شوي ورته دي:
د RTG4 پرمختیا کټ کارونکي لارښود. - په اختیاري توګه، جمپر J32 د 2-3 پنونو نښلولو لپاره تنظیم کیدی شي کله چې د فلش پرو 4 کارولو لپاره د ډیفالټ جمپر ترتیب پرځای بهرني FlashPro5، FlashPro6، یا FlashPro5 پروګرامر وکاروئ.
یادونه: د بریښنا رسولو سویچ، SW6 باید د جمپر نښلولو په وخت کې بند شي. - د بریښنا رسولو کیبل په تخته کې د J9 نښلونکي سره وصل کړئ.
- د بریښنا رسولو سویچ SW6 ته بریښنا ورکړئ.
- که چیرې ایمبیډ شوي FlashPro5 وکاروئ، USB کیبل د نښلونکي J47 او کوربه کمپیوټر سره وصل کړئ.
په بدیل سره، که یو بهرنی پروګرامر وکاروئ، د ربن کیبل د J سره وصل کړئTAG سرلیک J22 او پروګرامر د کوربه کمپیوټر سره وصل کړئ. - په کوربه کمپیوټر کې، د FlashPro Express سافټویر لانچ کړئ.
- نوې کلیک وکړئ یا د پروژې مینو څخه د FlashPro Express Job څخه د نوي دندې پروژه غوره کړئ ترڅو د نوي دندې پروژه رامینځته کړئ ، لکه څنګه چې په لاندې شکل کې ښودل شوي.
- د FlashPro Express Job ډیالوګ بکس څخه د نوي دندې پروژه کې لاندې دننه کړئ:
- د پروګرام کولو دنده file: په لټون کې کلیک وکړئ، او هغه ځای ته لاړ شئ چیرې چې دنده file موقعیت لري او غوره کړئ file. اصلي ځای دا دی: \rtg4_dg0703_df\Programming_Job
- د فلش پرو ایکسپریس د پروژې موقعیت: په لټون کې کلیک وکړئ او د غوښتل شوي فلش پرو ایکسپریس پروژې موقعیت ته لاړشئ.
- په OK کلیک وکړئ. اړین پروګرامونه file غوره شوی او په وسیله کې د پروګرام کولو لپاره چمتو دی.
- د FlashPro Express کړکۍ به ښکاره شي، تایید کړئ چې د پروګرامر شمیره د پروګرامر په ساحه کې ښکاري. که دا نه وي، د بورډ پیوستون تایید کړئ او د پروګرام کونکي ریفریش/ریسکین کلیک وکړئ.
- RUN کلیک وکړئ. کله چې وسیله په بریالیتوب سره برنامه شي، د RUN PASSED حالت ښکاره کیږي لکه څنګه چې په لاندې شکل کې ښودل شوي.
- فلش پرو ایکسپریس بند کړئ یا د پروژې په ټب کې وتلو کلیک وکړئ.
د TCL سکریپټ چلول
د TCL سکریپټونه په ډیزاین کې چمتو شوي fileد TCL_Scripts لارښود لاندې فولډر. که اړتیا وي، ډیزاین
جریان د ډیزاین پلي کولو څخه د دندې تر تولید پورې بیا تولید کیدی شي file.
د TCL چلولو لپاره، لاندې مرحلې تعقیب کړئ:
- د لیبرو سافټویر لانچ کړئ
- پروژه غوره کړئ> سکریپټ اجرا کړئ….
- په براوز کلیک وکړئ او د ډاونلوډ شوي TCL_Scripts لارښود څخه script.tcl غوره کړئ.
- په چلولو کلیک وکړئ.
د TCL سکریپټ بریالۍ اجرا کولو وروسته ، د لیبرو پروژه د TCL_Scripts لارښود کې رامینځته شوې.
د TCL سکریپټونو په اړه د نورو معلوماتو لپاره، rtg4_dg0703_df/TCL_Scripts/readme.txt ته مراجعه وکړئ.
د TCL کمانډونو په اړه د نورو جزیاتو لپاره Libero® SoC TCL کمانډ لارښود لارښود ته مراجعه وکړئ. د TCL سکریپټ چلولو پر مهال د کومې پوښتنې سره مخ شوي د تخنیکي ملاتړ سره اړیکه ونیسئ.
مایکروسیمي دلته د معلوماتو یا د کوم ځانګړي هدف لپاره د دې محصولاتو او خدماتو مناسبیت په اړه هیڅ تضمین ، نمایندګي یا تضمین نه کوي ، او نه هم مایکروسمي د کوم محصول یا سرکټ د غوښتنلیک یا کارولو څخه رامینځته شوي کوم مسؤلیت په غاړه اخلي. لاندې پلورل شوي محصولات او نور کوم محصولات چې د مایکروسمي لخوا پلورل شوي د محدود ازموینې تابع دي او باید د ماموریت مهم تجهیزاتو یا غوښتنلیکونو سره په ګډه ونه کارول شي. د فعالیت هر ډول مشخصات باوري دي مګر تایید شوي ندي ، او پیرودونکی باید د محصولاتو ټول فعالیت او نور ازموینې ترسره او بشپړ کړي ، یوازې او په ګډه د هر ډول پای محصولاتو سره یوځای یا نصب کړي. پیرودونکی باید د مایکروسيمي لخوا چمتو شوي هیڅ ډیټا او د فعالیت مشخصاتو یا پیرامیټونو باندې تکیه ونه کړي. دا د پیرودونکي مسؤلیت دی چې په خپلواکه توګه د هر محصول مناسبیت وټاکي او ورته ازموینه او تصدیق کړي. دلته د مایکروسيمي لخوا چمتو شوي معلومات "لکه څنګه چې دي، چیرته دي" او د ټولو غلطیو سره چمتو شوي، او د دې ډول معلوماتو سره تړلی ټول خطر په بشپړ ډول د پیرودونکي سره دی. مایکروسیمي هیڅ ګوند ته په ښکاره یا ښکاره توګه د پیټینټ حقونه، جوازونه، یا کوم بل IP حقونه نه ورکوي، که دا پخپله د داسې معلوماتو په اړه وي یا د داسې معلوماتو لخوا تشریح شوي. په دې سند کې چمتو شوي معلومات د مایکروسمي ملکیت دی، او مایکروسمي حق لري چې په دې سند کې معلومات یا هر محصول او خدماتو ته هر وخت پرته له خبرتیا څخه کوم بدلون راولي.
د مایکروسمي په اړه مایکروسمي، د مایکروچپ ټیکنالوژۍ شرکت بشپړ ملکیت فرعي شرکت (Nasdaq: MCHP)، د فضا او دفاع، مخابراتو، معلوماتو مرکز او صنعتي بازارونو لپاره د سیمیکمډکټر او سیسټم حلونو جامع پورټ فولیو وړاندې کوي. په محصولاتو کې لوړ فعالیت او د وړانګو سخت انلاګ مخلوط سیګنل مدغم سرکټونه ، FPGAs ، SoCs او ASICs شامل دي؛ د بریښنا مدیریت محصولات؛ د وخت او همغږي کولو وسایل او دقیق وخت حلونه، د وخت لپاره د نړۍ معیار ترتیب کول؛ د غږ پروسس کولو وسایل؛ د RF حلونه؛ جلا اجزا؛ د تصدۍ ذخیره کولو او مخابراتو حلونه ، امنیت ټیکنالوژي او د توزیع وړ انټي tampد محصولاتو ایترنیټ حلونه؛ د بریښنا څخه ډیر ایترنیټ ICs او مینځپانګه؛ همدارنګه د دودیز ډیزاین وړتیاوې او خدمات. په دې اړه نور معلومات زده کړئ www.microsemi.com.
د مایکروسیمي مرکزي دفتر
یو شرکت، الیسو ویجو،
CA 92656 د متحده ایالاتو
په متحده ایالاتو کې: +1 800-713-4113
د متحده ایالاتو څخه بهر: +1 949-380-6100
خرڅلاو: +1 949-380-6136
فکس: +1 949-215-4996
بریښنالیک: پلور.support@microsemi.com
www.microsemi.com
©2021 مایکروسمي، د مایکروچپ ټیکنالوژۍ شرکت بشپړ ملکیت فرعي شرکت. ټول حقونه خوندي دي. Microsemi او Microsemi لوگو د Microsemi کارپوریشن ثبت شوي سوداګریزې نښې دي. نورې ټولې سوداګریزې نښې او د خدماتو نښې د دوی د اړوندو مالکینو ملکیت دی.
د مایکروسمي ملکیت DG0703 بیاکتنه 4.0
اسناد / سرچینې
![]() |
په RTG4 LSRAM حافظه کې د مایکروچپ غلطی کشف او اصلاح [pdf] د کارونکي لارښود DG0703 ډیمو، په RTG4 LSRAM حافظه کې د تېروتنې کشف او سمون، په RTG4 LSRAM حافظه کې کشف او سمون، RTG4 LSRAM حافظه، LSRAM حافظه |