تشخیص و تصحیح خطای میکروچیپ در حافظه RTG4 LSRAM
تاریخچه تجدید نظر
تاریخچه بازنگری تغییراتی را که در سند اجرا شده است را توصیف می کند. تغییرات با بازبینی فهرست شده اند و از جدیدترین انتشار شروع می شود.
تجدید نظر 4.0
در زیر خلاصه ای از تغییرات ایجاد شده در این ویرایش آمده است.
- سند برای Libero SoC v2021.2 به روز شد.
- اضافه شده ضمیمه 1: برنامه نویسی دستگاه با استفاده از FlashPro Express، صفحه 14.
- اضافه شده ضمیمه 2: اجرای TCL Script، صفحه 16.
- ارجاع به شماره نسخه لیبرو حذف شد.
تجدید نظر 3.0
سند برای انتشار نرم افزار Libero v11.9 SP1 به روز شد.
تجدید نظر 2.0
سند برای انتشار نرم افزار Libero v11.8 SP2 به روز شد.
تجدید نظر 1.0
اولین انتشار این سند.
تشخیص و تصحیح خطا در حافظه RTG4 LSRAM
این طراحی مرجع، قابلیتهای تشخیص و تصحیح خطا (EDAC) LSRAMهای RTG4™ FPGA را توصیف میکند. در یک محیط حساس به یک رویداد (SEU)، RAM مستعد خطاهای گذرا ناشی از یون های سنگین است. این خطاها را می توان با استفاده از کدهای تصحیح خطا (ECC) شناسایی و اصلاح کرد. بلوک های RAM RTG4 FPGA دارای کنترلرهای EDAC داخلی هستند تا کدهای تصحیح خطا را برای تصحیح خطای 1 بیتی یا تشخیص خطای 2 بیتی تولید کنند.
اگر خطای 1 بیتی تشخیص داده شود، کنترل کننده EDAC بیت خطا را تصحیح کرده و پرچم تصحیح خطا (SB_CORRECT) را روی فعال بالا تنظیم می کند. اگر یک خطای 2 بیتی شناسایی شود، کنترل کننده EDAC پرچم تشخیص خطا (DB_DETECT) را روی فعال بالا تنظیم می کند.
برای اطلاعات بیشتر در مورد عملکرد RTG4 LSRAM EDAC، به UG0574 مراجعه کنید: RTG4 FPGA Fabric
راهنمای کاربر.
در این طراحی مرجع، خطای 1 بیتی یا خطای 2 بیتی از طریق SmartDebug GUI معرفی شده است. EDAC با استفاده از یک رابط کاربری گرافیکی (GUI)، با استفاده از رابط UART برای دسترسی به LSRAM برای خواندن/نوشتن دادهها، Libero® System-on-Chip (SoC) SmartDebug (J) مشاهده میشود.TAG) برای تزریق خطاها به حافظه LSRAM استفاده می شود.
الزامات طراحی
جدول 1 الزامات طراحی مرجع برای اجرای نسخه ی نمایشی RTG4 LSRAM EDAC را فهرست می کند.
جدول 1 • الزامات طراحی
نرم افزار
- Libero SoC
- FlashPro Express
- SmartDebug
- درایورهای کامپیوتر میزبان درایورهای USB به UART
توجه: تصاویر صفحه Libero SmartDesign و پیکربندی که در این راهنما نشان داده شده است فقط برای مصور هستند.
طرح Libero را باز کنید تا آخرین به روز رسانی ها را ببینید.
پیش نیازها
قبل از شروع:
Libero SoC را دانلود و نصب کنید (همانطور که در webسایت برای این طراحی) در رایانه میزبان از مکان زیر: https://www.microsemi.com/product-directory/design-resources/1750-libero-soc
طراحی نسخه ی نمایشی
طرح دمو را دانلود کنید fileاز Microsemi webسایت در: http://soc.microsemi.com/download/rsc/?f=rtg4_dg0703_df
طراحی نسخه ی نمایشی files عبارتند از:
- پروژه Libero SoC
- نصب کننده رابط کاربری گرافیکی
- برنامه نویسی files
- Readme.txt file
- TCL_Scripts
برنامه رابط کاربری گرافیکی در کامپیوتر میزبان دستورات را از طریق رابط USB-UART به دستگاه RTG4 صادر می کند. این رابط UART با CoreUART طراحی شده است که یک IP منطقی از کاتالوگ IP Libero SoC است. IP CoreUART در فابریک RTG4 دستورات را دریافت کرده و آنها را به منطق رمزگشای فرمان منتقل می کند. منطق رمزگشا فرمان دستور خواندن یا نوشتن را رمزگشایی می کند که با استفاده از منطق رابط حافظه اجرا می شود.
بلوک رابط حافظه برای خواندن/نوشتن و نظارت بر پرچم های خطای LSRAM استفاده می شود. EDAC داخلی خطای 1 بیتی را هنگام خواندن از LSRAM تصحیح می کند و داده های تصحیح شده را به رابط کاربری ارائه می دهد اما داده های تصحیح شده را به LSRAM باز نمی نویسد. LSRAM EDAC داخلی یک ویژگی تمیز کردن را اجرا نمی کند. طراحی آزمایشی منطق اسکراب را پیاده سازی می کند، که پرچم تصحیح 1 بیتی را نظارت می کند و در صورت بروز یک خطای تک بیتی، LSRAM را با داده های تصحیح شده به روز می کند.
SmartDebug GUI برای تزریق خطای 1 بیتی یا 2 بیتی به داده های LSRAM استفاده می شود.
شکل 1 بلوک دیاگرام سطح بالای طرح نمایشی RTG4 LSRAM EDAC را نشان می دهد.
شکل 1 • نمودار بلوک سطح بالا
پیکربندی های طراحی دمو به شرح زیر است:
- LSRAM برای حالت 18 × پیکربندی شده است و EDAC با اتصال سیگنال LSRAMs ECC_EN به high فعال می شود.
توجه: LSRAM EDAC فقط برای حالت های × 18 و × 36 پشتیبانی می شود. - CoreUART IP برای ارتباط با برنامه کامپیوتر میزبان با نرخ باود 115200 پیکربندی شده است.
- RTG4FCCCECALIB_C0 برای کلاک CoreUART و سایر منطق فابریک در 80 مگاهرتز پیکربندی شده است.
ویژگی ها
ویژگی های طراحی دمو به شرح زیر است:
- خواندن و نوشتن در LSRAM
- با استفاده از SmartDebug خطای 1 بیتی و 2 بیتی را تزریق کنید
- نمایش مقادیر تعداد خطاهای 1 بیتی و 2 بیتی
- تمهیدی برای پاک کردن مقادیر شمارش خطا
- منطق پاکسازی حافظه را فعال یا غیرفعال کنید
توضیحات
این طراحی آزمایشی شامل اجرای وظایف زیر است:
- راه اندازی و دسترسی به LSRAM
منطق رابط حافظه پیاده سازی شده در منطق فابریک، دستور اولیه سازی را از رابط کاربری گرافیکی دریافت می کند و 256 مکان اول حافظه LSRAM را با داده های افزایشی مقداردهی اولیه می کند. همچنین با دریافت آدرس و داده ها از رابط کاربری گرافیکی، عملیات خواندن و نوشتن را در 256 مکان حافظه LSRAM انجام می دهد. برای عملیات خواندن، طرح داده ها را از LSRAM واکشی می کند و برای نمایش در اختیار رابط کاربری گرافیکی قرار می دهد. انتظار این است که طراحی قبل از استفاده از SmartDebug باعث خطا نشود.
توجه: مکانهای حافظه اولیه ممکن است مقادیر تصادفی داشته باشند و SmartDebug ممکن است خطاهای تک بیتی یا دو بیتی را در آن مکانها نشان دهد.
- تزریق خطاهای 1 بیتی یا 2 بیتی
SmartDebug GUI برای تزریق خطاهای 1 بیتی یا 2 بیتی به محل حافظه مشخص شده LSRAM استفاده می شود. عملیات زیر با استفاده از SmartDebug برای تزریق خطاهای 1 بیتی و 2 بیتی به LSRAM انجام می شود:- SmartDebug GUI را باز کنید، روی Debug FPGA Array کلیک کنید.
- به تب Memory Blocks بروید، نمونه حافظه را انتخاب کنید و روی Add راست کلیک کنید.
- برای خواندن بلوک حافظه، روی Read Block کلیک کنید.
- خطای تک بیتی یا دو بیتی را به هر مکانی از LSRAM با عمق معین تزریق کنید.
- برای نوشتن در مکان اصلاح شده، روی Write Block کلیک کنید.
در طول عملیات خواندن و نوشتن LSRAM از طریق SmartDebug (JTAG) رابط، کنترل کننده EDAC دور زده می شود و بیت های ECC را برای عملیات نوشتن در مرحله e محاسبه نمی کند.
- شمارش خطا
شمارنده های 8 بیتی برای ارائه شمارش خطا استفاده می شود و در منطق فابریک برای شمارش خطاهای 1 بیتی یا 2 بیتی طراحی شده است. منطق رمزگشای فرمان، هنگام دریافت دستورات از رابط کاربری گرافیکی، مقادیر شمارش را به رابط کاربری گرافیکی ارائه می دهد.
ساختار ساعت
در این طراحی دمو، یک دامنه ساعت وجود دارد. نوسان ساز داخلی 50 مگاهرتز RTG4FCCC را درایو می کند، که RTG4FCCCECALIB_C0 را بیشتر هدایت می کند. RTG4FCCCECALIB_C0 یک ساعت 80 مگاهرتزی تولید می کند که منبع ساعتی را برای ماژول های COREUART، cmd_decoder، TPSRAM_ECC و RAM_RW فراهم می کند.
شکل زیر ساختار کلاک طراحی دمو را نشان می دهد.
شکل 2 • ساختار ساعت
بازنشانی ساختار
در این طرح نمایشی، سیگنال بازنشانی به ماژولهای COREUART، cmd_decoder و RAM_RW از طریق درگاه LOCK RTG4FCCCECALIB_C0 ارائه میشود. شکل زیر ساختار ریست طراحی دمو را نشان می دهد.
شکل 3 • بازنشانی ساختار
راه اندازی طرح نمایشی
بخشهای زیر نحوه راهاندازی کیت توسعه و رابط کاربری گرافیکی RTG4 برای اجرای طرح نمایشی را شرح میدهند.
تنظیمات جامپر
- همانطور که در جدول 4 نشان داده شده است، جامپرهای کیت توسعه RTG2 را وصل کنید.
جدول 2 • تنظیمات جامپرجامپر پین (از) پین (به) نظرات J11، J17، J19، J21، J23، J26، J27، J28 1 2 پیش فرض J16 2 3 پیش فرض J32 1 2 پیش فرض J33 1 3 پیش فرض 2 4 توجه: سوئیچ منبع تغذیه SW6 را هنگام اتصال جامپرها خاموش کنید.
- کابل USB (کابل USB کوچک به نوع A) را به J47 کیت توسعه RTG4 و انتهای دیگر کابل را به درگاه USB رایانه میزبان وصل کنید.
- مطمئن شوید که درایورهای پل USB به UART به طور خودکار شناسایی می شوند. این را می توان در مدیر دستگاه رایانه میزبان تأیید کرد.
شکل 4 ویژگی های پورت سریال USB 2.0 و مبدل سریال COM31 و USB C را نشان می دهد.
شکل 4 • درایورهای پل USB به UART
توجه: اگر درایورهای USB به UART Bridge نصب نشدهاند، درایورها را از اینجا دانلود و نصب کنید www.microsemi.com//documents/CDM_2.08.24_WHQL_Certified.zip
شکل 5 تنظیمات برد را برای اجرای دمو EDAC در کیت توسعه RTG4 نشان می دهد.
برنامه نویسی طرح دمو
- نرم افزار Libero SOC را راه اندازی کنید.
- برای برنامه ریزی کیت توسعه RTG4 با کار file به عنوان بخشی از طراحی ارائه شده است fileبا استفاده از نرم افزار FlashPro Express، به پیوست 1: برنامه نویسی دستگاه با استفاده از FlashPro Express، صفحه 14 مراجعه کنید.
توجه: زمانی که برنامه نویسی با کار انجام شد file از طریق نرم افزار FlashPro Express به EDAC Demo GUI صفحه 9 بروید. در غیر این صورت به مرحله بعد بروید. - در جریان طراحی Libero، روی Run Program کلیک کنید.
- هنگامی که برنامه نویسی کامل شد، تیک سبز رنگ جلوی «عملیات اجرای برنامه» ظاهر می شود که نشان دهنده برنامه نویسی موفق طرح دمو است.
رابط کاربری گرافیکی نسخه ی نمایشی EDAC
نسخه ی نمایشی EDAC با یک رابط کاربری گرافیکی کاربرپسند ارائه شده است، همانطور که در شکل 7 نشان داده شده است، که روی کامپیوتر میزبان اجرا می شود، که با کیت توسعه RTG4 ارتباط برقرار می کند. UART به عنوان پروتکل ارتباطی اساسی بین کامپیوتر میزبان و کیت توسعه RTG4 استفاده می شود.
رابط کاربری گرافیکی شامل بخش های زیر است:
- انتخاب پورت COM برای ایجاد اتصال UART به RTG4 FPGA با نرخ باود 115200.
- LSRAM Memory Write: برای نوشتن داده های 8 بیتی در آدرس حافظه LSRAM مشخص شده.
- Memory Scrubbing: برای فعال یا غیرفعال کردن منطق پاک کردن.
- LSRAM Memory Read: برای خواندن داده های 8 بیتی از آدرس حافظه LSRAM مشخص شده.
- Error Count: تعداد خطا را نمایش می دهد و گزینه ای برای پاک کردن مقدار شمارنده به صفر ارائه می دهد.
- تعداد خطاهای 1 بیتی: تعداد خطاهای 1 بیتی را نمایش می دهد و گزینه ای برای پاک کردن مقدار شمارنده به صفر ارائه می دهد.
- تعداد خطاهای 2 بیتی: تعداد خطاهای 2 بیتی را نمایش می دهد و گزینه ای برای پاک کردن مقدار شمارنده به صفر ارائه می دهد.
- Log Data: اطلاعات وضعیت هر عملیات انجام شده با استفاده از رابط کاربری گرافیکی را ارائه می دهد.
اجرای نسخه ی نمایشی
مراحل زیر نحوه اجرای دمو را شرح می دهد:
- رفتن به \v1.2.2\v1.2.2\Exe و روی EDAC_GUI.exe دوبار کلیک کنید همانطور که در شکل 8 نشان داده شده است.
- پورت COM31 را از لیست انتخاب کنید و روی Connect کلیک کنید.
تزریق و تصحیح خطای تک بیتی
- در طراحی Libero ارائه شده، روی SmartDebug Design در جریان طراحی دوبار کلیک کنید.
- در رابط کاربری گرافیکی SmartDebug، روی Debug FPGA Array کلیک کنید.
- در پنجره Debug FPGA Array، به تب Memory Blocks بروید. بلوک LSRAM را در طراحی به صورت منطقی و فیزیکی نشان خواهد داد view. بلوک های منطقی با نماد L و بلوک های فیزیکی با نماد P نشان داده می شوند.
- نمونه بلوک فیزیکی را انتخاب کنید و روی Add کلیک راست کنید.
- برای خواندن بلوک حافظه، روی Read Block کلیک کنید.
- خطای 1 بیتی را در داده های 8 بیتی در هر مکانی از LSRAM تا عمق 256 تزریق کنید، همانطور که در شکل زیر نشان داده شده است که در آن خطای 1 بیتی در مکان 0 LSRAM تزریق شده است.
- روی Write Block کلیک کنید تا داده های اصلاح شده در محل مورد نظر بنویسید.
- به EDAC GUI رفته و در قسمت LSRAM Memory Read قسمت Address را وارد کرده و مانند شکل زیر Read را بزنید.
- فیلدهای 1 بیت خطای شمارش و خواندن داده را در رابط کاربری گرافیکی مشاهده کنید. مقدار شمارش خطا 1 افزایش می یابد.
فیلد Read Data داده های صحیح را نشان می دهد زیرا EDAC بیت خطا را تصحیح می کند.
توجه: اگر پاک کردن حافظه فعال نباشد، تعداد خطا برای هر خواندن از همان آدرس LSRAM افزایش می یابد زیرا باعث خطای 1 بیتی می شود.
تزریق و تشخیص خطای دو بیتی
- مرحله 1 تا مرحله 5 را همانطور که در تزریق و تصحیح خطای تک بیتی، صفحه 10 ارائه شده است، انجام دهید.
- خطای 2 بیتی را در داده های 8 بیتی در هر مکانی از LSRAM تا عمق 256 تزریق کنید، همانطور که در شکل زیر نشان داده شده است که در آن خطای 2 بیتی در محل 'A' LSRAM تزریق می شود.
- روی Write Block کلیک کنید تا داده های اصلاح شده را در محل مورد نظر بنویسید.
- به EDAC GUI رفته و در قسمت LSRAM Memory Read قسمت Address را وارد کرده و مانند شکل زیر Read را بزنید.
- فیلدهای شمارش خطا و خواندن داده های 2 بیتی را در رابط کاربری گرافیکی مشاهده کنید. مقدار شمارش خطا 1 افزایش می یابد.
قسمت Read Data داده های خراب را نمایش می دهد.
تمام اقدامات انجام شده در RTG4 در بخش Serial Console رابط کاربری گرافیکی ثبت شده است.
نتیجه گیری
این نسخه ی نمایشی قابلیت های EDAC حافظه های RTG4 LSRAM را برجسته می کند. خطای 1 بیتی یا خطای 2 بیتی از طریق SmartDebug GUI معرفی می شود. تصحیح خطای 1 بیتی و تشخیص خطای 2 بیتی با استفاده از رابط کاربری گرافیکی EDAC مشاهده می شود.
برنامه نویسی دستگاه با استفاده از FlashPro Express
این بخش نحوه برنامه ریزی دستگاه RTG4 با کار برنامه نویسی را توضیح می دهد file با استفاده از FlashPro Express
برای برنامه ریزی دستگاه مراحل زیر را انجام دهید:
- اطمینان حاصل کنید که تنظیمات جامپر روی برد مانند موارد ذکر شده در جدول 3 UG0617 است:
راهنمای کاربر کیت توسعه RTG4. - به صورت اختیاری، جامپر J32 را می توان برای اتصال پین های 2-3 هنگام استفاده از برنامه نویس خارجی FlashPro4، FlashPro5، یا FlashPro6 به جای تنظیم پیش فرض جامپر برای استفاده از FlashPro5 تعبیه شده تنظیم کرد.
توجه: سوئیچ منبع تغذیه SW6 باید هنگام برقراری اتصالات جامپر خاموش شود. - کابل منبع تغذیه را به کانکتور J9 روی برد وصل کنید.
- کلید منبع تغذیه SW6 را روشن کنید.
- اگر از FlashPro5 تعبیه شده استفاده می کنید، کابل USB را به کانکتور J47 و کامپیوتر میزبان متصل کنید.
یا اگر از برنامه نویس خارجی استفاده می کنید، کابل ریبون را به J وصل کنیدTAG هدر J22 و برنامه نویس را به کامپیوتر میزبان متصل کنید. - در رایانه میزبان، نرم افزار FlashPro Express را راه اندازی کنید.
- همانطور که در شکل زیر نشان داده شده است، بر روی New کلیک کنید یا پروژه New Job را از FlashPro Express Job از منوی Project انتخاب کنید تا یک پروژه شغلی جدید ایجاد کنید.
- موارد زیر را در کادر گفتگوی New Job Project from FlashPro Express Job وارد کنید:
- شغل برنامه نویسی file: روی Browse کلیک کنید و به مکانی که .job است بروید file قرار گرفته و انتخاب کنید file. مکان پیش فرض این است: \rtg4_dg0703_df\Programming_Job
- محل پروژه کار FlashPro Express: روی Browse کلیک کنید و به محل پروژه FlashPro Express مورد نظر بروید.
- روی OK کلیک کنید. برنامه نویسی مورد نیاز file انتخاب شده و آماده برنامه ریزی در دستگاه است.
- پنجره FlashPro Express ظاهر می شود، تأیید کنید که یک شماره برنامه نویس در قسمت برنامه نویس ظاهر می شود. اگر اینطور نیست، اتصالات برد را تأیید کنید و روی Refresh/Rescan Programmers کلیک کنید.
- روی RUN کلیک کنید. هنگامی که دستگاه با موفقیت برنامه ریزی شد، وضعیت RUN PASSED مطابق شکل زیر نمایش داده می شود.
- FlashPro Express را ببندید یا روی Exit در تب Project کلیک کنید.
اجرای TCL Script
اسکریپت های TCL در طراحی ارائه شده است fileپوشه s در دایرکتوری TCL_Scripts. در صورت نیاز، طرح
جریان را می توان از پیاده سازی طراحی تا زمان تولید شغل بازتولید کرد file.
برای اجرای TCL مراحل زیر را دنبال کنید:
- نرم افزار Libero را راه اندازی کنید
- Project > Execute Script را انتخاب کنید.
- روی Browse کلیک کنید و script.tcl را از فهرست TCL_Scripts دانلود شده انتخاب کنید.
- روی Run کلیک کنید.
پس از اجرای موفقیت آمیز اسکریپت TCL، پروژه Libero در دایرکتوری TCL_Scripts ایجاد می شود.
برای اطلاعات بیشتر در مورد اسکریپت های TCL، به rtg4_dg0703_df/TCL_Scripts/readme.txt مراجعه کنید.
برای جزئیات بیشتر در مورد دستورات TCL به راهنمای مرجع فرمان TCL Libero® SoC مراجعه کنید. برای هرگونه سؤالی که هنگام اجرای اسکریپت TCL با آن مواجه می شوید، با پشتیبانی فنی تماس بگیرید.
Microsemi هیچ ضمانت، نمایندگی یا تضمینی در مورد اطلاعات مندرج در اینجا یا مناسب بودن محصولات و خدمات خود برای اهداف خاص نمی دهد، و همچنین Microsemi هیچ گونه مسئولیتی را که ناشی از کاربرد یا استفاده از هر محصول یا مداری باشد، بر عهده نمی گیرد. محصولات فروخته شده در اینجا و سایر محصولات فروخته شده توسط Microsemi تحت آزمایشات محدودی قرار گرفته اند و نباید در ارتباط با تجهیزات یا برنامه های کاربردی حیاتی استفاده شوند. اعتقاد بر این است که هر گونه مشخصات عملکرد قابل اعتماد است اما تأیید نشده است و خریدار باید تمام عملکرد و سایر آزمایشات محصولات را به تنهایی و همراه با یا نصب در هر محصول نهایی انجام دهد و کامل کند. خریدار نباید به داده ها و مشخصات عملکرد یا پارامترهای ارائه شده توسط Microsemi اعتماد کند. این مسئولیت خریدار است که به طور مستقل مناسب بودن هر محصول را تعیین کند و آن را آزمایش و تأیید کند. اطلاعات ارائه شده توسط Microsemi در این قسمت "همانطور که هست، کجاست" و با تمام ایرادات ارائه شده است و تمام خطرات مربوط به چنین اطلاعاتی کاملاً با خریدار است. Microsemi به هیچ یک از طرفین، به طور صریح یا ضمنی، هیچ گونه حق ثبت اختراع، مجوز، یا هر گونه حق مالکیت IP دیگر، اعم از خود این اطلاعات و یا هر چیزی که در آن اطلاعات توضیح داده شده است، اعطا نمی کند. اطلاعات ارائه شده در این سند متعلق به Microsemi است و Microsemi این حق را برای خود محفوظ می دارد که در هر زمان بدون اطلاع قبلی، هرگونه تغییر در اطلاعات این سند یا هر محصول و خدماتی را اعمال کند.
درباره Microsemi Microsemi، یک شرکت تابعه کاملاً متعلق به Microchip Technology Inc. (Nasdaq: MCHP)، مجموعه جامعی از راه حل های نیمه هادی و سیستمی را برای بازارهای هوافضا و دفاع، ارتباطات، مرکز داده و بازارهای صنعتی ارائه می دهد. محصولات شامل مدارهای مجتمع سیگنال مختلط آنالوگ با کارایی بالا و سخت شده با تشعشع، FPGA، SoC و ASIC هستند. محصولات مدیریت انرژی؛ دستگاههای زمانبندی و همگامسازی و راهحلهای دقیق زمان، تعیین استاندارد جهانی برای زمان؛ دستگاه های پردازش صدا؛ راه حل های RF؛ اجزای گسسته؛ راه حل های ذخیره سازی و ارتباطات سازمانی، فناوری های امنیتی و ضد t مقیاس پذیرampمحصولات er; راه حل های اترنت؛ آیسیها و میانیهای اترنت با قدرت بیش از حد؛ و همچنین قابلیت ها و خدمات طراحی سفارشی. بیشتر بدانید در www.microsemi.com.
ستاد میکروسمی
One Enterprise، Aliso Viejo،
CA 92656 ایالات متحده آمریکا
در ایالات متحده آمریکا: +1 800-713-4113
خارج از ایالات متحده آمریکا: +1 949-380-6100
فروش: +1 949-380-6136
فکس: +1 949-215-4996
ایمیل: فروش.support@microsemi.com
www.microsemi.com
©2021 Microsemi، یک شرکت تابعه کاملاً متعلق به Microchip Technology Inc. کلیه حقوق محفوظ است. Microsemi و نشان Microsemi علائم تجاری ثبت شده Microsemi Corporation هستند. سایر علائم تجاری و علائم خدماتی متعلق به صاحبان مربوطه می باشد.
Microsemi Proprietary DG0703 Revision 4.0
اسناد / منابع
![]() |
تشخیص و تصحیح خطای میکروچیپ در حافظه RTG4 LSRAM [pdfراهنمای کاربر نسخه ی نمایشی DG0703، تشخیص و تصحیح خطا در حافظه RTG4 LSRAM، تشخیص و تصحیح در حافظه RTG4 LSRAM، حافظه RTG4 LSRAM، حافظه LSRAM |