mikroshēmas logotips

MICROCHIP kļūdu noteikšana un labošana RTG4 LSRAM atmiņā

MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory

Pārskatīšanas vēsture

Pārskatīšanas vēsturē ir aprakstītas izmaiņas, kas tika ieviestas dokumentā. Izmaiņas ir uzskaitītas pēc pārskatīšanas, sākot ar jaunāko publikāciju.

Pārskatīšana 4.0
Tālāk ir sniegts šajā pārskatīšanā veikto izmaiņu kopsavilkums.

  • Atjaunināts Libero SoC v2021.2 dokuments.
  • Pievienots 1. pielikums: Ierīces programmēšana, izmantojot FlashPro Express, 14. lpp.
  • Pievienots 2. pielikums: TCL skripta palaišana, 16. lpp.
  • Noņemtas atsauces uz Libero versiju numuriem.

Pārskatīšana 3.0
Atjaunināts Libero v11.9 SP1 programmatūras laidiena dokuments.

Pārskatīšana 2.0
Atjaunināts Libero v11.8 SP2 programmatūras laidiena dokuments.

Pārskatīšana 1.0
Šī dokumenta pirmā publikācija.

Kļūdu noteikšana un labošana RTG4 LSRAM atmiņā

Šis atsauces dizains apraksta RTG4™ FPGA LSRAM atmiņu kļūdu noteikšanas un labošanas (EDAC) iespējas. Viena notikuma traucējumu (SEU) jutīgā vidē RAM ir pakļauta pārejošām kļūdām, ko izraisa smagie joni. Šīs kļūdas var atklāt un labot, izmantojot kļūdu labošanas kodus (ECC). RTG4 FPGA RAM blokos ir iebūvēti EDAC kontrolleri, lai ģenerētu kļūdu labošanas kodus 1 bita kļūdas labošanai vai 2 bitu kļūdas noteikšanai.

Ja tiek atklāta 1 bita kļūda, EDAC kontrolleris labo kļūdas bitu un iestata kļūdu labošanas karogu (SB_CORRECT) uz aktīvo augstu. Ja tiek atklāta 2 bitu kļūda, EDAC kontrolleris iestata kļūdas noteikšanas karogu (DB_DETECT) uz aktīvo augstu.
Lai iegūtu papildinformāciju par RTG4 LSRAM EDAC funkcionalitāti, skatiet UG0574: RTG4 FPGA Fabric

Lietotāja rokasgrāmata.
Šajā atsauces dizainā 1 bita kļūda vai 2 bitu kļūda tiek ieviesta, izmantojot SmartDebug GUI. EDAC tiek novērots, izmantojot grafisko lietotāja interfeisu (GUI), izmantojot UART saskarni, lai piekļūtu LSRAM datu lasīšanai/rakstīšanai, Libero® System-on-Chip (SoC) SmartDebug (JTAG) tiek izmantots, lai ievadītu kļūdas LSRAM atmiņā.

Dizaina prasības
1. tabulā ir norādītas atsauces dizaina prasības, lai palaistu RTG4 LSRAM EDAC demonstrāciju.

1. tabula • Projektēšanas prasības

MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-1

Programmatūra

  • Libero SoC
  • FlashPro Express
  • SmartDebug
  • Resursdatora draiveri USB uz UART draiveri

Piezīme: Libero SmartDesign un konfigurācijas ekrānuzņēmumi, kas parādīti šajā rokasgrāmatā, ir paredzēti tikai ilustratīviem nolūkiem.
Atveriet Libero dizainu, lai skatītu jaunākos atjauninājumus.

Priekšnoteikumi
Pirms sākat:
Lejupielādējiet un instalējiet Libero SoC (kā norādīts webvietne šim dizainam) resursdatorā no šādas atrašanās vietas: https://www.microsemi.com/product-directory/design-resources/1750-libero-soc

Demo dizains
Lejupielādējiet demonstrācijas dizainu files no Microsemi webvietne: http://soc.microsemi.com/download/rsc/?f=rtg4_dg0703_df

Demo dizains files ietver:

  • Libero SoC projekts
  • GUI instalētājs
  • Programmēšana files
  • Readme.txt file
  • TCL_Scripts

GUI lietojumprogramma resursdatorā izdod komandas RTG4 ierīcei, izmantojot USB-UART interfeisu. Šī UART saskarne ir izstrādāta ar CoreUART, kas ir loģiskā IP no Libero SoC IP kataloga. CoreUART IP RTG4 audumā saņem komandas un pārsūta tās uz komandu dekodētāja loģiku. Komandu dekodētāja loģika atkodē lasīšanas vai rakstīšanas komandu, kas tiek izpildīta, izmantojot atmiņas interfeisa loģiku.

Atmiņas interfeisa bloks tiek izmantots, lai lasītu/rakstītu un pārraudzītu LSRAM kļūdu karogus. Iebūvētais EDAC izlabo 1 bita kļūdu, lasot no LSRAM, un nodrošina izlabotus datus lietotāja interfeisā, bet neraksta labotos datus atpakaļ uz LSRAM. Iebūvētais LSRAM EDAC neievieš tīrīšanas funkciju. Demonstrācijas dizains ievieš tīrīšanas loģiku, kas uzrauga 1 bita korekcijas karogu un atjaunina LSRAM ar labotajiem datiem, ja rodas viena bita kļūda.
SmartDebug GUI tiek izmantots, lai LSRAM datos ievadītu 1 bitu vai 2 bitu kļūdu.
1. attēlā parādīta RTG4 LSRAM EDAC demonstrācijas dizaina augstākā līmeņa blokshēma.

1. attēls • Augstākā līmeņa blokshēma

MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-2

Tālāk ir norādītas demonstrācijas dizaina konfigurācijas.

  1. LSRAM ir konfigurēts ×18 režīmam, un EDAC ir iespējots, savienojot LSRAM ECC_EN signālu ar augstu.
    Piezīme: LSRAM EDAC tiek atbalstīts tikai ×18 un ×36 režīmos.
  2. CoreUART IP ir konfigurēts, lai sazinātos ar resursdatora lietojumprogrammu ar 115200 XNUMX bodu ātrumu.
  3. RTG4FCCCECALIB_C0 ir konfigurēts, lai CoreUART un citu auduma loģikas pulksteņa frekvence būtu 80 MHz.

Funkcijas
Tālāk ir norādītas demonstrācijas dizaina funkcijas.

  • Lasiet un rakstiet LSRAM
  • Ievadiet 1 bitu un 2 bitu kļūdu, izmantojot SmartDebug
  • Rādīt 1 bitu un 2 bitu kļūdu skaita vērtības
  • Noteikums kļūdu skaita vērtību dzēšanai
  • Iespējojiet vai atspējojiet atmiņas tīrīšanas loģiku

Apraksts
Šis demonstrācijas dizains ietver šādu uzdevumu izpildi:

  • Inicializēšana un piekļuve LSRAM
    Atmiņas interfeisa loģika, kas ieviesta auduma loģikā, saņem inicializācijas komandu no GUI un inicializē pirmās 256 LSRAM atmiņas vietas ar pieaugošajiem datiem. Tas arī veic lasīšanas un rakstīšanas darbības LSRAM 256 atmiņas vietās, saņemot adresi un datus no GUI. Lai veiktu lasīšanas darbību, dizains ienes datus no LSRAM un nodrošina tos GUI attēlošanai. Paredzams, ka dizains neizraisīs kļūdas pirms SmartDebug izmantošanas.

Piezīme: Neinicializētām atmiņas vietām var būt nejaušas vērtības, un SmartDebug šajās vietās var parādīt viena bita vai divu bitu kļūdas.

  • 1 bitu vai 2 bitu kļūdu ievadīšana
    SmartDebug GUI tiek izmantots, lai ievadītu 1 bitu vai 2 bitu kļūdas norādītajā LSRAM atmiņas vietā. Izmantojot SmartDebug, tiek veiktas šādas darbības, lai ievadītu 1 bitu un 2 bitu kļūdas LSRAM:
    • Atveriet SmartDebug GUI, noklikšķiniet uz Debug FPGA Array.
    • Atveriet cilni Atmiņas bloki, atlasiet atmiņas gadījumu un ar peles labo pogu noklikšķiniet uz Pievienot.
    • Lai lasītu atmiņas bloku, noklikšķiniet uz Lasīt bloku.
    • Ievadiet viena bita vai divu bitu kļūdu jebkurā noteikta dziļuma LSRAM vietā.
    • Lai rakstītu modificētajā vietā, noklikšķiniet uz Rakstīt bloku.
      LSRAM lasīšanas un rakstīšanas darbības laikā, izmantojot SmartDebug (JTAG) interfeisu, EDAC kontrolleris tiek apiets un neaprēķina ECC bitus rakstīšanas darbībai solī e.
  • Kļūda skaitot
    8 bitu skaitītāji tiek izmantoti, lai nodrošinātu kļūdu skaitu, un tie ir izveidoti auduma loģikā, lai skaitītu 1 bitu vai 2 bitu kļūdas. Komandu dekodētāja loģika nodrošina skaitīšanas vērtības GUI, saņemot komandas no GUI.

Pulksteņa struktūra
Šajā demonstrācijas dizainā ir viens pulksteņa domēns. Iekšējais 50 MHz oscilators darbina RTG4FCCC, kas tālāk virza RTG4FCCCECALIB_C0. RTG4FCCCECALIB_C0 ģenerē 80 MHz pulksteni, kas nodrošina pulksteņa avotu COREUART, cmd_decoder, TPSRAM_ECC un RAM_RW moduļiem.
Nākamajā attēlā parādīta demonstrācijas dizaina pulksteņa struktūra.

2. attēls • Pulksteņa struktūra

MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-3

Atiestatīt struktūru
Šajā demonstrācijas dizainā atiestatīšanas signāls uz COREUART, cmd_decoder un RAM_RW moduļiem tiek nodrošināts, izmantojot RTG4FCCCECALIB_C0 LOCK portu. Nākamajā attēlā parādīta demonstrācijas dizaina atiestatīšanas struktūra.

3. attēls • Atiestatīt struktūru

MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-4

Demonstrācijas dizaina iestatīšana
Nākamajās sadaļās ir aprakstīts, kā iestatīt RTG4 izstrādes komplektu un GUI, lai palaistu demonstrācijas dizainu.

Džempera iestatījumi

  1. Pievienojiet RTG4 izstrādes komplekta džemperus, kā parādīts 2. tabulā.
    2. tabula • Džempera iestatījumi
    Džemperis Piespraust (no) Piespraust (kam) komentāri
    J11, J17, J19, J21, J23, J26, J27, J28 1 2 Noklusējums
    J16 2 3 Noklusējums
    J32 1 2 Noklusējums
    J33 1 3 Noklusējums
    2 4

    Piezīme: Izslēdziet strāvas padeves slēdzi SW6, pievienojot džemperus.

  2. Pievienojiet USB kabeli (mini USB uz A tipa USB kabeli) pie RTG47 izstrādes komplekta J4 un otru kabeļa galu resursdatora USB portam.
  3. Nodrošiniet, lai USB uz UART tilta draiveri tiktu noteikti automātiski. To var pārbaudīt resursdatora ierīču pārvaldniekā.
    4. attēlā parādīti USB 2.0 seriālā porta rekvizīti un pievienotais COM31 un USB seriālais pārveidotājs C.

4. attēls • USB uz UART tilta draiveri

MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-6

Piezīme: Ja USB uz UART tilta draiveri nav instalēti, lejupielādējiet un instalējiet draiverus no www.microsemi.com//documents/CDM_2.08.24_WHQL_Certified.zip

5. attēlā parādīta plates iestatīšana EDAC demonstrācijas palaišanai RTG4 izstrādes komplektā.

MICROCHIP kļūdu noteikšana un labošana RTG4 LSRAM atmiņā

Demonstrācijas dizaina programmēšana

  1. Palaidiet Libero SOC programmatūru.
  2. Lai ieprogrammētu RTG4 izstrādes komplektu ar darbu file nodrošināta kā daļa no dizaina files izmantojot FlashPro Express programmatūru, skatiet 1. pielikumu: Ierīces programmēšana, izmantojot FlashPro Express, 14. lpp.
    Piezīme: Kad programmēšana ir pabeigta ar darbu file izmantojot FlashPro Express programmatūru, pārejiet uz EDAC Demo GUI, 9. lpp. Pretējā gadījumā pārejiet pie nākamās darbības.
  3. Libero dizaina plūsmā noklikšķiniet uz Palaist programmas darbību.
  4. Kad programmēšana ir pabeigta, zaļā ķeksīte parādās pirms “Palaist programmas darbību”, kas norāda uz veiksmīgu demonstrācijas dizaina programmēšanu.

MICROCHIP kļūdu noteikšana un labošana RTG4 LSRAM atmiņā-1

EDAC demonstrācijas GUI
EDAC demonstrācija ir nodrošināta ar lietotājam draudzīgu GUI, kā parādīts 7. attēlā, kas darbojas resursdatorā, kas sazinās ar RTG4 izstrādes komplektu. UART tiek izmantots kā pamata saziņas protokols starp resursdatoru un RTG4 izstrādes komplektu.

MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-9

GUI satur šādas sadaļas:

  1. COM porta izvēle, lai izveidotu UART savienojumu ar RTG4 FPGA ar 115200 XNUMX bodu ātrumu.
  2. LSRAM atmiņas rakstīšana: lai ierakstītu 8 bitu datus norādītajā LSRAM atmiņas adresē.
  3. Atmiņas tīrīšana: lai iespējotu vai atspējotu tīrīšanas loģiku.
  4. LSRAM atmiņas lasīšana: lai nolasītu 8 bitu datus no norādītās LSRAM atmiņas adreses.
  5. Kļūdu skaits: parāda kļūdu skaitu un nodrošina iespēju notīrīt skaitītāja vērtību līdz nullei.
  6. 1 bita kļūdu skaits: parāda 1 bita kļūdu skaitu un nodrošina iespēju notīrīt skaitītāja vērtību līdz nullei.
  7. 2 bitu kļūdu skaits: parāda 2 bitu kļūdu skaitu un nodrošina iespēju notīrīt skaitītāja vērtību līdz nullei.
  8. Žurnāla dati: nodrošina statusa informāciju par katru darbību, kas veikta, izmantojot GUI.

Demonstrācijas vadīšana
Tālāk ir aprakstīts, kā palaist demonstrāciju.

  1. Iet uz \v1.2.2\v1.2.2\Exe un veiciet dubultklikšķi uz EDAC_GUI.exe, kā parādīts 8. attēlā.
  2. Sarakstā atlasiet COM31 portu un noklikšķiniet uz Savienot.

MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-10

Viena bita kļūdu ievadīšana un labošana

  1. Norādītajā Libero dizainā dizaina plūsmā veiciet dubultklikšķi uz SmartDebug Design.
  2. SmartDebug GUI noklikšķiniet uz Atkļūdot FPGA masīvu.MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-11
  3. Atkļūdošanas FPGA masīva logā dodieties uz cilni Atmiņas bloki. Tas parādīs LSRAM bloku dizainā ar loģisku un fizisku view. Loģiskie bloki tiek parādīti ar ikonu L, bet fiziskie bloki tiek parādīti ar ikonu P.
  4. Atlasiet fiziskā bloka gadījumu un ar peles labo pogu noklikšķiniet uz Pievienot.MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-12
  5. Lai lasītu atmiņas bloku, noklikšķiniet uz Lasīt bloku.MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-13
  6. Ievadiet 1 bita kļūdu 8 bitu datos jebkurā LSRAM vietā līdz 256. dziļumam, kā parādīts nākamajā attēlā, kur 1 bita kļūda tiek ievadīta LSRAM 0. vietā.
  7. Noklikšķiniet uz Rakstīt bloku, lai modificētos datus ierakstītu paredzētajā vietā.MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-14
  8. Dodieties uz EDAC GUI un ievadiet lauku Adrese sadaļā LSRAM atmiņas lasīšana un noklikšķiniet uz Lasīt, kā parādīts nākamajā attēlā.
  9. Ievērojiet GUI laukus 1 bit Error Count un Read Data. Kļūdu skaita vērtība palielinās par 1.
    Laukā Lasīt datus tiek parādīti pareizie dati, jo EDAC labo kļūdas bitu.MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-15

Piezīme: Ja atmiņas tīrīšana nav iespējota, kļūdu skaits tiek palielināts katram nolasījumam no tās pašas LSRAM adreses, jo tas izraisa 1 bita kļūdu.

Divu bitu kļūdu ievadīšana un noteikšana

  1. Veiciet no 1. līdz 5. darbībai, kā norādīts sadaļā Viena bita kļūdas ievadīšana un labošana, 10. lpp.
  2. Ievadiet 2 bitu kļūdu 8 bitu datos jebkurā LSRAM vietā līdz 256. dziļumam, kā parādīts nākamajā attēlā, kur 2 bitu kļūda tiek ievadīta LSRAM vietā “A”.
  3. Noklikšķiniet uz Rakstīt bloku, lai modificētos datus ierakstītu paredzētajā vietā.MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-16
  4. Dodieties uz EDAC GUI un ievadiet lauku Adrese sadaļā LSRAM atmiņas lasīšana un noklikšķiniet uz Lasīt, kā parādīts nākamajā attēlā.
  5. Ievērojiet 2 bitu kļūdu skaita un lasīšanas datu laukus GUI. Kļūdu skaita vērtība palielinās par 1.
    Laukā Lasīt datus tiek parādīti bojātie dati.

MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-17

Visas RTG4 veiktās darbības tiek reģistrētas GUI sadaļā Serial Console.

Secinājums
Šī demonstrācija izceļ RTG4 LSRAM atmiņu EDAC iespējas. 1 bitu kļūda vai 2 bitu kļūda tiek ieviesta, izmantojot SmartDebug GUI. 1 bitu kļūdu labošana un 2 bitu kļūdu noteikšana tiek novērota, izmantojot EDAC GUI.

Ierīces programmēšana, izmantojot FlashPro Express

Šajā sadaļā ir aprakstīts, kā ieprogrammēt RTG4 ierīci ar programmēšanas darbu file izmantojot FlashPro Express.

Lai ieprogrammētu ierīci, veiciet šādas darbības:

  1. Pārliecinieties, vai džempera iestatījumi uz tāfeles ir tādi paši kā UG3 0617. tabulā norādītie:
    RTG4 izstrādes komplekta lietotāja rokasgrāmata.
  2. Ja tiek izmantots ārējs FlashPro32, FlashPro2 vai FlashPro3 programmētājs, džemperi J4 var iestatīt tā, lai tas savienotu 5.–6. kontaktdakšas, nevis noklusējuma džempera iestatījumu, lai izmantotu iegulto FlashPro5.
    Piezīme: Strāvas padeves slēdzim SW6 jābūt IZSLĒGTAam, veicot džemperu savienojumus.
  3. Pievienojiet strāvas padeves kabeli J9 savienotājam uz plates.
  4. IESLĒDZIET barošanas avota slēdzi SW6.
  5. Ja izmantojat iegulto FlashPro5, pievienojiet USB kabeli savienotājam J47 un resursdatoram.
    Alternatīvi, ja izmantojat ārēju programmētāju, pievienojiet lentes kabeli JTAG galveni J22 un savienojiet programmētāju ar resursdatoru.
  6. Uzņēmēja datorā palaidiet programmatūru FlashPro Express.
  7. Noklikšķiniet uz Jauns vai atlasiet New Job Project no FlashPro Express Job no Project izvēlnes, lai izveidotu jaunu darba projektu, kā parādīts nākamajā attēlā.MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-18
  8. Dialoglodziņā Jauns darba projekts no FlashPro Express Job ievadiet šo:
    • Programmēšanas darbs file: noklikšķiniet uz Pārlūkot un pārejiet uz vietu, kur tiek veikts .darbs file atrodas un atlasiet file. Noklusējuma atrašanās vieta ir: \rtg4_dg0703_df\Programmēšanas_darbs
    • FlashPro Express darba projekta atrašanās vieta: noklikšķiniet uz Pārlūkot un dodieties uz vajadzīgo FlashPro Express projekta vietu.MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-19
  9. Noklikšķiniet uz Labi. Nepieciešamā programmēšana file ir atlasīts un gatavs programmēšanai ierīcē.
  10. Parādīsies FlashPro Express logs, apstipriniet, ka programmētāja laukā ir redzams programmētāja numurs. Ja tā nenotiek, apstipriniet paneļa savienojumus un noklikšķiniet uz Atsvaidzināt/atkārtoti skenēt programmētājus.
  11. Noklikšķiniet uz RUN. Kad ierīce ir veiksmīgi ieprogrammēta, tiek parādīts statuss RUN PASSED, kā parādīts nākamajā attēlā.MICROCHIP-Error-Detection-and-Crection-on-RTG4-LSRAM-Memory-20
  12. Aizveriet FlashPro Express vai noklikšķiniet uz Exit cilnē Project.

TCL skripta palaišana

TCL skripti ir paredzēti dizainā files mapi direktorijā TCL_Scripts. Ja nepieciešams, dizains
plūsmu var reproducēt no dizaina ieviešanas līdz darba ģenerēšanai file.

Lai palaistu TCL, veiciet tālāk norādītās darbības.

  1. Palaidiet Libero programmatūru
  2. Atlasiet Projekts > Izpildīt skriptu….
  3. Noklikšķiniet uz Pārlūkot un lejupielādētajā direktorijā TCL_Scripts atlasiet script.tcl.
  4. Noklikšķiniet uz Palaist.

Pēc veiksmīgas TCL skripta izpildes, Libero projekts tiek izveidots TCL_Scripts direktorijā.
Papildinformāciju par TCL skriptiem skatiet rtg4_dg0703_df/TCL_Scripts/readme.txt.
Plašāku informāciju par TCL komandām skatiet Libero® SoC TCL komandu uzziņu rokasgrāmatā. Sazinieties ar tehnisko atbalstu, ja rodas kādi vaicājumi, palaižot TCL skriptu.

Microsemi nesniedz nekādu garantiju, pārstāvību vai garantiju attiecībā uz šeit ietverto informāciju vai savu produktu un pakalpojumu piemērotību kādam noteiktam mērķim, kā arī Microsemi neuzņemas nekādu atbildību, kas izriet no jebkura produkta vai ķēdes lietojuma vai lietošanas. Šeit pārdotie produkti un visi citi Microsemi pārdotie produkti ir pakļauti ierobežotai pārbaudei, un tos nedrīkst izmantot kopā ar misijai kritisku aprīkojumu vai lietojumprogrammām. Tiek uzskatīts, ka jebkuras veiktspējas specifikācijas ir uzticamas, taču tās netiek pārbaudītas, un Pircējam ir jāveic un jāpabeidz visas produktu veiktspējas un citas pārbaudes gan atsevišķi, gan kopā ar jebkuriem galaproduktiem vai tajos uzstādītiem. Pircējs nedrīkst paļauties uz Microsemi sniegtajiem datiem un veiktspējas specifikācijām vai parametriem. Pircēja pienākums ir neatkarīgi noteikt jebkuras preces piemērotību, kā arī pārbaudīt un pārbaudīt to. Tālāk Microsemi sniegtā informācija tiek sniegta “tāda, kāda tā ir, kur ir” un ar visām kļūdām, un viss risks, kas saistīts ar šādu informāciju, pilnībā gulstas uz Pircēju. Uzņēmums Microsemi tieši vai netieši nepiešķir nevienai pusei nekādas patenta tiesības, licences vai jebkādas citas intelektuālā īpašuma tiesības neatkarīgi no tā, vai tas attiecas uz pašu informāciju vai jebko, kas aprakstīts šajā informācijā. Šajā dokumentā sniegtā informācija pieder uzņēmumam Microsemi, un Microsemi patur tiesības jebkurā laikā bez brīdinājuma veikt jebkādas izmaiņas šajā dokumentā ietvertajā informācijā vai produktos un pakalpojumos.

Par Microsemi Microsemi, Microchip Technology Inc. (Nasdaq: MCHP) pilnībā piederošs meitasuzņēmums, piedāvā visaptverošu pusvadītāju un sistēmu risinājumu portfeli kosmosa un aizsardzības, sakaru, datu centru un rūpniecības tirgiem. Produkti ietver augstas veiktspējas un pret radiāciju izturīgas analogās jaukto signālu integrālās shēmas, FPGA, SoC un ASIC; jaudas pārvaldības produkti; laika noteikšanas un sinhronizācijas ierīces un precīzi laika risinājumi, nosakot pasaules laika standartu; balss apstrādes ierīces; RF risinājumi; diskrēti komponenti; uzņēmumu uzglabāšanas un sakaru risinājumi, drošības tehnoloģijas un mērogojams anti-tamper produkti; Ethernet risinājumi; Power-over-Ethernet IC un midspans; kā arī pielāgotas dizaina iespējas un pakalpojumi. Uzziniet vairāk vietnē www.microsemi.com.

Microsemi galvenā mītne
One Enterprise, Aliso Viejo,
CA 92656 ASV
ASV iekšienē: +1 800-713-4113
Ārpus ASV: +1 949-380-6100
Pārdošana: +1 949-380-6136
Fakss: +1 949-215-4996
E-pasts: pārdošana.support@microsemi.com
www.microsemi.com

©2021 Microsemi, Microchip Technology Inc. pilnībā piederošs meitasuzņēmums. Visas tiesības paturētas. Microsemi un Microsemi logotips ir Microsemi Corporation reģistrētas preču zīmes. Visas pārējās preču zīmes un pakalpojumu zīmes ir to attiecīgo īpašnieku īpašums.

Mikrodaļēji patentēts DG0703 Versija 4.0

Dokumenti / Resursi

MICROCHIP kļūdu noteikšana un labošana RTG4 LSRAM atmiņā [pdfLietotāja rokasgrāmata
DG0703 demonstrācija, kļūdu noteikšana un labošana RTG4 LSRAM atmiņā, noteikšana un labošana RTG4 LSRAM atmiņā, RTG4 LSRAM atmiņa, LSRAM atmiņa

Atsauces

Atstājiet komentāru

Jūsu e-pasta adrese netiks publicēta. Obligātie lauki ir atzīmēti *