ʻIke hewa a hoʻoponopono ʻia ʻo MICROCHIP ma RTG4 LSRAM Memory
Moolelo Hooponopono
Hōʻike ka mōʻaukala hoʻoponopono i nā loli i hoʻokō ʻia ma ka palapala. Ua helu ʻia nā hoʻololi e ka loiloi, e hoʻomaka ana me ka paʻi hou loa.
Hoʻoponopono 4.0
Eia ka hōʻuluʻulu o nā hoʻololi i hana ʻia ma kēia hoʻoponopono.
- Hoʻohou i ka palapala no Libero SoC v2021.2.
- Pākuʻi 1: Hoʻopolokalamu ʻana i ka Mea Hana me FlashPro Express, ʻaoʻao 14.
- Pākuʻi 2: Holo i ka TCL Script, ʻaoʻao 16.
- Wehe ʻia nā kuhikuhi i nā helu helu Libero.
Hoʻoponopono 3.0
Hoʻohou i ka palapala no Libero v11.9 SP1 hoʻokuʻu polokalamu.
Hoʻoponopono 2.0
Hoʻohou i ka palapala no Libero v11.8 SP2 hoʻokuʻu polokalamu.
Hoʻoponopono 1.0
ʻO ka paʻi mua ʻana o kēia palapala.
ʻIke hewa a hoʻoponopono i ka hoʻomanaʻo RTG4 LSRAM
Hōʻike kēia hoʻolālā kuhikuhi i ka hiki ke ʻike hewa a me ka hoʻoponopono ʻana (EDAC) o nā RTG4™ FPGA LSRAMs. I loko o kahi hanana hoʻonāukiuki (SEU) hiki ke pilikia, hiki i ka RAM ke hele i nā hewa transient i hana ʻia e nā ion kaumaha. Hiki ke ʻike a hoʻoponopono ʻia kēia mau hewa ma o ka hoʻohana ʻana i nā code correction error (ECCs). Ua kūkulu ʻia nā poloka RTG4 FPGA RAM i nā mea hoʻoponopono EDAC e hana i nā code hoʻoponopono hewa no ka hoʻoponopono ʻana i kahi hewa 1-bit a i ʻole ka ʻike ʻana i kahi hewa 2-bit.
Inā ʻike ʻia kahi hewa 1-bit, hoʻoponopono ka mea hoʻoponopono EDAC i ka bit error a hoʻonohonoho i ka hae hoʻoponopono hewa (SB_CORRECT) i ke kiʻekiʻe. Inā ʻike ʻia kahi hewa 2-bit, hoʻonohonoho ka mea hoʻokele EDAC i ka hae ʻike kuhi hewa (DB_DETECT) i ka hana kiʻekiʻe.
No ka 'ike hou aku e pili ana i ka hana RTG4 LSRAM EDAC, e nānā iā UG0574: RTG4 FPGA Fabric
Ke alakaʻi hoʻohana.
Ma kēia hoʻolālā kuhikuhi, hoʻokomo ʻia ka hewa 1-bit a i ʻole 2-bit ma o SmartDebug GUI. ʻIke ʻia ʻo EDAC me ka hoʻohana ʻana i kahi mea hoʻohana kiʻi kiʻi (GUI), me ka hoʻohana ʻana i ka interface UART e komo i ka LSRAM no ka heluhelu ʻana/kākau ʻikepili, Libero® System-on-Chip (SoC) SmartDebug (JTAG) hoʻohana ʻia e hoʻokomo i nā hewa i ka hoʻomanaʻo LSRAM.
Nā Koina Hoʻolālā
Papa 1 papa inoa i nā koi hoʻolālā kuhikuhi no ka holo ʻana i ka demo RTG4 LSRAM EDAC.
Papa 1 • Nā Koina Hoʻolālā
lako polokalamu
- ʻO Libero SoC
- FlashPro Express
- SmartDebug
- Nā mea hoʻokele PC hoʻokipa USB i nā mea hoʻokele UART
Nānā: ʻO Libero SmartDesign a me nā kiʻi pale hoʻonohonoho i hōʻike ʻia ma kēia alakaʻi no ke kumu hoʻohālike wale nō.
E wehe i ka hoʻolālā Libero e ʻike i nā mea hou loa.
Nā mea e pono ai
Ma mua o kou hoʻomaka ʻana:
Hoʻoiho a hoʻokomo iā Libero SoC (e like me ka mea i hōʻike ʻia ma ka webkahua no kēia hoʻolālā) ma ka PC host mai kēia wahi: https://www.microsemi.com/product-directory/design-resources/1750-libero-soc
Hoʻolālā Demo
Hoʻoiho i ka hoʻolālā demo files mai ka Microsemi webkahua ma: http://soc.microsemi.com/download/rsc/?f=rtg4_dg0703_df
ʻO ka hoʻolālā demo files komo:
- ʻO ka papahana Libero SoC
- Mea hoʻonoho GUI
- Papahana files
- Readme.txt file
- TCL_Scripts
Hoʻopuka ka palapala noi GUI ma ka PC host i nā kauoha i ka mea RTG4 ma o ka USB-UART interface. Hoʻolālā ʻia kēia interface UART me CoreUART, he IP logic mai ka Libero SoC IP catalog. Loaʻa ka CoreUART IP i ka lole RTG4 i nā kauoha a hoʻouna iā lākou i ka logic decoder kauoha. Hoʻokaʻawale ke kauoha decoder logic i ke kauoha heluhelu a kākau paha, i hana ʻia me ka hoʻohana ʻana i ka logic interface memory.
Hoʻohana ʻia ka poloka hoʻomanaʻo e heluhelu/kākau a nānā i nā hae hewa LSRAM. Hoʻoponopono ka EDAC i kūkulu ʻia i ka hewa 1-bit i ka heluhelu ʻana mai LSRAM a hāʻawi i ka ʻikepili i hoʻoponopono ʻia i ka mea hoʻohana akā ʻaʻole kākau i ka ʻikepili i hoʻoponopono ʻia i LSRAM. ʻAʻole hoʻokomo ka LSRAM EDAC i kahi hiʻohiʻona scrubbing. Hoʻohana ka hoʻolālā demo i ka loiloi scrub, nāna e nānā i ka hae hoʻoponopono 1-bit a hōʻano hou i ka LSRAM me ka ʻikepili i hoʻoponopono ʻia inā loaʻa kahi hapa iki.
Hoʻohana ʻia ʻo SmartDebug GUI e hoʻokomo i ka hewa 1-bit a i ʻole 2-bit i ka ʻikepili LSRAM.
Hōʻike ka kiʻi 1 i ke kiʻi paʻi kiʻekiʻe o ka hoʻolālā demo RTG4 LSRAM EDAC.
Kiʻi 1 • Kiʻi Papa Kūlana Kiʻekiʻe
Eia nā hoʻonohonoho hoʻolālā demo.
- Hoʻonohonoho ʻia ka LSRAM no ke ʻano ×18 a hoʻohana ʻia ka EDAC ma ka hoʻopili ʻana i ka hōʻailona LSRAMs ECC_EN i ke kiʻekiʻe.
Nānā: Kākoʻo ʻia ka LSRAM EDAC no nā ʻano ×18 a me ×36 wale nō. - Hoʻonohonoho ʻia ka CoreUART IP e kamaʻilio me ka noi PC host ma kahi 115200 baud rate.
- Hoʻonohonoho ʻia ka RTG4FCCCECALIB_C0 e wati i ka CoreUART a me nā loina lole ʻē aʻe ma 80 MHz.
Nā hiʻohiʻona
Eia nā hiʻohiʻona hoʻolālā demo:
- Heluhelu a kākau iā LSRAM
- Inject 1-bit a me 2-bit hewa me SmartDebug
- Hōʻike i nā helu helu hewa 1-bit a me 2-bit
- Hāʻawi e holoi i nā helu helu hewa
- E ho'ā a ho'opau paha i ka loina holoi ho'omana'o
wehewehe
ʻO kēia hoʻolālā demo e pili ana i ka hoʻokō ʻana i kēia mau hana:
- Hoʻomaka a komo i ka LSRAM
Loaʻa ka loiloi hoʻomanaʻo hoʻomanaʻo i hoʻokomo ʻia i loko o ka loiloi lole i ke kauoha hoʻomaka mai GUI a hoʻomaka i nā wahi hoʻomanaʻo 256 mua o LSRAM me ka ʻikepili incremental. Hoʻokō ia i nā hana heluhelu a kākau i nā wahi hoʻomanaʻo 256 o LSRAM ma ka loaʻa ʻana o ka helu a me ka ʻikepili mai ka GUI. No ka hana heluhelu, kiʻi ka hoʻolālā i ka ʻikepili mai LSRAM a hāʻawi iā GUI no ka hōʻike. ʻO ka manaʻolana ʻaʻole e hoʻowalewale ka hoʻolālā i nā hewa ma mua o ka hoʻohana ʻana iā SmartDebug.
Nānā: Loaʻa i nā wahi hoʻomanaʻo i hoʻomaka ʻole ʻia nā waiwai maʻamau, a hōʻike paha ʻo SmartDebug i nā hewa hoʻokahi-bit a pālua paha i kēlā mau wahi.
- Hoʻokomo i nā hewa 1-bit a i ʻole 2-bit
Hoʻohana ʻia ʻo SmartDebug GUI e hoʻokomo i nā hewa 1 bit a i ʻole 2-bit i loko o ka wahi hoʻomanaʻo o LSRAM. Hana ʻia kēia mau hana me SmartDebug e hoʻokomo i nā hewa 1-bit a me 2-bit i LSRAM:- E wehe i ka SmartDebug GUI, kaomi i ka Debug FPGA Array.
- E hele i ka papa Memory Blocks, koho i ka mea hoʻomanaʻo, a kaomi pololei i Add.
- No ka heluhelu ʻana i ka poloka hoʻomanaʻo, kaomi Read Block.
- Hoʻokomo i ka hewa hoʻokahi-bit a i ʻole pālua-bit i kekahi wahi o ka LSRAM o kahi hohonu.
- No ke kākau ʻana i ka wahi i hoʻololi ʻia, kaomi iā Write Block.
I ka wā o ka LSRAM heluhelu a kākau i ka hana ma o ka SmartDebug (JTAG), ua kāʻalo ʻia ka mea hoʻoponopono EDAC a ʻaʻole helu i nā ʻāpana ECC no ka hana kākau ma ka ʻanuʻu e.
- Helu helu
Hoʻohana ʻia nā helu helu 8-bit no ka hāʻawi ʻana i kahi helu hewa a ua hoʻolālā ʻia i loko o ka loiloi lole e helu i nā hewa 1-bit a i ʻole 2-bit. Hāʻawi ka loiloi decoder kauoha i nā helu helu i ka GUI i ka wā e loaʻa ai nā kauoha mai ka GUI.
Hoʻolālā Uku
I loko o kēia hoʻolālā demo, aia hoʻokahi kikowaena uaki. Na ka oscillator 50 MHz kūloko e hoʻokele i ka RTG4FCCC, kahi e hoʻokele hou ai iā RTG4FCCCECALIB_C0. Hoʻokumu ka RTG4FCCCECALIB_C0 i ka uaki 80 MHz e hāʻawi ana i kahi kumu uaki i nā modula COREUART, cmd_decoder, TPSRAM_ECC, a me RAM_RW.
Hōʻike ke kiʻi ma lalo nei i ke ʻano o ka wati o ka hoʻolālā demo.
Kiʻi 2 • Hoʻolālā Uku
Hoʻoponopono Hou
Ma kēia hoʻolālā demo, hāʻawi ʻia ka hōʻailona hoʻihoʻi i ka COREUART, cmd_decoder, a me RAM_RW modules ma o ke awa LOCK o RTG4FCCCECALIB_C0. Hōʻike ke kiʻi ma lalo nei i ke ʻano hoʻonohonoho hou o ka hoʻolālā demo.
Kiʻi 3 • Hoʻoponopono Hou
Hoʻonohonoho i ka hoʻolālā Demo
Hōʻike nā ʻāpana aʻe i ka hoʻonohonoho ʻana i ka RTG4 Development Kit a me GUI e holo i ka hoʻolālā demo.
Hoʻonohonoho Jumper
- Hoʻohui i nā mea lele ma ka RTG4 Development Kit, e like me ka hōʻike ʻana ma ka Papa 2.
Papa 2 • Hoʻonohonoho JumperKaʻa lele Pin (Mai) Pin (I) Manaʻo manaʻo J11, J17, J19, J21, J23, J26, J27, J28 1 2 Paʻamau J16 2 3 Paʻamau J32 1 2 Paʻamau J33 1 3 Paʻamau 2 4 Nānā: E hoʻopau i ka hoʻololi mana, SW6, i ka hoʻohui ʻana i nā mea lele.
- E hoʻohui i ke kelepona USB (ke USB liʻiliʻi i ke kelepona USB Type-A) i ka J47 o ka RTG4 Development Kit a me kekahi hopena o ke kaula i ke awa USB o ka PC hoʻokipa.
- E hōʻoia i ka ʻike ʻia ʻana o nā mea hoʻokele alahaka USB a UART. Hiki ke hōʻoia ʻia kēia ma ka luna mana o ka PC host.
Hōʻike ke kiʻi 4 i nā waiwai port serial USB 2.0 a me ka COM31 pili a me ka mea hoʻololi serial USB C.
Kiʻi 4 • USB i UART Bridge Keaukaha
Nānā: Inā ʻaʻole i hoʻokomo ʻia nā mea hoʻokele alahaka USB a UART, e hoʻoiho a hoʻokomo i nā mea hoʻokele mai www.microsemi.com//documents/CDM_2.08.24_WHQL_Certified.zip
Hōʻike ka Figure 5 i ka hoʻonohonoho papa no ka holo ʻana i ka demo EDAC ma ka RTG4 Development Kit.
Hoʻolālā i ka Hoʻolālā Demo
- E wehe i ka polokalamu Libero SOC.
- E hoʻolālā i ka RTG4 Development Kit me ka hana file hāʻawiʻia ma keʻano he māhele o ka hoʻolālā files e hoʻohana ana i ka polokalamu FlashPro Express, e nānā i ka Appendix 1: Programming the Device using FlashPro Express, page 14.
Nānā: Ma hope o ka pau ʻana o ka polokalamu me ka hana file ma o ka polokalamu FlashPro Express, e hele i ka EDAC Demo GUI, ʻaoʻao 9. A i ʻole, e hoʻomau i ka pae aʻe. - Ma ka holo hoʻolālā Libero, kaomi i ka hana Run Program.
- Ke hoʻopau ʻia ka Polokalamu, ʻike ʻia ka ʻōmaʻomaʻo ma ke alo o 'Run Program action' e hōʻike ana i ka holomua o ka hoʻolālā ʻana o ka hoʻolālā demo.
EDAC Demo GUI
Hāʻawi ʻia ka demo EDAC me kahi GUI mea hoʻohana, e like me ka hōʻike ʻana ma ka Figure 7, e holo ana ma ka PC host, e kamaʻilio pū me ka RTG4 Development Kit. Hoʻohana ʻia ka UART ma ke ʻano he protocol kamaʻilio kumu ma waena o ka PC host a me RTG4 Development Kit.
Aia ka GUI i nā ʻāpana penei:
- ʻO ke koho awa COM e hoʻokumu i ka pilina UART i RTG4 FPGA me ka 115200 baud rate.
- LSRAM Memory Kākau: No ke kākau ʻana i ka ʻikepili 8-bit i ka helu hoʻomanaʻo LSRAM i kuhikuhi ʻia.
- Hoʻopaʻa hoʻomanaʻo: No ka hiki ʻana a i ʻole ka hoʻopau ʻana i ka loina scrubbing.
- Heluhelu Hoʻomanaʻo LSRAM: No ka heluhelu ʻana i ka ʻikepili 8-bit mai ka helu hoʻomanaʻo LSRAM i kuhikuhi ʻia.
- Ka helu Hapa: Hōʻike i ka helu hewa a hāʻawi i kahi koho e hoʻomaʻemaʻe i ka waiwai counter i ka ʻole.
- Helu Hapa 1-bit: Hōʻike i ka helu kuhi 1-bit a hāʻawi i kahi koho e hoʻomaʻemaʻe i ke kumu kūʻai i ka ʻole.
- Helu Hapa 2-bit: Hōʻike i ka helu hewa 2-bit a hāʻawi i kahi koho e hoʻomaʻemaʻe i ka waiwai counter i ka ʻole.
- ʻIkepili Log: Hāʻawi i ka ʻike kūlana no kēlā me kēia hana i hana ʻia me ka GUI.
Ke holo nei i ka Demo
Hōʻike kēia mau ʻanuʻu pehea e holo ai i ka demo:
- E hele \v1.2.2\v1.2.2\Exe a kaomi pālua iā EDAC_GUI.exe e like me ka hōʻike ʻana ma ke Kiʻi 8.
- E koho i ke awa COM31 mai ka papa inoa a kaomi Hoʻohui.
Hoʻokahi hapa hapa hoʻoheheʻe a hoʻoponopono
- Ma ka hoʻolālā Libero i hāʻawiʻia, e kaomi pālua i ka SmartDebug Design ma ke kahe hoʻolālā.
- Ma ka SmartDebug GUI, kaomi Debug FPGA Array.
- Ma ka puka makani Debug FPGA Array, e hele i ka papa Memory Blocks. E hōʻike ia i ka poloka LSRAM i ka hoʻolālā me kahi loiloi a me ke kino view. Hōʻike ʻia nā poloka loiloi me kahi kiʻi L, a hōʻike ʻia nā poloka kino me kahi kiʻi P.
- E koho i ka hoʻohālikelike kino kino a kaomi pololei iā Add.
- No ka heluhelu ʻana i ka poloka hoʻomanaʻo, kaomi Read Block.
- Inject 1 bit hewa i ka 8 bit data ma kekahi wahi o LSRAM a hiki i ka hohonu 256, e like me ka hoike ana ma keia kii kahi 1 bit hewa i injected ma 0th wahi o ka LSRAM.
- Kaomi iā Write Block i mea e kākau ai i ka ʻikepili i hoʻololi ʻia i kahi i manaʻo ʻia.
- E hele i ka EDAC GUI a hoʻokomo i ke kahua Address ma ka ʻāpana LSRAM Memory Read a kaomi i ka heluhelu, e like me ka mea i hōʻike ʻia ma kēia kiʻi.
- E nānā i ka helu 1 Bit Error a heluhelu i nā kahua ʻikepili ma ka GUI. Piʻi ka helu kuhi hewa i 1.
Hōʻike ka ʻikepili Heluhelu i ka ʻikepili pololei e like me ka hoʻoponopono ʻana o ka EDAC i ka bit hapa.
Nānā: Inā ʻaʻole hiki ke hoʻohana ʻia ka hoʻomanaʻo ʻana, a laila hoʻonui ʻia ka helu hewa no kēlā me kēia heluhelu ʻana mai ka helu LSRAM like e like me ke kumu o ka hewa 1-bit.
ʻImi ʻālua bit a me ka ʻike
- E hana i ka ʻanuʻu 1 a i ka ʻanuʻu 5 e like me ka mea i hāʻawi ʻia ma ka hoʻoponopono ʻana a me ka hoʻoponopono ʻana, ʻaoʻao 10.
- Hoʻokomo i ka hewa 2-bit i ka ʻikepili 8-bit ma kēlā me kēia wahi o LSRAM a hiki i ka hohonu 256, e like me ka hōʻike ʻana ma kēia kiʻi kahi i hoʻokomo ʻia ai ka hewa 2-bit ma kahi 'A' o ka LSRAM.
- Kaomi iā Write Block e kākau i ka ʻikepili i hoʻololi ʻia i kahi i manaʻo ʻia.
- E hele i ka EDAC GUI a hoʻokomo i ke kahua Address ma ka ʻāpana LSRAM Memory Read a kaomi i ka heluhelu, e like me ka mea i hōʻike ʻia ma kēia kiʻi.
- E nānā i ka helu hewa 2-bit a heluhelu i nā kahua ʻikepili ma ka GUI. Piʻi ka helu kuhi hewa i 1.
Hōʻike ka ʻikepili Heluhelu i ka ʻikepili i hewa.
Hoʻopaʻa ʻia nā hana āpau i hana ʻia ma RTG4 ma ka ʻāpana Serial Console o GUI.
Ka hopena
Hōʻike kēia demo i nā mana EDAC o nā hoʻomanaʻo RTG4 LSRAM. Hoʻokomo ʻia ka hewa 1-bit a i ʻole 2-bit ma o SmartDebug GUI. ʻIke ʻia ka hoʻoponopono hewa 1-bit a me ka ʻike hewa 2-bit me ka EDAC GUI.
Hoʻopolokalamu i ka polokalamu me ka hoʻohana ʻana i FlashPro Express
Hōʻike kēia ʻāpana i ka hoʻolālā ʻana i ka polokalamu RTG4 me ka hana hoʻolālā file me ka hoʻohana ʻana i FlashPro Express.
No ka hoʻolālā ʻana i ka hāmeʻa, e hana i kēia mau hana:
- E hōʻoia i ka like o nā hoʻonohonoho lele ma ka papa me nā mea i helu ʻia ma ka Papa 3 o UG0617:
RTG4 Development Kit Ke alakaʻi hoʻohana. - ʻO ke koho, hiki ke hoʻonohonoho ʻia ka jumper J32 e hoʻohui i nā pine 2-3 i ka wā e hoʻohana ai i kahi polokalamu FlashPro4, FlashPro5, a i ʻole FlashPro6 waho ma kahi o ka hoʻonohonoho lele paʻamau e hoʻohana i ka FlashPro5 i hoʻokomo ʻia.
Nānā: Pono ke hoʻololi i ka mana lako, SW6 i OFF i ka wā e hana ana i nā pilina lele. - E hoʻohui i ke kaula hoʻolako mana i ka mea hoʻohui J9 ma ka papa.
- Mana ON ke kuapo lako mana SW6.
- Inā hoʻohana i ka FlashPro5 i hoʻokomo ʻia, e hoʻopili i ke kaula USB i ka mea hoʻohui J47 a me ka PC host.
ʻO kahi ʻē aʻe, inā hoʻohana ʻoe i kahi polokalamu waho, hoʻopili i ke kaula lipine i ka JTAG poʻomanaʻo J22 a hoʻohui i ka mea papahana i ka PC host. - Ma ka PC hoʻokipa, hoʻomaka i ka polokalamu FlashPro Express.
- Kaomi hou a koho i ka New Job Project mai FlashPro Express Job mai ka papa kuhikuhi Project e hana i kahi papahana hana hou, e like me ka mea i hōʻike ʻia ma kēia kiʻi.
- E hoʻokomo i kēia i loko o ka New Job Project mai FlashPro Express Job dialog box:
- Hana papahana file: Kaomi Nānā, a hoʻokele i kahi i loaʻa ai ka .job file aia a koho i ka file. ʻO ka wahi paʻamau: \rtg4_dg0703_df\Programming_Job
- Wahi o ka papahana hana FlashPro Express: Kaomi i ka Huli a hoʻokele i ka wahi papahana FlashPro Express i makemake ʻia.
- Kaomi OK. ʻO ka polokalamu pono file koho ʻia a mākaukau e hoʻolālā ʻia i ka hāmeʻa.
- Eʻikeʻia ka puka makani FlashPro Express, e hōʻoia i kaʻikeʻia o kahi helu polokalamu ma ka papahana Programmer. Inā ʻaʻole, e hōʻoia i nā pili o ka papa a kaomi i Refresh/Rescan Programmers.
- Kaomi RUN. Ke hoʻolālā maikaʻi ʻia ka hāmeʻa, hōʻike ʻia kahi kūlana RUN PASSED e like me ka hōʻike ʻana ma kēia kiʻi.
- E pani i ka FlashPro Express a i ʻole e kaomi i waho ma ka ʻaoʻao Project.
Ke holo nei i ka TCL Script
Hāʻawi ʻia nā palapala TCL i ka hoʻolālā files waihona ma lalo o ka papa kuhikuhi TCL_Scripts. Inā pono, ka hoʻolālā
Hiki ke hana hou ʻia ke kahe mai ka Design Implementation a hiki i ka hana ʻana file.
No ka holo ʻana i ka TCL, e hahai i nā ʻanuʻu ma lalo:
- E wehe i ka polokalamu Libero
- Koho i ka Papahana > Hoʻokō Script….
- Kaomi iā Nānā a koho i ka script.tcl mai ka papa kuhikuhi TCL_Scripts i hoʻoiho ʻia.
- Kaomi Holo.
Ma hope o ka hoʻokō pono ʻana i ka palapala TCL, hana ʻia ka papahana Libero i loko o ka papa kuhikuhi TCL_Scripts.
No ka ʻike hou aku e pili ana i nā palapala TCL, e nānā iā rtg4_dg0703_df/TCL_Scripts/readme.txt.
E nānā iā Libero® SoC TCL Command Reference Guide no nā kikoʻī hou aku e pili ana i nā kauoha TCL. E hoʻokaʻaʻike i ke kākoʻo ʻenehana no nā nīnau i loaʻa i ka wā e holo ana i ka palapala TCL.
ʻAʻole hana ʻo Microsemi i kahi palapala hōʻoia, hōʻike, a i ʻole hōʻoia e pili ana i ka ʻike i loko a i ʻole ke kūpono o kāna mau huahana a me kāna mau lawelawe no kekahi kumu, ʻaʻole hoʻi i manaʻo ʻo Microsemi i kekahi kuleana e puka mai ana mai ka noi a hoʻohana paha i kekahi huahana a kaapuni paha. ʻO nā huahana i kūʻai ʻia ma lalo nei a me nā huahana ʻē aʻe i kūʻai ʻia e Microsemi ua kau ʻia i ka hoʻāʻo liʻiliʻi a ʻaʻole pono e hoʻohana pū ʻia me nā mea hana koʻikoʻi a me nā noi. Manaʻo ʻia nā ʻōlelo kikoʻī a pau e hilinaʻi ʻia akā ʻaʻole i hōʻoia ʻia, a pono ka mea kūʻai aku e hana a hoʻopau i nā hana āpau a me nā hoʻāʻo ʻē aʻe o nā huahana, hoʻokahi a hui pū me, a i hoʻokomo ʻia i loko o nā huahana hopena. ʻAʻole hilinaʻi ka mea kūʻai aku i nā ʻikepili a me nā kikoʻī hana a i ʻole nā ʻāpana i hāʻawi ʻia e Microsemi. Na ka mea kūʻai aku e hoʻoholo kūʻokoʻa i ke kūpono o nā huahana a e hoʻāʻo a hōʻoia i ka like. Hāʻawi ʻia ka ʻike i hāʻawi ʻia e Microsemi ma lalo nei "e like me ia, ma hea" a me nā hewa āpau, a ʻo ka pilikia holoʻokoʻa e pili ana i ia ʻike me ka mea kūʻai aku. ʻAʻole hāʻawi ʻo Microsemi i nā kuleana patent, nā laikini, a i ʻole nā kuleana IP ʻē aʻe, inā e pili ana i ia ʻike ponoʻī a i ʻole kekahi mea i wehewehe ʻia e ia ʻike. ʻO ka ʻike i hāʻawi ʻia ma kēia palapala he kuleana ia iā Microsemi, a mālama ʻo Microsemi i nā hoʻololi i ka ʻike ma kēia palapala a i ʻole nā huahana a me nā lawelawe i kēlā me kēia manawa me ka ʻole o ka hoʻolaha.
E pili ana iā Microsemi Microsemi, he lālā paʻa o Microchip Technology Inc. (Nasdaq: MCHP), hāʻawi i kahi kōpili piha o nā semiconductor a me nā ʻōnaehana ʻōnaehana no ka aerospace & pale, kamaʻilio, kikowaena data a me nā mākeke ʻoihana. Loaʻa i nā huahana nā hana kiʻekiʻe a me ka radiation-hardened analog mixed-signal integrated circuits, FPGAs, SoCs a me ASICs; nā huahana hoʻokele mana; ka manawa a me nā mea hoʻonohonoho hoʻonohonoho a me nā hoʻonā manawa kūpono, e hoʻonohonoho ana i ka pae honua no ka manawa; nā mea hana leo; Nā hoʻonā RF; ʻāpana ʻokoʻa; ka mālama ʻana i nā ʻoihana a me nā hoʻonā kamaʻilio, nā ʻenehana palekana a me nā anti-t scalableampnā huahana; Nā hoʻonā Ethernet; Nā IC Power-over-Ethernet a me nā midspans; a me nā mana hoʻolālā maʻamau a me nā lawelawe. E aʻo hou ma www.microsemi.com.
Microsemi Headquarters
Hoʻokahi ʻoihana, Aliso Viejo,
CA 92656 USA
I loko o ʻAmelika: +1 800-713-4113
Ma waho o ʻAmelika: +1 949-380-6100
Kūʻai: +1 949-380-6136
Fax: +1 949-215-4996
leka uila: kūʻai.support@microsemi.com
www.microsemi.com
©2021 Microsemi, he lālā nona piha o Microchip Technology Inc. Ua mālama ʻia nā kuleana āpau. ʻO Microsemi a me ka Microsemi logo nā inoa inoa inoa o Microsemi Corporation. ʻO nā hōʻailona ʻē aʻe a pau a me nā hōʻailona lawelawe ʻo ia ka waiwai o ko lākou mau mea nona.
ʻO Microsemi Proprietary DG0703 Hoʻoponopono 4.0
Palapala / Punawai
![]() |
ʻIke hewa a hoʻoponopono ʻia ʻo MICROCHIP ma RTG4 LSRAM Memory [pdf] Ke alakaʻi hoʻohana DG0703 Demo, ʻIke Hapa a me ka hoʻoponopono ʻana ma RTG4 LSRAM Memory, ʻike a hoʻoponopono ma RTG4 LSRAM Memory, RTG4 LSRAM Memory, LSRAM Memory |