intel AN 496 Duke përdorur bërthamën IP të oshilatorit të brendshëm
Duke përdorur bërthamën IP të oshilatorit të brendshëm
Pajisjet e mbështetura Intel® ofrojnë një veçori unike të oshilatorit të brendshëm. Siç tregohet në dizajnin p.shampSiç përshkruhen në këtë shënim aplikimi, oshilatorët e brendshëm bëjnë një zgjedhje të shkëlqyer për të zbatuar dizajne që kërkojnë kronologji, duke kursyer kështu hapësirën në bord dhe kostot që lidhen me qarkun e jashtëm të kronologjisë.
Informacione të Përafërta
- Dizajni p.shample për MAX® II
- Ofron dizajnin MAX® II files për këtë shënim aplikimi (AN 496).
- Dizajni p.shample për MAX® V
- Ofron dizajnin MAX® V files për këtë shënim aplikimi (AN 496).
- Dizajni p.shample për Intel MAX® 10
- Ofron dizajnin Intel MAX® 10 files për këtë shënim aplikimi (AN 496).
Oscilatorë të brendshëm
Shumica e modeleve kërkojnë një orë për funksionimin normal. Ju mund të përdorni bërthamën IP të oshilatorit të brendshëm për burimin e orës në dizajnimin e përdoruesit ose qëllimet e korrigjimit. Me një oshilator të brendshëm, pajisjet e mbështetura Intel nuk kërkojnë qark të jashtëm të orës. Për shembullampJu mund të përdorni oshilatorin e brendshëm për të përmbushur kërkesat e frekuencës së një kontrolluesi LCD, kontrolluesi të autobusit të menaxhimit të sistemit (SMBus) ose çdo protokolli tjetër ndërlidhës, ose për të zbatuar një modulator të gjerësisë së pulsit. Kjo ndihmon në minimizimin e numrit të komponentëve, hapësirës në tabelë dhe zvogëlon koston totale të sistemit. Ju mund të instantoni oshilatorin e brendshëm pa instancuar memorien flash të përdoruesit (UFM) duke përdorur bërthamën IP të oshilatorit të pajisjeve Intel të mbështetur në softuerin Intel Quartus® Prime për pajisjet MAX® II dhe MAX V. Për pajisjet Intel MAX 10, oshilatorët janë të ndarë nga UFM. Frekuenca e daljes së oshilatorit, osc, është një e katërta e frekuencës së pandarë të oshilatorit të brendshëm.
Gama e frekuencës për pajisjet e mbështetura Intel
Pajisjet | Ora dalëse nga oshilatori i brendshëm (1) (MHz) |
MAX II | 3.3 – 5.5 |
MAX V | 3.9 – 5.3 |
Intel MAX 10 | 55 - 116 (2), 35 - 77 (3) |
- Porta e daljes për bërthamën IP të oshilatorit të brendshëm është osc në pajisjet MAX II dhe MAX V, dhe clkout në të gjitha pajisjet e tjera të mbështetura.
Pajisjet | Ora dalëse nga oshilatori i brendshëm (1) (MHz) |
Cyclone® III (4) | 80 (maksimumi) |
Cikloni IV | 80 (maksimumi) |
Cikloni V | 100 (maksimumi) |
Cikloni Intel 10 GX | 100 (maksimumi) |
Intel Cyclone 10 LP | 80 (maksimumi) |
Arria® II GX | 100 (maksimumi) |
Arria V | 100 (maksimumi) |
Intel Arria 10 | 100 (maksimumi) |
Stratix® V | 100 (maksimumi) |
Intel Stratix 10 | 170 – 230 |
- Porta e daljes për bërthamën IP të oshilatorit të brendshëm është osc në pajisjet MAX II dhe MAX V, dhe clkout në të gjitha pajisjet e tjera të mbështetura.
- Për 10M02, 10M04, 10M08, 10M16 dhe 10M25.
- Për 10M40 dhe 10M50.
- Mbështetet në versionin 13.1 të softuerit Intel Quartus Prime dhe më herët.
Oscilator i brendshëm si pjesë e UFM për pajisjet MAX II dhe MAX V
Oscilatori i brendshëm është pjesë e bllokut të kontrollit të fshirjes së programit, i cili kontrollon programimin dhe fshirjen e UFM. Regjistri i të dhënave ruan të dhënat që do të dërgohen ose merren nga UFM. Regjistri i adresave mban adresën nga e cila merren të dhënat ose adresën në të cilën janë shkruar të dhënat. Oscilatori i brendshëm për bllokun UFM aktivizohet kur ekzekutohet operacioni ERASE, PROGRAM dhe READ.
Përshkrimi i kunjit për bërthamën IP të oshilatorit të brendshëm
Sinjali | Përshkrimi |
e turpshme | Përdorni për të aktivizuar oshilatorin e brendshëm. Hyrja e lartë për të aktivizuar oshilatorin. |
osc/clkout (5) | Dalja e oshilatorit të brendshëm. |
Përdorimi i oshilatorit të brendshëm në pajisjet MAX II dhe MAX V
Oscilatori i brendshëm ka një hyrje të vetme, oscena, dhe një dalje të vetme, osc. Për të aktivizuar oshilatorin e brendshëm, përdorni oscena. Kur aktivizohet, një orë me frekuencë vihet në dispozicion në dalje. Nëse oscena drejtohet poshtë, dalja e oshilatorit të brendshëm është një e lartë konstante.
Për të instancuar oshilatorin e brendshëm, ndiqni këto hapa
- Në menynë Tools të softuerit Intel Quartus Prime, klikoni Katalogu IP.
- Nën kategorinë Biblioteka, zgjeroni Funksionet Bazë dhe I/O.
- Zgjidhni oshilatorin MAX II/MAX V dhe pasi klikoni Shto, shfaqet Redaktori i Parametrave IP. Tani mund të zgjidhni frekuencën e daljes së oshilatorit.
- Në Bibliotekat e Simulimit, modeli fileJanë të listuara ato që duhet të përfshihen. Kliko Next.
- Zgjidhni files për t'u krijuar. Klikoni Finish. Të përzgjedhurit files janë krijuar dhe mund të aksesohen nga dalja file dosje. Pasi kodi i instancimit shtohet në file, hyrja e oscenës duhet të bëhet si tel dhe të caktohet si një vlerë logjike "1" për të aktivizuar oshilatorin.
Përdorimi i oshilatorit të brendshëm në të gjitha pajisjet e mbështetura (përveç pajisjeve MAX II dhe MAX V)
Oscilatori i brendshëm ka një hyrje të vetme, oscena, dhe një dalje të vetme, osc. Për të aktivizuar oshilatorin e brendshëm, përdorni oscena. Kur aktivizohet, një orë me frekuencë vihet në dispozicion në dalje. Nëse oscena drejtohet poshtë, dalja e oshilatorit të brendshëm është një e ulët konstante.
Për të instancuar oshilatorin e brendshëm, ndiqni këto hapa
- Në menynë Tools të softuerit Intel Quartus Prime, klikoni Katalogu IP.
- Nën kategorinë Biblioteka, zgjeroni funksionet bazë dhe programimin e konfigurimit.
- Zgjidhni Internal Oscillator (ose Ora e konfigurimit Intel FPGA S10 për pajisjet Intel Stratix 10) dhe pasi klikoni Shto, shfaqet Redaktori i Parametrave IP.
- Në kutinë e dialogut të Instancës së Re IP:
- Vendosni emrin e nivelit të lartë të IP-së tuaj.
- Zgjidhni familjen Device.
- Zgjidhni pajisjen.
- Klikoni OK.
- Për të gjeneruar HDL, klikoni Generate HDL.
- Klikoni Generate.
Të përzgjedhurit files janë krijuar dhe mund të aksesohen nga dalja file dosje siç specifikohet në shtegun e drejtorisë së daljes. Pasi kodi i instancimit shtohet në file, hyrja e oscenës duhet të bëhet si tel dhe të caktohet si një vlerë logjike "1" për të aktivizuar oshilatorin.
Zbatimi
Ju mund t'i zbatoni këto dizajne p.shamples me pajisje MAX II, MAX V dhe Intel MAX 10, të cilat të gjitha kanë veçorinë e oshilatorit të brendshëm. Zbatimi përfshin demonstrimin e funksionit të oshilatorit të brendshëm duke caktuar daljen e oshilatorit në një numërues dhe futjen e kunjave me qëllim të përgjithshëm I/O (GPIO) në pajisjet MAX II, MAX V dhe Intel MAX 10.
Dizajni p.shampLe 1: Synimi i një Bordi Demo MDN-82 (Pajisjet MAX II)
Dizajni p.shample 1 është krijuar për të drejtuar LED-të për të krijuar një efekt lëvizës, duke demonstruar kështu oshilatorin e brendshëm duke përdorur tabelën demo MDN-82.
Detyrat e pinit EPM240G për dizajnin Shembample 1 Përdorimi i tabelës demonstruese MDN-82
Detyrat e pinit EPM240G | |||
Sinjali | Pin | Sinjali | Pin |
d2 | Kunji 69 | d3 | Kunji 40 |
d5 | Kunji 71 | d6 | Kunji 75 |
d8 | Kunji 73 | d10 | Kunji 73 |
d11 | Kunji 75 | d12 | Kunji 71 |
d4_1 | Kunji 85 | d4_2 | Kunji 69 |
d7_1 | Kunji 87 | d7_2 | Kunji 88 |
d9_1 | Kunji 89 | d9_2 | Kunji 90 |
sw9 | Kunji 82 | — | — |
Caktoni kunjat e papërdorura Siç tregohet në hyrje në softuerin Intel Quartus Prime.
Për të demonstruar këtë dizajn në tabelën demonstruese MDN-B2, ndiqni këto hapa
- Ndizni fuqinë në tabelën demonstruese (duke përdorur çelësin rrëshqitës SW1).
- Shkarkoni dizajnin në MAX II CPLD përmes JTAG header JP5 në tabelën demo dhe një kabllo programimi konvencional (Intel FPGA Parallel Port Cable ose Intel FPGA Download Cable). Mbajeni të shtypur SW4 në tabelën demonstruese përpara dhe gjatë fillimit të procesit të programimit. Pasi të përfundojë, fikeni fuqinë dhe hiqni JTAG lidhës.
- Vëzhgoni sekuencën e lëvizjes LED në LED-të e kuqe dhe LED-të me dy ngjyra. Shtypja e SW9 në tabelën demonstruese çaktivizon oshilatorin e brendshëm dhe LED-të lëvizës do të ngrijnë në pozicionet e tyre aktuale.
Dizajni p.shampLe 2: Synimi i një komplete zhvillimi të pajisjes MAX V
Në Dizajn ExampNë 2, frekuenca e daljes së oshilatorit ndahet me 221 përpara se të klockohet një numërues 2-bitësh. Dalja e këtij numëruesi 2-bit përdoret për të drejtuar LED-të, duke demonstruar kështu oshilatorin e brendshëm në kompletin e zhvillimit të pajisjes MAX V.
5M570Z Detyrat e kunjave për dizajn Shemample 2 Përdorimi i kompletit të zhvillimit të pajisjes MAX V
5M570Z Detyrat e pinit | |||
Sinjali | Pin | Sinjali | Pin |
pb0 | M9 | LED[0] | P4 |
osc | M4 | LED[1] | R1 |
kliko | P2 | — | — |
Për të demonstruar këtë dizajn në kompletin e zhvillimit MAX V, ndiqni këto hapa
- Lidheni kabllon USB në lidhësin USB për të ndezur pajisjen.
- Shkarkoni dizajnin në pajisjen MAX V përmes kabllos së shkarkimit të integruar Intel FPGA.
- Vëzhgoni LED-të që ndezin (LED[0] dhe LED[1]). Shtypja e pb0 në tabelën demonstruese çaktivizon oshilatorin e brendshëm dhe LED-të që vezullojnë do të ngrijnë në gjendjen e tyre aktuale.
Historia e rishikimit të dokumentit për AN 496: Përdorimi i bërthamës IP të oshilatorit të brendshëm
Data | Versioni | Ndryshimet |
Nëntor 2017 | 2017.11.06 |
|
Nëntor 2014 | 2014.11.04 | U përditësua frekuenca për oshilatorin e brendshëm të pandarë dhe orën dalëse nga vlerat e frekuencës së oshilatorit të brendshëm për MAX 10 pajisje në tabelën e frekuencës për pajisjet e mbështetura Altera. |
shtator 2014 | 2014.09.22 | U shtuan MAX 10 pajisje. |
janar 2011 | 2.0 | Përditësuar për të përfshirë pajisjet MAX V. |
dhjetor 2007 | 1.0 | Lëshimi fillestar. |
ID: 683653
Versioni: 2017.11.06
Dokumentet / Burimet
![]() |
intel AN 496 Duke përdorur bërthamën IP të oshilatorit të brendshëm [pdfUdhëzime AN 496 Duke përdorur bërthamën IP të oshilatorit të brendshëm, AN 496, duke përdorur bërthamën IP të oshilatorit të brendshëm, bërthamën IP të oshilatorit të brendshëm, bërthamën IP të oshilatorit, bërthamën IP, bërthamën |