ינטעל לאָגאָ

ינטעל AN 496 ניצן די אינערלעכער אָססיללאַטאָר IP קאָר

intel-AN-496-Using-the-Internal-oscillator-IP-core-product

ניצן די אינערלעכער אָססיללאַטאָר IP קאָר

די געשטיצט Intel® דעוויסעס פאָרשלאָגן אַ יינציק ינערלעך אַסאַלייטער שטריך. ווי געוויזן אין די פּלאַן עקסampליידער דיסקרייבד אין דעם אַפּלאַקיישאַן טאָן, ינערלעך אַסאַלייטערז מאַכן אַ ויסגעצייכנט ברירה צו ינסטרומענט דיזיינז וואָס דאַרפן קלאַקינג, און דערמיט שפּאָרן פּלאַץ אויף ברעט און קאָס פֿאַרבונדן מיט פונדרויסנדיק קלאַקינג סערקאַץ.

פֿאַרבונדענע אינפֿאָרמאַציע

  • פּלאַן עקסample פֿאַר מאַקס® וו
    • פּראָווידעס די MAX® II פּלאַן fileס פֿאַר דעם אַפּלאַקיישאַן טאָן (AN 496).
  • פּלאַן עקסampדי פֿאַר MAX® V
    • פּראָווידעס די MAX® V פּלאַן fileס פֿאַר דעם אַפּלאַקיישאַן טאָן (AN 496).
  • פּלאַן עקסample פֿאַר Intel MAX® 10
    • פּראָווידעס די Intel MAX® 10 פּלאַן fileס פֿאַר דעם אַפּלאַקיישאַן טאָן (AN 496).

ינערלעך אַסאַלייטערז

רובֿ דיזיינז דאַרפן אַ זייגער פֿאַר נאָרמאַל אָפּעראַציע. איר קענען נוצן די ינערלעך אַסאַלייטער IP האַרץ פֿאַר זייגער מקור אין באַניצער פּלאַן אָדער דיבאַג צוועקן. מיט אַן ינערלעך אַסאַלייטער, די געשטיצט ינטעל דעוויסעס טאָן ניט דאַרפן פונדרויסנדיק קלאַקינג סערקאַץ. פֿאַר עקסampאיר קענען נוצן די ינערלעך אַסאַלייטער צו טרעפן די קלאַקינג פאָדערונג פון אַ לקד קאָנטראָללער, סיסטעם פאַרוואַלטונג ויטאָבוס (SMBus) קאָנטראָללער, אָדער קיין אנדערע ינטערפייסינג פּראָטאָקאָל, אָדער צו ינסטרומענט אַ דויפעק ברייט מאָדולאַטאָר. דאָס העלפּס מינאַמייז קאָמפּאָנענט ציילן, ברעט פּלאַץ און ראַדוסאַז די גאַנץ קאָס פון די סיסטעם. איר קענען ינסטאַנטייט די ינערלעך אַסאַלייטער אָן ינסטאַנטיייטינג די באַניצער בליץ זכּרון (UFM) דורך ניצן די געשטיצט ינטעל דעוויסעס 'אָסילאַטאָר IP האַרץ אין די Intel Quartus® Prime ווייכווארג פֿאַר MAX® II און MAX V דעוויסעס. פֿאַר Intel MAX 10 דעוויסעס, די אַסאַלייטערז זענען באַזונדער פון די UFM. די רעזולטאַט אָפטקייַט פון די אַסאַלייטער, אָסק, איז XNUMX/XNUMX פון די אומגעטיילט אָפטקייַט פון די ינערלעך אַסאַלייטער.

אָפטקייַט קייט פֿאַר שטיצט ינטעל דעוויסעס

דיווייסאַז רעזולטאַט זייגער פֿון אינערלעכער אַסאַלייטער (1) (מהז)
מאַקס וו 3.3 - 5.5
מאַקס V 3.9 - 5.3
Intel MAX 10 55 – 116 (2), 35 – 77 (3)
  1. דער רעזולטאַט פּאָרט פֿאַר ינערלעך אַסאַלייטער IP האַרץ איז OSC אין MAX II און MAX V דעוויסעס, און קלקאָוט אין אַלע אנדערע שטיצט דעוויסעס.
דיווייסאַז רעזולטאַט זייגער פֿון אינערלעכער אַסאַלייטער (1) (מהז)
Cyclone® III (4) 80 (מאַקס)
סיקלאָון יוו 80 (מאַקס)
סיקלאָן V 100 (מאַקס)
ינטעל סיקלאָון 10 גקס 100 (מאַקס)
ינטעל סיקלאָנע 10 לפּ 80 (מאַקס)
Arria® II GX 100 (מאַקס)
Arria V 100 (מאַקס)
Intel Arria 10 100 (מאַקס)
Stratix® V 100 (מאַקס)
Intel Stratix 10 170 - 230
  1. דער רעזולטאַט פּאָרט פֿאַר ינערלעך אַסאַלייטער IP האַרץ איז OSC אין MAX II און MAX V דעוויסעס, און קלקאָוט אין אַלע אנדערע שטיצט דעוויסעס.
  2. פֿאַר 10מ02, 10מ04, 10מ08, 10מ16 און 10מ25.
  3. פֿאַר 10 מ 40 און 10 מ 50.
  4. געשטיצט אין די Intel Quartus Prime ווייכווארג ווערסיע 13.1 און פריער.

ינערלעך אַסאַלייטער ווי אַ טייל פון די UFM פֿאַר MAX II און MAX V דעוויסעס

intel-AN-496-Using-the-Internal-Oscillator-IP-Core-fig-1

די ינערלעך אַסאַלייטער איז טייל פון די פּראָגראַם מעקן קאָנטראָל בלאָק, וואָס קאָנטראָלס די פּראָגראַממינג און ירייסינג פון די UFM. די דאַטן רעגיסטרירן האלט די דאַטן צו זיין געשיקט אָדער ריטריווד פון די UFM. דער אַדרעס רעגיסטרירן האלט די אַדרעס פון וואָס דאַטן זענען ריטריווד אָדער די אַדרעס צו וואָס די דאַטן זענען געשריבן. די ינערלעך אַסאַלייטער פֿאַר די UFM בלאָק איז ענייבאַלד ווען די מעקן, פּראָגראַם און לייענען אָפּעראַציע איז עקסאַקיוטאַד.

שפּילקע באַשרייַבונג פֿאַר די אינערלעכער אָסילאַטאָר IP קאָר

סיגנאַל באַשרייַבונג
אָסצענאַ ניצן צו געבן די ינערלעך אַסאַלייטער. אַרייַנשרייַב הויך צו געבן די אַסאַלייטער.
osc/clkout (5) רעזולטאַט פון די ינערלעך אַסאַלייטער.

ניצן די אינערלעכער אַסאַלייטער אין MAX II און MAX V דעוויסעס

די ינערלעך אַסאַלייטער האט אַ איין אַרייַנשרייַב, אָססענאַ, און אַ איין רעזולטאַט, OSC. צו אַקטאַווייט די ינערלעך אַסאַלייטער, נוצן אָססענאַ. ווען אַקטיווייטיד, אַ זייגער מיט די אָפטקייַט איז בנימצא אין דער רעזולטאַט. אויב אָססענאַ איז געטריבן נידעריק, די רעזולטאַט פון די ינערלעך אַסאַלייטער איז קעסיידערדיק הויך.

צו ינסטאַנטייט די ינערלעך אַסאַלייטער, נאָכגיין די סטעפּס

  1. אין די מכשירים מעניו פון די Intel Quartus Prime ווייכווארג, גיט IP קאַטאַלאָג.
  2. אונטער די ביבליאָטעק קאַטעגאָריע, יקספּאַנד די יקערדיק פאַנגקשאַנז און איך / אָ.
  3. סעלעקטירן MAX II / MAX V אַסאַלייטער און נאָך קליקינג צוגעבן, דער IP פּאַראַמעטער עדיטאָר איז ארויס. איר קענען איצט אויסקלייַבן די אַסאַלייטער רעזולטאַט אָפטקייַט.
  4. אין סימיאַליישאַן ליבראַריעס, די מאָדעל fileס וואָס מוזן זיין אַרייַנגערעכנט זענען ליסטעד. דריקט ווייַטער.
  5. אויסקלייַבן די fileס צו זיין באשאפן. דריקט ענדיקן. די אויסגעקליבן files זענען באשאפן און קענען זיין אַקסעסט פֿון דער רעזולטאַט file טעקע. נאָך די ינסטאַנטיישאַן קאָד איז מוסיף צו די file, די אָססענאַ אַרייַנשרייַב מוזן זיין געמאכט ווי אַ דראָט און אַסיינד ווי אַ לאָגיק ווערט פון "1" צו געבן די אַסאַלייטער.

ניצן די אינערלעכער אַסאַלייטער אין אַלע שטיצט דעוויסעס (אַחוץ MAX II און MAX V דעוויסעס)

די ינערלעך אַסאַלייטער האט אַ איין אַרייַנשרייַב, אָססענאַ, און אַ איין רעזולטאַט, OSC. צו אַקטאַווייט די ינערלעך אַסאַלייטער, נוצן אָססענאַ. ווען אַקטיווייטיד, אַ זייגער מיט די אָפטקייַט איז בנימצא אין דער רעזולטאַט. אויב אָססענאַ איז געטריבן נידעריק, די רעזולטאַט פון די ינערלעך אַסאַלייטער איז קעסיידערדיק נידעריק.

צו ינסטאַנטייט די ינערלעך אַסאַלייטער, נאָכגיין די סטעפּס

  1. אין די מכשירים מעניו פון די Intel Quartus Prime ווייכווארג, גיט IP קאַטאַלאָג.
  2. אונטער די ביבליאָטעק קאַטעגאָריע, יקספּאַנד די באַסיק פאַנגקשאַנז און קאַנפיגיעריישאַן פּראָגראַממינג.
  3. סעלעקטירן אינערלעכער אָססיללאַטאָר (אָדער Intel FPGA S10 קאַנפיגיעריישאַן זייגער פֿאַר Intel Stratix 10 דעוויסעס) און נאָך קליקינג צוגעבן, דער IP פּאַראַמעטער עדיטאָר איז ארויס.
  4. אין די New IP Instance דיאַלאָג קעסטל:
    • שטעלן די שפּיץ-מדרגה נאָמען פון דיין IP.
    • אויסקלייַבן די דיווייס משפּחה.
    • אויסקלייַבן די מיטל.
  5. דריקט OK.
  6. צו דזשענערייט די HDL, גיט Generate HDL.
  7. דריקט גענעראַטע.

די אויסגעקליבן files זענען באשאפן און קענען זיין אַקסעסט פֿון דער רעזולטאַט file טעקע ווי ספּעסיפיעד אין דער רעזולטאַט וועגווייַזער דרך. נאָך די ינסטאַנטיישאַן קאָד איז מוסיף צו די file, די אָססענאַ אַרייַנשרייַב מוזן זיין געמאכט ווי אַ דראָט און אַסיינד ווי אַ לאָגיק ווערט פון "1" צו געבן די אַסאַלייטער.

ימפּלעמענטאַטיאָן

איר קענען ינסטרומענט די פּלאַן עקסampליי מיט MAX II, MAX V און Intel MAX 10 דעוויסעס, וואָס אַלע האָבן די ינערלעך אַסאַלייטער שטריך. ימפּלאַמענטיישאַן ינוואַלווז דעמאַנסטריישאַן פון די ינערלעך אַסאַלייטער פונקציע דורך אַסיינינג די אַסאַלייטער רעזולטאַט צו אַ טאָמבאַנק און דרייווינג די אַלגעמיינע י / אָ (GPIO) פּינס אויף MAX II, MAX V און Intel MAX 10 דעוויסעס.

פּלאַן עקסamp1: טאַרגאַטינג אַ MDN-82 דעמאָ באָרד (מאַקס וו דעוויסעס)

פּלאַן עקסample 1 איז געמאכט צו פאָר די לעדס צו שאַפֿן אַ סקראָללינג ווירקונג, דערמיט דעמאַנסטרייטינג די ינערלעך אַסאַלייטער מיט די MDN-82 דעמאָ ברעט.

EPM240G שפּילקע אַסיינמאַנץ פֿאַר דיזיין עקסample 1 ניצן די MDN-82 דעמאָ באָרד

EPM240G שפּילקע אַסיינמאַנץ
סיגנאַל שפּילקע סיגנאַל שפּילקע
d2 שטיפט 69 d3 שטיפט 40
d5 שטיפט 71 d6 שטיפט 75
d8 שטיפט 73 d10 שטיפט 73
d11 שטיפט 75 d12 שטיפט 71
d4_1 שטיפט 85 d4_2 שטיפט 69
d7_1 שטיפט 87 d7_2 שטיפט 88
d9_1 שטיפט 89 d9_2 שטיפט 90
sw9 שטיפט 82

באַשטימען די אַניוזד פּינס ווי אַרייַנשרייַב טרי-סטייטיד אין די Intel Quartus Prime ווייכווארג.

צו באַווייַזן דעם פּלאַן אויף די MDN-B2 דעמאָ ברעט, נאָכגיין די סטעפּס

  1. קער אויף די מאַכט צו די דעמאָ ברעט (ניצן רוק באַשטימען SW1).
  2. אראפקאפיע די פּלאַן אויף די MAX II CPLD דורך די JTAG כעדער JP5 אויף די דעמאָ ברעט און אַ קאַנווענשאַנאַל פּראָגראַממינג קאַבלע (ינטעל פפּגאַ פּאַראַלעל פּאָרט קאַבלע אָדער ינטעל פפּגאַ דאַונלאָוד קאַבלע). האַלטן SW4 אויף די דעמאָ ברעט פּרעסט איידער און בעשאַס די אָנהייב פון די פּראָגראַממינג פּראָצעס. נאָך עס קאַמפּליץ, קער אַוועק די מאַכט און באַזייַטיקן די JTAG קאַנעקטער.
  3. אָבסערווירן די סקראָללינג געפירט סיקוואַנס אויף די רויט לעדס און די ביי-קאָליר לעדס. דרינגלעך SW9 אויף די דעמאָ ברעט דיסייבאַל די ינערלעך אַסאַלייטער און די סקראָללינג לעדס וועט פרירן אין זייער קראַנט שטעלעס.

פּלאַן עקסampלע 2: טאַרגאַטינג אַ MAX V דיווייס אנטוויקלונג קיט

אין דיזיין עקסampלע 2, די אַסאַלייטער רעזולטאַט אָפטקייַט איז צעטיילט דורך 221 איידער קלאַקינג אַ 2-ביסל טאָמבאַנק. דער רעזולטאַט פון דעם 2-ביסל טאָמבאַנק איז געניצט צו פאָר די לעדס, דערמיט דעמאַנסטרייטינג די ינערלעך אַסאַלייטער אויף די MAX V מיטל אַנטוויקלונג קיט.

5M570Z שפּילקע אַסיינמאַנץ פֿאַר פּלאַן עקסample 2 ניצן די MAX V דיווייס אנטוויקלונג קיט

5M570Z שפּילקע אַסיינמאַנץ
סיגנאַל שפּילקע סיגנאַל שפּילקע
pb0 M9 געפירט[0] P4
osc M4 געפירט[1] R1
קלק P2

צו באַווייַזן דעם פּלאַן אויף די MAX V אַנטוויקלונג קיט, נאָכגיין די סטעפּס

  1. צאַפּן די וסב קאַבלע אין די וסב קאַנעקטער צו מאַכט די מיטל.
  2. אראפקאפיע די פּלאַן אויף די MAX V מיטל דורך די עמבעדיד Intel FPGA אראפקאפיע קאַבלע.
  3. אָבסערווירן די בלינקינג לעדס (LED [0] און LED [1]). דרינגלעך pb0 אויף די דעמאָ ברעט דיסייבאַל די ינערלעך אַסאַלייטער און די בלינקינג לעדס וועט פרירן אין זייער קראַנט שטאַט.

דאָקומענט רעוויזיע געשיכטע פֿאַר אַן 496: ניצן די אינערלעכער אָסילאַטאָר IP קאָר

טאָג ווערסיע ענדערונגען
נאוועמבער 2017 2017.11.06
  • צוגעלייגט שטיצן פֿאַר די פאלגענדע דעוויסעס:
    • סיקלאָן ווו
    • סיקלאָון יוו
    • סיקלאָן V
    • ינטעל סיקלאָון 10 גקס
    • ינטעל סיקלאָנע 10 לפּ
    • Arria II GX
    • Arria V
    • Intel Arria 10
    • סטראַטיקס V
    • Intel Stratix 10
  • געביטן דעם דאָקומענט טיטל פֿון ניצן די אינערלעכער אַסאַלייטער אין אַלטעראַ מאַקס סעריע צו ניצן די אינערלעכער אָססיללאַטאָר IP קאָר צו אַרייַננעמען אנדערע שטיצט דעוויסעס.
  • ריבראַנדיד ווי ינטעל.
נאוועמבער 2014 2014.11.04 דערהייַנטיקט די אָפטקייַט פֿאַר אַנדיווידעד ינערלעך אַסאַלייטער און רעזולטאַט זייגער פֿון ינערלעך אַסאַלייטער אָפטקייַט וואַלועס פֿאַר מאַקס 10 דעוויסעס אין די אָפטקייַט קייט פֿאַר סופּפּאָרטעד אַלטעראַ דעוויסעס טיש.
סעפטעמבער 2014 2014.09.22 צוגעגעבן מאַקס 10 דעוויסעס.
יאנואר 2011 2.0 דערהייַנטיקט צו אַרייַננעמען MAX V דעוויסעס.
דעצעמבער 2007 1.0 ערשט מעלדונג.

ID: 683653
ווערסיע: 2017.11.06

דאָקומענטן / רעסאָורסעס

ינטעל AN 496 ניצן די אינערלעכער אָססיללאַטאָר IP קאָר [pdf] אינסטרוקציעס
AN 496 ניצן די אינערלעכער אָססיללאַטאָר IP קאָר, AN 496, ניצן די אינערלעכער אָססיללאַטאָר IP קאָר, אינערלעכער אָססיללאַטאָר IP קאָר, אַסאַלייטער IP קאָר, IP קאָר, קאָר

רעפערענצן

לאָזן אַ באַמערקונג

דיין בליצפּאָסט אַדרעס וועט נישט זיין ארויס. פארלאנגט פעלדער זענען אנגעצייכנט *