intel AN 496 Mampiasa ny Oscillator anatiny IP Core
Mampiasa ny Oscillator anatiny IP Core
Ny fitaovana Intel® tohana dia manolotra endri-javatra oscillator anatiny tokana. Araka ny aseho amin'ny endrika exampAraka ny voalaza ato amin'ity fanamarihana fampiharana ity, ny oscillators anatiny dia manao safidy tsara indrindra amin'ny fampiharana ireo endrika izay mitaky famantaranandro, ka mitahiry toerana sy vola mifandraika amin'ny circuitry famantaranandro ivelany.
Fampahafantarana mifandraika
- Design Example ho an'ny MAX® II
- Manome ny endrika MAX® II files ho an'ity naoty fampiharana ity (AN 496).
- Design Example ho an'ny MAX® V
- Manome ny endrika MAX® V files ho an'ity naoty fampiharana ity (AN 496).
- Design Exampho an'ny Intel MAX® 10
- Manome ny famolavolana Intel MAX® 10 files ho an'ity naoty fampiharana ity (AN 496).
Oscillators anatiny
Ny ankamaroan'ny endrika dia mitaky famantaranandro ho an'ny asa mahazatra. Azonao atao ny mampiasa ny fototra IP oscillator anatiny ho an'ny loharanon'ny famantaranandro amin'ny famolavolana mpampiasa na tanjona debug. Miaraka amin'ny oscillator anatiny, ny fitaovana Intel tohana dia tsy mila circuitry famantaranandro ivelany. Ho an'ny exampAzonao atao ny mampiasa ny oscillator anatiny mba hamenoana ny fepetra takian'ny LCD controller, ny rafitra fitantanana bus (SMBus), na ny protocol interfacing hafa, na ny fampiharana ny modulator sakan'ny pulse. Izany dia manampy amin'ny fampihenana ny isan'ny singa, ny habaka board, ary ny fampihenana ny vidin'ny rafitra. Azonao atao ny mametraka ny oscillator anatiny nefa tsy mametraka ny fahatsiarovana flash mpampiasa (UFM) amin'ny alàlan'ny fampiasana ny fototry ny IP oscillator fitaovana Intel tohana ao amin'ny rindrambaiko Intel Quartus® Prime ho an'ny fitaovana MAX® II sy MAX V. Ho an'ny fitaovana Intel MAX 10, ny oscillators dia misaraka amin'ny UFM. Ny fatran'ny famoahana oscillator, osc, dia ny ampahefatry ny fatran'ny oscillator anatiny.
Hatezerana ho an'ny fitaovana Intel tohanana
fitaovana | Output Clock avy amin'ny Oscillator anatiny (1) (MHz) |
MAX II | 3.3 – 5.5 |
MAX V | 3.9 – 5.3 |
Intel MAX 10 | 55 – 116 (2), 35 – 77 (3) |
- Ny seranan-tsambo ho an'ny oscillator anatiny IP core dia osc amin'ny fitaovana MAX II sy MAX V, ary clkout amin'ny fitaovana tohana hafa rehetra.
fitaovana | Output Clock avy amin'ny Oscillator anatiny (1) (MHz) |
Cyclone® III (4) | 80 (max) |
rivodoza IV | 80 (max) |
Cyclone V | 100 (max) |
Intel Cyclone 10 GX | 100 (max) |
Intel Cyclone 10 LP | 80 (max) |
Arria® II GX | 100 (max) |
Ary V | 100 (max) |
Intel Arria 10 | 100 (max) |
Stratix® V | 100 (max) |
Intel Stratix 10 | 170 – 230 |
- Ny seranan-tsambo ho an'ny oscillator anatiny IP core dia osc amin'ny fitaovana MAX II sy MAX V, ary clkout amin'ny fitaovana tohana hafa rehetra.
- Ho an'ny 10M02, 10M04, 10M08, 10M16, ary 10M25.
- Ho an'ny 10M40 sy 10M50.
- Tohanana amin'ny rindrambaiko Intel Quartus Prime version 13.1 sy taloha.
Oscillator anatiny ho ampahany amin'ny UFM ho an'ny fitaovana MAX II sy MAX V
Ny oscillator anatiny dia ampahany amin'ny sakana Fanaraha-maso ny programa, izay mifehy ny fandaharana sy ny famafana ny UFM. Ny rejisitry ny angon-drakitra dia mitazona ny angon-drakitra halefa na alaina avy amin'ny UFM. Ny rejisitry ny adiresy dia mitazona ny adiresy nalaina ny angona na ny adiresy nanoratana ny angona. Ny oscillator anatiny ho an'ny sakana UFM dia alefa rehefa vita ny asa ERASE, PROGRAM, ary READ.
Famaritana Pin ho an'ny Oscillator anatiny IP Core
famantarana | Description |
oscena | Ampiasao mba hahafahan'ny oscillator anatiny. Ampidiro avo mba ahafahan'ny oscillator. |
osc/clkout (5) | Output ny oscillator anatiny. |
Mampiasa ny Oscillator anatiny amin'ny fitaovana MAX II sy MAX V
Ny oscillator anatiny dia manana fidirana tokana, oscena, ary output tokana, osc. Mba hampavitrika ny oscillator anatiny, ampiasao ny oscena. Rehefa ahetsiketsika dia misy famantaranandro miaraka amin'ny fréquence azo alaina amin'ny fivoahana. Raha toa ka ambany ny oscena, dia avo tsy tapaka ny fivoahan'ny oscillator anatiny.
Mba hanamafisana ny oscillator anatiny, araho ireto dingana ireto
- Ao amin'ny menio Tools an'ny rindrambaiko Intel Quartus Prime, tsindrio IP Catalog.
- Eo ambanin'ny sokajy Tranomboky, ampitomboy ny Asa fototra sy I/O.
- Safidio ny oscillator MAX II/MAX V ary rehefa avy manindry Add, dia miseho ny IP Parameter Editor. Azonao atao izao ny misafidy ny fatran'ny oscillator.
- Ao amin'ny Simulation Libraries, ny modely files izay tsy maintsy ampidirina dia voatanisa. Tsindrio Manaraka.
- Fidio ny files hatsangana. Tsindrio Finish. Ny voafantina files dia noforonina ary azo idirana amin'ny vokatra file lahatahiry. Aorian'ny fampidirana ny code instantiation amin'ny file, ny fampidirana oscena dia tsy maintsy atao toy ny tariby ary nomena ho sanda lojika "1" mba ahafahan'ny oscillator.
Mampiasa ny Oscillator anatiny amin'ny fitaovana tohanana rehetra (afa-tsy ny fitaovana MAX II sy MAX V)
Ny oscillator anatiny dia manana fidirana tokana, oscena, ary output tokana, osc. Mba hampavitrika ny oscillator anatiny, ampiasao ny oscena. Rehefa ahetsiketsika dia misy famantaranandro miaraka amin'ny fréquence azo alaina amin'ny fivoahana. Raha ambany ny oscena, dia ambany tsy tapaka ny fivoahan'ny oscillator anatiny.
Mba hanamafisana ny oscillator anatiny, araho ireto dingana ireto
- Ao amin'ny menio Tools an'ny rindrambaiko Intel Quartus Prime, tsindrio IP Catalog.
- Eo ambanin'ny sokajy Tranomboky, ampitomboy ny Fandaharana fototra sy ny Fandaharan'asa.
- Safidio ny Oscillator anatiny (na Intel FPGA S10 Configuration Clock ho an'ny fitaovana Intel Stratix 10) ary rehefa manindry Add, dia miseho ny IP Parameter Editor.
- Ao amin'ny boaty fifanakalozan-kevitra IP Instance Vaovao:
- Mametraha ny anarana ambony indrindra amin'ny IP-nao.
- Safidio ny fianakaviana Device.
- Safidio ny fitaovana.
- Tsindrio OK.
- Mba hamoronana ny HDL, tsindrio Mamorona HDL.
- Tsindrio Hiteraka.
Ny voafantina files dia noforonina ary azo idirana amin'ny vokatra file lahatahiry araka ny voalaza ao amin'ny lalan'ny lahatahiry famoahana. Aorian'ny fampidirana ny code instantiation amin'ny file, ny fampidirana oscena dia tsy maintsy atao toy ny tariby ary nomena ho sanda lojika "1" mba ahafahan'ny oscillator.
fanatanterahana
Azonao atao ny mampihatra ireo endrika examples miaraka amin'ny fitaovana MAX II, MAX V, ary Intel MAX 10, izay samy manana ny oscillator anatiny. Ny fampiharana dia ahitana fampisehoana ny fiasan'ny oscillator anatiny amin'ny alàlan'ny fametrahana ny oscillator output amin'ny kaontera iray ary mitondra ny tanjona ankapobeny I/O (GPIO) pins amin'ny MAX II, MAX V, ary Intel MAX 10 fitaovana.
Design ExampDingana 1: Mikendry Birao Demo MDN-82 (Fitaovana MAX II)
Design ExampNy le 1 dia natao handroahana ny LED mba hamoronana vokatra mihodinkodina, ka mampiseho ny oscillator anatiny amin'ny fampiasana ny board demo MDN-82.
EPM240G Pin Assignments ho an'ny Design Example 1 Mampiasa ny MDN-82 Demo Board
Ireo singa mifandraika amin'ny EPM240G Pin | |||
famantarana | Pin | famantarana | Pin |
d2 | pin 69 | d3 | pin 40 |
d5 | pin 71 | d6 | pin 75 |
d8 | pin 73 | d10 | pin 73 |
d11 | pin 75 | d12 | pin 71 |
d4_1 | pin 85 | d4_2 | pin 69 |
d7_1 | pin 87 | d7_2 | pin 88 |
d9_1 | pin 89 | d9_2 | pin 90 |
sw9 | pin 82 | — | — |
Omeo ny tsimatra tsy ampiasaina ho toy ny fampidirana tri-lazaina ao amin'ny rindrambaiko Intel Quartus Prime.
Mba hampisehoana an'io endrika io amin'ny tabilao demo MDN-B2, araho ireto dingana ireto
- Alefaso amin'ny tabilao demo ny herinaratra (ampiasao ny switch switch SW1).
- Ampidino amin'ny MAX II CPLD amin'ny alàlan'ny JTAG lohapejy JP5 eo amin'ny tabilao demo sy tariby fandaharana mahazatra (Intel FPGA Parallel Port Cable na Intel FPGA Download Cable). Tohizo ny SW4 eo amin'ny tabilao demo alohan'ny hanombohan'ny fandaharana. Rehefa vita izany dia vonoy ny herinaratra ary esory ny JTAG mpampitohy.
- Jereo ny filaharan'ny LED mihodinkodina amin'ny LED mena sy ny LED bi-loko. Ny fanindriana ny SW9 eo amin'ny tabilao demo dia manakana ny oscillator anatiny ary ny LED mihodinkodina dia hivaingana amin'ny toerany ankehitriny.
Design ExampDingana 2: Mikendry Kit Fampandrosoana fitaovana MAX V
Ao amin'ny Design Example 2, ny fatran'ny famoahana oscillator dia zaraina amin'ny 221 alohan'ny hamerenana ny counter 2-bit. Ny famoahana an'ity kaontera 2-bit ity dia ampiasaina hitondrana ny LED, ka mampiseho ny oscillator anatiny amin'ny fitaovana fampivoarana fitaovana MAX V.
5M570Z Pin Assignments ho an'ny Design Example 2 Mampiasa ny MAX V Device Development Kit
Ireo singa mifandraika amin'ny 5M570Z | |||
famantarana | Pin | famantarana | Pin |
pb0 | M9 | LED[0] | P4 |
osc | M4 | LED[1] | R1 |
clk | P2 | — | — |
Mba hampisehoana ity famolavolana ity amin'ny kitapom-pampandrosoana MAX V dia araho ireto dingana ireto
- Ampidiro ao amin'ny USB Connector ny tariby USB mba hampatanjaka ny fitaovana.
- Ampidino amin'ny fitaovana MAX V amin'ny alàlan'ny Intel FPGA Download Cable ny famolavolana.
- Jereo ny LED mikitroka (LED[0] sy LED[1]). Ny fanindriana ny pb0 eo amin'ny tabilao demo dia manakana ny oscillator anatiny ary ny LED manjelatra dia hivaingana amin'ny toerany ankehitriny.
Tantaran'ny fanavaozana antontan-taratasy ho an'ny AN 496: Mampiasa ny Oscillator anatiny IP Core
Daty | Malagasy Bible | FIOVANA |
Novambra 2017 | 2017.11.06 |
|
Novambra 2014 | 2014.11.04 | Nohavaozina ny matetika ho an'ny oscillator anatiny tsy voazarazara sy famantaranandro mivoaka avy amin'ny soatoavin'ny oscillator anatiny ho an'ny fitaovana MAX 10 ao amin'ny latabatra Frequency Range for Supported Altera Devices. |
Septambra 2014 | 2014.09.22 | Nampiana fitaovana MAX 10. |
Janoary 2011 | 2.0 | Nohavaozina mba hampidirana fitaovana MAX V. |
Desambra 2007 | 1.0 | Famoahana voalohany. |
ID: 683653
Version: 2017.11.06
Documents / Loharano
![]() |
intel AN 496 Mampiasa ny Oscillator anatiny IP Core [pdf] Toromarika AN 496 Mampiasa ny Oscillator anatiny IP Core, AN 496, Mampiasa ny Oscillator anatiny IP Core, Oscillator anatiny IP Core, Oscillator IP Core, IP Core, Core |