intel AN 496 Ke hoʻohana nei i ka Internal Oscillator IP Core
Ke hoʻohana nei i ka Internal Oscillator IP Core
Hāʻawi nā polokalamu Intel® i kākoʻo ʻia i kahi hiʻohiʻona oscillator kūloko. E like me ka mea i hōʻike ʻia ma ka hoʻolālā exampʻO nā mea i wehewehe ʻia ma kēia palapala noi, hana nā oscillators kūloko i kahi koho maikaʻi loa e hoʻokō i nā hoʻolālā e koi ana i ka wati, no laila e mālama ai i ka lewa ma luna o ka papa a me nā kumukūʻai e pili ana i ka circuitry clocking waho.
ʻIke pili
- Hoʻolālā Example no MAX® II
- Hāʻawi i ka hoʻolālā MAX® II files no kēia palapala noi (AN 496).
- Hoʻolālā Example no MAX® V
- Hāʻawi i ka hoʻolālā MAX® V files no kēia palapala noi (AN 496).
- Hoʻolālā Example no Intel MAX® 10
- Hāʻawi i ka hoʻolālā Intel MAX® 10 files no kēia palapala noi (AN 496).
Nā Oscillator Kuloko
Pono ka nui o nā hoʻolālā i ka uaki no ka hana maʻamau. Hiki iā ʻoe ke hoʻohana i ka oscillator IP core no ke kumu wati i ka hoʻolālā mea hoʻohana a i ʻole nā kumu debug. Me kahi oscillator i loko, ʻaʻole pono nā mea Intel i kākoʻo ʻia i ka circuitry clocking waho. No exampHiki iā ʻoe ke hoʻohana i ka oscillator i loko e hoʻokō i ke koi ʻana o ka LCD controller, system management bus (SMBus) controller, a i ʻole kekahi protocol interfacing, a i ʻole e hoʻokō i kahi modulator ākea pulse. Kōkua kēia i ka hōʻemi ʻana i ka helu ʻāpana, ka nui o ka papa, a me ka hōʻemi ʻana i ke kumukūʻai o ka ʻōnaehana. Hiki iā ʻoe ke hoʻololi koke i ka oscillator kūloko me ka hoʻohana ʻole ʻana i ka hoʻomanaʻo uila uila (UFM) ma o ka hoʻohana ʻana i ka oscillator IP core o nā polokalamu Intel i kākoʻo ʻia ma ka polokalamu Intel Quartus® Prime no nā polokalamu MAX® II a me MAX V. No nā polokalamu Intel MAX 10, ua kaʻawale nā oscillators mai ka UFM. ʻO ka alapine puka o ka oscillator, osc, he hoʻokahi hapahā o ka alapine wehe ʻole o ka oscillator kūloko.
Ka Laulā Alapine no nā polokalamu Intel i kākoʻo ʻia
Nā lakohana | Uaki puka mai loko mai o ka Oscillator (1) (Mhz) |
MAX II | 3.3 – 5.5 |
MAX V | 3.9 – 5.3 |
Intel MAX 10 | 55 – 116 (2), 35 – 77 (3) |
- Osc ka puka puka no ka oscillator IP core i loko o MAX II a me MAX V, a clkout ma na mea i kāko'o 'ia.
Nā lakohana | Uaki puka mai loko mai o ka Oscillator (1) (Mhz) |
Cyclone® III (4) | 80 (ka lōʻihi) |
Āpiʻo IV | 80 (ka lōʻihi) |
ʻO ka makani ʻino V | 100 (ka lōʻihi) |
ʻO Intel Cyclone 10 GX | 100 (ka lōʻihi) |
Intel Cyclone 10 LP | 80 (ka lōʻihi) |
Arria® II GX | 100 (ka lōʻihi) |
ʻO Arria V | 100 (ka lōʻihi) |
ʻO Intel Arria 10 | 100 (ka lōʻihi) |
ʻO Stratix® V | 100 (ka lōʻihi) |
ʻO Intel Stratix 10 | 170 – 230 |
- Osc ka puka puka no ka oscillator IP core i loko o MAX II a me MAX V, a clkout ma na mea i kāko'o 'ia.
- No 10M02, 10M04, 10M08, 10M16, a me 10M25.
- No 10M40 a me 10M50.
- Kākoʻo ʻia ma ka polokalamu polokalamu Intel Quartus Prime 13.1 a ma mua.
ʻO ka Oscillator Kūloko ma ke ʻano he ʻāpana o ka UFM no nā mea MAX II a me MAX V
ʻO ka oscillator kūloko kahi ʻāpana o ka poloka Program Erase Control, nāna e hoʻomalu i ka hoʻonohonoho ʻana a me ka holoi ʻana i ka UFM. Mālama ka papa inoa ʻikepili i ka ʻikepili e hoʻouna ʻia a kiʻi ʻia mai ka UFM. Aia ka helu helu wahi i ka helu wahi i kiʻi ʻia ai ka ʻikepili a i ʻole ka helu wahi i kākau ʻia ai ka ʻikepili. Hoʻohana ʻia ka oscillator kūloko no ka poloka UFM ke hoʻokō ʻia ka hana ERASE, PROGRAM, a me READ.
ʻO ka wehewehe ʻana i ka Pin no ka Oscillator IP Core
hōʻailona | wehewehe |
oscena | E hoʻohana i mea e hiki ai i ka oscillator kūloko. Hoʻokomo kiʻekiʻe e hiki ai i ka oscillator. |
osc/clkout (5) | Puka o ka oscillator kūloko. |
Ke hoʻohana nei i ka Oscillator Kūloko ma MAX II a me MAX V Mea Hana
ʻO ka oscillator kūloko he hoʻokomo hoʻokahi, oscena, a me kahi puka hoʻokahi, osc. E ho'ā i ka oscillator kūloko, e hoʻohana i ka oscena. Ke hoʻā ʻia, loaʻa kahi uaki me ka alapine ma ka puka. Inā hoʻokuʻu haʻahaʻa ka oscena, he kiʻekiʻe mau ka puka o ka oscillator kūloko.
No ka hoʻomaka koke ʻana i ka oscillator kūloko, e hahai i kēia mau ʻanuʻu
- Ma ka papa kuhikuhi Mea Hana o ka polokalamu Intel Quartus Prime, kaomi IP Catalog.
- Ma lalo o ka waihona waihona, e hoʻonui i ka Basic Functions a me I/O.
- E koho iā MAX II/MAX V oscillator a ma hope o ke kaomi ʻana i ka Add, ʻike ʻia ka IP Parameter Editor. Hiki iā ʻoe ke koho i ke alapine puka oscillator.
- Ma ka Simulation Libraries, ke kumu hoʻohālike files mea pono e hookomoia ua heluia. Kaomi aku.
- E koho i ka files e hanaia. Kaomi Hoʻopau. ʻO ka mea i koho ʻia files ua hana ʻia a hiki ke kiʻi ʻia mai ka hoʻopuka file waihona. Ma hope o ka hoʻohui ʻia ʻana o ke code instantiation i ka file, pono e hana ʻia ka mea hoʻokomo oscena ma ke ʻano he uea a hāʻawi ʻia ma ke ʻano he kumu waiwai o "1" e hiki ai i ka oscillator.
Ke hoʻohana nei i ka Oscillator Kūloko i nā mea i kākoʻo ʻia (koe naʻe nā polokalamu MAX II a me MAX V)
ʻO ka oscillator kūloko he hoʻokomo hoʻokahi, oscena, a me kahi puka hoʻokahi, osc. E ho'ā i ka oscillator kūloko, e hoʻohana i ka oscena. Ke hoʻā ʻia, loaʻa kahi uaki me ka alapine ma ka puka. Inā hoʻokuʻu haʻahaʻa ka oscena, he haʻahaʻa mau ka puka o ka oscillator kūloko.
No ka hoʻomaka koke ʻana i ka oscillator kūloko, e hahai i kēia mau ʻanuʻu
- Ma ka papa kuhikuhi Mea Hana o ka polokalamu Intel Quartus Prime, kaomi IP Catalog.
- Ma lalo o ka waihona waihona, e hoʻonui i ka Basic Functions and Configuration Programming.
- E koho i ka Oscillator Kūloko (a i ʻole Intel FPGA S10 Configuration Clock no nā polokalamu Intel Stratix 10) a ma hope o ke kaomi ʻana i ka Add, ʻike ʻia ka IP Parameter Editor.
- I ka New IP Instance dialog box:
- E hoʻonoho i ka inoa kiʻekiʻe o kāu IP.
- E koho i ka ʻohana Device.
- E koho i ka Mea Hana.
- Kaomi OK.
- No ka hana ʻana i ka HDL, kaomi i ka Generate HDL.
- Kaomi i ka Generate.
ʻO ka mea i koho ʻia files ua hana ʻia a hiki ke kiʻi ʻia mai ka hoʻopuka file waihona e like me ka mea i kuhikuhi ʻia ma ke ala papa kuhikuhi puka. Ma hope o ka hoʻohui ʻia ʻana o ke code instantiation i ka file, pono e hana ʻia ka mea hoʻokomo oscena ma ke ʻano he uea a hāʻawi ʻia ma ke ʻano he kumu waiwai o "1" e hiki ai i ka oscillator.
Hoʻokō
Hiki iā ʻoe ke hoʻokō i kēia hoʻolālā examples me MAX II, MAX V, a me Intel MAX 10, nona ka hiʻona oscillator kūloko. Hoʻokomo ʻia ka hōʻike ʻana o ka hana oscillator kūloko ma o ka hāʻawi ʻana i ka hoʻopuka oscillator i kahi counter a hoʻokele i nā pine I/O (GPIO) kumu nui ma nā mea MAX II, MAX V, a me Intel MAX 10.
Hoʻolālā ExampʻO ka 1: Ke ʻimi nei i kahi MDN-82 Demo Board (MAX II Devices)
Hoʻolālā ExampHana ʻia ka le 1 e hoʻokele i nā LED e hana i kahi hopena scrolling, e hōʻike ana i ka oscillator kūloko me ka hoʻohana ʻana i ka papa demo MDN-82.
ʻO EPM240G Pin nā hana no ka Hoʻolālā Example 1 Ke hoʻohana nei i ka MDN-82 Demo Board
ʻO EPM240G Nā hana Pin | |||
hōʻailona | Pin | hōʻailona | Pin |
d2 | pine 69 | d3 | pine 40 |
d5 | pine 71 | d6 | pine 75 |
d8 | pine 73 | d10 | pine 73 |
d11 | pine 75 | d12 | pine 71 |
d4_1 | pine 85 | d4_2 | pine 69 |
d7_1 | pine 87 | d7_2 | pine 88 |
d9_1 | pine 89 | d9_2 | pine 90 |
sw9 | pine 82 | — | — |
E hāʻawi i nā pine i hoʻohana ʻole ʻia E like me ka hoʻokomo ʻana i ʻōlelo ʻia ma ka polokalamu Intel Quartus Prime.
No ka hōʻike ʻana i kēia hoʻolālā ma ka papa demo MDN-B2, e hahai i kēia mau ʻanuʻu
- E hoʻohuli i ka mana i ka papa demo (hoʻohana i ka hoʻololi slide SW1).
- Hoʻoiho i ka hoʻolālā ma ka MAX II CPLD ma o ka JTAG poʻomanaʻo JP5 ma ka papa demo a me ke kaula hoʻonohonoho maʻamau (Intel FPGA Parallel Port Cable a i ʻole Intel FPGA Download Cable). E hoʻomau i ka SW4 ma ka papa demo ma mua a i ka wā e hoʻomaka ai ka papahana papahana. Ma hope o ka pau ʻana, e hoʻopau i ka mana a wehe i ka JTAG mea hoʻohui.
- E nānā i ke kaʻina LED e holo ana ma nā LED ʻulaʻula a me nā LED kala ʻelua. ʻO ke kaomi ʻana iā SW9 ma ka papa demo e hoʻopau i ka oscillator kūloko a e maloʻo nā LED scrolling i ko lākou kūlana o kēia manawa.
Hoʻolālā ExampʻO ka 2: Ke ʻimi nei i kahi pahu hoʻomohala polokalamu MAX V
Ma Design Exampi ka 2, ua puunaueia ka oscillator output frequency e 221 ma mua o ka hooki ana i ka 2-bit counter. Hoʻohana ʻia ka hoʻopuka o kēia counter 2-bit no ka hoʻokele ʻana i nā LED, a laila e hōʻike ana i ka oscillator kūloko ma ka pahu hoʻomohala polokalamu MAX V.
ʻO 5M570Z Nā Hoʻonohonoho Pin no ka Hoʻolālā Example 2 E hoʻohana ana i ka MAX V Mea Hana Hoʻomohala Kit
5M570Z Nā Hoʻonohonoho Pin | |||
hōʻailona | Pin | hōʻailona | Pin |
pb0 | M9 | LED[0] | P4 |
osc | M4 | LED[1] | R1 |
clk | P2 | — | — |
No ka hōʻike ʻana i kēia hoʻolālā ma ka pahu hoʻomohala MAX V, e hahai i kēia mau ʻanuʻu
- E hoʻopili i ke kaula USB i loko o ka mea hoʻohui USB e hoʻoikaika i ka mea.
- Hoʻoiho i ka hoʻolālā ma ka polokalamu MAX V ma o ka Intel FPGA Download Cable.
- E nānā i nā kukui uila (LED[0] a me LED[1]). ʻO ke kaomi ʻana i ka pb0 ma ka papa demo e hoʻopau i ka oscillator kūloko a e maloʻo nā kukui uila i ko lākou kūlana o kēia manawa.
Moʻolelo Hoʻoponopono Palapala no AN 496: Ke hoʻohana nei i ka IP Oscillator Internal
Lā | Manao | Nā hoʻololi |
Nowemapa 2017 | 2017.11.06 |
|
Nowemapa 2014 | 2014.11.04 | Hoʻohou i ka alapine no ka oscillator kūloko ʻaʻole i hoʻokaʻawale ʻia a me ka uaki puka mai nā koina alapine oscillator kūloko no nā mea MAX 10 ma ka papa ʻaina Frequency Range for Supported Altera Devices. |
Kepakemapa 2014 | 2014.09.22 | Hoʻohui ʻia nā mea hana MAX 10. |
Ianuali 2011 | 2.0 | Hoʻouka hou ʻia e hoʻokomo i nā polokalamu MAX V. |
Kekemapa 2007 | 1.0 | Hoʻokuʻu mua. |
ID: 683653
Manaʻo: 2017.11.06
Palapala / Punawai
![]() |
intel AN 496 Ke hoʻohana nei i ka Internal Oscillator IP Core [pdf] Na kuhikuhi AN 496 Ke hoʻohana nei i ka Oscillator IP Core, AN 496, Ke hoʻohana nei i ka Oscillator IP Core, Internal Oscillator IP Core, Oscillator IP Core, IP Core, Core |