интел АН 496 Коришћење интерног осцилатора ИП језгра
Коришћење интерног осцилатора ИП језгра
Подржани Интел® уређаји нуде јединствену функцију интерног осцилатора. Као што је приказано у дизајну прampКао што је описано у овој напомени о примени, унутрашњи осцилатори представљају одличан избор за имплементацију дизајна који захтевају тактирање, чиме се штеди простор на плочи и трошкови повезани са екстерним колама за тактирање.
Повезане информације
- Десигн Екampле за МАКС® ИИ
- Обезбеђује МАКС® ИИ дизајн fileс за ову напомену о примени (АН 496).
- Десигн Екampле за МАКС® В
- Пружа МАКС® В дизајн fileс за ову напомену о примени (АН 496).
- Десигн Екampле за Интел МАКС® 10
- Пружа Интел МАКС® 10 дизајн fileс за ову напомену о примени (АН 496).
Интерни осцилатори
Већина дизајна захтева сат за нормалан рад. Можете користити интерно ИП језгро осцилатора за извор такта у корисничком дизајну или у сврхе отклањања грешака. Са интерним осцилатором, подржани Интел уређаји не захтевају екстерно коло за тактирање. Фор екampМожете користити интерни осцилатор да испуните захтеве за тактирање ЛЦД контролера, контролера магистрале за управљање системом (СМБус) или било ког другог протокола за повезивање, или да имплементирате модулатор ширине импулса. Ово помаже да се минимизира број компоненти, простор на плочи и смањује укупни трошак система. Можете инстанцирати интерни осцилатор без инстанцирања корисничке флеш меморије (УФМ) коришћењем подржаног ИП језгра осцилатора Интел уређаја у софтверу Интел Куартус® Приме за МАКС® ИИ и МАКС В уређаје. За Интел МАКС 10 уређаје, осцилатори су одвојени од УФМ. Излазна фреквенција осцилатора, осц, је једна четвртина неподељене фреквенције унутрашњег осцилатора.
Фреквенцијски опсег за подржане Интел уређаје
Уређаји | Излазни сат из унутрашњег осцилатора (1) (МХз) |
МАКС ИИ | 3.3 – 5.5 |
МАКС В | 3.9 – 5.3 |
Интел МАКС 10 | 55 – 116 (2), 35 – 77 (3) |
- Излазни порт за ИП језгро интерног осцилатора је осц у МАКС ИИ и МАКС В уређајима, а цлкоут у свим осталим подржаним уређајима.
Уређаји | Излазни сат из унутрашњег осцилатора (1) (МХз) |
Цицлоне® ИИИ (4) | 80 (мак) |
Циклон ИВ | 80 (мак) |
Циклон В | 100 (мак) |
Интел Цицлоне 10 ГКС | 100 (мак) |
Интел Цицлоне 10 ЛП | 80 (мак) |
Арриа® ИИ ГКС | 100 (мак) |
Арија В | 100 (мак) |
Интел Арриа 10 | 100 (мак) |
Стратик® В | 100 (мак) |
Интел Стратик 10 | 170 – 230 |
- Излазни порт за ИП језгро интерног осцилатора је осц у МАКС ИИ и МАКС В уређајима, а цлкоут у свим осталим подржаним уређајима.
- За 10М02, 10М04, 10М08, 10М16 и 10М25.
- За 10М40 и 10М50.
- Подржано у софтверу Интел Куартус Приме верзија 13.1 и раније.
Интерни осцилатор као део УФМ за МАКС ИИ и МАКС В уређаје
Интерни осцилатор је део Програма Ерасе Цонтрол блока, који контролише програмирање и брисање УФМ-а. Регистар података садржи податке који се шаљу или преузимају из УФМ-а. Адресни регистар садржи адресу са које се подаци преузимају или адресу на коју се подаци уписују. Интерни осцилатор за УФМ блок је омогућен када се извршавају операције ЕРАСЕ, ПРОГРАМ и РЕАД.
Пин Опис за ИП језгро унутрашњег осцилатора
Сигнал | Опис |
непристојан | Користите да бисте омогућили интерни осцилатор. Улаз висок да би се омогућио осцилатор. |
осц/цлкоут (5) | Излаз унутрашњег осцилатора. |
Коришћење унутрашњег осцилатора у МАКС ИИ и МАКС В уређајима
Унутрашњи осцилатор има један улаз, осцена, и један излаз, осц. Да бисте активирали интерни осцилатор, користите осцена. Када се активира, на излазу је доступан сат са фреквенцијом. Ако је осцена смањена, излаз унутрашњег осцилатора је константно висок.
Да бисте инстанцирали интерни осцилатор, пратите ове кораке
- У менију Алатке софтвера Интел Куартус Приме кликните на ИП Каталог.
- У категорији Библиотека проширите Основне функције и И/О.
- Изаберите МАКС ИИ/МАКС В осцилатор и након што кликнете на Додај, појављује се уређивач ИП параметара. Сада можете одабрати излазну фреквенцију осцилатора.
- У библиотекама симулација, модел fileнаведени су они који морају бити укључени. Кликните на Нект.
- Изаберите fileс које треба креирати. Кликните на Заврши. Изабрани fileс се креирају и њима се може приступити из излаза file фолдер. Након што се инстанциони код дода у file, улаз осцене мора бити направљен као жица и додељен као логичка вредност "1" да би се осцилатор омогућио.
Коришћење интерног осцилатора у свим подржаним уређајима (осим МАКС ИИ и МАКС В уређаја)
Унутрашњи осцилатор има један улаз, осцена, и један излаз, осц. Да бисте активирали интерни осцилатор, користите осцена. Када се активира, на излазу је доступан сат са фреквенцијом. Ако је осцена смањена, излаз унутрашњег осцилатора је константно низак.
Да бисте инстанцирали интерни осцилатор, пратите ове кораке
- У менију Алатке софтвера Интел Куартус Приме кликните на ИП Каталог.
- У категорији Библиотека проширите Основне функције и програмирање конфигурације.
- Изаберите Интерни осцилатор (или Интел ФПГА С10 конфигурациони сат за Интел Стратик 10 уређаје) и након што кликнете на Додај, појављује се уређивач ИП параметара.
- У дијалогу Нова ИП инстанца:
- Подесите назив највишег нивоа своје ИП адресе.
- Изаберите породицу уређаја.
- Изаберите уређај.
- Кликните ОК.
- Да бисте генерисали ХДЛ, кликните на Генериши ХДЛ.
- Кликните на Генериши.
Изабрани fileс се креирају и њима се може приступити из излаза file фолдер као што је наведено у путањи излазног директоријума. Након што се инстанциони код дода у file, улаз осцене мора бити направљен као жица и додељен као логичка вредност "1" да би се осцилатор омогућио.
Имплементација
Можете имплементирати ове дизајне нпрampса МАКС ИИ, МАКС В и Интел МАКС 10 уређајима, од којих сви имају функцију интерног осцилатора. Имплементација укључује демонстрацију функције интерног осцилатора додељивањем излаза осцилатора бројачу и покретањем И/О (ГПИО) пинова опште намене на МАКС ИИ, МАКС В и Интел МАКС 10 уређајима.
Десигн ЕкampЛе 1: Циљање на МДН-82 демо плочу (МАКС ИИ уређаји)
Десигн ЕкampЛе 1 је направљен да покреће ЛЕД диоде да би створио ефекат померања, чиме се демонстрира унутрашњи осцилатор помоћу МДН-82 демо плоче.
ЕПМ240Г Додела пинова за дизајн Екampле 1 Коришћење демо плоче МДН-82
ЕПМ240Г Пин Ассигнментс | |||
Сигнал | Пин | Сигнал | Пин |
d2 | Пин 69 | d3 | Пин 40 |
d5 | Пин 71 | d6 | Пин 75 |
d8 | Пин 73 | д10 | Пин 73 |
д11 | Пин 75 | д12 | Пин 71 |
д4_1 | Пин 85 | д4_2 | Пин 69 |
д7_1 | Пин 87 | д7_2 | Пин 88 |
д9_1 | Пин 89 | д9_2 | Пин 90 |
св9 | Пин 82 | — | — |
Доделите неискоришћене пинове као улаз који је три-наведен у софтверу Интел Куартус Приме.
Да бисте демонстрирали овај дизајн на МДН-Б2 демо плочи, следите ове кораке
- Укључите напајање демо плоче (помоћу клизног прекидача СВ1).
- Преузмите дизајн на МАКС ИИ ЦПЛД преко ЈTAG заглавље ЈП5 на демо плочи и конвенционални кабл за програмирање (Интел ФПГА Параллел Порт Цабле или Интел ФПГА Довнлоад Цабле). Држите СВ4 на демо плочи притиснут пре и током почетка процеса програмирања. Након што се заврши, искључите напајање и уклоните ЈTAG конектор.
- Посматрајте померање ЛЕД диода на црвеним и двобојним ЛЕД диодама. Притиском на СВ9 на демо плочи онемогућавате интерни осцилатор и померајуће ЛЕД диоде ће се замрзнути на својим тренутним позицијама.
Десигн Екampле 2: Циљање комплета за развој уређаја МАКС В
Ин Десигн ЕкampЛе 2, излазна фреквенција осцилатора се дели са 221 пре тактирања 2-битног бројача. Излаз овог 2-битног бројача се користи за покретање ЛЕД диода, чиме се демонстрира унутрашњи осцилатор на МАКС В комплету за развој уређаја.
5М570З Додела пинова за дизајн прampле 2 Коришћење комплета за развој уређаја МАКС В
5М570З Додела пинова | |||
Сигнал | Пин | Сигнал | Пин |
пб0 | M9 | ЛЕД[0] | P4 |
осц | M4 | ЛЕД[1] | R1 |
цлк | P2 | — | — |
Да бисте демонстрирали овај дизајн на МАКС В развојном комплету, следите ове кораке
- Укључите УСБ кабл у УСБ конектор да бисте укључили уређај.
- Преузмите дизајн на МАКС В уређај преко уграђеног Интел ФПГА кабла за преузимање.
- Обратите пажњу на трепћуће ЛЕД диоде (ЛЕД[0] и ЛЕД[1]). Притиском на пб0 на демо плочи онемогућавате интерни осцилатор и трепћуће ЛЕД диоде ће се замрзнути у свом тренутном стању.
Историја ревизије документа за АН 496: Коришћење интерног осцилатора ИП језгра
Датум | Версион | Промене |
новембар 2017 | 2017.11.06 |
|
новембар 2014 | 2014.11.04 | Ажурирана је фреквенција за неподељени интерни осцилатор и излазни такт из вредности фреквенције интерног осцилатора за МАКС 10 уређаја у табели Опсег фреквенција за подржане Алтера уређаје. |
септембра 2014 | 2014.09.22 | Додато МАКС 10 уређаја. |
јануара 2011 | 2.0 | Ажурирано да укључује МАКС В уређаја. |
децембар 2007 | 1.0 | Првобитно издање. |
ИД: 683653
верзија: 2017.11.06
Документи / Ресурси
![]() |
интел АН 496 Коришћење интерног осцилатора ИП језгра [пдфУпутства АН 496 користећи ИП језгро унутрашњег осцилатора, АН 496, коришћење ИП језгра интерног осцилатора, ИП језгро унутрашњег осцилатора, ИП језгро осцилатора, ИП језгро, језгро |