DSP Builder барои Intel FPGAs
Маълумот оид ба маҳсулот
Маҳсулот DSP Builder барои Intel FPGA номида мешавад. Ин як воситаи нармафзорест, ки ба корбарон имкон медиҳад алгоритмҳои коркарди сигналҳои рақамӣ (DSP) дар FPGAs Intel тарҳрезӣ ва татбиқ кунанд. Восита интерфейси графикиро таъмин мекунад, ки бо асбоби MathWorks MATLAB ва Simulink ҳамгиро мешавад ва ба корбарон имкон медиҳад, ки системаҳои DSP-ро бо истифода аз равиши блок диаграмма тарҳрезӣ кунанд. Восита версияҳои гуногун дорад, ки версияи охирини 22.4. Маҳсулот аз якчанд таҷдиди назар гузаштааст, ки ҳар як таҷдиди назар хусусиятҳои нав, ислоҳи хатогиҳо ва такмилотро ҷорӣ мекунад. Ҷадвали таърихи таҷдиди назарҳо мухтасари тағиротҳои дар ҳар як версияи воридшударо пешниҳод мекунад. Маҳсулот дорои ду нашри блокҳо: маҷмӯи стандартӣ ва блокҳои пешрафта. Блоки стандартӣ барои Intel Quartus Prime Standard Edition дастрас аст, дар ҳоле ки блоки пешрафта ҳам барои Intel Quartus Prime Pro Edition ва ҳам барои Intel Quartus Prime Standard Edition дастрас аст. Маҳсулот дорои талаботи системавӣ мебошад, ки барои насб ва истифодаи дуруст бояд қонеъ карда шаванд. Он ҳадди аққал як версияи The MathWorks MATLAB ва Simulink-ро бо дастгирии версияҳои 64-битии MATLAB талаб мекунад. Версияи нармафзори Intel Quartus Prime бояд ба версияи DSP Builder барои Intel FPGA-ҳои истифодашаванда мувофиқат кунад. Блоки пешрафта барои ҳама амалҳо намудҳои собит-нуқтаи Simulink-ро истифода мебарад ва версияҳои литсензияшудаи Simulink Fixed Point-ро талаб мекунад. Intel инчунин барои функсияҳои иловагӣ қуттии асбобҳои системаи DSP ва қуттии системаи коммуникатсияро тавсия медиҳад.
Дастурҳои истифодаи маҳсулот
- Боварӣ ҳосил кунед, ки шумо версияи мувофиқи MathWorks MATLAB ва асбоби Simulink дар истгоҳи кории худ насб кардаед. Восита танҳо версияҳои 64-битии MATLAB -ро дастгирӣ мекунад.
- Боварӣ ҳосил кунед, ки шумо версияи мувофиқи нармафзори Intel Quartus Prime насб кардаед. Версия бояд ба версияи DSP Builder барои Intel FPGAs, ки шумо истифода мебаред, мувофиқат кунад.
- DSP Builder -ро барои FPGAs Intel оғоз кунед ва интерфейси графикиро кушоед.
- Системаи DSP-и худро бо истифода аз равиши блоки диаграммаи аз ҷониби асбоб пешниҳодшуда тарроҳӣ кунед. Барои сохтани алгоритми дилхоҳатон блокҳо ва хусусиятҳои мавҷударо истифода баред.
- Пешакӣ гиредtage аз намудҳои собит-нуқтаи Simulink барои ҳамаи амалиётҳо дар тарҳи шумо. Боварӣ ҳосил кунед, ки шумо иҷозатномаҳои заруриро барои Simulink Fixed Point доред.
- Агар ба шумо функсияҳои иловагӣ ниёз дошта бошед, истифодаи қуттии Toolbox System DSP ва Toolbox System Communications, ки аз ҷониби Intel тавсия шудааст, истифода баред.
- Пас аз анҷом додани тарҳи шумо, шумо метавонед чизҳои заруриро эҷод кунед fileс барои барномасозии Intel FPGA.
Бо риояи ин дастурҳои истифода, шумо метавонед бо истифода аз DSP Builder барои Intel FPGAs алгоритмҳои DSP-ро дар FPGA-ҳои Intel ба таври муассир тарроҳӣ ва татбиқ кунед.
DSP Builder барои Intel® FPGAs Release Notes
Маълумоти марбут
- Пойгоҳи дониш
- Насби нармафзор ва иҷозатномадиҳӣ
Эррата
Хатогиҳо камбудиҳо ё хатогиҳои функсионалӣ мебошанд, ки метавонанд боиси дур шудани маҳсулот аз мушаххасоти нашршуда шаванд. Масъалаҳои ҳуҷҷатгузорӣ иштибоҳҳо, тавсифи норавшан ё норасоиҳо аз мушаххасоти ҷории нашршуда ё ҳуҷҷатҳои маҳсулотро дар бар мегиранд.
Барои маълумоти пурра дар бораи хатогиҳо ва версияҳое, ки аз хатогиҳо зарар дидаанд, ба саҳифаи Пойгоҳи дониши Intel® муроҷиат кунед. webсайт.
Маълумоти марбут
Пойгоҳи дониш
DSP Builder барои Intel FPGAs Advanced Blockset History Revision
Версия | Сана | Тавсифи |
22.4 | 2022.12.12 | Иловашуда Matrix Multiply Engine Design Exampле. |
22.3 | 2022.09.30 | • Фаъолияти беҳтаршуда:
— DSP Builder ҳоло блоки FP DSP-ро барои FP16 ва Bfloat16 истифода мебарад, ки дуруст ҳамаҷониба шудааст, Илова, Зер or AddSub дар дастгоҳҳои Intel Agilex — Дастрасӣ ба меъмории сабуки DSP вазнин ва DSP барои сабти экспоненсиалӣ ва табиӣ дар блоки DSP Builder. — истифодаи мукаммали мантиқии FP FFT барои ду формати дақиқи камтари FP: FP16 ва FP19. • Ҳамгироии беҳтаршудаи тарҳҳои DSP Builder бо дигар IP дар Platform Designer. — DSP Builder кушода намешавад, балки векторҳои сигналҳои мураккабро (ихтиёрӣ) ҳамчун як воҳиди ягонаи канал нигоҳ медорад. — Шумо инчунин метавонед ба канал нақши фармоишӣ таъин кунед. DSP Builder ба таври худкор каналҳои сершуморро бо номҳои беназир тавассути префикси интерфейс бо номи модели DSP Builder таъин мекунад. • Конфигуратсияи пешфарзии ФФТ блокҳо барои кам кардани хатогиҳо ҳангоми тағир додани параметрҳои FFT. • Имконият барои аз нав танзимкунии ҳолати дохилии FIR ҳангоми аз нав танзимкунии гарм блок кунед. • Китобхонае илова карда шуд, ки блокҳои Simulink-ро дар бар мегирад, ки DSP Builder тарроҳиро дастгирӣ мекунад. |
22.2 | 2022.03.30 | Шумораи такрории дохилӣ кам карда шуд КОРДИК блок барои кам кардани истифодаи захираҳо ва баланд бардоштани дақиқ. |
идома дод… |
Версия | Сана | Тавсифи |
22.1 | 2022.06.30 | • Илова кардани гузориши таъхирнопазир ба GPIO блок (монанд ба гузориши таъхир дар бораи Канали IO
блокҳо). • Гибридии пушт ба қафо илова карда шуд ВФФТ блок, ки ҷараёни пайвастаи маълумотро ҳангоми тағир додани андозаи ФФТ бидуни шустани лӯлаи FFT дастгирӣ мекунад. • Дастгирии иловашуда барои Intel Cyclone 10 LP, Intel MAX 10, Cyclone IV E+GX дар DSP Builder Advanced Pro. Шумо бояд RTL-и тавлидшударо бо нашри Intel Quartus Std тартиб диҳед. • Механизми идоракунии дастрасии хониш васеъ карда шуд SharedMems блок • Бастабандии беҳтаршудаи блоки DSP тавассути табдилдиҳӣ Илова, Зер, ва Мук ба динамикӣ AddSub блок |
21.4 | 2021.12.30 | Илова карда шуд AXI4StreamReceiver ва Интиқолдиҳандаи AXI4 Stream ба Ҷараён китобхона |
21.3 | 2021.09.30 | • Китобхонаи DFT иловашуда бо DFT, ReorderBlock, ва ReorderAndRescale блокҳо
• Дастгирии иловагӣ барои дастгоҳҳои Cyclone V • Ба блокҳои хотираи DSP Builder назорати дастрасии хониш (RA) илова карда шуд • Блоки FFT-и пас ба қафо соддакардашуда илова карда шуд • Имконияти иловашуда барои насби мустақили DSP Builder бе талаб кардани насби ба версияи мувофиқ Intel Quartus Prime |
21.1 | 2021.06.30 | • Илова карда шуд Мошини ҳолати ниҳоии блок ва тарҳрезии собиқampле.
• Дастгирии иловашуда барои версияи MATLAB: R2020b |
20.1 | 2020.04.13 | Интихоби дастгоҳ хориҷ карда шуд Параметрҳои дастгоҳ панел. |
2019.09.01 | Дастгирии иловашуда барои дастгоҳҳои Intel Agilex®. | |
19.1 | 2019.04.01 | • Дастгирии иловашуда барои ду намуди нави нуқтаи шинокунанда float16_m7 (bfloat) ва float19_m10.
• Хусусияти таъхири вобастагӣ илова карда шуд. • Гузориши сатҳи пур кардани буфери FIFO илова карда шуд. |
18.1 | 2018.09.17 | • Иловаи воридоти HDL.
• Моделҳои нармафзори C++ илова карда шуданд. |
18.0 | 2018.05.08 | • Дастгирии иловашуда барои аз нав танзимкунии автоматии кам кардани тарҳҳои DSP Builder. Минимизатсияи барқароркунӣ маҷмӯи ҳадди ақали регистрҳоро дар тарҳрезӣ муайян мекунад, ки аз нав барқарорсозӣ талаб мекунанд ва дар ҳоле ки функсияҳои дурусти тарҳро нигоҳ медоранд. Кам кардани шумораи регистрҳое, ки DSP Builder аз нав барқарор мекунанд, метавонад сифати беҳтари натиҷаҳоро диҳад, яъне камшавии майдони ва зиёдшавии Fmax.
• Дастгирии майдонҳои бит ба SharedMem блок. Ин майдонҳо функсияҳои шабеҳро ба дастгирии мавҷудаи майдони бит дар RegField ва RegOut блокҳо. • Дастгирии бета барои воридоти HDL илова карда шуд, ки тарҳҳои синтезшавандаи VHDL ё Verilog HDL-ро ба тарҳи DSP Builder дохил мекунад. Пас шумо метавонед тарҳи воридшударо бо ҷузъҳои DSP Builder Simulink якҷоя кунед. Воридоти HDL интерфейси ҳадди ақали корбарро дар бар мегирад, аммо баъзе танзимоти дастӣ талаб мекунад. Барои истифодаи ин хусусият, ба шумо иҷозатнома барои абзори MathWorks HDL Verifier лозим аст. |
17.1 | 2017.11.06 | • Супер-ҳо илова карда шудандampтарроҳии NCO, собиқampле.
• Дастгирии иловагӣ барои дастгоҳҳои Intel Cyclone® 10 ва Intel Stratix® 10. • Ҳолатҳои хориҷшуда Сигналхо блок. • Опсияи WYSIWYG нест карда шуд SynthesisInfo блок. |
17.0 | 2017.05.05 | • Ребрендинг ҳамчун Intel
• Бекор карда шудааст Сигналхо блок • Иловашуда Гауссиан ва Генератор рақамҳои тасодуфӣ тарҳи собиқamples • Supers-андозаи тағирёбанда илова карда шудampпеш аз тарҳрезии FFT пешample • Илова карда шуд HybridVFFT блок • Илова карда шуд GeneralVTwiddle ва GeneralMultVTwiddle блокҳо |
16.1 | 2016.11.10 | • Иловаи 4-канал 2-антенна DUC ва DDC барои тарҳи истинод LTE
• Блоки BFU_simple илова карда шуд • Нашрҳои Standard ва Pro сохта шудаанд. Pro дастгоҳҳои Arria 10 -ро дастгирӣ мекунад; Стандарт ҳамаи дигар оилаҳоро дастгирӣ мекунад. • Истеъмоли Сигналхо блок • Функсияҳои иловашуда барои танзими танзимоти интерфейси Avalon-MM дар менюи DSP Builder |
идома дод… |
Версия | Сана | Тавсифи |
16.0 | 2016.05.02 | • Китобхонаҳои аз нав ташкилшуда
• Натоиҷи беҳтаршудаи пӯшиш дар дастгоҳҳои MAX 10 • Иловаи тарҳи нав собиқamples: — Генератори рақамҳои тасодуфии Гаусс - DUC_4C4T4R ва DDC_4C4T4R LTE табдили рақамии боло ва поён • Стратегияи нави буридани FFT илова карда шуд: prune_to_widths() |
15.1 | 2015.11.11 | • Бекор карда шудааст Квартус II давед ва Modelsim-ро иҷро кунед блокҳо
• Дастгирии убури соат илова карда шуд • Филтрҳои аз нав танзимшавандаи FIR иловашуда • Интерфейсҳои беҳтаршудаи автобус: - Тафтиши хатогиҳо ва гузоришдиҳии беҳтаршуда — Дақиқии беҳтаршудаи симулятсия - Татбиқи мантиқи ғуломи автобус такмил дода шуд — Убури соат такмил дода шуд • Баъзе интерфейсҳои Avalon-MM иваз карда шуданд • Блокҳои нав илова карда шуданд: — Гирифтани арзишҳо — Фанут — Таваққуф — Vectorfanout • Иловаи IIR: сатҳи пурраи собит нуқта ва IIR: намоишҳои пурраи сатҳи шинокунандаи нуқта • Тарҳрезии истинод ба модеми интиқол ва қабул илова карда шуд |
15.0 | Майи соли 2015 | • Дастгирии иловашуда барои баромади SystemVerilog
• Китобхонаи хотираҳои беруна илова карда шуд • Илова карда шуд Хотираи беруна блок • Нав илова карда шуд Иҷозат диҳед навиштан дар ҳар ду порт параметр ба DualMem блок • Тағир додани параметрҳо фаъол Танзимоти AvalonMMSlave блок |
14.1 | Декабри соли 2014 | • Дастгирии иловашуда барои Arria 10 блокҳои сахт шинокунанда
• Иловашуда BusStimulus ва BusStimulusFileХонанда блокҳои тарроҳии регистрҳои бо хотираи хариташуда, собиқampле. • Иловаи блоки AvalonMMSlaveSettings ва DSP Builder > Интерфейсҳои Avalon > ғуломи Avalon-MM имконоти меню • Параметрҳои автобус аз блокҳои назорат ва сигнал хориҷ карда шуданд • Хориҷ тарҳи зерин собиқamples: - Табдилдиҳандаи фазои ранг (паҳнкунии мубодилаи захираҳо) — Интерполятсияи филтри FIR бо коэффисиентҳои навсозӣ - Филтри ибтидоии FIR (Патшаи мубодилаи захираҳо) — Якка- Сtage Филтри IIR (Қатъи мубодилаи захираҳо) — Се-сtage Филтри IIR (Қатъи мубодилаи захираҳо) • Дастгирии система дар давр иловашуда • Блокҳои нав илова карда шуданд: — Таснифи нуқтаҳои шинокунанда — Нуқтаи шинокунанда зарб ҷамъ мешавад - Функсияи гипотенуза ба блоки математикӣ илова карда шуд • Тарҳрезии иловашуда, собиқamples: — Табдилдиҳандаи фазои ранг — Комплекси FIR — CORDIC аз блокҳои ибтидоӣ — кам кардани омили крест — FIR-и катшаванда — Филтри коҳиши суръати пурраи тағирёбанда — Навъи векторӣ – пайдарпай ва такрорӣ |
идома дод… |
Версия | Сана | Тавсифи |
• Тарҳҳои истинод иловашуда:
— кам кардани омили крест — РБ мустақим бо Testbench Synthesizable - Филтри динамикӣ — Филтри аз нав танзимшавандаи десиматсия — Филтри коҳиши суръати пурраи тағирёбанда • Папкаи мубодилаи захираҳо хориҷ карда шуд • Папкаи навшудаи ALU |
||
14.0 | июни соли 2014 | • Дастгирии иловашуда барои MAX 10 FPGAs.
• Дастгирии дастгоҳҳои Cyclone III ва Stratix III хориҷ карда шуд • Беҳтар шудааст DSP Builder Run ModelSim вариант, ки ҳоло ба шумо имкон медиҳад, ки ModelSim-ро барои тарҳрезии сатҳи боло ё зермодулҳои инфиродӣ иҷро кунед • Насли HDL на дар иерархияи директорияҳо ба феҳристи сатҳи дастгоҳ (дар зери феҳристи ҳадафи RTL) иваз карда шуд • Илова сигнали хондан дар интерфейси автобус • Илова бандари равшан дар FIFO • 13 блоки FFT бекор карда шудааст • Иловаи тарҳи нав собиқamples: — Интерфейси Avalon-ST (буфери вуруд ва баромади FIFO) бо фишори бозгашт — Интерфейси Avalon-ST (Буфери баромади FIFO) бо фишори бозгашт — Функсияҳои математикаи собит — Решаи квадратии касрӣ бо истифода аз CORDIC — Нормализатор — ФФТ-и мувозӣ — Нуқтаи шинокунандаи параллелӣ FFT — Решаи мураббаъ бо истифода аз CORDIC — FFT/iFFT ивазшаванда — Андозаи тағйирёбандаи собит-нуқтаи FFT — Андозаи тағйирёбандаи собит Нуқтаи FFT бе блоки BitReverseCoreC — Андозаи тағирёбандаи собит iFFT — Андозаи тағйирёбандаи собит iFFT бе блоки BitReverseCoreC — Андозаи тағирёбанда-Нуктаи шинокунандаи FFT — Андозаи тағирёбанда-нуқтаи шинокунандаи FFT бе блоки BitReverseCoreC — Нуқтаи шинокунандаи андозаи тағирёбанда iFFT — Нуқтаи шинокунандаи андоза iFFT бе блоки BitReverseCoreC • Блокҳои нав илова карда шуданд: - Таъхири лангар — Хатти таъхири фаъол — Таъхири бозгашти фаъол - FFT2P, FFT4P, FFT8P, FFT16P, FFT32P ва FFT64P - FFT2X, FFT4X, FFT8X, FFT16X, FFT32X ва FFT64X — FFT2, FFT4, VFFT2 ва VFFT4 - Мултитвидлҳои умумӣ ва Твиддлҳои умумӣ (GeneralMultiTwiddle, GeneralTwiddle) — Гибридии FFT (Hybrid_FFT) — FFT қубури мувозӣ (PFFT_Pipe) — Тайёр |
13.1 | ноябри соли 2013 | • Дастгирии дастгоҳҳои зерин хориҷ карда шудааст:
- Arria GX — Тӯфони II - нусхаи HardCopy II, HardCopy III ва HardCopy IV - Stratix, Stratix II, Stratix GX ва Stratix II GX • Ҷараёни мукаммали қабати ALU • Ба блоки Math функсияҳои нав илова карда шуданд. |
идома дод… |
Версия | Сана | Тавсифи |
• Имконияти блоки Simulink fi ба блокҳои Const, DualMem ва LUT илова карда шуд
• Иловаи тарҳи нав собиқamples: — ФФТ дар вақти воқеӣ тағйирёбандаи дақиқ — Филтри интерполяцияи FIR бо коэффисиентҳои навсозӣ — Формасози таъхирнопазир • Блокҳои нав илова карда шуданд: - Таъхири лангар — Полиномӣ — TwiddleAngle - TwiddleROM ва TwiddleROMF - VariableBitReverse — ВФФТ |
||
13.0 | Майи соли 2013 | • Блоки дастгоҳи навшуда бо менюи нави Интихобкунандаи дастгоҳ.
• Блокҳои нави ModelPrim илова карда шуданд: — Const Mult — Тақсим — Мин Макс — Инкор кардан — Маҳсулоти скалярӣ • Нӯҳ блоки нави FFT илова карда шуд • Даҳ намоиши нави ФФТ илова карда шуд |
12.1 | ноябри соли 2012 | • Иловаи хусусияти пӯшиши ALU
• Иловашуда имконоти дақиқи шинокунандаи нуқтаи шинокунанда • Блокҳои нави зерини ModelPrim илова карда шуданд: — AddSub - AddSubFused — CmpCtrl — Математика - Максимум ва Минимум — MinMaxCtrl — Давра — Триг • Блокҳои нави зерини FFT илова карда шуданд: — Edge Detect (EdgeDetect) — Тақсимкунандаи набз (PulseDivider) — Мултипликатори пулс (PulseMultiplier) — FFT бит-реверси бо баромади табиӣ (FFT_BR_Natural) • Иловаи зерин тарҳи нави FIR собиқamples: — Супер-сample decimating FIR филтри — Супер-сample филтри фраксияи FIR • Илова кардани мавқеъ, суръат ва назорати ҷорӣ барои муҳаррикҳои AC (бо қабати ALU) тарҳрезии собиқample |
Маълумоти марбут
Дастури DSP Builder Advanced Blockset
Талаботи система
- DSP Builder барои Intel FPGAs бо асбобҳои MathWorks MATLAB ва Simulink ва нармафзори Intel Quartus® Prime ҳамгиро мешавад.
- Пеш аз насб кардани DSP Builder барои Intel FPGAs, боварӣ ҳосил кунед, ки ҳадди аққал як версияи асбоби MathWorks MATLAB ва Simulink дар истгоҳи кории шумо мавҷуд аст. Шумо бояд ҳамон версияи нармафзори Intel Quartus Prime ва DSP Builder -ро барои Intel FPGAs истифода баред. DSP Builder барои Intel FPGAs танҳо версияҳои 64-битии MATLAB -ро дастгирӣ мекунад.
- Аз v18.0, DSP Builder барои Intel FPGAs блоки пешрафта барои Intel Quartus Prime Pro Edition ва Intel Quartus Prime Standard Edition дастрас аст. DSP Builder барои блоки стандартии Intel FPGAs танҳо барои Intel Quartus Prime Standard Edition дастрас аст.
Љадвали 2. Созандаи DSP барои вобастагии Intel FPGAs MATLAB
Версия | Версияҳои дастгирӣшудаи MATLAB | ||
Блоки стандартии DSP Builder | DSP Builder Advanced Blockset | ||
Нашри стандартии Intel Quartus Prime | Нашри Intel Quartus Prime Pro | ||
22.4 | Дастрас нест | R2022a R2021b R2021a R2020b R2020a | |
22.3 | Дастрас нест | R2022a R2021b R2021a R2020b R2020a | |
22.1 | Дастрас нест | R2021b R2021a R2020b R2020a R2019b | |
21.3 | Дастрас нест | R2021a R2020b R2020a R2019b R2019a | |
21.1 | Дастрас нест | R2020b R2020a R2019b R2019a R2018b | |
20.1 | Дастрас нест | R2019b R2019a R2018b R2018a R2017b R2017a | |
19.3 | Дастрас нест | R2019a R2018b R2018a R2017b | |
идома дод… |
Версия | Версияҳои дастгирӣшудаи MATLAB | ||
Блоки стандартии DSP Builder | DSP Builder Advanced Blockset | ||
Нашри стандартии Intel Quartus Prime | Нашри Intel Quartus Prime Pro | ||
R2017a R2016b | |||
19.1 | Дастгир карда намешавад | R2013a | R2018b R2018a R2017b R2017a R2016b |
18.1 | R2013a | R2013a | R2018a R2017b R2017a R2016b |
18.0 | R2013a | R2013a | R2017b R2017a R2016b R2016a R2015b |
17.1 | R2013a | R2013a | R2016a R2015b R2015a R2014b R2014a R2013b |
Шарҳ:
DSP Builder барои блоки пешрафтаи Intel FPGA барои ҳама амалҳо намудҳои собит-нуқтаи Simulink-ро истифода мебарад ва версияҳои литсензияшудаи Simulink Fixed Point-ро талаб мекунад. Intel инчунин асбобҳои DSP System ва Toolbox System-ро тавсия медиҳад, ки баъзе аз онҳо тарроҳӣ шудаандamples истифода.
Маълумоти марбут
Насб ва иҷозатномадиҳии нармафзори Intel.
DSP Builder барои Intel® FPGAs Release Notes 9
Ҳуҷҷатҳо / Сарчашмаҳо
![]() |
Intel DSP Builder барои Intel FPGAs [pdf] Дастури корбар DSP Builder барои Intel FPGAs, Builder for Intel FPGAs, Intel FPGAs, FPGAs |