د Intel FPGAs لپاره د DSP جوړونکی
د محصول معلومات
محصول د Intel FPGAs لپاره د DSP بلډر په نوم یادیږي. دا د سافټویر وسیله ده چې کاروونکو ته اجازه ورکوي چې په Intel FPGAs کې د ډیجیټل سیګنال پروسس کولو (DSP) الګوریتم ډیزاین او پلي کړي. وسیله یو ګرافیکي انٹرفیس چمتو کوي چې د MathWorks MATLAB او Simulink وسیلې سره مدغم کیږي ، کاروونکو ته اجازه ورکوي چې د بلاک ډیاګرام طریقې په کارولو سره DSP سیسټمونه ډیزاین کړي. دا وسیله مختلف نسخې لري، د وروستي نسخه 22.4 سره. محصول د ډیری بیاکتنو څخه تیر شوی، هر بیاکتنه د نوي ځانګړتیاوو، بګ فکسونو، او پرمختګونو معرفي کولو سره. د بیاکتنې تاریخ جدول په هره نسخه کې د بدلونونو لنډیز وړاندې کوي. محصول دوه بلاکسیټ نسخې لري: معیاري بلاکسیټ او پرمختللي بلاکسیټ. معیاري بلاکسیټ د Intel Quartus Prime Standard Edition لپاره شتون لري، پداسې حال کې چې پرمختللي بلاکسیټ د Intel Quartus Prime Pro Edition او Intel Quartus Prime Standard Edition دواړو لپاره شتون لري. محصول د سیسټم اړتیاوې لري چې د مناسب نصب او کارونې لپاره باید پوره شي. دا د MathWorks MATLAB او Simulink وسیلې لږترلږه یوې نسخې ته اړتیا لري ، د MATLAB 64-bit نسخو لپاره ملاتړ سره. د Intel Quartus Prime سافټویر نسخه باید د Intel FPGAs لپاره د DSP جوړونکي نسخه سره سمون ولري چې کارول کیږي. پرمختللی بلاکسیټ د ټولو عملیاتو لپاره د سمولنک فکسډ پوائنټ ډولونه کاروي او د سمولنک فکسډ پوائنټ جواز لرونکي نسخو ته اړتیا لري. انټیل د اضافي فعالیت لپاره د DSP سیسټم اوزار بکس او د مخابراتو سیسټم اوزار بکس هم وړاندیز کوي.
د محصول کارولو لارښوونې
- ډاډ ترلاسه کړئ چې تاسو په خپل کاري سټیشن کې د MathWorks MATLAB او سمولنک وسیلې مناسب نسخه لرئ. دا وسیله یوازې د MATLAB 64-bit نسخې ملاتړ کوي.
- ډاډ ترلاسه کړئ چې تاسو د Intel Quartus Prime سافټویر مناسب نسخه نصب کړی. نسخه باید د Intel FPGAs لپاره د DSP بلډر نسخه سره سمون ولري چې تاسو یې کاروئ.
- د Intel FPGAs لپاره د DSP بلډر لانچ کړئ او ګرافیکي انٹرفیس خلاص کړئ.
- د وسیلې لخوا چمتو شوي د بلاک ډیاګرام طریقې په کارولو سره خپل DSP سیسټم ډیزاین کړئ. د خپل مطلوب الګوریتم جوړولو لپاره موجود بلاکونه او ځانګړتیاوې وکاروئ.
- مشوره واخلئtage ستاسو په ډیزاین کې د ټولو عملیاتو لپاره د سمولنک فکسډ پوائنټ ډولونه. ډاډ ترلاسه کړئ چې تاسو د سمولنک فکسډ پوائنټ لپاره اړین جوازونه لرئ.
- که تاسو اضافي فعالیت ته اړتیا لرئ، د DSP سیسټم اوزار بکس او د مخابراتو سیسټم اوزار بکس کارولو ته پام وکړئ، کوم چې د Intel لخوا وړاندیز شوي.
- یوځل چې ستاسو ډیزاین بشپړ شي، تاسو کولی شئ اړین تولید کړئ fileد Intel FPGA پروګرام کولو لپاره.
د دې کارونې لارښوونو په تعقیب سره، تاسو به وکولی شئ په مؤثره توګه د Intel FPGAs لپاره د DSP بلډر په کارولو سره د Intel FPGAs لپاره د DSP الګوریتم ډیزاین او پلي کړئ.
د Intel® FPGAs ریلیز نوټونو لپاره د DSP جوړونکی
اړوند معلومات
- د پوهې بنسټ
- د سافټویر نصب او جواز ورکول
اراټا
خطا د فعالیت نیمګړتیاوې یا تېروتنې دي، کوم چې ممکن محصول د خپرو شویو ځانګړتیاو څخه د انحراف لامل شي. د اسنادو مسلو کې تېروتنې، ناڅرګند توضیحات، یا د اوسني خپاره شوي مشخصاتو یا محصول اسنادو څخه پاتې کیدل شامل دي.
د errata او د خطا لخوا اغیزمن شوي نسخو په اړه د بشپړ معلوماتو لپاره، د Intel® د پوهې بنسټ پاڼې ته مراجعه وکړئ webسایټ
اړوند معلومات
د پوهې بنسټ
د Intel FPGAs پرمختللي بلاکسیټ بیاکتنې تاریخ لپاره DSP جوړونکی
نسخه | نیټه | تفصیل |
22.4 | 2022.12.12 | اضافه شوي میټریکس ضرب انجن ډیزاین Example. |
22.3 | 2022.09.30 | • ښه فعالیت:
- د DSP جوړونکی اوس د FP16 او Bfloat16 لپاره د FP DSP بلاک کاروي، په سمه توګه ګرد شوی، اضافه کړئ, فرعي or AddSub په Intel Agilex وسیلو کې - د DSP بلډر بلاکسیټ کې د توزیع او طبیعي لاګ لپاره د DSP درنو او DSP ر lightا جوړښتونو ته لاسرسی چمتو کړی. - د دوه ټیټ دقیق FP فارمیټونو لپاره د FP FFT منطق کارول ښه شوي: FP16 او FP19. • په پلیټ فارم ډیزاینر کې د نورو IP سره د DSP جوړونکي ډیزاینونو ښه ادغام. - د DSP جوړونکی نه خلاصوي مګر د (اختیاري) پیچلي سیګنالونو ویکتورونه د واحد کنډیټ وجود په توګه ساتي. - تاسو کولی شئ کانډیټ ته دودیز رول هم وټاکئ. د DSP بلډر په اتوماتيک ډول د DSP بلډر ماډل نوم سره د انٹرفیس مخکینۍ کولو سره د ځانګړي نومونو سره ډیری کانډیټونه ګماري. • د ډیفالټ ترتیب ښه شوی FFT د FFT پیرامیټونو بدلولو په وخت کې د غلطیو کمولو لپاره بلاکونه. • د داخلي حالت بیا تنظیمولو لپاره اختیار چمتو شوی FIR د ګرمې بیا تنظیم کولو پرمهال بلاک کړئ. • یو کتابتون اضافه کړی چې د سمولنک بلاکونه لري چې د DSP جوړونکي ډیزاین ملاتړ کوي. |
22.2 | 2022.03.30 | د داخلي تکرار شمیر کم شوی کورډیک د سرچینو کارول کمولو او دقت زیاتولو لپاره بلاک کول. |
ادامه… |
نسخه | نیټه | تفصیل |
22.1 | 2022.06.30 | • د ځنډ راپور ورکولو ته اضافه شوي GPIO بلاک (په اړه د ځنډ راپور ورکولو سره ورته چینل IO
بلاکونه). • یو هایبرډ بیرته تر شا اضافه شوی VFFT بلاک ، کوم چې د معلوماتو دوامداره جریان ملاتړ کوي کله چې د FFT اندازه بدل شي پرته لدې چې د FFT پایپ لاین فلش کړي. • د Intel Cyclone 10 LP، Intel MAX 10، Cyclone IV E+GX لپاره په DSP بلډر پرمختللي پرو کې ملاتړ اضافه شوی. تاسو باید تولید شوی RTL د Intel Quartus Std نسخه سره تالیف کړئ. • د لوستلو د لاسرسي د کنټرول میکانیزم ته غزول شريکول بلاک • د بدلولو په واسطه د DSP بلاک پیکینګ ښه شوی اضافه کړئ, فرعي، او مکس یو متحرک ته AddSub بلاک |
21.4 | 2021.12.30 | زیاته کړه AXI4StreamReceiver او AXI4StreamTransmitter ته جریان کتابتون |
21.3 | 2021.09.30 | • د DFT کتابتون اضافه شوی DFT, ReorderBlock، او ReorderAndRescale بلاکونه
• د سایکلون V وسیلو لپاره ملاتړ اضافه شوی • د DSP بلډر حافظې بلاکونو ته د مشورې لوستلو لاسرسي (RA) کنټرولونه اضافه کړل • د FFT بلاکسیټ یو ساده بیرته تر شا اضافه شوی • پرته له دې چې د نسخې سره مطابقت لرونکي Intel Quartus Prime انسټالشن ته اړتیا ولري د DSP بلډر سټینډالون نصبولو وړتیا اضافه کړه |
21.1 | 2021.06.30 | • اضافه شوی محدود دولتي ماشین بلاک او ډیزاین example.
• د MATLAB نسخه لپاره ملاتړ اضافه شوی: R2020b |
20.1 | 2020.04.13 | د وسیله انتخاب کونکی لرې شوی د وسیلې پیرامیټونه پینل |
2019.09.01 | د Intel Agilex® وسیلو لپاره ملاتړ اضافه شوی. | |
19.1 | 2019.04.01 | • د دوه نوي فلوټینګ پوائنټ ډولونو float16_m7 (bfloat) او float19_m10 لپاره ملاتړ اضافه شوی.
• د انحصاري ځنډ ځانګړتیا اضافه کړه. • د FIFO بفر ډکولو کچې راپور ورکول شامل کړل. |
18.1 | 2018.09.17 | • د HDL واردول اضافه شوي.
• د C++ سافټویر ماډلونه اضافه کړل. |
18.0 | 2018.05.08 | • د DSP جوړونکي ډیزاینونو د اتوماتیک بیا تنظیم کولو لپاره ملاتړ اضافه شوی. بیا تنظیم کول په ډیزاین کې د راجسترونو لږترلږه سیټ ټاکي چې بیا تنظیم ته اړتیا لري، پداسې حال کې چې د ډیزاین سم فعالیت ساتل کیږي. د راجسترونو شمیر کمول چې د DSP بلډر بیا تنظیم کول ممکن د پایلو ښه کیفیت ورکړي د بیلګې په توګه کم شوی ساحه او د Fmax زیاتوالی.
• د بټ ساحو لپاره ملاتړ اضافه شوی شريکول بلاک دا ساحې د موجوده بټ ساحې ملاتړ ته ورته فعالیت چمتو کوي RegField او RegOut بلاکونه • د HDL واردولو لپاره د بیټا ملاتړ اضافه شوی، کوم چې د DSP جوړونکي ډیزاین کې VHDL یا Verilog HDL ترکیب وړ ډیزاینونه شاملوي. بیا تاسو کولی شئ وارد شوي ډیزاین د DSP بلډر سمولنک اجزاوو سره ترکیب کړئ. د HDL واردولو کې لږترلږه د کاروونکي انٹرفیس شامل دی، مګر ځینې لاسي تنظیم ته اړتیا لري. د دې خصوصیت کارولو لپاره، تاسو د MathWorks HDL تصدیق کونکي وسیلې لپاره جواز ته اړتیا لرئ. |
17.1 | 2017.11.06 | • سوپر ایس اضافه شویampد NCO ډیزاین example.
• د Intel Cyclone® 10 او Intel Stratix® 10 وسیلو لپاره ملاتړ اضافه شوی. • له منځه وړل شوي مثالونه سیګنالونه بلاک • د WYSIWYG ړنګ شوی اختیار آن ترکیب معلومات بلاک |
17.0 | 2017.05.05 | • د Intel په توګه بیا نومول شوی
• استخراج شوی سیګنالونه بلاک • د ګاسیان او تصادفي شمیرې جنراتور ډیزاین اضافه شویamples • د متغیر اندازه سپرونه اضافه شويampرهبري شوي FFT ډیزاین example • اضافه شوی HybridVFFT بلاک • اضافه شوی جنرالVTwiddle او GeneralMultVTwiddle بلاکونه |
16.1 | 2016.11.10 | • د LTE حوالې ډیزاین لپاره 4-چینل 2-انټینا DUC او DDC اضافه کړل
• د BFU_simple بلاک اضافه شوی • معیاري او پرو نسخې جوړې شوې. پرو د ارریا 10 وسیلو ملاتړ کوي؛ معیاري د نورو ټولو کورنیو ملاتړ کوي. • تخریب شوی سیګنالونه بلاک • د DSP بلډر مینو کې د Avalon-MM انٹرفیس ترتیبات تنظیم کولو لپاره فعالیت اضافه شوی |
ادامه… |
نسخه | نیټه | تفصیل |
16.0 | 2016.05.02 | • بیا تنظیم شوي کتابتونونه
• په MAX 10 وسیلو کې د فولډ کولو ښه پایلې • نوی ډیزاین اضافه شویamples: - د ګاسیان تصادفي شمیرې جنراتور - DUC_4C4T4R او DDC_4C4T4R LTE ډیجیټل پورته او ښکته تبادله • د FFT د شاخه کولو نوې ستراتیژي اضافه کړه: prune_to_widths() |
15.1 | 2015.11.11 | • استخراج شوی Quartus II چلول او موډلسیم چلول بلاکونه
• د ساعت تیریدو ملاتړ اضافه شوی • د بیا تنظیمیدونکي FIR فلټرونه اضافه شوي • د بس انٹرفیسونه ښه شوي: - د خطا چک کول او راپور ورکول ښه شوي - د سمولو دقت ښه شوی - د بس غلام منطق پلي کول ښه شوي - د ساعت تیریدل ښه شوي • ځینې Avalon-MM انٹرفیسونه بدل کړل • نوي بلاکونه اضافه کړل: — د ارزښتونو نیول — Fanout — وقفه — ویکټورفینوټ • اضافه شوي IIR: د بشپړ نرخ فکسډ پوائنټ او IIR: د بشپړ نرخ فلټینګ پوائنټ ډیمو • د موډیم حواله ډیزاین اضافه شوي لیږد او ترلاسه کول |
15.0 | می ۲۰۲۳ | • د SystemVerilog محصول لپاره ملاتړ اضافه شوی
• د خارجي یادونو کتابتون اضافه شوی • اضافه شوی بهرنۍ حافظه بلاک • نوی اضافه شوی په دواړو بندرونو کې لیکلو ته اجازه ورکړئ پیرامیټر ته DualMem بلاک • بدل شوي پارامترونه آن AvalonMMSlaveSettings بلاک |
14.1 | دسمبر 2014 | • د Arria 10 هارډ فلوټینګ پوائنټ بلاکونو لپاره ملاتړ اضافه شوی
• د BusStimulus او BusStimulus اضافه شويFileد حافظې نقشه شوي راجسترونو ډیزاین ته د لوستونکي بلاکونه example. • د AvalonMMSlaveSettings بلاک او اضافه شوی د DSP جوړونکی> Avalon Interfaces> Avalon-MM غلام د مینو اختیار • د کنټرول او سیګنال بلاکونو څخه د بس پیرامیټونه لرې شوي • د لاندنی ډیزاین پخوانی لیرې کړیamples: - د رنګ ځای بدلونکی (د سرچینو شریکولو فولډ) - د کوفیینټ تازه کولو سره د FIR فلټر انټرپول کول - ابتدايي FIR فلټر (د سرچینو شریکولو فولډ) - واحد-Stagد IIR فلټر (د سرچینو شریکولو فولډ) - درېtagد IIR فلټر (د سرچینو شریکولو فولډ) • د سیسټم دننه-لوپ ملاتړ اضافه شوی • نوي بلاکونه اضافه کړل: - د فلوټینګ پوائنټ کلاسیفیر - د فلوټینګ پوائنټ ضرب جمع کول - د ریاضی بلاک ته د hypotenuse فعالیت اضافه شوی • اضافه شوی ډیزاین پخوانیamples: - د رنګ ځای بدلونکی - پیچلي FIR - د ابتدايي بلاکونو څخه CORDIC - د کریسټ فکتور کمول - FIR فولډ کول - د متغیر انټیجر نرخ د کمولو فلټر - د ویکتور ترتیب - ترتیب او تکراري |
ادامه… |
نسخه | نیټه | تفصیل |
• د حوالې ډیزاینونه اضافه شوي:
- د کریسټ فکتور کمول - مستقیم RF د ترکیب وړ ټیسټ بینچ سره - د ډینامیک ډیسیمیشن فلټر - د بیا تنظیم کولو وړ ډیسیمیشن فلټر - د متغیر انټیجر نرخ د کمولو فلټر • د سرچینې شریکولو فولډر لرې شوی • د ALU فولډر تازه شوی |
||
14.0 | جون ۲۰۲۱ | • د MAX 10 FPGAs لپاره ملاتړ اضافه شوی.
• د سایکلون III او Stratix III وسیلو لپاره لیرې شوي ملاتړ • ښه شوی د DSP جوړونکی ماډل سیم چلوي اختیار، کوم چې اوس تاسو ته اجازه درکوي موډل سیم د لوړې کچې ډیزاین یا انفرادي فرعي ماډلونو لپاره پرمخ بوځي • د HDL نسل د وسیلې کچې لارښود کې بدل شوی (د ټاکل شوي هدف RTL لارښود لاندې) نه د لارښودونو په ترتیب کې • د بس انٹرفیس کې د لوستلو سیګنال اضافه شوی • په FIFO کې روښانه بندر اضافه شوی • د 13 FFT بلاکونه تخریب شوي • نوی ډیزاین اضافه شویamples: - د Avalon-ST انٹرفیس (Input and Output FIFO بفر) د بیک فشار سره - د Avalon-ST انٹرفیس (د FIFO بفر محصول) د بیک فشار سره - د ثابت ټکی ریاضی فعالیتونه - د کوردیک په کارولو سره فرکشني مربع ریښه - نورمالیزر - موازي FFT - موازي فلوټینګ پوائنټ FFT - د کوردیک په کارولو سره مربع ریښه - د بدلولو وړ FFT/iFFT - د متغیر اندازه ثابت ټکي FFT - د متغیر اندازه فکسډ پوائنټ FFT پرته له BitReverseCoreC بلاک څخه - د متغیر اندازه ثابت نقطه iFFT - د متغیر اندازه فکسډ پوائنټ iFFT پرته له BitReverseCoreC بلاک څخه - د متغیر اندازه فلوټینګ پوائنټ FFT - د متغیر اندازه فلوټینګ پوائنټ FFT پرته له BitReverseCoreC بلاک څخه - د متغیر اندازه فلوټینګ پوائنټ iFFT - د متغیر اندازه فلوټینګ پوائنټ iFFT پرته له BitReverseCoreC بلاک څخه • نوي بلاکونه اضافه کړل: - د لنگر ځنډ - د ځنډ لاین فعال شوی - د فیډبیک ځنډ فعال شوی - FFT2P، FFT4P، FFT8P، FFT16P، FFT32P، او FFT64P - FFT2X، FFT4X، FFT8X، FFT16X، FFT32X، او FFT64X - FFT2، FFT4، VFFT2، او VFFT4 - جنرال ملټي ویډل او عمومي ټویډل (جنرال ملټي ټویډل، جنرال ټویډل) - هایبرډ FFT (Hybrid_FFT) - موازي پایپ لاین FFT (PFFT_Pipe) - چمتو دی |
13.1 | نومبر ۲۰۲۰ | • د لاندې وسیلو لپاره لیرې شوي ملاتړ:
- ارریا جی ایکس – سایکلون II - هارډ کاپي II، هارډ کاپي III، او هارډ کاپي IV - Stratix، Stratix II، Stratix GX، او Stratix II GX • د ALU فولډ جریان ښه شوی • د ریاضی بلاک ته نوي افعال اضافه کړل. |
ادامه… |
نسخه | نیټه | تفصیل |
• Const، DualMem، او LUT بلاکونو ته د Simulink fi بلاک اختیار اضافه شوی
• نوی ډیزاین اضافه شویamples: - د متغیر دقیق ریښتیني وخت FFT - د کوفیینټ تازه کولو سره د FIR فلټر انټرپول کول - د وخت ځنډ بیمفارمر • نوي بلاکونه اضافه کړل: - د لنگر ځنډ – پولینومیال - ټویډل زاویه - TwiddleROM او TwiddleROMF - VariableBitReverse - VFFT |
||
13.0 | می ۲۰۲۳ | • د نوي وسیلې انتخاب مینو سره د وسیلې بلاک تازه شوی.
• نوي ماډل پریم بلاکونه اضافه کړل: – Const Mult – ویشل - MinMax – منفي - د سکالر محصول • نهه نوي FFT بلاکونه اضافه کړل • د FFT لس نوي مظاهرې اضافه شوي |
12.1 | نومبر ۲۰۲۰ | • د ALU فولډ کولو ځانګړتیا اضافه کړه
• زیات شوي دقت د فلوټینګ پوائنټ اختیارونه • لاندې نوي ماډل پریم بلاکونه اضافه کړل: - AddSub — AddSubFused - CmpCtrl – ریاضی - اعظمي او لږ تر لږه - MinMaxCtrl – ګرد – ټریګ • لاندې نوي FFT بلاکونه اضافه کړل: - څنډه کشف (EdgeDetect) - د نبض ویشونکی (Pulse Divider) - د نبض ضرب (Pulse Multiplier) - بیټ-ریورس FFT د طبیعي محصول سره (FFT_BR_Natural) • د لاندې نوي FIR ډیزاین پخوانی اضافه کړamples: - سوپر ایسample decimating FIR فلټر - سوپر ایسampد فرکشني FIR فلټر • د AC موټرو لپاره موقعیت، سرعت، او اوسنی کنټرول اضافه شوی (د ALU فولډینګ سره) ډیزاین پخوانیample |
اړوند معلومات
د DSP جوړونکي پرمختللي بلاکسیټ لاسي کتاب
د سیسټم اړتیاوې
- د Intel FPGAs لپاره DSP جوړونکی د MathWorks MATLAB او Simulink وسیلو او د Intel Quartus® Prime سافټویر سره مدغم کیږي.
- ډاډ ترلاسه کړئ چې لږترلږه د MathWorks MATLAB او Simulink وسیلې ستاسو په کاري سټیشن کې شتون لري مخکې لدې چې تاسو د Intel FPGAs لپاره DSP بلډر نصب کړئ. تاسو باید د Intel Quartus Prime سافټویر او DSP جوړونکي ورته نسخه د Intel FPGAs لپاره وکاروئ. د Intel FPGAs لپاره DSP جوړونکی یوازې د MATLAB 64-bit نسخو ملاتړ کوي.
- د v18.0 څخه، د Intel FPGAs پرمختللي بلاکسیټ لپاره DSP جوړونکی د Intel Quartus Prime Pro Edition او Intel Quartus Prime Standard Edition لپاره شتون لري. د Intel FPGAs معیاري بلاکسیټ لپاره DSP جوړونکی یوازې د Intel Quartus Prime Standard Edition لپاره شتون لري.
جدول 2. د Intel FPGAs MATLAB انحصارونو لپاره د DSP جوړونکی
نسخه | د MATLAB ملاتړ شوي نسخې | ||
د DSP جوړونکي معیاري بلاکسیټ | د DSP جوړونکي پرمختللي بلاکسیټ | ||
د Intel Quartus Prime Standard Edition | د Intel Quartus Prime Pro Edition | ||
22.4 | شتون نلري | R2022a R2021b R2021a R2020b R2020a | |
22.3 | شتون نلري | R2022a R2021b R2021a R2020b R2020a | |
22.1 | شتون نلري | R2021b R2021a R2020b R2020a R2019b | |
21.3 | شتون نلري | R2021a R2020b R2020a R2019b R2019a | |
21.1 | شتون نلري | R2020b R2020a R2019b R2019a R2018b | |
20.1 | شتون نلري | R2019b R2019a R2018b R2018a R2017b R2017a | |
19.3 | شتون نلري | R2019a R2018b R2018a R2017b | |
ادامه… |
نسخه | د MATLAB ملاتړ شوي نسخې | ||
د DSP جوړونکي معیاري بلاکسیټ | د DSP جوړونکي پرمختللي بلاکسیټ | ||
د Intel Quartus Prime Standard Edition | د Intel Quartus Prime Pro Edition | ||
R2017a R2016b | |||
19.1 | نه ملاتړ شوی | R2013a | R2018b R2018a R2017b R2017a R2016b |
18.1 | R2013a | R2013a | R2018a R2017b R2017a R2016b |
18.0 | R2013a | R2013a | R2017b R2017a R2016b R2016a R2015b |
17.1 | R2013a | R2013a | R2016a R2015b R2015a R2014b R2014a R2013b |
یادونه:
د Intel FPGAs پرمختللي بلاکسیټ لپاره DSP جوړونکی د ټولو عملیاتو لپاره د سمولنک فکسډ پوائنټ ډولونه کاروي او د سمولنک فکسډ پوائنټ جواز لرونکي نسخو ته اړتیا لري. انټیل د DSP سیسټم اوزار بکس او د مخابراتو سیسټم اوزار بکس هم وړاندیز کوي ، کوم چې ځینې ډیزاین کويampلږ کارول.
اړوند معلومات
د Intel سافټویر نصب او جواز ورکول.
د Intel® FPGAs ریلیز نوټس 9 لپاره DSP جوړونکی
اسناد / سرچینې
![]() |
د Intel FPGAs لپاره د انټل DSP جوړونکی [pdf] د کارونکي لارښود د Intel FPGAs لپاره DSP جوړونکی، د Intel FPGAs لپاره جوړونکی، Intel FPGAs، FPGAs |