Intel-LOGO

Neach-togail DSP airson FPGAn Intel

DSP-Builder-for-Intel-FPGAs-PRODUCT

Fiosrachadh toraidh

Canar DSP Builder ris an toradh airson Intel FPGAn. Is e inneal bathar-bog a th’ ann a leigeas le luchd-cleachdaidh algorithms giollachd chomharran didseatach (DSP) a dhealbhadh agus a bhuileachadh air Intel FPGAn. Tha an inneal a’ toirt seachad eadar-aghaidh grafaigeach a tha ag aonachadh leis an inneal MathWorks MATLAB agus Simulink, a’ leigeil le luchd-cleachdaidh siostaman DSP a dhealbhadh a’ cleachdadh dòigh-obrach bloca diagram. Tha dreachan eadar-dhealaichte aig an inneal, leis an dreach as ùire 22.4. Tha an toradh air a dhol tro ghrunn ath-sgrùdaidhean, le gach ath-sgrùdadh a’ toirt a-steach feartan ùra, rèiteachadh bug, agus leasachaidhean. Tha an clàr eachdraidh mùthaidh a’ toirt geàrr-chunntas air na h-atharrachaidhean a chaidh a dhèanamh anns gach dreach. Tha dà dhreach de bhlocaichean aig an toradh: an blockset àbhaisteach agus an blockset adhartach. Tha an blockset àbhaisteach ri fhaighinn airson Intel Quartus Prime Standard Edition, fhad ‘s a tha an blockset adhartach ri fhaighinn airson gach cuid Intel Quartus Prime Pro Edition agus Intel Quartus Prime Standard Edition. Tha riatanasan siostam aig an toradh a dh’ fheumar a choileanadh airson stàladh agus cleachdadh ceart. Feumaidh e co-dhiù aon dreach den inneal MathWorks MATLAB agus Simulink, le taic airson dreachan 64-bit de MATLAB. Bu chòir an dreach bathar-bog Intel Quartus Prime a bhith co-ionnan ris an dreach de DSP Builder airson Intel FPGAn a thathar a’ cleachdadh. Bidh an blockset adhartach a’ cleachdadh seòrsaichean puing stèidhichte Simulink airson a h-uile gnìomhachd agus feumaidh e dreachan ceadaichte de Simulink Fixed Point. Tha Intel cuideachd a’ moladh Bogsa Innealan Siostam DSP agus Bogsa Innealan an t-Siostam Conaltraidh airson comas-gnìomh a bharrachd.

Stiùireadh airson cleachdadh bathar

  1. Dèan cinnteach gu bheil dreach co-fhreagarrach agad den inneal MathWorks MATLAB agus Simulink air a chuir a-steach don ionad-obrach agad. Chan eil an inneal a’ toirt taic ach do dhreachan 64-bit de MATLAB.
  2. Dèan cinnteach gu bheil an tionndadh iomchaidh de bhathar-bog Intel Quartus Prime air a chuir a-steach. Bu chòir don dreach a bhith co-ionnan ris an dreach de DSP Builder airson Intel FPGAn a tha thu a’ cleachdadh.
  3. Cuir air bhog DSP Builder airson Intel FPGAn agus fosgail an eadar-aghaidh grafaigeach.
  4. Dealbhaich an siostam DSP agad a’ cleachdadh an dòigh-obrach bloca diagram a thug an inneal seachad. Cleachd na blocaichean agus na feartan a tha rim faighinn gus an algairim a tha thu ag iarraidh a thogail.
  5. Gabh advantage de na seòrsaichean puingean stèidhichte Simulink airson a h-uile gnìomh nad dhealbhadh. Dèan cinnteach gu bheil na ceadan riatanach agad airson Simulink Fixed Point.
  6. Ma tha feum agad air comas-gnìomh a bharrachd, smaoinich air a bhith a’ cleachdadh Bogsa Innealan Siostam DSP agus Bogsa Innealan an t-Siostam Conaltraidh, a tha Intel a’ moladh.
  7. Aon uair ‘s gu bheil an dealbhadh agad deiseil, faodaidh tu an rud riatanach a ghineadh files airson prògramadh FPGA Intel.

Le bhith a’ leantainn an stiùiridh cleachdaidh seo, bidh e comasach dhut algorithms DSP a dhealbhadh agus a bhuileachadh gu h-èifeachdach air Intel FPGAn a’ cleachdadh DSP Builder airson Intel FPGAn.

Neach-togail DSP airson notaichean fuasglaidh Intel® FPGAn

Fiosrachadh Co-cheangailte

  • Bun-Eòlas
  • Stàladh agus ceadachd bathar-bog

Erratum

Is e uireasbhaidhean no mearachdan gnìomh a th’ ann an errata, a dh’ fhaodadh an toradh gluasad bho shònrachaidhean foillsichte. Tha cùisean sgrìobhainnean a’ toirt a-steach mearachdan, tuairisgeulan neo-shoilleir, no dearmadan bho shònrachaidhean foillsichte gnàthach no sgrìobhainnean toraidh.
Airson làn fhiosrachadh mu mhearachdan agus na dreachan air an tug errata buaidh, thoir sùil air duilleag Bunait Fiosrachaidh an Intel® weblàrach.

Fiosrachadh Co-cheangailte
Bun-Eòlas

Neach-togail DSP airson Eachdraidh Ath-sgrùdadh Blockset Adhartach Intel FPGA

Tionndadh Ceann-latha Tuairisgeul
22.4 2022.12.12 Dealbhadh einnsean iomadachadh Matrix a bharrachd example.
22.3 2022.09.30 • Coileanadh nas fheàrr:

- Bidh DSP Builder a-nis a’ cleachdadh bloc FP DSP airson FP16 agus Bfloat16, air a chuairteachadh gu ceart, Cuir ris, Fo or CuirSub air innealan Intel Agilex

- A’ toirt cothrom air ailtireachd trom DSP agus solais DSP airson log nàdarrach agus nàdarra ann am bloca DSP Builder.

- cleachdadh loidsig FP FFT leasaichte airson dà chruth FP le mionaideachd nas ìsle: FP16 agus FP19.

• Amalachadh nas fheàrr de dhealbhaidhean DSP Builder le IP eile ann an Dealbhadair Àrd-ùrlar.

- Cha bhith DSP Builder a’ sgaoileadh ach bidh e a’ cumail còmhla vectaran de chomharran iom-fhillte (gu roghnach) mar aon bhuidheann giùlain.

- Faodaidh tu cuideachd dreuchd àbhaisteach a shònrachadh don t-seada. Bidh DSP Builder gu fèin-ghluasadach a’ sònrachadh grunn chlàran le ainmean gun samhail le bhith a’ ro-leasachan an eadar-aghaidh le ainm modail DSP Builder.

• Leasaich suidheachadh bunaiteach an FFT blocaichean gus mearachdan a lughdachadh nuair a dh’ atharraicheas tu paramadairean FFT.

• Air a thoirt seachad roghainn airson ath-shuidheachadh an staid a-staigh an FIR bloc rè ath-shuidheachadh blàth.

• Chuir sinn leabharlann ris anns a bheil na blocaichean Simulink a tha DSP Builder a’ dealbhadh a’ toirt taic.

22.2 2022.03.30 Lùghdachadh air an àireamh ath-aithris a-staigh CORDIC bloc gus cleachdadh ghoireasan a lughdachadh agus cruinneas àrdachadh.
a’ leantainn…
Tionndadh Ceann-latha Tuairisgeul
22.1 2022.06.30 • Chaidh aithris latency a chur ris an GPIO bloc (coltach ri aithris latency air an Sianal IO

blocaichean).

• Chuir sinn cùl ri cùl tar-chinealach ris VFFT bloc, a bheir taic do shruthadh leantainneach de dhàta nuair a dh’ atharraicheas meud FFT gun a bhith a’ sruthadh loidhne-phìoban FFT.

• Taic a bharrachd airson Intel Cyclone 10 LP, Intel MAX 10, Cyclone IV E + GX ann an DSP Builder Advanced Pro. Feumaidh tu an RTL a chaidh a chruthachadh a chuir ri chèile le deasachadh Intel Quartus Std.

• Leudaich sinn an uidheamachd smachd ruigsinneachd leughaidh gu RoinnteMems bhac

• Pacadh bloc DSP nas fheàrr le tionndadh Cuir ris, Fo, agus Mux gu fiùghantach CuirSub bhac

21.4 2021.12.30 Air a chur ris Glacadair Sruth AXI4 agus AXI4StreamTransmitter chun an Sruthadh leabharlann
21.3 2021.09.30 • Leabharlann DFT air a chur ris le DFT, Ath-òrdachadhBloc, agus Ath-òrdachadh agus ath-sgèile blocaichean

• Taic a bharrachd airson innealan Cyclone V

• Chaidh smachdan ruigsinneachd leughaidh comhairleachaidh (RA) a chuir ri blocaichean cuimhne DSP Builder

• Chuir sinn blockset FFT air ais ri cùl nas sìmplidhe

• Comas a bharrachd gus DSP Builder a chuir a-steach leis fhèin gun a bhith feumach air stàladh Intel Quartus Prime a tha co-chosmhail ri dreach

21.1 2021.06.30 • Air a chur ris Inneal Stàite Crìochnaichte bloc agus dealbhadh example.

• Taic a bharrachd airson dreach MATLAB: R2020b

20.1 2020.04.13 Taghadh inneal air a thoirt a-steach Paramadairean inneal pannal.
2019.09.01 Taic a bharrachd airson innealan Intel Agilex®.
19.1 2019.04.01 • Taic a bharrachd airson dà sheòrsa puing-fleòdraidh ùr fleòdradh16_m7 (bfloat) agus float19_m10.

• Feart latency eisimeil air a chur ris.

• Chaidh aithris ìre lìonaidh bufair FIFO a chur ris.

18.1 2018.09.17 • Air a chur ris HDL in-mhalairt.

• Modailean bathar-bog C ++ air an cur ris.

18.0 2018.05.08 • Taic a bharrachd airson ath-shuidheachadh fèin-ghluasadach a’ lughdachadh dealbhadh DSP Builder. Bidh lughdachadh ath-shuidheachadh a’ dearbhadh an t-seata as lugha de chlàran ann an dealbhadh a dh’ fheumas ath-shuidheachadh, agus aig an aon àm a ’gleidheadh ​​​​gnìomhachd ceart an dealbhaidh. Le bhith a’ lughdachadh na h-àireimh de chlàran a dh’ ath-shuidhicheas DSP Builder dh’ fhaodadh càileachd thoraidhean nas fheàrr a thoirt ie raon nas lugha agus barrachd Fmax.

• Taic a bharrachd airson raointean bit ris an RoinnteMem bhac. Tha na raointean sin a’ toirt seachad comas-gnìomh co-chosmhail ris an taic raon bit a th’ ann mar-thà anns an RegField agus RegOut blocaichean.

• Taic beta air a chur ris airson in-mhalairt HDL, a tha a' toirt a-steach dealbhaidhean so-shìneadh VHDL no Verilog HDL ann an dealbhadh DSP Builder. Faodaidh tu an uairsin an dealbhadh a chaidh a thoirt a-steach a shamhlachadh le co-phàirtean DSP Builder Simulink. Tha in-mhalairt HDL a’ toirt a-steach glè bheag de eadar-aghaidh cleachdaiche, ach tha feum air beagan rèiteachadh làimhe. Gus am feart seo a chleachdadh, feumaidh tu cead airson inneal Dearbhaidh MathWorks HDL.

17.1 2017.11.06 • Super-s air a chur risample NCO dealbhadh example.

• Taic a bharrachd airson innealan Intel Cyclone® 10 agus Intel Stratix® 10.

• Eisimpleirean air an toirt air falbh Comharran bhac.

• Sguab às WYSIWYG roghainn air SynthesisInfo bhac.

17.0 2017.05.05 • Ath-bhranndadh mar Intel

• Gun dàil Comharran bhac

• Chaidh dealbhadh Gaussian agus Gineadair Àireamh air thuaiream examples

• Chaidh supers de mheud caochlaideach a chur risampair a stiùireadh le dealbhadh FFT example

• Air a chur ris HibridVFFT bhac

• Air a chur ris SeanalairVTwiddle agus SeanalairMultVTwiddle blocaichean

16.1 2016.11.10 • Air a chur ris 4-channel 2-antenna DUC agus DDC airson dealbhadh iomraidh LTE

• Chaidh BFU_simple bloc a chur ris

• Deasachaidhean Standard and Pro air an cruthachadh. Tha Pro a’ toirt taic do dh’ innealan Arria 10; Bidh Standard a’ toirt taic do gach teaghlach eile.

• Dh'fhàg an Comharran bhac

• Gnìomhachd a bharrachd airson na roghainnean eadar-aghaidh Avalon-MM a shuidheachadh ann an clàr-taice DSP Builder

a’ leantainn…
Tionndadh Ceann-latha Tuairisgeul
16.0 2016.05.02 • Leabharlannan ath-eagraichte

• Toraidhean fillte nas fheàrr air innealan MAX 10

• Chaidh dealbhadh ùr a chur ris examples:

- Gineadair àireamh air thuaiream Gaussian

— DUC_4C4T4R agus DDC_4C4T4R LTE tionndadh didseatach suas is sìos

• Chuir sinn ro-innleachd ùr airson sealg FFT: prune_to_widths()

15.1 2015.11.11 • Gun dàil Ruith Quartus II agus Ruith Modelsim blocaichean

• Chuir sinn taic ri gleoc tarsainn

• Chaidh sìoltachain FIR ath-rèiteachaidh a chur ris

• Eadar-aghaidh bus nas fheàrr:

- Sgrùdadh mhearachdan agus aithris nas fheàrr

- Cruinneas atharrais nas fheàrr

- Buileachadh loidsig tràillean bus nas fheàrr

- Tras-cloc nas fheàrr

• Dh'atharraich cuid de Avalon-MM eadar-aghaidh

• Chaidh blocaichean ùra a chur ris:

—   Glac luachan

—   Fanachd

—   Stad

—   A-mach vector

• IIR air a chur ris: puing stèidhichte làn-ìre agus IIR: demos puing-fleòdraidh làn-ìre

• Cur-ris tar-chuir agus faighinn dealbhadh iomraidh modem

15.0 An Cèitean 2015 • Taic a bharrachd airson toradh SystemVerilog

• Leabharlann chuimhneachain bhon taobh a-muigh air a chur ris

• Air a chur ris Cuimhne a-muigh bhac

• Ùr air a chur ris Ceadaich sgrìobhadh air an dà phort paramadair gu DualMem bhac

• Paramadairean atharraichte air adhart Roghainnean AvalonMMslave bhac

14.1 Dùbhlachd 2014 • Taic a bharrachd airson Arria 10 blocaichean cruaidh-phuing-fleòdraidh

• Chaidh BusStimulus agus BusStimulus a chur risFileBlocaichean leughadair gu clàran le mapa cuimhne dealbhadh example.

• Cuir ris AvalonMMSlaveSettings bloc agus Neach-togail DSP> Eadar-aghaidh Avalon> Tràill Avalon-MM roghainn clàr-taice

• Thoir air falbh crìochan bus bho bhlocaichean Smachd agus Comharran

• Thoir air falbh an dealbhadh a leanas examples:

- Tionndadh àite dath (pasgadh roinneadh ghoireasan)

- Ag eadar-theangachadh FIR Filter le co-èifeachdan ùrachaidh

- Filter FIR prìomhadail (pasgadh roinneadh ghoireasan)

— Singilte-Stage Filter IIR (Pasgadh Roinn Goireasan)

— Tri-stage Filter IIR (Pasgadh Roinn Goireasan)

• Taic siostam-in-the-loop air a chur ris

• Chaidh blocaichean ùra a chur ris:

- Seòrsaiche puing-fleòdraidh

- Bidh puing-fleòdraidh ag iomadachadh a’ cruinneachadh

- Chaidh gnìomh hypotenuse a chuir ri bloc matamataigs

• Dealbhadh a bharrachd examples:

- Tionndadh àite dath

- FIR iom-fhillte

- CORDIC bho Primitive Blocks

- Lùghdachadh factar crest

- FIR fillte

- Filter luachaidh ìre iomlan caochlaideach

- Vector seòrsa - sreath agus ath-aithriseach

a’ leantainn…
Tionndadh Ceann-latha Tuairisgeul
• Dealbhadh iomraidh air a chur ris:

- Lùghdachadh factar crest

- RF dìreach le Testbench Synthesizable

- Criathrag lughdachadh dinamic

- Filter rèiteachaidh ath-dhealbhaichte

- Filter luachaidh ìre iomlan caochlaideach

• Pasgan roinneadh stòrais air a thoirt air falbh

• Pasgan ALU ùraichte

14.0 Ògmhios 2014 • Taic a bharrachd airson MAX 10 FPGAn.

• Taic air a thoirt air falbh airson innealan Cyclone III agus Stratix III

• Nas fheàrr Bidh DSP Builder a’ ruith ModelSim roghainn, a leigeas leat ModelSim a ruith airson an dealbhadh àrd-ìre no fo-mhodalan fa leth

• Dh'atharraich gineadh HDL a-steach don eòlaire ìre inneal (fon eòlaire targaid RTL ainmichte) seach ann an rangachd chlàran

• Comharra leughaidh air a chur ris air eadar-aghaidh bus

• Cuir port soilleir ris air an FIFO

• 13 blocaichean FFT air an ìsleachadh

• Chaidh dealbhadh ùr a chur ris examples:

- Eadar-aghaidh Avalon-ST (Bufair In-chur is Toradh FIFO) le Backpressure

- Eadar-aghaidh Avalon-ST (Bufair Toraidh FIFO) le Backpressure

- Gnìomhan matamataig ìre stèidhichte

- Frèam ceàrnagach bloighteach a’ cleachdadh CORDIC

- Normalizer

- FFT co-shìnte

- FFT puing-fleòdraidh co-shìnte

- freumh ceàrnagach a’ cleachdadh CORDIC

- FFT/iFFT a ghabhas atharrachadh

- Meud caochlaideach FFT puing stèidhichte

- FFT puing stèidhichte air meud caochlaideach às aonais bloc BitReverseCoreC

- Meud caochlaideach-puing stèidhichte iFFT

- iFFT puing stèidhichte de mheud caochlaideach às aonais bloc BitReverseCoreC

- FFT puing-fleòdraidh meud caochlaideach

- FFT-Point fleòdraidh meud caochlaideach às aonais bloc BitReverseCoreC

- Puing-fleòdraidh meud caochlaideach iFFT

- IFFT-Point fleòdraidh de mheud caochlaideach às aonais bloc BitReverseCoreC

• Chaidh blocaichean ùra a chur ris:

— Moill air acair

- Loidhne dàil air a chomasachadh

- Dàil fios air ais air a chomasachadh

— FFT2P, FFT4P, FFT8P, FFT16P, FFT32P, agus FFT64P

— FFT2X, FFT4X, FFT8X, FFT16X, FFT32X, agus FFT64X

- FFT2, FFT4, VFFT2, agus VFFT4

- Seanalair Multitwiddle agus Seanalair Twiddle (GeneralMultiTwiddle, GeneralTwiddle)

- Hybrid FFT (Hybrid_FFT)

- FFT le pìob co-shìnte (PFFT_Pipe)

— Deiseil

13.1 Samhain 2013 • Thoir air falbh taic airson na h-innealan a leanas:

— Arria GX

— Cearcall II

— Cruaidh-bhreac II, lethbhreac cruaidh III, agus lethbhreac cruaidh IV

— Stratix, Stratix II, Stratix GX, agus Stratix II GX

• Sruth fillte ALU nas fheàrr

• Chuir sinn gnìomhan ùra ri bloc Math.

a’ leantainn…
Tionndadh Ceann-latha Tuairisgeul
• Chuir sinn roghainn bloc Simulink fi ri blocaichean Const, DualMem, agus LUT

• Chaidh dealbhadh ùr a chur ris examples:

- FFT fìor-ùine caochlaideach-mionaideach

- Ag eadar-theangachadh FIR Filter le co-èifeachdan ùrachaidh

- Cruthadair giùlan dàil ùine

• Chaidh blocaichean ùra a chur ris:

— Moill air acair

— Polynomial

— Angle Angle

— TwiddleROM agus TwiddleROMF

— VariableBitReverse

— VFF

13.0 An Cèitean 2013 • Ùraichte blokcheyn inneal le inneal ùr Selector chlàr.

• Chaidh blocaichean ModelPrim ùra a chur ris:

— Const Mult

— Roinn

— MinMax

— Dearmad

- Bathar Scalar

• Chaidh naoi blocaichean FFT ùra a chur ris

• Chaidh deich taisbeanaidhean FFT ùra a chur ris

12.1 Samhain 2012 • Feart fillte ALU air a chur ris

• Chaidh roghainnean puing-fleòdraidh mionaideachd leasaichte a chur ris

• Chuir sinn ris na blocaichean ModelPrim ùra a leanas:

— AddSub

— AddSubFused

— CmpCtrl

— Math

- An ìre as àirde agus as ìsle

— MinMaxCtrl

— Cruinn

— Trèig

• Chuir sinn na blocaichean FFT ùra a leanas ris:

- Lorg Edge (EdgeDetect)

- Roinn Pulse (Pulsedivider)

- Iomadaiche Pulse (PulseMultiplier)

- Bit-Reverse FFT le Toradh Nàdarra (FFT_BR_Natural)

• Chuir sinn ris an dealbhadh ùr FIR examples:

— Sàr-sample bhith a’ crìonadh sìoltachan FIR

— Sàr-sample sìoltachan FIR fractional

• Chuir sinn ris suidheachadh, astar, agus smachd gnàthach airson motaran AC (le pasgadh ALU) dealbhadh example

Fiosrachadh Co-cheangailte
Leabhar-làimhe Blockset Adhartach DSP Builder

Riatanasan an t-siostaim

  • Bidh DSP Builder airson Intel FPGAn a’ fighe a-steach le innealan MathWorks MATLAB agus Simulink agus leis a ’bhathar-bog Intel Quartus® Prime.
  • Dèan cinnteach gu bheil co-dhiù aon dreach den inneal MathWorks MATLAB agus Simulink ri fhaighinn air an stèisean-obrach agad mus stàlaich thu DSP Builder airson Intel FPGAn. Bu chòir dhut an aon dreach de bhathar-bog Intel Quartus Prime agus DSP Builder a chleachdadh airson Intel FPGAn. Chan eil DSP Builder airson Intel FPGAn a’ toirt taic ach do dhreachan 64-bit de MATLAB.
  • Bho v18.0, tha DSP Builder airson Intel FPGAs adhartach blockset ri fhaighinn airson Intel Quartus Prime Pro Edition agus Intel Quartus Prime Standard Edition. Chan eil DSP Builder airson blockset àbhaisteach Intel FPGA ri fhaighinn ach airson Intel Quartus Prime Standard Edition.

Clàr 2. DSP Builder airson Intel FPGAs eisimeileachd MATLAB

Tionndadh Tionndaidhean le taic MATLAB
Blockset àbhaisteach neach-togail DSP Blockset adhartach neach-togail DSP
Intel Quartus Prime Standard Edition Deasachadh Intel Quartus Prime Pro
22.4 Chan eil ri fhaighinn R2022a R2021b R2021a R2020b R2020a
22.3 Chan eil ri fhaighinn R2022a R2021b R2021a R2020b R2020a
22.1 Chan eil ri fhaighinn R2021b R2021a R2020b R2020a R2019b
21.3 Chan eil ri fhaighinn R2021a R2020b R2020a R2019b R2019a
21.1 Chan eil ri fhaighinn R2020b R2020a R2019b R2019a R2018b
20.1 Chan eil ri fhaighinn R2019b R2019a R2018b R2018a R2017b R2017a
19.3 Chan eil ri fhaighinn R2019a R2018b R2018a R2017b
a’ leantainn…
Tionndadh Tionndaidhean le taic MATLAB
Blockset àbhaisteach neach-togail DSP Blockset adhartach neach-togail DSP
Intel Quartus Prime Standard Edition Deasachadh Intel Quartus Prime Pro
R2017a R2016b
19.1 Gun taic R2013a R2018b R2018a R2017b R2017a R2016b
18.1 R2013a R2013a R2018a R2017b R2017a R2016b
18.0 R2013a R2013a R2017b R2017a R2016b R2016a R2015b
17.1 R2013a R2013a R2016a R2015b R2015a R2014b R2014a R2013b

Thoir an aire:
Bidh an DSP Builder airson Intel FPGAs adhartach blockset a’ cleachdadh seòrsaichean puing stèidhichte Simulink airson a h-uile gnìomhachd agus feumaidh e dreachan ceadaichte de Simulink Fixed Point. Tha Intel cuideachd a’ moladh Bogsa Innealan Siostam DSP agus Bogsa Inneal an t-Siostam Conaltraidh, a tha cuid a’ dealbhadh exampnas lugha de chleachdadh.

Fiosrachadh Co-cheangailte
Stàladh agus ceadachadh bathar-bog Intel.
Neach-togail DSP airson notaichean fuasglaidh Intel® FPGAn 9

Sgrìobhainnean/Goireasan

Intel DSP Builder airson Intel FPGAn [pdfStiùireadh Cleachdaiche
Neach-togail DSP airson Intel FPGAn, Neach-togail airson Intel FPGAn, Intel FPGAn, FPGAn

Iomraidhean

Fàg beachd

Cha tèid do sheòladh puist-d fhoillseachadh. Tha raointean riatanach air an comharrachadh *