intel-LOGO

Intel Native Loopback Accelerator Unit Functional (AFU)

intel-Native-Loopback-Accelerator-Functional-Unit-(AFU)-PRO

Rreth këtij Dokumenti

Konventat
Tabela 1. Konventat e dokumentit

Konventa Përshkrimi
# I paraprin një komande që tregon se komanda duhet të futet si rrënjë.
$ Tregon se një komandë duhet të futet si përdorues.
Ky font Fileemrat, komandat dhe fjalët kyçe shtypen në këtë font. Linjat e gjata të komandës shtypen në këtë font. Megjithëse linjat e gjata të komandës mund të mbyllen në rreshtin tjetër, kthimi nuk është pjesë e komandës; mos shtypni enter.
Tregon se teksti i mbajtësit të vendndodhjes që shfaqet midis kllapave të këndit duhet të zëvendësohet me një vlerë të përshtatshme. Mos futni kllapat e këndit.

Akronimet
Tabela 2. Akronimet

Akronimet Zgjerimi Përshkrimi
AF Funksioni i përshpejtuesit Imazhi i përpiluar i përshpejtuesit të harduerit i zbatuar në logjikën FPGA që përshpejton një aplikacion.
AFU Njësia funksionale e përshpejtuesit Përshpejtuesi i harduerit i implementuar në logjikën FPGA i cili shkarkon një operacion llogaritës për një aplikacion nga CPU për të përmirësuar performancën.
API Ndërfaqja e programimit të aplikacionit Një grup përkufizimesh, protokollesh dhe mjetesh nënrutinë për ndërtimin e aplikacioneve softuerike.
ASE Mjedisi i Simulimit AFU Mjedisi i bashkë-simulimit që ju lejon të përdorni të njëjtin aplikacion pritës dhe AF në një mjedis simulimi. ASE është pjesë e Intel® Acceleration Stack për FPGA.
CCI-P Ndërfaqja kryesore e cache-it CCI-P është ndërfaqja standarde që përdorin AFU-të për të komunikuar me hostin.
CL Linja e cache-it Linja e memories 64-bajtë
DFH Kreu i veçorive të pajisjes Krijon një listë të lidhur me titujt e veçorive për të ofruar një mënyrë të zgjeruar për të shtuar veçori.
FIM Menaxheri i ndërfaqes FPGA Pajisja FPGA që përmban njësinë e ndërfaqes FPGA (FIU) dhe ndërfaqe të jashtme për memorie, rrjet, etj.

Funksioni i Përshpejtuesit (AF) ndërlidhet me FIM në kohën e ekzekutimit.

NjIF Njësia e ndërfaqes FPGA FIU është një shtresë e ndërfaqes së platformës që vepron si një urë ndërmjet ndërfaqeve të platformës si ndërfaqet PCIe*, UPI dhe AFU si CCI-P.
vazhdoi…

Korporata Intel. Të gjitha të drejtat e rezervuara. Intel, logoja e Intel dhe markat e tjera Intel janë marka tregtare të Intel Corporation ose filialeve të saj. Intel garanton performancën e produkteve të saj FPGA dhe gjysmëpërçuese sipas specifikimeve aktuale në përputhje me garancinë standarde të Intel, por rezervon të drejtën të bëjë ndryshime në çdo produkt dhe shërbim në çdo kohë pa paralajmërim. Intel nuk merr përsipër asnjë përgjegjësi ose përgjegjësi që rrjedh nga aplikimi ose përdorimi i ndonjë informacioni, produkti ose shërbimi të përshkruar këtu, përveçse kur është rënë dakord shprehimisht me shkrim nga Intel. Klientët e Intel këshillohen të marrin versionin më të fundit të specifikimeve të pajisjes përpara se të mbështeten në çdo informacion të publikuar dhe përpara se të bëjnë porosi për produkte ose shërbime. *Emra dhe marka të tjera mund të pretendohen si pronë e të tjerëve.

Akronimet Zgjerimi Përshkrimi
MPF Memory Properties Factory MPF është një bllok themelor ndërtimi (BBB) ​​që AFU-të mund ta përdorin për të ofruar operacione të formësimit të trafikut CCI-P për transaksionet me FIU.
Msg Mesazh Mesazh - një njoftim kontrolli
NLB Native Loopback NLB kryen lexime dhe shkrime në lidhjen CCI-P për të testuar lidhjen dhe xhiron.
RdLine_I Lexoni rreshtin i pavlefshëm Kërkesë për leximin e memories, me këshillën e memories FPGA të vendosur në të pavlefshme. Linja nuk ruhet në memorie të fshehtë në FPGA, por mund të shkaktojë ndotje të memories FPGA.

Shënim: Memoria e përkohshme tag gjurmon statusin e kërkesës për të gjitha kërkesat e pazgjidhura në Intel Ultra Path Interconnect (Intel UPI).

Prandaj, edhe pse RdLine_I është shënuar i pavlefshëm pas përfundimit, ai konsumon cache tag përkohësisht për të gjurmuar statusin e kërkesës mbi UPI. Ky veprim mund të rezultojë në nxjerrjen e një linje memorie, duke rezultuar në ndotje të memories. Advanitage përdorimit të RdLine_I është se nuk gjurmohet nga drejtoria e CPU-së; kështu parandalon snooping nga CPU.

RdLine-S Lexoni linjën e përbashkët Kërkesa për leximin e memories me këshillën e memories së memories FPGA të caktuar në të përbashkët. Bëhet një përpjekje për ta mbajtur atë në cache FPGA në një gjendje të përbashkët.
WrLine_I Shkruani linjën e pavlefshme Kërkesa për shkrim memorie, me aluzion për cache FPGA të vendosur në Invalid. FIU i shkruan të dhënat pa synimin për t'i mbajtur të dhënat në cache FPGA.
WrLine_M Shkruani linjën e modifikuar Kërkesa për shkrim memorie, me aludimin për cache FPGA të vendosur në Modified. FIU shkruan të dhënat dhe i lë ato në cache FPGA në një gjendje të modifikuar.

Fjalori i përshpejtimit
Tabela 3. Glossary përshpejtimi për CPU Intel Xeon® me FPGA

Afati Shkurtesa Përshkrimi
Intel Acceleration Stack për CPU Intel Xeon® me FPGA Stack përshpejtimi Një koleksion softuerësh, firmware dhe mjetesh që ofron lidhje të optimizuar për performancën midis një Intel FPGA dhe një procesori Intel Xeon.
Karta e përshpejtimit e programueshme e Intel FPGA (Intel FPGA PAC) Intel FPGA PAC Karta e përshpejtuesit PCIe FPGA. Përmban një menaxher të ndërfaqes FPGA (FIM) që çiftohet me një procesor Intel Xeon mbi autobusin PCIe.

Njësia Funksionale e Përshpejtuesit Native Loopback (AFU)

Native Loopback (NLB) AFU Mbiview

  • NLB sampAFU-të përfshijnë një grup Verilog dhe System Verilog files për të testuar leximin dhe shkrimin e kujtesës, gjerësinë e brezit dhe vonesën.
  • Kjo paketë përfshin tre AFU që mund t'i ndërtoni nga i njëjti burim RTL. Konfigurimi juaj i kodit burimor RTL krijon këto AFU.

NLB SampFunksioni i Përshpejtuesit (AF)
$OPAE_PLATFORM_ROOT/hw/sampDrejtoria les ruan kodin burimor për NLB-të e mëposhtmeample AFUs:

  • nlb_mode_0
  • nlb_mode_0_stp
  • nlb_mode_3

Shënim: $DCP_LOC/hw/sampDrejtoria les ruan NLB-tëampKodi burimor i AFUs për paketën e lëshimit 1.0.

Për të kuptuar NLB sampPër strukturën e kodit burimor AFU dhe si ta ndërtoni atë, referojuni një prej udhëzuesve të mëposhtëm të fillimit të shpejtë (në varësi të cilit Intel FPGA PAC po përdorni):

  • Nëse po përdorni Intel PAC me Intel Arria® 10 GX FPGA, referojuni Kartës së Përshpejtimit të Programueshëm Intel me Intel Arria 10 GX FPGA.
  • Nëse jeni duke përdorur Intel FPGA PAC D5005, referojuni Udhëzuesit Intel Acceleration Stack Start Quick për Intel FPGA Programmable Acceleration Card D5005.

Paketa e lëshimit ofron tre s në vijimample AF:

  • Modaliteti NLB 0 AF: kërkon mjetin hello_fpga ose fpgadiag për të kryer testin lpbk1.
  • Modaliteti NLB 3 AF: kërkon mjetin fpgadiag për të kryer testet trupt, leximin dhe shkrimin.
  • Modaliteti NLB 0 stp AF: kërkon programin hello_fpga ose fpgadiag për të kryer testin lpbak1.
    Shënim: nlb_mode_0_stp është e njëjta AFU si nlb_mode_0, por me funksionin e korrigjimit të Signal Tap të aktivizuar.
    Shërbimet fpgadiag dhe hello_fpga ndihmojnë AF-në e duhur për të diagnostikuar, testuar dhe raportuar në harduerin FPGA.

Korporata Intel. Të gjitha të drejtat e rezervuara. Intel, logoja e Intel dhe markat e tjera Intel janë marka tregtare të Intel Corporation ose filialeve të saj. Intel garanton performancën e produkteve të saj FPGA dhe gjysmëpërçuese sipas specifikimeve aktuale në përputhje me garancinë standarde të Intel, por rezervon të drejtën të bëjë ndryshime në çdo produkt dhe shërbim në çdo kohë pa paralajmërim. Intel nuk merr përsipër asnjë përgjegjësi ose përgjegjësi që rrjedh nga aplikimi ose përdorimi i ndonjë informacioni, produkti ose shërbimi të përshkruar këtu, përveçse kur është rënë dakord shprehimisht me shkrim nga Intel. Klientët e Intel këshillohen të marrin versionin më të fundit të specifikimeve të pajisjes përpara se të mbështeten në çdo informacion të publikuar dhe përpara se të bëjnë porosi për produkte ose shërbime. *Emra dhe marka të tjera mund të pretendohen si pronë e të tjerëve.

Figura 1. Mbështjellësi i nivelit të lartë Native Loopback (nlb_lpbk.sv)

intel-Native-Loopback-Accelerator-Functional-Unit-(AFU)-1

Tabela 4. NLB Files

File Emri Përshkrimi
nlb_lpbk.sv Mbështjellës i nivelit të lartë për NLB që instancon kërkuesit dhe arbitrin.
arbitri.sv Instancon testin AF.
kërkuesi.sv Pranon kërkesat nga arbitri dhe formaton kërkesat sipas specifikimeve CCI-P. Gjithashtu zbaton kontrollin e rrjedhës.
nlb_csr.sv Zbaton një regjistër 64-bitësh për leximin/shkrimin e kontrollit dhe statusit (CSR). Regjistrat mbështesin leximin dhe shkrimin 32-bit dhe 64-bit.
nlb_gram_sdp.sv Zbaton një RAM gjenerik me dy porte me një portë shkrimi dhe një portë leximi.

NLB është një implementim referues i një AFU të përputhshëm me Manualin e Referencës së Përshpejtimit Intel për CPU Intel Xeon me FPGA Core Cache Interface (CCI-P). Funksioni kryesor i NLB është të vërtetojë lidhjen e hostit duke përdorur modele të ndryshme aksesi në kujtesë. NLB mat gjithashtu gjerësinë e brezit dhe vonesën e leximit/shkrimit. Testi i gjerësisë së brezit ka opsionet e mëposhtme:

  • 100% e lexuar
  • 100% shkruani
  • 50% lexojnë dhe 50% shkruan

Informacione të Përafërta

  • Udhëzues për fillimin e shpejtë të Stack Intel Acceleration për kartën Intel të programueshme të përshpejtimit me Arria 10 GX FPGA
  • Manuali i referencës Stack Acceleration for Intel Xeon CPU me FPGA Core Cache Interface (CCI-P)
  • Udhëzues për fillimin e shpejtë të Stack Intel Acceleration për kartën e programueshme të përshpejtimit Intel FPGA D5005

Kontrolli Native Loopback dhe Përshkrimet e Regjistrit të Statusit
Tabela 5. Emrat, adresat dhe përshkrimet e CSR

 Adresa e Bajtit (OPAE) fjalë Adresa (CCI-P)  Qasja  Emri  Gjerësia  Përshkrimi
0x0000 0x0000 RO DFH 64 Kreu i veçorive të pajisjes AF.
0x0008 0x0002 RO AFU_ID_L 64 AF ID e ulët.
0x0010 0x0004 RO AFU_ID_H 64 AF ID e lartë.
0x0018 0x0006 Rsvd CSR_DFH_RSVD0 64 Rezervuar i detyrueshëm 0.
0x0020 0x0008 RO CSR_DFH_RSVD1 64 Rezervuar i detyrueshëm 1.
0x0100 0x0040 RW CSR_SCRATCHPAD0 64 Regjistri Scratchpad 0.
0x0108 0x0042 RW CSR_SCRATCHPAD1 64 Regjistri Scratchpad 2.
0x0110 0x0044 RW CSR_AFU_DSM_BASE L 32 32-bit më të ulët të adresës bazë AF DSM. 6 bitet e poshtme janë 4×00 sepse adresa është rreshtuar me madhësinë e linjës së cache-it 64 bajt.
0x0114 0x0045 RW CSR_AFU_DSM_BASE H 32 32-bitët e sipërm të adresës bazë AF DSM.
0x0120 0x0048 RW CSR_SRC_ADDR 64 Filloni adresën fizike për buferin burimor. Të gjitha kërkesat për lexim synojnë këtë rajon.
0x0128 0x004A RW CSR_DST_ADDR 64 Nis adresën fizike për buferin e destinacionit. Të gjitha kërkesat për shkrim synojnë këtë rajon
0x0130 0x004C RW CSR_NUM_LINES 32 Numri i linjave të cache.
0x0138 0x004E RW CSR_CTL 32 Kontrollon rrjedhën e provës, fillimin, ndalimin, përfundimin me forcë.
0x0140 0x0050 RW CSR_CFG 32 Konfiguron parametrat e testimit.
0x0148 0x0052 RW CSR_INACT_THRESH 32 Kufiri i pragut të pasivitetit.
0x0150 0x0054 RW CSR_INTERRUPT0 32 SW cakton Interrupt APIC ID dhe Vector në pajisje.
Harta e ofsetit DSM
0x0040 0x0010 RO DSM_STATUS 32 Statusi i testit dhe regjistri i gabimeve.

Tabela 6. Fushat e Bitit CSR me Shemamples
Kjo tabelë liston fushat e bitit CSR që varen nga vlera e CSR_NUM_LINES, . Në ishample më poshtë = 14.

Emri Fusha bit Qasja Përshkrimi
CSR_SRC_ADDR [63:] RW Adresa e rreshtuar 2^(N+6) MB tregon fillimin e buferit të leximit.
[-1:0] RW 0x0.
CSR_DST_ADDR [63:] RW Adresa e rreshtuar 2^(N+6)MB tregon fillimin e bufferit të shkrimit.
[-1:0] RW 0x0.
CSR_NUM_LINES [31:] RW 0x0.
vazhdoi…
Emri Fusha bit Qasja Përshkrimi
  [-1:0] RW Numri i rreshtave të memories për të lexuar ose shkruar. Ky prag mund të jetë i ndryshëm për çdo test AF.

Shënim: Sigurohuni që buferat e burimit dhe destinacionit të jenë mjaft të mëdha për të akomoduar linjat e cache-it.

CSR_NUM_LINES duhet të jetë më i vogël ose i barabartë me .

Për vlerat e mëposhtme, supozoni =14. Më pas, CSR_SRC_ADDR dhe CSR_DST_ADDR pranojnë 2^20 (0x100000).
CSR_SRC_ADDR [31:14] RW Adresa e përafruar 1 MB.
[13:0] RW 0x0.
CSR_DST_ADDR [31:14] RW Adresa e përafruar 1 MB.
[13:0] RW 0x0.
CSR_NUM_LINES [31:14] RW 0x0.
[13:0] RW Numri i rreshtave të memories për të lexuar ose shkruar. Ky prag mund të jetë i ndryshëm për çdo test AF.

Shënim: Sigurohuni që buferat e burimit dhe destinacionit të jenë mjaft të mëdha për të akomoduar linjat e cache-it.

Tabela 7. Fushat shtesë të bitit CSR

Emri Fusha bit Qasja Përshkrimi
CSR_CTL [31:3] RW Rezervuar.
[2] RW Përfundimi i testit të forcës. Shkruan flamurin e përfundimit të testit dhe numëruesit e tjerë të performancës në csr_stat. Pas përfundimit të testimit të detyruar, gjendja e harduerit është identike me një përfundim të testit jo të detyruar.
[1] RW Fillon ekzekutimin e testit.
[0] RW Rivendosja aktive e testit të ulët. Kur janë të ulëta, të gjithë parametrat e konfigurimit ndryshojnë në vlerat e tyre të paracaktuara.
CSR_CFG [29] RW cr_interrupt_testmode teston ndërprerjet. Gjeneron një ndërprerje në fund të çdo testi.
  [28] RW cr_interrupt_on_error dërgon një ndërprerje kur ndodh gabim
      zbulimi.
  [27:20] RW cr_test_cfg konfiguron sjelljen e çdo modaliteti testimi.
  [13:12] RW cr_chsel zgjedh kanalin virtual.
  [10:9] RW cr_rdsel konfiguron llojin e kërkesës për lexim. Kodimet kanë
      vlerat e mëposhtme të vlefshme:
      • 1'b00: RdLine_S
      • 2'b01: RdLine_I
      • 2'b11: Modaliteti i përzier
  [8] RW cr_delay_en mundëson futjen e rastësishme të vonesës ndërmjet kërkesave.
  [6:5] RW Konfiguron modalitetin e testimit, cr_multiCL-len. Vlerat e vlefshme janë 0,1 dhe 3.
  [4:2] RW cr_mode, konfiguron modalitetin e testimit. Vlerat e mëposhtme janë të vlefshme:
      • 3'b000: LPBK1
      • 3'b001: Lexoni
      • 3'b010: Shkruaj
      • 3'b011: TRPUT
vazhdoi…
Emri Fusha bit Qasja Përshkrimi
      Për më shumë informacion rreth mënyrës së testimit, referojuni Mënyrat e testimit temë më poshtë.
[1] RW c_cont zgjedh kalimin e provës ose përfundimin e testit.

• Kur 1'b0, testi përfundon. Përditëson statusin CSR kur

Është arritur numërimi CSR_NUM_LINES.

• Kur 1'b1, testi kalon në adresën e fillimit pasi të arrijë numrin CSR_NUM_LINES. Në modalitetin e përmbysjes, testi përfundon vetëm pas gabimit.

[0] RW cr_wrthru_en kalon midis llojeve të kërkesave WrLine_I dhe Wrline_M.

• 1'b0: WrLine_M

• 1'b1: WrLine_I

CSR_INACT_THRESHOLD [31:0] RW Kufiri i pragut të pasivitetit. Zbulon kohëzgjatjen e stallave gjatë një testi. Numëron numrin e cikleve të njëpasnjëshme të papunësisë. Nëse numërohen pasiviteti

> CSR_INACT_THRESHOLD, nuk dërgohet asnjë kërkesë, nuk dërgohet asnjë përgjigje

marrë dhe sinjali inact_timeout është vendosur. Shkrimi i 1 në CSR_CTL[1] aktivizon këtë numërues.

CSR_INTERRUPT0 [23:16] RW Numri i vektorit të ndërprerjes për pajisjen.
[15:0] RW apic_id është APIC OD për pajisjen.
DSM_STATUS [511:256] RO Modaliteti i testimit të formularit të depozitimit të gabimit.
[255:224] RO Fundi sipër.
[223:192] RO Filloni lart.
[191:160] RO Numri i Shkrimeve.
[159:128] RO Numri i Leximeve.
[127:64] RO Numri i orëve.
[63:32] RO Regjistri i gabimeve në test.
[31:16] RO Krahasoni dhe shkëmbeni numëruesin e suksesit.
[15:1] RO ID unike për çdo shkrim të statusit DSM.
[0] RO Flamuri i përfundimit të testit.

Mënyrat e testimit
CSR_CFG[4:2] konfiguron modalitetin e testimit. Katër testet e mëposhtme janë në dispozicion:

  • LPBK1: Ky është një test i kopjimit të kujtesës. AF kopjon CSR_NUM_LINES nga buferi burimor në buferin e destinacionit. Pas përfundimit të testit, softueri krahason buferat e burimit dhe të destinacionit.
  • Lexoni: Ky test thekson rrugën e leximit dhe mat gjerësinë e brezit të leximit ose vonesën. AF lexon CSR_NUM_LINES duke filluar nga CSR_SRC_ADDR. Ky është vetëm një test i gjerësisë së brezit ose vonesës. Nuk verifikon të dhënat e lexuara.
  • Shkruaj: Ky test thekson rrugën e shkrimit dhe mat gjerësinë e brezit ose vonesën e shkrimit. AF lexon CSR_NUM_LINES duke filluar nga CSR_SRC_ADDR. Ky është vetëm një test i gjerësisë së brezit ose vonesës. Nuk verifikon të dhënat e shkruara.
  • TRPUT: Ky test kombinon leximin dhe shkrimin. Lexon CSR_NUM_LINES duke filluar nga vendndodhja CSR_SRC_ADDR dhe shkruan CSR_NUM_LINES në CSR_SRC_ADDR. Ai gjithashtu mat gjerësinë e brezit të leximit dhe shkrimit. Ky test nuk kontrollon të dhënat. Leximet dhe shkrimet nuk kanë varësi

Tabela e mëposhtme tregon kodimet CSR_CFG për katër testet. Kjo tabelë vendos dhe CSR_NUM_LINES, =14. Mund të ndryshoni numrin e linjave të memories duke përditësuar regjistrin CSR_NUM_LINES.

Tabela 8. Mënyrat e testimit

Diagnostifikimi i FPGA: fpgadiag
Shërbimi fpgadiag përfshin disa teste për të diagnostikuar, testuar dhe raportuar në harduerin FPGA. Përdorni mjetin fpgadiag për të ekzekutuar të gjitha mënyrat e testimit. Për më shumë informacion rreth përdorimit të mjetit fpgadiag, referojuni seksionit fpgadiag në Udhëzuesin e mjeteve të Open Programmable Acceleration Engine (OPAE).

Rrjedha e provës NLB Mode0 Hello_FPGA

  1. Software inicializon Device Status Memory (DSM) në zero.
  2. Software shkruan adresën DSM BASE në AFU. Shkrimi CSR (DSM_BASE_H), CSRWrite (DSM_BASE_L)
  3. Softueri përgatit buferin e memories së burimit dhe destinacionit. Ky preparat është specifik i testit.
  4. Softueri shkruan CSR_CTL[2:0]= 0x1. Ky shkrim e nxjerr testin nga rivendosja dhe në modalitetin e konfigurimit. Konfigurimi mund të vazhdojë vetëm kur CSR_CTL[0]=1 dhe CSR_CTL[1]=1.
  5. Softueri konfiguron parametrat e testimit, si src, destaddress, csr_cfg, num lines etj.
  6. CSR e softuerit shkruan CSR_CTL[2:0]= 0x3. AF fillon ekzekutimin e testit.
  7. Përfundimi i testit:
    • Hardware përfundon kur testi përfundon ose zbulon një gabim. Pas përfundimit, AF e harduerit përditëson DSM_STATUS. Sondazhet e softuerit DSM_STATUS[31:0]==1 për të zbuluar përfundimin e testit.
    • Softueri mund të detyrojë përfundimin e testit duke shkruar CSR shkruan CSR_CTL[2:0]=0x7. Përditësimet AF të harduerit DSM_STATUS.

Udhëzuesi i përdorimit të Historisë së Rishikimit të Dokumentit për Njësinë Funksionale të Përshpejtuesit Native Loopback (AFU)

Versioni i dokumentit Intel Acceleration Versioni i Stackit Ndryshimet
 2019.08.05 2.0 (mbështetur me Intel

Quartus Prime Pro Edition

18.1.2) dhe 1.2 (mbështetur me

Intel Quartus Prime Pro Edition 17.1.1)

Mbështetje e shtuar për platformën Intel FPGA PAC D5005 në versionin aktual.
 2018.12.04 1.2 (mbështetur me Intel

Quartus® Prime Pro Edition 17.1.1)

Lirimi i mirëmbajtjes.
  2018.08.06 1.1 (mbështetur me Intel

Quartus Prime Pro Edition

17.1.1) dhe 1.0 (mbështetur me

Intel Quartus Prime Pro Edition 17.0.0)

Përditësuar vendndodhjen e kodit burimor për NLB-tëample AFU në NLB SampFunksioni i Përshpejtuesit (AF) seksioni.
 2018.04.11 1.0 (mbështetur me Intel

Quartus Prime Pro Edition 17.0.0)

Lëshimi fillestar.

Korporata Intel. Të gjitha të drejtat e rezervuara. Intel, logoja e Intel dhe markat e tjera Intel janë marka tregtare të Intel Corporation ose filialeve të saj. Intel garanton performancën e produkteve të saj FPGA dhe gjysmëpërçuese sipas specifikimeve aktuale në përputhje me garancinë standarde të Intel, por rezervon të drejtën të bëjë ndryshime në çdo produkt dhe shërbim në çdo kohë pa paralajmërim. Intel nuk merr përsipër asnjë përgjegjësi ose përgjegjësi që rrjedh nga aplikimi ose përdorimi i ndonjë informacioni, produkti ose shërbimi të përshkruar këtu, përveçse kur është rënë dakord shprehimisht me shkrim nga Intel. Klientët e Intel këshillohen të marrin versionin më të fundit të specifikimeve të pajisjes përpara se të mbështeten në çdo informacion të publikuar dhe përpara se të bëjnë porosi për produkte ose shërbime. *Emra dhe marka të tjera mund të pretendohen si pronë e të tjerëve.

Dokumentet / Burimet

Intel Native Loopback Accelerator Unit Functional (AFU) [pdfUdhëzuesi i përdoruesit
Njësia Funksionale e Përshpejtuesit Native Loopback AFU, Native Loopback, Njësia Funksionale e Përshpejtuesit AFU, Njësia Funksionale AFU

Referencat

Lini një koment

Adresa juaj e emailit nuk do të publikohet. Fushat e kërkuara janë shënuar *