„Intel Native Loopback Accelerator Functional Unit“ (AFU)
Apie šį dokumentą
konvencijos
1 lentelė. Dokumentų sutartys
konvencija | Aprašymas |
# | Prieš komandą, kuri nurodo, kad komanda turi būti įvesta kaip root. |
$ | Nurodo, kad komanda turi būti įvesta kaip vartotojas. |
Šis šriftas | Filevardai, komandos ir raktiniai žodžiai spausdinami šiuo šriftu. Šiuo šriftu spausdinamos ilgos komandų eilutės. Nors ilgos komandų eilutės gali pereiti į kitą eilutę, grąžinimas nėra komandos dalis; nespauskite enter. |
Nurodo, kad vietos rezervavimo tekstas, rodomas tarp kampinių skliaustų, turi būti pakeistas atitinkama reikšme. Neįveskite į kampinius skliaustus. |
Akronimai
2 lentelė. Akronimai
Akronimai | Išsiplėtimas | Aprašymas |
AF | Akceleratoriaus funkcija | Sukompiliuotas aparatūros spartintuvo vaizdas, įdiegtas FPGA logikoje, kuris pagreitina programą. |
AFU | Greitintuvo funkcinis blokas | Aparatūros spartintuvas, įdiegtas FPGA logikoje, kuris iš procesoriaus iškrauna programos skaičiavimo operaciją, kad pagerintų našumą. |
API | Programų programavimo sąsaja | Paprogramių apibrėžimų, protokolų ir įrankių rinkinys, skirtas programinės įrangos programoms kurti. |
ASE | AFU modeliavimo aplinka | Bendro modeliavimo aplinka, leidžianti modeliavimo aplinkoje naudoti tą pačią pagrindinę programą ir AF. ASE yra „Intel® Acceleration Stack“, skirto FPGA, dalis. |
CCI-P | Pagrindinė talpyklos sąsaja | CCI-P yra standartinė sąsaja, kurią AFU naudoja bendravimui su pagrindiniu kompiuteriu. |
CL | Talpyklos eilutė | 64 baitų talpyklos eilutė |
DFH | Įrenginio funkcijos antraštė | Sukuria susietą funkcijų antraščių sąrašą, kad būtų galima išplėsti funkcijų pridėjimo būdą. |
FIM | FPGA sąsajos tvarkyklė | FPGA aparatinė įranga su FPGA sąsajos bloku (FIU) ir išorinėmis atminties, tinklo ir tt sąsajomis.
Akceleratoriaus funkcija (AF) yra sąsaja su FIM veikimo metu. |
FŽP | FPGA sąsajos blokas | FIU yra platformos sąsajos sluoksnis, kuris veikia kaip tiltas tarp platformos sąsajų, pvz., PCIe*, UPI ir AFU sąsajų, tokių kaip CCI-P. |
tęsėsi… |
Intel korporacija. Visos teisės saugomos. „Intel“, „Intel“ logotipas ir kiti „Intel“ ženklai yra „Intel Corporation“ arba jos dukterinių įmonių prekių ženklai. „Intel“ garantuoja savo FPGA ir puslaidininkinių produktų veikimą pagal dabartines specifikacijas pagal standartinę „Intel“ garantiją, tačiau pasilieka teisę bet kuriuo metu be įspėjimo keisti bet kokius gaminius ir paslaugas. „Intel“ neprisiima jokios atsakomybės ar įsipareigojimų, kylančių dėl bet kokios čia aprašytos informacijos, produkto ar paslaugos taikymo ar naudojimo, išskyrus atvejus, kai „Intel“ aiškiai sutiko raštu. „Intel“ klientams patariama įsigyti naujausią įrenginio specifikacijų versiją prieš pasikliaujant bet kokia paskelbta informacija ir prieš užsakant produktus ar paslaugas. *Kiti pavadinimai ir prekės ženklai gali būti laikomi kitų nuosavybe.
Akronimai | Išsiplėtimas | Aprašymas |
MPF | Atminties savybių gamykla | MPF yra pagrindinis kūrimo blokas (BBB), kurį AFU gali naudoti teikdamas CCI-P srauto formavimo operacijas su FŽP. |
Žin | Pranešimas | Pranešimas – kontrolinis pranešimas |
NLB | Native Loopback | NLB nuskaito ir rašo į CCI-P nuorodą, kad patikrintų ryšį ir pralaidumą. |
RdLine_I | Neteisinga skaitymo eilutė | Atminties skaitymo užklausa, FPGA talpyklos užuomina nustatyta kaip netinkama. Linija nėra talpykloje FPGA, tačiau gali užteršti FPGA talpyklą.
Pastaba: Talpykla tag seka visų neįvykdytų užklausų būseną „Intel Ultra Path Interconnect“ („Intel UPI“). Todėl, nors užbaigus RdLine_I pažymėta kaip negaliojanti, ji naudoja talpyklą tag laikinai stebėti užklausos būseną per UPI. Dėl šio veiksmo gali būti pašalinta talpyklos eilutė, dėl kurios gali būti užteršta talpykla. AdvanastagRdLine_I naudojimas yra tas, kad jo neseka CPU katalogas; taigi jis apsaugo nuo procesoriaus šnipinėjimo. |
RdLine-S | Skaitykite bendrinamą eilutę | Atminties nuskaitymo užklausa su FPGA talpyklos užuomina, nustatyta į bendrinamą. Jį bandoma išlaikyti FPGA talpykloje bendroje būsenoje. |
WrLine_I | Rašymo eilutė neteisinga | Atminties rašymo užklausa, FPGA talpyklos užuomina nustatyta į Netinkama. FŽP įrašo duomenis neketindamas laikyti duomenų FPGA talpykloje. |
WrLine_M | Rašymo eilutė pakeista | Atminties įrašymo užklausa, kai FPGA talpyklos užuomina nustatyta į Modifikuota. FŽP įrašo duomenis ir palieka juos pakeistos būsenos FPGA talpykloje. |
Pagreičio žodynas
3 lentelė. „Intel Xeon®“ procesoriaus su FPGA pagreičio krūva žodynas
Terminas | Santrumpa | Aprašymas |
Intel Acceleration Stack, skirtas Intel Xeon® CPU su FPGA | Pagreičio krūva | Programinės įrangos, programinės įrangos ir įrankių rinkinys, užtikrinantis našumui optimizuotą ryšį tarp Intel FPGA ir Intel Xeon procesoriaus. |
„Intel“ FPGA programuojama spartinimo kortelė („Intel FPGA PAC“) | Intel FPGA PAC | PCIe FPGA greitintuvo kortelė. Yra FPGA sąsajos tvarkyklė (FIM), kuri per PCIe magistralę susieta su Intel Xeon procesoriumi. |
Native Loopback Accelerator Functional Unit (AFU)
Native Loopback (NLB) AFU Overview
- NLB sampAFU sudaro Verilog ir System Verilog rinkinys files, kad patikrintų atminties skaitymą ir rašymą, pralaidumą ir delsą.
- Šiame pakete yra trys AFU, kuriuos galite sukurti iš to paties RTL šaltinio. Jūsų RTL šaltinio kodo konfigūracija sukuria šiuos AFU.
NLB Sample Akseleratoriaus funkcija (AF)
$OPAE_PLATFORM_ROOT/hw/samples kataloge saugomas šių NLB šaltinio kodasample AFU:
- nlb_mode_0
- nlb_mode_0_stp
- nlb_mode_3
Pastaba: $DCP_LOC/hw/samples katalogas saugo NLB sample AFU šaltinio kodas 1.0 leidimo paketui.
Norėdami suprasti NLB sampAFU šaltinio kodo struktūrą ir kaip ją sukurti, žr. vieną iš šių greitosios pradžios vadovų (atsižvelgiant į tai, kokį Intel FPGA PAC naudojate):
- Jei naudojate „Intel PAC“ su „Intel Arria® 10 GX FPGA“, žr. „IntelProgrammable Acceleration Card“ su „Intel Arria 10 GX FPGA“.
- Jei naudojate „Intel FPGA PAC D5005“, žr. „Intel Acceleration Stack“ greitosios pradžios vadovą, skirtą „Intel FPGA Programmable Acceleration Card D5005“.
Išleidimo pakete pateikiami šie trys sample AFs:
- NLB režimas 0 AF: norint atlikti lpbk1 testą, reikalinga hello_fpga arba fpgadiag paslaugų programa.
- 3 NLB režimo AF: reikalinga „fpgadiag“ programa, kad būtų galima atlikti truput, skaitymo ir rašymo testus.
- NLB režimas 0 stp AF: norint atlikti lpbak1 testą, reikalinga hello_fpga arba fpgadiag paslaugų programa.
Pastaba: nlb_mode_0_stp yra ta pati AFU kaip nlb_mode_0, bet su įjungta Signal Tap derinimo funkcija.
Programos fpgadiag ir hello_fpga padeda atitinkamam AF diagnozuoti, išbandyti ir pranešti apie FPGA aparatinę įrangą.
Intel korporacija. Visos teisės saugomos. „Intel“, „Intel“ logotipas ir kiti „Intel“ ženklai yra „Intel Corporation“ arba jos dukterinių įmonių prekių ženklai. „Intel“ garantuoja savo FPGA ir puslaidininkinių produktų veikimą pagal dabartines specifikacijas pagal standartinę „Intel“ garantiją, tačiau pasilieka teisę bet kuriuo metu be įspėjimo keisti bet kokius gaminius ir paslaugas. „Intel“ neprisiima jokios atsakomybės ar įsipareigojimų, kylančių dėl bet kokios čia aprašytos informacijos, produkto ar paslaugos taikymo ar naudojimo, išskyrus atvejus, kai „Intel“ aiškiai sutiko raštu. „Intel“ klientams patariama įsigyti naujausią įrenginio specifikacijų versiją prieš pasikliaujant bet kokia paskelbta informacija ir prieš užsakant produktus ar paslaugas. *Kiti pavadinimai ir prekės ženklai gali būti laikomi kitų nuosavybe.
1 pav. Native Loopback (nlb_lpbk.sv) aukščiausio lygio įvynioklis
4 lentelė. NLB Files
File Vardas | Aprašymas |
nlb_lpbk.sv | Aukščiausio lygio NLB įvynioklis, kuris pateikia prašytojo ir arbitro egzempliorius. |
arbitras.sv | Atkuria bandomąjį AF. |
requestor.sv | Priima arbitro užklausas ir formatuoja užklausas pagal CCI-P specifikaciją. Taip pat įgyvendina srauto valdymą. |
nlb_csr.sv | Įdiegia 64 bitų skaitymo / rašymo valdymo ir būsenos (CSR) registrus. Registrai palaiko 32 ir 64 bitų skaitymą ir rašymą. |
nlb_gram_sdp.sv | Įdiegia bendrą dviejų prievadų RAM su vienu rašymo ir vienu skaitymo prievadu. |
NLB yra orientacinis AFU įgyvendinimas, suderinamas su Intel Acceleration Stack for Intel Xeon CPU with FPGAs Core Cache Interface (CCI-P) informacinis vadovas. Pagrindinė NLB funkcija yra patvirtinti pagrindinio kompiuterio ryšį naudojant skirtingus atminties prieigos modelius. NLB taip pat matuoja pralaidumą ir skaitymo / rašymo delsą. Pralaidumo bandymas turi šias parinktis:
- 100% perskaityta
- 100% rašyti
- 50% skaito ir 50% rašo
Susijusi informacija
- „Intel Acceleration Stack“ greitas pradžios vadovas, skirtas „Intel“ programuojamai pagreitinimo kortelei su „Arria 10 GX FPGA“
- „Intel Xeon“ procesoriaus su FPGA pagrindinės talpyklos sąsaja (CCI-P) informacinis vadovas.
- „Intel Acceleration Stack“ greitas pradžios vadovas, skirtas „Intel FPGA“ programuojamai pagreitinimo kortelei D5005
Native Loopback valdymo ir būsenos registro aprašymai
5 lentelė. CSR pavadinimai, adresai ir aprašymai
Baito adresas (OPAE) | Žodis Adresas (CCI-P) | Prieiga | Vardas | Plotis | Aprašymas |
0x0000 | 0x0000 | RO | DFH | 64 | AF įrenginio funkcijos antraštė. |
0x0008 | 0x0002 | RO | AFU_ID_L | 64 | Žemas AF ID. |
0x0010 | 0x0004 | RO | AFU_ID_H | 64 | Aukštas AF ID. |
0x0018 | 0x0006 | Rsvd | CSR_DFH_RSVD0 | 64 | Privaloma rezervuota 0. |
0x0020 | 0x0008 | RO | CSR_DFH_RSVD1 | 64 | Privaloma rezervuota 1. |
0x0100 | 0x0040 | RW | CSR_SCRATCHPAD0 | 64 | Bloknotėlio registras 0. |
0x0108 | 0x0042 | RW | CSR_SCRATCHPAD1 | 64 | Bloknotėlio registras 2. |
0x0110 | 0x0044 | RW | CSR_AFU_DSM_BASE L | 32 | Apatinis 32 bitų AF DSM bazinis adresas. Apatiniai 6 bitai yra 4 × 00, nes adresas yra suderintas su 64 baitų talpyklos eilutės dydžiu. |
0x0114 | 0x0045 | RW | CSR_AFU_DSM_BASE H | 32 | Viršutiniai 32 bitai AF DSM bazinio adreso. |
0x0120 | 0x0048 | RW | CSR_SRC_ADDR | 64 | Pradėti fizinį šaltinio buferio adresą. Visos skaitymo užklausos taikomos šiam regionui. |
0x0128 | 0x004A | RW | CSR_DST_ADDR | 64 | Pradėti paskirties buferio fizinį adresą. Visos rašymo užklausos taikomos šiam regionui |
0x0130 | 0x004C | RW | CSR_NUM_LINES | 32 | Talpyklos eilučių skaičius. |
0x0138 | 0x004E | RW | CSR_CTL | 32 | Valdo bandymo eigą, paleidimą, sustabdymą, priverstinį užbaigimą. |
0x0140 | 0x0050 | RW | CSR_CFG | 32 | Konfigūruoja bandymo parametrus. |
0x0148 | 0x0052 | RW | CSR_INACT_THRESH | 32 | Neaktyvumo slenksčio riba. |
0x0150 | 0x0054 | RW | CSR_INTERRUPT0 | 32 | SW įrenginiui priskiria pertraukimo APIC ID ir vektorių. |
DSM poslinkio žemėlapis | |||||
0x0040 | 0x0010 | RO | DSM_STATUSAS | 32 | Bandymo būsenos ir klaidų registras. |
6 lentelė. CSR bitų laukai su pvzamples
Šioje lentelėje išvardyti CSR bitų laukai, kurie priklauso nuo CSR_NUM_LINES vertės, . Buvusiojeample žemiau = 14.
Vardas | Bitų laukas | Prieiga | Aprašymas |
CSR_SRC_ADDR | [63:] | RW | 2^(N+6) MB suderintas adresas nurodo skaitymo buferio pradžią. |
[-1:0] | RW | 0x0. | |
CSR_DST_ADDR | [63:] | RW | 2^(N+6) MB suderintas adresas nurodo į rašymo buferio pradžią. |
[-1:0] | RW | 0x0. | |
CSR_NUM_LINES | [31:] | RW | 0x0. |
tęsėsi… |
Vardas | Bitų laukas | Prieiga | Aprašymas |
[-1:0] | RW | Talpyklos eilučių, kurias reikia skaityti arba rašyti, skaičius. Kiekvienam bandomajam AF ši riba gali skirtis.
Pastaba: Įsitikinkite, kad šaltinio ir paskirties buferiai yra pakankamai dideli, kad tilptų talpyklos eilutės. CSR_NUM_LINES turi būti mažesnis arba lygus . |
|
Tarkime, kad toliau nurodytos vertės =14. Tada CSR_SRC_ADDR ir CSR_DST_ADDR priima 2^20 (0x100000). | |||
CSR_SRC_ADDR | [31:14] | RW | 1 MB suderintas adresas. |
[13:0] | RW | 0x0. | |
CSR_DST_ADDR | [31:14] | RW | 1 MB suderintas adresas. |
[13:0] | RW | 0x0. | |
CSR_NUM_LINES | [31:14] | RW | 0x0. |
[13:0] | RW | Talpyklos eilučių, kurias reikia skaityti arba rašyti, skaičius. Kiekvienam bandomajam AF ši riba gali skirtis.
Pastaba: Įsitikinkite, kad šaltinio ir paskirties buferiai yra pakankamai dideli, kad tilptų talpyklos eilutės. |
7 lentelė. Papildomi CSR bitų laukai
Vardas | Bitų laukas | Prieiga | Aprašymas |
CSR_CTL | [31:3] | RW | Rezervuota. |
[2] | RW | Priverstinis bandymo užbaigimas. Įrašo testo užbaigimo vėliavėlę ir kitus našumo skaitiklius į csr_stat. Priverstinai užbaigus testą, aparatinės įrangos būsena yra identiška nepriverstinio bandymo užbaigimui. | |
[1] | RW | Pradedamas bandymo vykdymas. | |
[0] | RW | Aktyvus žemo lygio testo atstatymas. Kai žemas, visi konfigūracijos parametrai pasikeičia į numatytąsias reikšmes. | |
CSR_CFG | [29] | RW | cr_interrupt_testmode išbando pertraukimus. Sugeneruoja pertraukimą kiekvieno testo pabaigoje. |
[28] | RW | cr_interrupt_on_error siunčia pertraukimą, kai įvyksta klaida | |
aptikimas. | |||
[27:20] | RW | cr_test_cfg sukonfigūruoja kiekvieno bandymo režimo veikimą. | |
[13:12] | RW | cr_chsel pasirenka virtualų kanalą. | |
[10:9] | RW | cr_rdsel sukonfigūruoja skaitymo užklausos tipą. Kodavimai turi | |
šios galiojančios vertės: | |||
• 1'b00: RdLine_S | |||
• 2'b01: RdLine_I | |||
• 2'b11: mišrus režimas | |||
[8] | RW | cr_delay_en įgalina atsitiktinį delsos įterpimą tarp užklausų. | |
[6:5] | RW | Konfigūruoja bandymo režimą, cr_multiCL-len. Tinkamos reikšmės yra 0,1, 3 ir XNUMX. | |
[4:2] | RW | cr_mode, sukonfigūruoja bandymo režimą. Galioja šios vertės: | |
• 3'b000: LPBK1 | |||
• 3'b001: skaitykite | |||
• 3'b010: Rašykite | |||
• 3'b011: TRPUT | |||
tęsėsi… |
Vardas | Bitų laukas | Prieiga | Aprašymas |
Norėdami gauti daugiau informacijos apie bandymo režimą, žr Bandymo režimai tema žemiau. | |||
[1] | RW | c_cont pasirenka bandymo perkėlimą arba bandymo užbaigimą.
• Kai 1'b0, testas baigiamas. Atnaujina CSR būseną, kai Pasiektas CSR_NUM_LINES skaičius. • Kai 1'b1, bandymas perkeliamas į pradžios adresą, kai pasiekia CSR_NUM_LINES skaičių. Apvertimo režimu bandymas baigiasi tik klaidos atveju. |
|
[0] | RW | cr_wrthru_en perjungia WrLine_I ir Wrline_M užklausų tipus.
• 1'b0: WrLine_M • 1'b1: WrLine_I |
|
CSR_INACT_THRESHOLD | [31:0] | RW | Neaktyvumo slenksčio riba. Bandomojo važiavimo metu aptinka strigimo trukmę. Skaičiuoja iš eilės einančių tuščiosios eigos ciklų skaičių. Jei skaičiuojamas neveiklumas
> CSR_INACT_THRESHOLD, nei užklausos, nei atsakymai nesiunčiami gautas ir nustatytas inact_timeout signalas. Įrašant 1 į CSR_CTL[1], šis skaitiklis suaktyvinamas. |
CSR_INTERRUPT0 | [23:16] | RW | Įrenginio pertraukimo vektorinis numeris. |
[15:0] | RW | apic_id yra įrenginio APIC OD. | |
DSM_STATUSAS | [511:256] | RO | Klaidos iškelties formos bandymo režimas. |
[255:224] | RO | Pabaiga Overhead. | |
[223:192] | RO | Start Overhead. | |
[191:160] | RO | Rašymų skaičius. | |
[159:128] | RO | Skaitymų skaičius. | |
[127:64] | RO | Laikrodžių skaičius. | |
[63:32] | RO | Bandymo klaidų registras. | |
[31:16] | RO | Palyginkite ir keiskite sėkmės skaitiklį. | |
[15:1] | RO | Unikalus ID kiekvienam DSM būsenos rašymui. | |
[0] | RO | Bandymo užbaigimo vėliavėlė. |
Bandymo režimai
CSR_CFG[4:2] konfigūruoja bandymo režimą. Galimi šie keturi testai:
- LPBK1: Tai atminties kopijavimo testas. AF nukopijuoja CSR_NUM_LINES iš šaltinio buferio į paskirties buferį. Baigus bandymą, programinė įranga palygina šaltinio ir paskirties buferius.
- Skaityti: Šis testas pabrėžia skaitymo kelią ir matuoja skaitymo pralaidumą arba delsą. AF nuskaito CSR_NUM_LINES pradedant nuo CSR_SRC_ADDR. Tai tik pralaidumo arba delsos testas. Ji netikrina nuskaitytų duomenų.
- Rašykite: Šis testas pabrėžia rašymo kelią ir matuoja rašymo pralaidumą arba delsą. AF nuskaito CSR_NUM_LINES pradedant nuo CSR_SRC_ADDR. Tai tik pralaidumo arba delsos testas. Jis netikrina parašytų duomenų.
- TRPUT: Šis testas sujungia skaitymą ir rašymą. Jis skaito CSR_NUM_LINES nuo CSR_SRC_ADDR vietos ir rašo CSR_NUM_LINES iki CSR_SRC_ADDR. Jis taip pat matuoja skaitymo ir rašymo pralaidumą. Šis testas netikrina duomenų. Skaitymas ir rašymas neturi priklausomybių
Šioje lentelėje parodytos keturių testų CSR_CFG koduotės. Šios lentelės rinkiniai ir CSR_NUM_LINES, =14. Galite pakeisti talpyklos eilučių skaičių atnaujindami CSR_NUM_LINES registrą.
8 lentelė. Bandymo režimai
FPGA diagnostika: fpgadiag
„Fpgadiag“ programa apima keletą testų, skirtų diagnozuoti, išbandyti ir pranešti apie FPGA aparatinę įrangą. Naudokite fpgadiag įrankį, kad paleistumėte visus bandymo režimus. Daugiau informacijos apie „fpgadiag“ programos naudojimą rasite „Open Programmable Acceleration Engine“ (OPAE) įrankių vadovo skyriuje fpgadiag.
NLB režimas0 Hello_FPGA bandymo srautas
- Programinė įranga inicijuoja įrenginio būsenos atmintį (DSM) iki nulio.
- Programinė įranga įrašo DSM BASE adresą į AFU. CSR Write (DSM_BASE_H), CSRWrite (DSM_BASE_L)
- Programinė įranga paruošia šaltinio ir paskirties atminties buferį. Šis preparatas yra specifinis bandymas.
- Programinė įranga rašo CSR_CTL[2:0]= 0x1. Šis rašymas išjungia testą iš naujo ir įjungia konfigūracijos režimą. Konfigūruoti galima tik tada, kai CSR_CTL[0]=1 ir CSR_CTL[1]=1.
- Programinė įranga sukonfigūruoja testo parametrus, tokius kaip src, destaddress, csr_cfg, num eilučių ir pan.
- Programinės įrangos CSR rašo CSR_CTL[2:0]= 0x3. AF pradeda bandymo vykdymą.
- Bandymo užbaigimas:
- Aparatinė įranga baigiama, kai baigiamas bandymas arba aptinkama klaida. Baigęs aparatinės įrangos AF atnaujina DSM_STATUS. Programinės įrangos apklausos DSM_STATUS[31:0]==1, kad aptiktų bandymo pabaigą.
- Programinė įranga gali priverstinai užbaigti testą įrašydama CSR rašo CSR_CTL[2:0]=0x7. Aparatinės įrangos AF atnaujinimai DSM_STATUS.
„Native Loopback Accelerator Functional Unit“ (AFU) vartotojo vadovo dokumento peržiūros istorija
Dokumento versija | „Intel“ pagreitis Stack versija | Pakeitimai |
2019.08.05 | 2.0 (palaikomas su Intel
Quartus Prime Pro Edition 18.1.2) ir 1.2 (palaikomas su „Intel Quartus Prime Pro Edition 17.1.1“) |
Pridėtas Intel FPGA PAC D5005 platformos palaikymas dabartiniame leidime. |
2018.12.04 | 1.2 (palaikomas su Intel
Quartus® Prime Pro Edition 17.1.1) |
Techninės priežiūros leidimas. |
2018.08.06 | 1.1 (palaikomas su Intel
Quartus Prime Pro Edition 17.1.1) ir 1.0 (palaikomas su „Intel Quartus Prime Pro Edition 17.0.0“) |
Atnaujinta NLB šaltinio kodo vietaample AFU in NLB Sample Akseleratoriaus funkcija (AF) skyrių. |
2018.04.11 | 1.0 (palaikomas su Intel
Quartus Prime Pro Edition 17.0.0) |
Pradinis išleidimas. |
Intel korporacija. Visos teisės saugomos. „Intel“, „Intel“ logotipas ir kiti „Intel“ ženklai yra „Intel Corporation“ arba jos dukterinių įmonių prekių ženklai. „Intel“ garantuoja savo FPGA ir puslaidininkinių produktų veikimą pagal dabartines specifikacijas pagal standartinę „Intel“ garantiją, tačiau pasilieka teisę bet kuriuo metu be įspėjimo keisti bet kokius gaminius ir paslaugas. „Intel“ neprisiima jokios atsakomybės ar įsipareigojimų, kylančių dėl bet kokios čia aprašytos informacijos, produkto ar paslaugos taikymo ar naudojimo, išskyrus atvejus, kai „Intel“ aiškiai sutiko raštu. „Intel“ klientams patariama įsigyti naujausią įrenginio specifikacijų versiją prieš pasikliaujant bet kokia paskelbta informacija ir prieš užsakant produktus ar paslaugas. *Kiti pavadinimai ir prekės ženklai gali būti laikomi kitų nuosavybe.
Dokumentai / Ištekliai
![]() |
„Intel Native Loopback Accelerator Functional Unit“ (AFU) [pdfVartotojo vadovas Native Loopback Accelerator funkcinis blokas AFU, Native Loopback, greitintuvo funkcinis blokas AFU, funkcinis blokas AFU |