intel-LOGO

intel Native Loopback Accelerator функционалдық блогы (AFU)

intel-Native-Loopback-Үдеткіш-функционалдық-бірлік-(AFU)-PRO

Осы құжат туралы

Конвенциялар
Кесте 1. Құжаттық конвенциялар

Конвенция Сипаттама
# Пәрменді түбір ретінде енгізу керектігін көрсететін пәрменнің алдында тұрады.
$ Пайдаланушы ретінде енгізілетін пәрменді көрсетеді.
Бұл шрифт Fileаттар, пәрмендер және кілт сөздер осы қаріппен басып шығарылады. Ұзын пәрмен жолдары осы қаріппен басып шығарылады. Ұзын пәрмен жолдары келесі жолға өтуі мүмкін болса да, қайтару пәрменнің бөлігі емес; enter пернесін баспаңыз.
Бұрыштық жақшалар арасында пайда болатын толтырғыш мәтінін сәйкес мәнмен ауыстыру керектігін көрсетеді. Бұрыштық жақшаларды енгізбеңіз.

Акронимдер
Кесте 2. Қысқартылған сөздер

Акронимдер Кеңейту Сипаттама
AF Үдеткіш функциясы Қолданбаны жеделдететін FPGA логикасында жүзеге асырылған құрастырылған аппараттық жеделдеткіш кескіні.
AFU Үдеткіштің функционалды блогы FPGA логикасында іске асырылған аппараттық үдеткіш өнімділікті жақсарту үшін орталық процессордан қолданбаға арналған есептеу әрекетін түсіреді.
API Қолданбалы бағдарламалау интерфейсі Бағдарламалық жасақтаманың қосымшаларын құруға арналған ішкі бағдарлама анықтамаларының, протоколдарының және құралдарының жиынтығы.
ASE AFU модельдеу ортасы Модельдеу ортасында бірдей хост қолданбасын және AF мүмкіндігін пайдалануға мүмкіндік беретін бірлескен модельдеу ортасы. ASE FPGA үшін Intel® Acceleration Stack бөлігі болып табылады.
CCI-P Негізгі кэш интерфейсі CCI-P – хостпен байланысу үшін AFU пайдаланатын стандартты интерфейс.
CL Кэш сызығы 64 байт кэш сызығы
DFH Құрылғы мүмкіндігі тақырыбы Мүмкіндіктерді қосудың кеңейтілген жолын қамтамасыз ету үшін мүмкіндік тақырыптарының байланыстырылған тізімін жасайды.
FIM FPGA интерфейс менеджері FPGA интерфейсінің бірлігі (FIU) және жад, желі және т.б. үшін сыртқы интерфейстерді қамтитын FPGA аппараттық құралы.

Үдеткіш функциясы (AF) жұмыс уақытында FIM интерфейсімен жұмыс істейді.

ҚББ FPGA интерфейс бірлігі FIU — платформа интерфейсі қабаты, ол PCIe*, UPI сияқты платформа интерфейстері және CCI-P сияқты AFU жағы интерфейстері арасында көпір қызметін атқарады.
жалғасы...

Intel корпорациясы. Барлық құқықтар сақталған. Intel, Intel логотипі және басқа Intel белгілері Intel корпорациясының немесе оның еншілес компанияларының сауда белгілері болып табылады. Intel өзінің FPGA және жартылай өткізгіш өнімдерінің Intel стандартты кепілдігіне сәйкес ағымдағы техникалық сипаттамаларға сәйкес орындалуына кепілдік береді, бірақ кез келген өнімдер мен қызметтерге кез келген уақытта ескертусіз өзгертулер енгізу құқығын өзіне қалдырады. Intel жазбаша түрде тікелей келіскен жағдайларды қоспағанда, Intel компаниясы осы құжатта сипатталған кез келген ақпаратты, өнімді немесе қызметті қолданудан немесе пайдаланудан туындайтын жауапкершілікті немесе жауапкершілікті өз мойнына алмайды. Intel тұтынушыларына жарияланған ақпаратқа сенбес бұрын және өнімдерге немесе қызметтерге тапсырыс бермес бұрын құрылғы сипаттамаларының соңғы нұсқасын алу ұсынылады. *Басқа атаулар мен брендтер басқалардың меншігі ретінде талап етілуі мүмкін.

Акронимдер Кеңейту Сипаттама
MPF Жад сипаттары зауыты MPF - бұл AFU FIU-мен транзакциялар үшін CCI-P трафикті қалыптастыру операцияларын қамтамасыз ету үшін пайдалана алатын негізгі құрылыс блогы (BBB).
хабар Хабарлама Хабарлама – бақылау хабарламасы
NLB Native Loopback NLB қосылымды және өткізу қабілеттілігін тексеру үшін CCI-P сілтемесін оқуды және жазуды орындайды.
RdLine_I Оқу жолы жарамсыз FPGA кэш кеңесі жарамсыз деп орнатылған жадты оқуға сұрау. Жол FPGA-да кэштелмеген, бірақ FPGA кэшінің ластануын тудыруы мүмкін.

Ескерту: Кэш tag Intel Ultra Path Interconnect (Intel UPI) жүйесіндегі барлық орындалмаған сұраулар үшін сұрау күйін бақылайды.

Сондықтан, RdLine_I аяқталғаннан кейін жарамсыз деп белгіленсе де, ол кэшті тұтынады. tag уақытша UPI арқылы сұрау күйін бақылау үшін. Бұл әрекет кэш сызығын шығаруға, нәтижесінде кэштің ластануына әкелуі мүмкін. АдванtagRdLine_I пайдаланудың себебі ол процессор каталогымен бақыланбайды; осылайша ол процессордан аңдуды болдырмайды.

RdLine-S Ортақ оқу сызығы FPGA кэш кеңесі ортақ үшін орнатылған жадты оқу сұрауы. Оны FPGA кэшінде ортақ күйде сақтауға әрекет жасалды.
WrLine_I Жазу жолы жарамсыз FPGA кэш кеңесі Жарамсыз күйіне орнатылған жадты жазу сұрауы. FIU деректерді FPGA кэшінде сақтау ниеті жоқ деректерді жазады.
WrLine_M Жазу жолы өзгертілген FPGA кэш кеңесі Өзгертілген күйіне орнатылған жадты жазу сұрауы. FIU деректерді жазады және оны өзгертілген күйде FPGA кэшінде қалдырады.

Акселерация глоссарийі
Кесте 3. FPGA глоссарийі бар Intel Xeon® процессорына арналған жеделдету стегі

Мерзімі аббревиатура Сипаттама
FPGA бар Intel Xeon® процессорына арналған Intel Acceleration Stack Акселерация стек Intel FPGA және Intel Xeon процессоры арасында өнімділікке оңтайландырылған қосылымды қамтамасыз ететін бағдарламалық құрал, микробағдарлама және құралдар жиынтығы.
Intel FPGA бағдарламаланатын жеделдету картасы (Intel FPGA PAC) Intel FPGA PAC PCIe FPGA үдеткіш картасы. Құрамында PCIe шинасы арқылы Intel Xeon процессорымен жұптасатын FPGA интерфейс менеджері (FIM) бар.

Native Loopback Accelerator функционалдық блогы (AFU)

Native Loopback (NLB) AFU Overview

  • NLB сample AFUs Verilog және System Verilog жиынтығынан тұрады files жадты оқу мен жазуды, өткізу қабілеттілігін және кешігуді тексеру үшін.
  • Бұл пакет бір RTL көзінен құрастыруға болатын үш AFU қамтиды. RTL бастапқы кодының конфигурациясы осы AFUs жасайды.

NLB Сample үдеткіш функциясы (AF)
$OPAE_PLATFORM_ROOT/hw/samples каталогы келесі NLB үшін бастапқы кодты сақтайдыampLE AFUs:

  • nlb_mode_0
  • nlb_mode_0_stp
  • nlb_mode_3

Ескерту: $DCP_LOC/hw/samples каталогы NLB s сақтайдыample AFUs 1.0 шығарылым бумасының бастапқы коды.

NLB түсіну үшінample AFU бастапқы кодының құрылымы және оны құру жолы үшін келесі жылдам бастау нұсқауларының бірін қараңыз (қай Intel FPGA PAC пайдаланып жатқаныңызға байланысты):

  • Intel PAC жүйесін Intel Arria® 10 GX FPGA көмегімен пайдаланып жатсаңыз, Intel Arria 10 GX FPGA бар Intel бағдарламаланатын жеделдету картасын қараңыз.
  • Intel FPGA PAC D5005 пайдалансаңыз, Intel FPGA бағдарламаланатын жеделдету картасы D5005 үшін Intel Acceleration Stack жылдам бастау нұсқаулығын қараңыз.

Шығарылым бумасы келесі үш с. ұсынадыample AFs:

  • NLB режимі 0 AF: lpbk1 сынағын орындау үшін hello_fpga немесе fpgadiag утилитасын қажет етеді.
  • NLB режимі 3 AF: үзу, оқу және жазу сынақтарын орындау үшін fpgadiag утилитасын қажет етеді.
  • NLB режимі 0 stp AF: lpbak1 сынағын орындау үшін hello_fpga немесе fpgadiag утилитасын қажет етеді.
    Ескерту: nlb_mode_0_stp — nlb_mode_0 сияқты AFU, бірақ Signal Tap отладтау мүмкіндігі қосылған.
    fpgadiag және hello_fpga утилиталары сәйкес AF-ға FPGA аппараттық құралын диагностикалауға, сынауға және есеп беруге көмектеседі.

Intel корпорациясы. Барлық құқықтар сақталған. Intel, Intel логотипі және басқа Intel белгілері Intel корпорациясының немесе оның еншілес компанияларының сауда белгілері болып табылады. Intel өзінің FPGA және жартылай өткізгіш өнімдерінің Intel стандартты кепілдігіне сәйкес ағымдағы техникалық сипаттамаларға сәйкес орындалуына кепілдік береді, бірақ кез келген өнімдер мен қызметтерге кез келген уақытта ескертусіз өзгертулер енгізу құқығын өзіне қалдырады. Intel жазбаша түрде тікелей келіскен жағдайларды қоспағанда, Intel компаниясы осы құжатта сипатталған кез келген ақпаратты, өнімді немесе қызметті қолданудан немесе пайдаланудан туындайтын жауапкершілікті немесе жауапкершілікті өз мойнына алмайды. Intel тұтынушыларына жарияланған ақпаратқа сенбес бұрын және өнімдерге немесе қызметтерге тапсырыс бермес бұрын құрылғы сипаттамаларының соңғы нұсқасын алу ұсынылады. *Басқа атаулар мен брендтер басқалардың меншігі ретінде талап етілуі мүмкін.

Сурет 1. Түпнұсқа кері цикл (nlb_lpbk.sv) Жоғарғы деңгейлі орауыш

intel-Native-Loopback-Үдеткіш-функционалдық-бірлік-(AFU)-1

Кесте 4. NLB Files

File Аты Сипаттама
nlb_lpbk.sv Сұраныс беруші мен арбитрді жасайтын NLB үшін жоғарғы деңгейлі орауыш.
arbiter.sv Сынақ AF іске қосады.
requestor.sv Төрешіден сұрауларды қабылдайды және CCI-P спецификациясына сәйкес сұрауларды пішімдейді. Сондай-ақ ағынды басқаруды жүзеге асырады.
nlb_csr.sv 64-биттік оқу/жазуды басқару және күй (CSR) регистрлерін жүзеге асырады. Регистрлер 32 және 64 биттік оқу мен жазуды қолдайды.
nlb_gram_sdp.sv Бір жазу порты және бір оқу порты бар жалпы қос портты ЖЖҚ жүзеге асырады.

NLB - FPGA негізгі кэш интерфейсі (CCI-P) анықтамалық нұсқаулығы бар Intel Xeon процессорына арналған Intel Acceleration Stack-пен үйлесімді AFU анықтамалық іске асыруы. NLB негізгі функциясы әртүрлі жадқа кіру үлгілерін пайдаланып хост қосылымын тексеру болып табылады. NLB сонымен қатар өткізу қабілеттілігін және оқу/жазу кідірісін өлшейді. Өткізу қабілетін тексеруде келесі опциялар бар:

  • 100% оқыды
  • 100% жазамын
  • 50% оқиды және 50% жазады

Қатысты ақпарат

  • Arria 10 GX FPGA бар Intel бағдарламаланатын жеделдету картасына арналған Intel Acceleration Stack жылдам бастау нұсқаулығы
  • FPGA негізгі кэш интерфейсі (CCI-P) бар Intel Xeon процессорына арналған жеделдету стек анықтамалық нұсқаулық
  • Intel FPGA бағдарламаланатын жеделдету картасы D5005 үшін Intel Acceleration Stack жылдам бастау нұсқаулығы

Түпнұсқа кері циклды басқару және күй тізілімінің сипаттамалары
Кесте 5. CSR атаулары, мекенжайлары және сипаттамалары

 Байт мекенжайы (OPAE) Сөз Мекенжай (CCI-P)  Қол жеткізу  Аты  Ені  Сипаттама
0x0000 0x0000 RO DFH 64 AF құрылғы мүмкіндігі тақырыбы.
0x0008 0x0002 RO AFU_ID_L 64 AF идентификаторы төмен.
0x0010 0x0004 RO AFU_ID_H 64 AF идентификаторы жоғары.
0x0018 0x0006 Rsvd CSR_DFH_RSVD0 64 Міндетті резервтелген 0.
0x0020 0x0008 RO CSR_DFH_RSVD1 64 Міндетті резервтелген 1.
0x0100 0x0040 RW CSR_SCRATCHPAD0 64 Скретчпад регистрі 0.
0x0108 0x0042 RW CSR_SCRATCHPAD1 64 Скретчпад регистрі 2.
0x0110 0x0044 RW CSR_AFU_DSM_BASE L 32 Төменгі 32 бит AF DSM негізгі мекенжайы. Төменгі 6 бит 4×00, себебі мекенжай 64 байт кэш жолының өлшеміне тураланған.
0x0114 0x0045 RW CSR_AFU_DSM_BASE H 32 AF DSM негізгі мекенжайының жоғарғы 32 биттері.
0x0120 0x0048 RW CSR_SRC_ADDR 64 Бастауыш бастапқы буфер үшін физикалық мекенжай. Барлық оқу сұраулары осы аймаққа бағытталған.
0x0128 0х004А RW CSR_DST_ADDR 64 Тағайындалған буфер үшін физикалық мекенжайды бастаңыз. Барлық жазу сұраулары осы аймаққа бағытталған
0x0130 0х004С RW CSR_NUM_LINES 32 Кэш жолдарының саны.
0x0138 0x004E RW CSR_CTL 32 Сынақ ағынын, іске қосуды, тоқтатуды, күштеп аяқтауды басқарады.
0x0140 0x0050 RW CSR_CFG 32 Сынақ параметрлерін конфигурациялайды.
0x0148 0x0052 RW CSR_INACT_THRESH 32 Әрекетсіздік шегінің шегі.
0x0150 0x0054 RW CSR_INTERRUPT0 32 SW Interrupt APIC идентификаторы мен векторын құрылғыға бөледі.
DSM офсет картасы
0x0040 0x0010 RO DSM_STATUS 32 Сынақ күйі және қателер тіркелімі.

Кесте 6. CSR бит өрістері Examples
Бұл кестеде CSR_NUM_LINES мәніне тәуелді CSR бит өрістерінің тізімі берілген, . Бұрынғыдаampтөменде = 14.

Аты Бит өрісі Қол жеткізу Сипаттама
CSR_SRC_ADDR [63:] RW 2^(N+6)МБ тураланған мекенжай оқу буферінің басына қарайды.
[-1:0] RW 0x0.
CSR_DST_ADDR [63:] RW 2^(N+6)МБ тураланған мекенжай жазу буферінің басына қарайды.
[-1:0] RW 0x0.
CSR_NUM_LINES [31:] RW 0x0.
жалғасы...
Аты Бит өрісі Қол жеткізу Сипаттама
  [-1:0] RW Оқу немесе жазу үшін кэш жолдарының саны. Бұл шек әрбір сынақ AF үшін әртүрлі болуы мүмкін.

Ескерту: Бастапқы және тағайындалған буферлердің орналастыру үшін жеткілікті үлкен екеніне көз жеткізіңіз кэш сызықтары.

CSR_NUM_LINES мынадан кіші немесе тең болуы керек .

Келесі мәндер үшін қабылдаңыз =14. Содан кейін, CSR_SRC_ADDR және CSR_DST_ADDR 2^20 (0x100000) қабылдайды.
CSR_SRC_ADDR [31:14] RW 1МБ тураланған мекенжай.
[13:0] RW 0x0.
CSR_DST_ADDR [31:14] RW 1МБ тураланған мекенжай.
[13:0] RW 0x0.
CSR_NUM_LINES [31:14] RW 0x0.
[13:0] RW Оқу немесе жазу үшін кэш жолдарының саны. Бұл шек әрбір сынақ AF үшін әртүрлі болуы мүмкін.

Ескерту: Бастапқы және тағайындалған буферлердің орналастыру үшін жеткілікті үлкен екеніне көз жеткізіңіз кэш сызықтары.

Кесте 7. Қосымша CSR бит өрістері

Аты Бит өрісі Қол жеткізу Сипаттама
CSR_CTL [31:3] RW Резервтелген.
[2] RW Күшті сынақты аяқтау. Сынақ аяқталу жалауын және басқа өнімділік есептегіштерін csr_stat ішіне жазады. Сынақты мәжбүрлеп аяқтағаннан кейін аппараттық құрал күйі мәжбүрлі емес сынақты аяқтаумен бірдей.
[1] RW Сынақты орындауды бастайды.
[0] RW Белсенді төмен сынақты қалпына келтіру. Төмен болғанда, барлық конфигурация параметрлері әдепкі мәндеріне өзгереді.
CSR_CFG [29] RW cr_interrupt_testmode үзулерді тексереді. Әрбір сынақтың соңында үзіліс жасайды.
  [28] RW cr_interrupt_on_error қате болған кезде үзіліс жібереді
      анықтау.
  [27:20] RW cr_test_cfg әрбір сынақ режимінің әрекетін конфигурациялайды.
  [13:12] RW cr_chsel виртуалды арнаны таңдайды.
  [10:9] RW cr_rdsel оқу сұрауының түрін конфигурациялайды. Кодтаулар бар
      келесі жарамды мәндер:
      • 1'b00: RdLine_S
      • 2'b01: RdLine_I
      • 2'b11: аралас режим
  [8] RW cr_delay_en сұраулар арасында кездейсоқ кідіріс енгізуді қосады.
  [6:5] RW Сынақ режимін конфигурациялайды,cr_multiCL-len. Жарамды мәндер 0,1 және 3.
  [4:2] RW cr_mode, сынақ режимін конфигурациялайды. Келесі мәндер жарамды:
      • 3'b000: LPBK1
      • 3'b001: Оқыңыз
      • 3'b010: Жазыңыз
      • 3'b011: TRUT
жалғасы...
Аты Бит өрісі Қол жеткізу Сипаттама
      Сынақ режимі туралы қосымша ақпаратты мына жерден қараңыз Сынақ режимдері төмендегі тақырып.
[1] RW c_cont сынақты ауыстыруды немесе сынақты тоқтатуды таңдайды.

• 1'b0 болғанда, сынақ аяқталады. CSR күйін қашан жаңартады

CSR_NUM_LINES санына жетті.

• 1'b1 болғанда, сынақ CSR_NUM_LINES санына жеткеннен кейін бастапқы мекенжайға ауысады. Айналдыру режимінде сынақ қате болған кезде ғана аяқталады.

[0] RW cr_wrthru_en WrLine_I және Wrline_M сұрау түрлері арасында ауысады.

• 1'b0: WrLine_M

• 1'b1: WrLine_I

CSR_INACT_THRESHOLD [31:0] RW Әрекетсіздік шегінің шегі. Сынақ жұмысы кезінде стендтердің ұзақтығын анықтайды. Қатарлы бос тұру циклдерінің санын санайды. Егер әрекетсіздік есептелсе

> CSR_INACT_THRESHOLD, сұраулар жіберілмейді, жауаптар жоқ

қабылданады және əрекетсіз_уақыт сигналы орнатылады. CSR_CTL[1] ішіне 1 жазу бұл санауышты белсендіреді.

CSR_INTERRUPT0 [23:16] RW Құрылғыға арналған үзу векторлық нөмірі.
[15:0] RW apic_id — құрылғыға арналған APIC OD.
DSM_STATUS [511:256] RO Қате қалдығы пішінін тексеру режимі.
[255:224] RO Ақырғы үстеме.
[223:192] RO Жоғарыдан бастаңыз.
[191:160] RO Жазулар саны.
[159:128] RO Оқулар саны.
[127:64] RO Сағат саны.
[63:32] RO Сынақ қателерінің тіркелімі.
[31:16] RO Сәттілік есептегішін салыстырыңыз және ауыстырыңыз.
[15:1] RO Әрбір DSM күйін жазу үшін бірегей идентификатор.
[0] RO Тесттің аяқталу белгісі.

Сынақ режимдері
CSR_CFG[4:2] сынақ режимін конфигурациялайды. Келесі төрт сынақ қол жетімді:

  • LPBK1: Бұл жадты көшіру сынағы. AF бастапқы буферден тағайындалған буферге CSR_NUM_LINES көшіреді. Сынақ аяқталғаннан кейін бағдарламалық құрал бастапқы және тағайындалған буферлерді салыстырады.
  • Оқыңыз: Бұл сынақ оқу жолын белгілейді және оқу өткізу қабілеттілігін немесе кешігуді өлшейді. AF CSR_SRC_ADDR бастап CSR_NUM_LINES оқиды. Бұл тек өткізу қабілеттілігі немесе кідіріс сынағы. Ол оқылған деректерді тексермейді.
  • Жазыңыз: Бұл сынақ жазу жолын белгілейді және жазу өткізу қабілеттілігін немесе кешігуді өлшейді. AF CSR_SRC_ADDR бастап CSR_NUM_LINES оқиды. Бұл тек өткізу қабілеттілігі немесе кідіріс сынағы. Ол жазылған деректерді тексермейді.
  • TRPUT: Бұл тест оқу мен жазуды біріктіреді. Ол CSR_SRC_ADDR орнынан бастап CSR_NUM_LINES оқиды және CSR_NUM_LINES CSR_SRC_ADDR ішіне жазады. Ол сонымен қатар оқу және жазу өткізу қабілеттілігін өлшейді. Бұл сынақ деректерді тексермейді. Оқу мен жазуда тәуелділік жоқ

Келесі кесте төрт сынақ үшін CSR_CFG кодтауларын көрсетеді. Бұл кесте жинақтары және CSR_NUM_LINES, =14. CSR_NUM_LINES регистрін жаңарту арқылы кэш жолдарының санын өзгертуге болады.

Кесте 8. Сынақ режимдері

FPGA диагностикасы: fpgadiag
fpgadiag утилитасы FPGA аппараттық құралын диагностикалауға, сынауға және есеп беруге арналған бірнеше сынақтарды қамтиды. Барлық сынақ режимдерін іске қосу үшін fpgadiag утилитасын пайдаланыңыз. fpgadiag утилитасын пайдалану туралы қосымша ақпарат алу үшін Open Programmable Acceleration Engine (OPAE) құралдар нұсқаулығындағы fpgadiag бөлімін қараңыз.

NLB режимі0 Hello_FPGA сынақ ағыны

  1. Бағдарламалық құрал құрылғы күйінің жадын (DSM) нөлге дейін инициализациялайды.
  2. Бағдарламалық құрал DSM BASE мекенжайын AFU-ге жазады. CSR Write (DSM_BASE_H), CSRWrite (DSM_BASE_L)
  3. Бағдарламалық құрал бастапқы және тағайындалған жад буферін дайындайды. Бұл дайындық сынаққа арналған.
  4. Бағдарламалық құрал CSR_CTL[2:0]= 0x1 жазады. Бұл жазу сынақты қалпына келтіруден және конфигурация режиміне шығарады. Конфигурация CSR_CTL[0]=1 және CSR_CTL[1]=1 болғанда ғана жалғаса алады.
  5. Бағдарламалық құрал src, destaddress, csr_cfg, num lines және т.б. сияқты сынақ параметрлерін конфигурациялайды.
  6. Бағдарламалық қамтамасыз ету CSR CSR_CTL[2:0]= 0x3 жазады. AF сынақты орындауды бастайды.
  7. Тесттің аяқталуы:
    • Сынақ аяқталғанда немесе қатені анықтағанда, жабдық аяқталады. Аяқтағаннан кейін аппараттық AF DSM_STATUS жаңартылады. Сынақтың аяқталуын анықтау үшін бағдарламалық құрал DSM_STATUS[31:0]==1 сауалнамасын жүргізеді.
    • Бағдарлама CSR жазбаларын CSR_CTL[2:0]=0x7 жазу арқылы сынақты аяқтауға мәжбүрлей алады. Аппараттық AF жаңартулары DSM_STATUS.

Native Loopback Accelerator Functional Unit (AFU) пайдаланушы нұсқаулығы үшін құжатты қайта қарау тарихы

Құжат нұсқасы Intel жеделдету Стек нұсқасы Өзгерістер
 2019.08.05 2.0 (Intel қолдау көрсетеді

Quartus Prime Pro шығарылымы

18.1.2) және 1.2 (қолдау көрсетіледі

Intel Quartus Prime Pro шығарылымы 17.1.1)

Ағымдағы шығарылымда Intel FPGA PAC D5005 платформасына қолдау қосылды.
 2018.12.04 1.2 (Intel қолдау көрсетеді

Quartus® Prime Pro шығарылымы 17.1.1)

Техникалық қызмет көрсетуді босату.
  2018.08.06 1.1 (Intel қолдау көрсетеді

Quartus Prime Pro шығарылымы

17.1.1) және 1.0 (қолдау көрсетіледі

Intel Quartus Prime Pro шығарылымы 17.0.0)

NLB үшін бастапқы кодтың орны жаңартылдыample AFU in NLB Сample үдеткіш функциясы (AF) бөлім.
 2018.04.11 1.0 (Intel қолдау көрсетеді

Quartus Prime Pro шығарылымы 17.0.0)

Бастапқы шығарылым.

Intel корпорациясы. Барлық құқықтар сақталған. Intel, Intel логотипі және басқа Intel белгілері Intel корпорациясының немесе оның еншілес компанияларының сауда белгілері болып табылады. Intel өзінің FPGA және жартылай өткізгіш өнімдерінің Intel стандартты кепілдігіне сәйкес ағымдағы техникалық сипаттамаларға сәйкес орындалуына кепілдік береді, бірақ кез келген өнімдер мен қызметтерге кез келген уақытта ескертусіз өзгертулер енгізу құқығын өзіне қалдырады. Intel жазбаша түрде тікелей келіскен жағдайларды қоспағанда, Intel компаниясы осы құжатта сипатталған кез келген ақпаратты, өнімді немесе қызметті қолданудан немесе пайдаланудан туындайтын жауапкершілікті немесе жауапкершілікті өз мойнына алмайды. Intel тұтынушыларына жарияланған ақпаратқа сенбес бұрын және өнімдерге немесе қызметтерге тапсырыс бермес бұрын құрылғы сипаттамаларының соңғы нұсқасын алу ұсынылады. *Басқа атаулар мен брендтер басқалардың меншігі ретінде талап етілуі мүмкін.

Құжаттар / Ресурстар

intel Native Loopback Accelerator функционалдық блогы (AFU) [pdf] Пайдаланушы нұсқаулығы
Native Loopback Accelerator функционалдық бірлігі AFU, Native Loopback, Accelerator функционалдық бірлігі AFU, AFU функционалдық бірлігі

Анықтамалар

Пікір қалдырыңыз

Электрондық пошта мекенжайыңыз жарияланбайды. Міндетті өрістер белгіленген *