Intel Yerel Geri Döngü Hızlandırıcı İşlevsel Birimi (AFU)
Bu Belge Hakkında
Sözleşmeler
Tablo 1. Belge Kuralları
Sözleşme | Tanım |
# | Komutun root olarak girilmesi gerektiğini belirten bir komuttan önce gelir. |
$ | Kullanıcı olarak bir komutun girilmesi gerektiğini belirtir. |
Bu yazı tipi | Fileadlar, komutlar ve anahtar sözcükler bu yazı tipinde yazdırılır. Bu yazı tipinde uzun komut satırları yazdırılır. Uzun komut satırları bir sonraki satıra kayabilse de dönüş, komutun bir parçası değildir; enter tuşuna basmayın. |
Açılı ayraçlar arasında görünen yer tutucu metnin uygun bir değerle değiştirilmesi gerektiğini belirtir. Köşeli ayraçlara girmeyin. |
Kısaltmalar
Tablo 2. Kısaltmalar
Kısaltmalar | Genleşme | Tanım |
AF | Hızlandırıcı İşlevi | Bir uygulamayı hızlandıran FPGA mantığında uygulanan Derlenmiş Donanım Hızlandırıcı görüntüsü. |
AFU | Hızlandırıcı Fonksiyonel Birimi | Performansı artırmak için bir uygulamanın hesaplamalı işleminin yükünü CPU'dan alan, FPGA mantığında uygulanan Donanım Hızlandırıcı. |
API | Uygulama Programlama Arayüzü | Yazılım uygulamaları oluşturmak için bir dizi alt rutin tanımı, protokolü ve aracı. |
ASE | AFU Simülasyon Ortamı | Bir simülasyon ortamında aynı ana bilgisayar uygulamasını ve AF'yi kullanmanıza olanak tanıyan ortak simülasyon ortamı. ASE, FPGA'ler için Intel® Hızlandırma Yığını'nın bir parçasıdır. |
CCI-P | Çekirdek Önbellek Arayüzü | CCI-P, AFU'ların ana bilgisayarla iletişim kurmak için kullandığı standart arayüzdür. |
CL | Önbellek Satırı | 64 baytlık önbellek hattı |
DFH | Cihaz Özellik Başlığı | Özellik eklemenin genişletilebilir bir yolunu sağlamak için bağlantılı bir özellik üstbilgileri listesi oluşturur. |
FIM | FPGA Arayüz Yöneticisi | FPGA Arayüz Birimi'ni (FIU) ve bellek, ağ iletişimi vb. için harici arayüzleri içeren FPGA donanımı.
Hızlandırıcı İşlevi (AF), çalışma zamanında FIM ile arayüz oluşturur. |
Mali İstihbarat Birimi | FPGA Arayüz Birimi | FIU, PCIe*, UPI gibi platform arayüzleri ile CCI-P gibi AFU tarafı arayüzleri arasında köprü görevi gören bir platform arayüz katmanıdır. |
devam etti… |
Intel Kurumu. Tüm hakları Saklıdır. Intel, Intel logosu ve diğer Intel markaları, Intel Corporation'ın veya yan kuruluşlarının ticari markalarıdır. Intel, FPGA ve yarı iletken ürünlerinin Intel'in standart garantisine uygun olarak mevcut teknik özelliklere göre performansını garanti eder, ancak herhangi bir zamanda herhangi bir bildirimde bulunmaksızın herhangi bir ürün ve hizmette değişiklik yapma hakkını saklı tutar. Intel, yazılı olarak açıkça kabul etmedikçe, burada açıklanan herhangi bir bilgi, ürün veya hizmetin uygulanmasından veya kullanılmasından kaynaklanan hiçbir sorumluluk veya yükümlülük kabul etmez. Intel müşterilerinin, yayınlanmış herhangi bir bilgiye güvenmeden ve ürün veya hizmet siparişi vermeden önce cihaz özelliklerinin en son sürümünü edinmeleri önerilir. *Diğer adlar ve markalar başkalarının mülkiyetinde olabilir.
Kısaltmalar | Genleşme | Tanım |
MPF | Bellek Özellikleri Fabrikası | MPF, AFU'ların FIU ile yapılan işlemler için CCI-P trafik şekillendirme işlemlerini sağlamak amacıyla kullanabileceği bir Temel Yapı Taşıdır (BBB). |
Mesaj | Mesaj | Mesaj – bir kontrol bildirimi |
Ulusal Birlik | Yerel Geri Döngü | NLB, bağlantıyı ve verimi test etmek için CCI-P bağlantısına okuma ve yazma işlemi gerçekleştirir. |
RdLine_I | Satırı Oku Geçersiz | FPGA önbellek ipucu geçersiz olarak ayarlanmış Bellek Okuma İsteği. Hat FPGA'de önbelleğe alınmaz ancak FPGA önbellek kirliliğine neden olabilir.
Not: Önbellek tag Intel Ultra Path Interconnect (Intel UPI) üzerindeki tüm bekleyen isteklerin istek durumunu izler. Bu nedenle RdLine_I tamamlandığında geçersiz olarak işaretlense bile önbelleği tüketir tag UPI üzerinden istek durumunu geçici olarak izlemek için. Bu eylem, bir önbellek hattının çıkarılmasıyla sonuçlanabilir ve bu da önbellek kirliliğine neden olabilir. AvantajtagRdLine_I kullanmanın nedeni CPU dizini tarafından izlenmemesidir; böylece CPU'nun gözetlenmesini önler. |
RdLine-S | Paylaşılan Satırı Oku | FPGA önbellek ipucunun paylaşılan olarak ayarlandığı bellek okuma isteği. FPGA önbelleğinde paylaşılan bir durumda tutulmaya çalışılır. |
WrLine_I | Yazma Satırı Geçersiz | FPGA önbellek ipucunun Geçersiz olarak ayarlandığı Bellek Yazma İsteği. Mali İstihbarat Birimi, verileri FPGA önbelleğinde tutma niyeti olmadan verileri yazar. |
WrLine_M | Satır Değiştirildi Yaz | FPGA önbellek ipucunun Değiştirilmiş olarak ayarlandığı Bellek Yazma İsteği. Mali İstihbarat Birimi verileri yazar ve bunları değiştirilmiş bir durumda FPGA önbelleğinde bırakır. |
Hızlanma Sözlüğü
Tablo 3. FPGA Sözlüğüne sahip Intel Xeon® CPU için Hızlandırma Yığını
Terim | Kısaltma | Tanım |
FPGA'lı Intel Xeon® CPU için Intel Hızlandırma Yığını | Hızlanma Yığını | Intel FPGA ile Intel Xeon işlemci arasında performansı optimize edilmiş bağlantı sağlayan yazılım, ürün yazılımı ve araçlardan oluşan bir koleksiyon. |
Intel FPGA Programlanabilir Hızlandırma Kartı (Intel FPGA PAC) | Intel FPGA PAC | PCIe FPGA hızlandırıcı kartı. PCIe veri yolu üzerinden Intel Xeon işlemciyle eşleşen bir FPGA Arayüz Yöneticisi (FIM) içerir. |
Yerel Geri Döngü Hızlandırıcı İşlevsel Birimi (AFU)
Yerel Geri Döngü (NLB) AFU Bittiview
- NLB'lerample AFU'lar bir dizi Verilog ve Sistem Verilog'dan oluşur fileBellek okuma ve yazma işlemlerini, bant genişliğini ve gecikmeyi test etmek için kullanılır.
- Bu paket, aynı RTL kaynağından oluşturabileceğiniz üç AFU içerir. RTL kaynak kodu yapılandırmanız bu AFU'ları oluşturur.
NLB SampHızlandırıcı İşlevi (AF)
$OPAE_PLATFORM_ROOT/hw/samples dizini aşağıdaki NLB'lerin kaynak kodunu saklarampAFU'lar:
- nlb_mode_0
- nlb_mode_0_stp
- nlb_mode_3
Not: $DCP_LOC/hw/samples dizini NLB'leri saklaramp1.0 sürüm paketi için AFU'nun kaynak kodu.
NLB'leri anlamak içinampAFU kaynak kodu yapısını ve nasıl oluşturulacağını öğrenmek için aşağıdaki Hızlı Başlangıç Kılavuzlarından birine bakın (hangi Intel FPGA PAC'yi kullandığınıza bağlı olarak):
- Intel Arria® 10 GX FPGA ile Intel PAC kullanıyorsanız Intel Arria 10 GX FPGA ile Intel Programlanabilir Hızlandırma Kartına bakın.
- Intel FPGA PAC D5005 kullanıyorsanız Intel FPGA Programlanabilir Hızlandırma Kartı D5005 için Intel Hızlandırma Stack Hızlı Başlangıç Kılavuzu'na bakın.
Sürüm paketi aşağıdaki üç s'yi sağlar:ampAF'ler:
- NLB modu 0 AF: lpbk1 testini gerçekleştirmek için hello_fpga veya fpgadiag yardımcı programını gerektirir.
- NLB mode 3 AF: trupt, okuma ve yazma testlerini gerçekleştirmek için fpgadiag yardımcı programını gerektirir.
- NLB modu 0 stp AF: lpbak1 testini gerçekleştirmek için hello_fpga veya fpgadiag yardımcı programını gerektirir.
Not: nlb_mode_0_stp, nlb_mode_0 ile aynı AFU'dur ancak Sinyal Dokunma hata ayıklama özelliği etkindir.
Fpgadiag ve hello_fpga yardımcı programları, uygun AF'nin FPGA donanımını teşhis etmesine, test etmesine ve raporlamasına yardımcı olur.
Intel Kurumu. Tüm hakları Saklıdır. Intel, Intel logosu ve diğer Intel markaları, Intel Corporation'ın veya yan kuruluşlarının ticari markalarıdır. Intel, FPGA ve yarı iletken ürünlerinin Intel'in standart garantisine uygun olarak mevcut teknik özelliklere göre performansını garanti eder, ancak herhangi bir zamanda herhangi bir bildirimde bulunmaksızın herhangi bir ürün ve hizmette değişiklik yapma hakkını saklı tutar. Intel, yazılı olarak açıkça kabul etmedikçe, burada açıklanan herhangi bir bilgi, ürün veya hizmetin uygulanmasından veya kullanılmasından kaynaklanan hiçbir sorumluluk veya yükümlülük kabul etmez. Intel müşterilerinin, yayınlanmış herhangi bir bilgiye güvenmeden ve ürün veya hizmet siparişi vermeden önce cihaz özelliklerinin en son sürümünü edinmeleri önerilir. *Diğer adlar ve markalar başkalarının mülkiyetinde olabilir.
Şekil 1. Yerel Geri Döngü (nlb_lpbk.sv) Üst Düzey Sarmalayıcı
Tablo 4. NLB Files
File İsim | Tanım |
nlb_lpbk.sv | İstek sahibini ve hakemi başlatan NLB için üst düzey sarmalayıcı. |
hakem.sv | Test AF'yi başlatır. |
istek sahibi.sv | Hakemden gelen talepleri kabul eder ve talepleri CCI-P spesifikasyonuna göre formatlar. Ayrıca akış kontrolünü de uygular. |
nlb_csr.sv | 64 bitlik okuma/yazma Denetim ve Durum (CSR) kayıtlarını uygular. Kayıtlar hem 32 hem de 64 bit okuma ve yazmayı destekler. |
nlb_gram_sdp.sv | Bir yazma bağlantı noktası ve bir okuma bağlantı noktasıyla genel bir çift bağlantı noktalı RAM uygular. |
NLB, FPGA Çekirdek Önbellek Arayüzü (CCI-P) Referans Kılavuzuna sahip Intel Xeon CPU için Intel Acceleration Stack ile uyumlu bir AFU'nun referans uygulamasıdır. NLB'nin birincil işlevi, farklı bellek erişim modellerini kullanarak ana bilgisayar bağlantısını doğrulamaktır. NLB ayrıca bant genişliğini ve okuma/yazma gecikmesini de ölçer. Bant genişliği testi aşağıdaki seçeneklere sahiptir:
- %100 okundu
- %100 yazma
- %50 okuma ve %50 yazma
İlgili Bilgiler
- Arria 10 GX FPGA'lı Intel Programlanabilir Hızlandırma Kartı için Intel Acceleration Stack Hızlı Başlangıç Kılavuzu
- FPGA Çekirdek Önbellek Arayüzü (CCI-P) Referans Kılavuzuna sahip Intel Xeon CPU için Hızlandırma Yığını
- Intel FPGA Programlanabilir Hızlandırma Kartı D5005 için Intel Acceleration Stack Hızlı Başlangıç Kılavuzu
Yerel Geri Döngü Kontrolü ve Durum Kaydı Açıklamaları
Tablo 5. KSS İsimleri, Adresleri ve Açıklamaları
Bayt Adresi (OPAE) | Kelime Adres (CCI-P) | Erişim | İsim | Genişlik | Tanım |
0x0000 | 0x0000 | RO | DFH | 64 | AF Cihazı Özellik Başlığı. |
0x0008 | 0x0002 | RO | AFU_ID_L | 64 | AF kimliği düşük. |
0x0010 | 0x0004 | RO | AFU_ID_H | 64 | AF kimliği yüksek. |
0x0018 | 0x0006 | RSVD | CSR_DFH_RSVD0 | 64 | Zorunlu Rezerve 0. |
0x0020 | 0x0008 | RO | CSR_DFH_RSVD1 | 64 | Zorunlu Rezerve 1. |
0x0100 | 0x0040 | RW | CSR_SCRATCHPAD0 | 64 | Karalama defteri kaydı 0. |
0x0108 | 0x0042 | RW | CSR_SCRATCHPAD1 | 64 | Karalama defteri kaydı 2. |
0x0110 | 0x0044 | RW | CSR_AFU_DSM_BASE L | 32 | Daha düşük 32 bitlik AF DSM temel adresi. Adres 6 baytlık önbellek satırı boyutuna hizalandığından alt 4 bit 00×64'dır. |
0x0114 | 0x0045 | RW | CSR_AFU_DSM_BASE H | 32 | AF DSM temel adresinin üst 32 biti. |
0x0120 | 0x0048 | RW | CSR_SRC_ADDR | 64 | Kaynak arabelleği için fiziksel adresi başlatın. Tüm okuma istekleri bu bölgeyi hedefler. |
0x0128 | 0x004A | RW | CSR_DST_ADDR | 64 | Hedef arabellek için fiziksel adresi başlatın. Tüm yazma istekleri bu bölgeyi hedefliyor |
0x0130 | 0x004C | RW | CSR_NUM_LINES | 32 | Önbellek satırı sayısı. |
0x0138 | 0x004E | RW | CSR_CTL | 32 | Test akışını, başlatmayı, durdurmayı ve tamamlamayı zorlamayı kontrol eder. |
0x0140 | 0x0050 | RW | CSR_CFG | 32 | Test parametrelerini yapılandırır. |
0x0148 | 0x0052 | RW | CSR_INACT_THRESH | 32 | Hareketsizlik eşik sınırı. |
0x0150 | 0x0054 | RW | CSR_INTERRUPT0 | 32 | SW, Interrupt APIC ID ve Vector'u cihaza tahsis eder. |
DSM Ofset Haritası | |||||
0x0040 | 0x0010 | RO | DSM_STATUS | 32 | Test durumu ve hata kaydı. |
Tablo 6. Ex'li CSR Bit Alanlarıamples
Bu tablo, CSR_NUM_LINES değerine bağlı olan CSR bit alanlarını listeler. . eski sevgilideampaşağıda = 14.
İsim | Bit Alanı | Erişim | Tanım |
CSR_SRC_ADDR | [63:] | RW | 2^(N+6)MB hizalanmış adres, okuma arabelleğinin başlangıcına işaret eder. |
[-1: 0] | RW | 0x0. | |
CSR_DST_ADDR | [63:] | RW | 2^(N+6)MB hizalanmış adres, yazma arabelleğinin başlangıcını işaret eder. |
[-1: 0] | RW | 0x0. | |
CSR_NUM_LINES | [31:] | RW | 0x0. |
devam etti… |
İsim | Bit Alanı | Erişim | Tanım |
[-1: 0] | RW | Okunacak veya yazılacak önbellek satırı sayısı. Bu eşik her test AF için farklı olabilir.
Not: Kaynak ve hedef arabelleklerinin, verileri barındıracak kadar geniş olduğundan emin olun. önbellek satırları. CSR_NUM_LINES şuna eşit veya bundan küçük olmalıdır: . |
|
Aşağıdaki değerler için varsayalım =14. Daha sonra CSR_SRC_ADDR ve CSR_DST_ADDR 2^20'yi (0x100000) kabul eder. | |||
CSR_SRC_ADDR | [31:14] | RW | 1MB hizalanmış adres. |
[13:0] | RW | 0x0. | |
CSR_DST_ADDR | [31:14] | RW | 1MB hizalanmış adres. |
[13:0] | RW | 0x0. | |
CSR_NUM_LINES | [31:14] | RW | 0x0. |
[13:0] | RW | Okunacak veya yazılacak önbellek satırı sayısı. Bu eşik her test AF için farklı olabilir.
Not: Kaynak ve hedef arabelleklerinin, verileri barındıracak kadar geniş olduğundan emin olun. önbellek satırları. |
Tablo 7. Ek CSR Bit Alanları
İsim | Bit Alanı | Erişim | Tanım |
CSR_CTL | [31:3] | RW | Rezerve. |
[2] | RW | Testin tamamlanmasını zorla. Test tamamlama işaretini ve diğer performans sayaçlarını csr_stat'a yazar. Testin zorla tamamlanmasından sonra donanım durumu, zorunlu olmayan test tamamlamayla aynıdır. | |
[1] | RW | Test yürütmeyi başlatır. | |
[0] | RW | Aktif düşük test sıfırlaması. Düşük olduğunda tüm yapılandırma parametreleri varsayılan değerlerine döner. | |
CSR_CFG | [29] | RW | cr_interrupt_testmode kesintileri test eder. Her testin sonunda bir kesme oluşturur. |
[28] | RW | cr_interrupt_on_error hata durumunda bir kesinti gönderir | |
tespit. | |||
[27:20] | RW | cr_test_cfg her test modunun davranışını yapılandırır. | |
[13:12] | RW | cr_chsel sanal kanalı seçer. | |
[10:9] | RW | cr_rdsel okuma isteği türünü yapılandırır. Kodlamalar var | |
aşağıdaki geçerli değerler: | |||
• 1'b00: RdLine_S | |||
• 2'b01: RdLine_I | |||
• 2'b11: Karışık mod | |||
[8] | RW | cr_delay_en istekler arasına rastgele gecikme eklenmesini sağlar. | |
[6:5] | RW | Test modunu yapılandırır, cr_multiCL-len. Geçerli değerler 0,1 ve 3'tür. | |
[4:2] | RW | cr_mode, test modunu yapılandırır. Aşağıdaki değerler geçerlidir: | |
• 3'b000: LPBK1 | |||
• 3'b001: Okuma | |||
• 3'b010: Yaz | |||
• 3'b011: TRPUT | |||
devam etti… |
İsim | Bit Alanı | Erişim | Tanım |
Test modu hakkında daha fazla bilgi için bkz. Test Modları konu aşağıda. | |||
[1] | RW | c_cont testin devredilmesini veya testin sonlandırılmasını seçer.
• 1'b0 olduğunda test sonlandırılır. Şu durumlarda CSR durumunu günceller: CSR_NUM_LINES sayıya ulaşıldı. • 1'b1 olduğunda test, CSR_NUM_LINES sayısına ulaştıktan sonra başlangıç adresine devredilir. Rollover modunda test yalnızca hata durumunda sona erer. |
|
[0] | RW | cr_wrthru_en, WrLine_I ve Wrline_M istek türleri arasında geçiş yapar.
• 1'b0: WrLine_M • 1'b1: WrLine_I |
|
CSR_INACT_THRESHOLD | [31:0] | RW | Hareketsizlik eşik sınırı. Bir test çalıştırması sırasında duraklamaların süresini algılar. Ardışık boşta kalma döngülerinin sayısını sayar. Hareketsizlik sayılırsa
> CSR_INACT_THRESHOLD, hiçbir istek gönderilmiyor, hiçbir yanıt gönderilmiyor alınır ve inact_timeout sinyali ayarlanır. CSR_CTL[1]'e 1 yazılması bu sayacı aktif hale getirir. |
CSR_INTERRUPT0 | [23:16] | RW | Cihazın Kesinti Vektör Numarası. |
[15:0] | RW | apic_id, cihazın APIC OD'sidir. | |
DSM_STATUS | [511:256] | RO | Test Modundan hata dökümü. |
[255:224] | RO | Tepegöz'ü sonlandırın. | |
[223:192] | RO | Tepegöz'ü başlatın. | |
[191:160] | RO | Yazma Sayısı. | |
[159:128] | RO | Okuma Sayısı. | |
[127:64] | RO | Saat Sayısı. | |
[63:32] | RO | Test hatası kaydı. | |
[31:16] | RO | Başarı sayacını karşılaştırın ve değiştirin. | |
[15:1] | RO | Her DSM durumu yazma işlemi için benzersiz kimlik. | |
[0] | RO | Test tamamlama bayrağı. |
Test Modları
CSR_CFG[4:2] test modunu yapılandırır. Aşağıdaki dört test mevcuttur:
- LPBK1: Bu bir hafıza kopyalama testidir. AF, CSR_NUM_LINES öğesini kaynak arabellekten hedef arabelleğe kopyalar. Testin tamamlanmasının ardından yazılım, kaynak ve hedef arabelleklerini karşılaştırır.
- Okumak: Bu test okuma yolunu vurgular ve okuma bant genişliğini veya gecikmeyi ölçer. AF, CSR_SRC_ADDR'den başlayarak CSR_NUM_LINES değerini okur. Bu yalnızca bir bant genişliği veya gecikme testidir. Okunan veriyi doğrulamaz.
- Yazmak: Bu test, yazma yolunu vurgular ve yazma bant genişliğini veya gecikmeyi ölçer. AF, CSR_SRC_ADDR'den başlayarak CSR_NUM_LINES değerini okur. Bu yalnızca bir bant genişliği veya gecikme testidir. Yazılan verileri doğrulamaz.
- - TRPUT: Bu test okuma ve yazma işlemlerini birleştirir. CSR_SRC_ADDR konumundan başlayarak CSR_NUM_LINES okur ve CSR_SRC_ADDR'ye CSR_NUM_LINES yazar. Ayrıca okuma ve yazma bant genişliğini de ölçer. Bu test verileri kontrol etmez. Okuma ve yazma işlemlerinin hiçbir bağımlılığı yoktur
Aşağıdaki tabloda dört teste ilişkin CSR_CFG kodlamaları gösterilmektedir. Bu tablo setleri ve CSR_NUM_LINES, =14. CSR_NUM_LINES kaydını güncelleyerek önbellek satırı sayısını değiştirebilirsiniz.
Tablo 8. Test Modları
FPGA Teşhisi: fpgadiag
Fpgadiag yardımcı programı, FPGA donanımını teşhis etmek, test etmek ve raporlamak için çeşitli testler içerir. Tüm test modlarını çalıştırmak için fpgadiag yardımcı programını kullanın. Fpgadiag yardımcı programını kullanma hakkında daha fazla bilgi için Açık Programlanabilir Hızlandırma Motoru (OPAE) Araçlar Kılavuzu'ndaki fpgadiag bölümüne bakın.
NLB Modu0 Hello_FPGA Test Akışı
- Yazılım, Cihaz Durum Belleğini (DSM) sıfıra başlatır.
- Yazılım DSM BASE adresini AFU'ya yazar. CSR Yazma(DSM_BASE_H), CSRWrite(DSM_BASE_L)
- Yazılım kaynak ve hedef bellek arabelleğini hazırlar. Bu hazırlık teste özeldir.
- Yazılım CSR_CTL[2:0]= 0x1 yazıyor. Bu yazma, testi sıfırlamadan çıkarıp yapılandırma moduna getirir. Yapılandırma yalnızca CSR_CTL[0]=1 ve CSR_CTL[1]=1 olduğunda devam edebilir.
- Yazılım, src, destaddress, csr_cfg, numlines vb. gibi test parametrelerini yapılandırır.
- Yazılım CSR'si, CSR_CTL[2:0]= 0x3 yazar. AF test yürütmeye başlar.
- Testin tamamlanması:
- Test tamamlandığında veya bir hata algıladığında donanım tamamlanır. Tamamlandığında donanım AF, DSM_STATUS'u günceller. Yazılım, testin tamamlandığını algılamak için DSM_STATUS[31:0]==1 yoklaması yapar.
- Yazılım, CSR'nin CSR_CTL[2:0]=0x7 yazdığını yazarak testin tamamlanmasını zorlayabilir. Donanım AF, DSM_STATUS'u günceller.
Yerel Geri Döngü Hızlandırıcı İşlevsel Birimi (AFU) Kullanıcı Kılavuzu için Belge Revizyon Geçmişi
Belge Sürümü | Intel Hızlandırma Yığın Sürümü | Değişiklikler |
2019.08.05 | 2.0 (Intel ile desteklenir)
Quartus Prime Pro Sürümü 18.1.2) ve 1.2 (ile desteklenir) Intel Quartus Prime Pro Sürümü 17.1.1) |
Mevcut sürümde Intel FPGA PAC D5005 platformu için destek eklendi. |
2018.12.04 | 1.2 (Intel ile desteklenir)
Quartus® Prime Pro Sürümü 17.1.1) |
Bakım sürümü. |
2018.08.06 | 1.1 (Intel ile desteklenir)
Quartus Prime Pro Sürümü 17.1.1) ve 1.0 (ile desteklenir) Intel Quartus Prime Pro Sürümü 17.0.0) |
NLB'lerin kaynak kodunun konumu güncellendiampAFU girişi NLB SampHızlandırıcı İşlevi (AF) bölüm. |
2018.04.11 | 1.0 (Intel ile desteklenir)
Quartus Prime Pro Sürümü 17.0.0) |
İlk sürüm. |
Intel Kurumu. Tüm hakları Saklıdır. Intel, Intel logosu ve diğer Intel markaları, Intel Corporation'ın veya yan kuruluşlarının ticari markalarıdır. Intel, FPGA ve yarı iletken ürünlerinin Intel'in standart garantisine uygun olarak mevcut teknik özelliklere göre performansını garanti eder, ancak herhangi bir zamanda herhangi bir bildirimde bulunmaksızın herhangi bir ürün ve hizmette değişiklik yapma hakkını saklı tutar. Intel, yazılı olarak açıkça kabul etmedikçe, burada açıklanan herhangi bir bilgi, ürün veya hizmetin uygulanmasından veya kullanılmasından kaynaklanan hiçbir sorumluluk veya yükümlülük kabul etmez. Intel müşterilerinin, yayınlanmış herhangi bir bilgiye güvenmeden ve ürün veya hizmet siparişi vermeden önce cihaz özelliklerinin en son sürümünü edinmeleri önerilir. *Diğer adlar ve markalar başkalarının mülkiyetinde olabilir.
Belgeler / Kaynaklar
![]() |
Intel Yerel Geri Döngü Hızlandırıcı İşlevsel Birimi (AFU) [pdf] Kullanıcı Kılavuzu Yerel Döngü Geri Hızlandırıcı Fonksiyonel Birimi AFU, Yerel Döngü Geri, Hızlandırıcı Fonksiyonel Birimi AFU, Fonksiyonel Birimi AFU |