intel-LOGO

Aonad Feidhme Luasaire Lúb Dúchasach intel (AFU)

intel-Native-Loopback-Luasaire-Aonad-Feidhm-(AFU)-PRO

Maidir leis an Doiciméad seo

Coinbhinsiúin
Tábla 1. Coinbhinsiúin Doiciméad

Coinbhinsiún Cur síos
# Tagann sé roimh ordú a léiríonn go bhfuil an t-ordú le hiontráil mar fhréamh.
$ Léiríonn sé go bhfuil ordú le cur isteach mar úsáideoir.
An cló seo Fileclóitear ainmneacha, orduithe, agus eochairfhocail sa chló seo. Clóitear línte fada ordaithe sa chló seo. Cé go bhféadfadh línte ordaithe fada a bheith ag druidim leis an gcéad líne eile, ní cuid den ordú é an tuairisceán; ná brúigh isteach.
Léiríonn sé nach mór luach cuí a chur in ionad an téacs áitsealbhóra atá le feiceáil idir na lúibíní uillinne. Ná cuir isteach na lúibíní uillinne.

Acrainmneacha
Tábla 2. Acrainmneacha

Acrainmneacha Leathnú Cur síos
AF Feidhm Luasaire Íomhá Luasaire Crua-earraí tiomsaithe curtha i bhfeidhm i loighic FPGA a luathaíonn feidhmchlár.
AFU Aonad Feidhme Luasaire Luasaire Crua-earraí curtha i bhfeidhm i loighic FPGA a dhí-lódáiltear oibríocht ríomhaireachtúil d'fheidhmchlár ón LAP chun feidhmíocht a fheabhsú.
API Comhéadan Cláir Feidhmchláir Tá sraith de shainmhínithe Fo-ghnáthaimh, prótacail, agus uirlisí le haghaidh tógáil feidhmchláir bogearraí....
ASE Timpeallacht Insamhladh AFU Timpeallacht comh-insamhalta a ligeann duit an t-iarratas óstach céanna agus AF a úsáid i dtimpeallacht insamhalta. Tá ASE mar chuid de Stack Luasghéaraithe Intel® do FPGAanna.
CCI-P Comhéadan Core Cache Is é CCI-P an comhéadan caighdeánach a úsáideann AFUanna chun cumarsáid a dhéanamh leis an óstach.
CL Líne Taisce Líne taisce 64-beart
DFH Ceanntásc Gné Gléas Cruthaíonn sé liosta nasctha de cheanntásca gnéithe chun bealach sínte a sholáthar chun gnéithe a chur leis.
FIM Bainisteoir Comhéadain FPGA Na crua-earraí FPGA ina bhfuil Aonad Comhéadain FPGA (FIU) agus comhéadain sheachtracha le haghaidh cuimhne, líonrú, etc.

Comhéadann an Fheidhm Luasaire (AF) leis an FIM ag am rite.

FIU Aonad Comhéadain FPGA Is ciseal comhéadan ardáin é FIU a fheidhmíonn mar dhroichead idir comhéadain ardáin mar PCIe *, UPI agus comhéadain taobh AFU mar CCI-P.
ar lean…

Intel Corporation. Gach ceart ar cosaint. Is trádmharcanna de chuid Intel Corporation nó a fhochuideachtaí iad Intel, lógó Intel, agus marcanna Intel eile. Barántaíonn Intel feidhmíocht a tháirgí FPGA agus leathsheoltóra de réir sonraíochtaí reatha de réir bharántas caighdeánach Intel, ach coimeádann sé an ceart chun athruithe a dhéanamh ar aon táirgí agus seirbhísí ag am ar bith gan fógra. Ní ghlacann Intel aon fhreagracht nó dliteanas a eascraíonn as cur i bhfeidhm nó úsáid aon fhaisnéise, táirge nó seirbhíse a thuairiscítear anseo ach amháin mar a aontaítear go sainráite i scríbhinn ag Intel. Moltar do chustaiméirí Intel an leagan is déanaí de shonraíochtaí feiste a fháil sula dtéann siad ag brath ar aon fhaisnéis foilsithe agus sula ndéanann siad orduithe le haghaidh táirgí nó seirbhísí. *Féadtar ainmneacha agus brandaí eile a éileamh mar shealúchas daoine eile.

Acrainmneacha Leathnú Cur síos
MPF Monarcha Airíonna Cuimhne Is Bunbhloc Tógála (BBB) ​​é an MPF ​​is féidir le AFUanna a úsáid chun oibríochtaí múnlaithe tráchta CCI-P a sholáthar le haghaidh idirbhearta leis an FIU.
Msg Teachtaireacht Teachtaireacht – fógra rialaithe
NLB Lúb Dúchais Feidhmíonn an NLB léann agus scríobhann sé chuig an nasc CCI-P chun nascacht agus tréchur a thástáil.
RdLine_I Léigh Líne Neamhbhailí Iarratas Memory Read, le leid taisce FPGA socraithe chun neamhbhailí. Níl an líne i dtaisce sa FPGA, ach d'fhéadfadh sé a bheith ina chúis le truailliú taisce FPGA.

Nóta: An taisce tag rianaíonn sé stádas na n-iarratas do gach iarratas atá fós le réiteach ar Intel Ultra Path Interconnect (Intel UPI).

Mar sin, cé go bhfuil RdLine_I marcáilte neamhbhailí nuair a bheidh sé críochnaithe, ídíonn sé an taisce tag go sealadach chun stádas an iarratais thar UPI a rianú. D’fhéadfadh go ndíshealbhófar líne taisce mar thoradh ar an ngníomh seo, rud a d’fhágfadh go mbeidh truailliú taisce ann. An t-advantage úsáid RdLine_I ná nach bhfuil sé á rianú ag eolaire LAP; dá bhrí sin cuireann sé cosc ​​​​ar snooping ó LAP.

RdLine-S Léigh Líne Roinnte Iarratas léite cuimhne agus leid taisce FPGA socraithe le bheith roinnte. Déantar iarracht é a choinneáil i dtaisce FPGA i stát roinnte.
Líne_I Scríobh Líne Neamhbhailí Iarratas Scríobh Cuimhne, le leid taisce FPGA socraithe go Neamhbhailí. Scríobhann an FIU na sonraí gan aon intinn na sonraí a choinneáil i dtaisce FPGA.
WrLine_M Scríobh Líne Athraithe Iarratas Scríobh Cuimhne, agus an leid taisce FPGA socraithe go Mionathraithe. Scríobhann an FIU na sonraí agus fágtar é i dtaisce FPGA i stát modhnaithe.

Gluais Luasghéaraithe
Tábla 3. Stack Luasghéaraithe do CPU Intel Xeon® le Gluais FPGAs

Téarma Giorrúchán Cur síos
Stack Luasghéaraithe Intel do CPU Intel Xeon® le FPGAanna Cruach Luasghéaraithe Bailiúchán bogearraí, firmware, agus uirlisí a sholáthraíonn nascacht bharrfheabhsaithe feidhmíochta idir Intel FPGA agus próiseálaí Intel Xeon.
Cárta Luasghéaraithe In-ríomhchláraithe Intel FPGA (Intel FPGA PAC) Intel FPGA PAC Cárta luasaire PCIe FPGA. Tá Bainisteoir Comhéadain FPGA (FIM) ann a phéireálann le próiseálaí Intel Xeon thar an bhus PCIe.

Aonad Feidhmeach an Luasaire Lúb Ais Dhúchais (AFU)

Lúb Dúchasach (NLB) AFU Tharview

  • Na NLB sample AFUanna comhdhéanta de shraith Verilog agus System Verilog files léamh agus scríobh na cuimhne, bandaleithead agus foighne a thástáil.
  • Áirítear sa phacáiste seo trí AFU ar féidir leat a thógáil ón bhfoinse RTL céanna. Cruthaíonn do chumraíocht den chód foinse RTL na AFUanna seo.

Tá an NLB Sample Feidhm Luasaire (AF)
An $OPAE_PLATFORM_ROOT/hw/samples directory stores cód foinse do na NLBanna seo a leanasample AFUs:

  • nlb_mód_0
  • nlb_mód_0_stp
  • nlb_mód_3

Nóta: An $DCP_LOC/hw/sampstórálann les eolaire na NLB sample cód foinse AFUs don phacáiste scaoileadh 1.0.

NLB s a thuiscintample struchtúr cód foinse AFU agus conas é a thógáil, féach ar cheann de na Treoracha Tapa Tosaigh seo a leanas (ag brath ar an Intel FPGA PAC atá á úsáid agat):

  • Má tá Intel PAC á úsáid agat le Intel Arria® 10 GX FPGA, déan tagairt don Chárta Luasghéaraithe IntelProgrammable le Intel Arria 10 GX FPGA.
  • Má tá Intel FPGA PAC D5005 á úsáid agat, féach ar an Intel Acceleration Stack Quick Start Guide do Chárta Luasghéaraithe In-ríomhchláraithe Intel FPGA D5005.

Soláthraíonn an pacáiste scaoileadh na trí sample AFs:

  • Modh NLB 0 AF: teastaíonn hello_fpga nó fóntais fpgadiag chun an tástáil lpbk1 a dhéanamh.
  • Modh NLB 3 AF: teastaíonn áirgiúlacht fpgadiag chun na trialacha briste, léamh agus scríobh a dhéanamh.
  • Modh NLB 0 stp AF: teastaíonn hello_fpga nó fóntais fpgadiag chun an tástáil lpbak1 a dhéanamh.
    Nóta: Is é an nlb_mode_0_stp an AFU céanna le nlb_mode_0 ach le gné dífhabhtaithe Signal Tap cumasaithe.
    Cuidíonn na fóntais fpgadiag agus hello_fpga leis an AF cuí chun crua-earraí FPGA a dhiagnóiseadh, a thástáil agus a thuairisciú.

Intel Corporation. Gach ceart ar cosaint. Is trádmharcanna de chuid Intel Corporation nó a fhochuideachtaí iad Intel, lógó Intel, agus marcanna Intel eile. Barántaíonn Intel feidhmíocht a tháirgí FPGA agus leathsheoltóra de réir sonraíochtaí reatha de réir bharántas caighdeánach Intel, ach coimeádann sé an ceart chun athruithe a dhéanamh ar aon táirgí agus seirbhísí ag am ar bith gan fógra. Ní ghlacann Intel aon fhreagracht nó dliteanas a eascraíonn as cur i bhfeidhm nó úsáid aon fhaisnéise, táirge nó seirbhíse a thuairiscítear anseo ach amháin mar a aontaítear go sainráite i scríbhinn ag Intel. Moltar do chustaiméirí Intel an leagan is déanaí de shonraíochtaí feiste a fháil sula dtéann siad ag brath ar aon fhaisnéis foilsithe agus sula ndéanann siad orduithe le haghaidh táirgí nó seirbhísí. *Féadtar ainmneacha agus brandaí eile a éileamh mar shealúchas daoine eile.

Fíor 1. Cúl Lúb Dúchais (nlb_lpbk.sv) Fillteán Ardleibhéil

intel-Native-Loopback-Luasaire-Feidhm-Aonad-(AFU)-1

Tábla 4. NLB Files

File Ainm Cur síos
nlb_lpbk.sv Fillteán ardleibhéil le haghaidh NLB a chuireann an t-iarratasóir agus an t-eadránaí ar an toirt.
eadránaí.sv Cuireann sé tús leis an tástáil AF.
iarradóir.sv Glacann sé le hiarratais ón eadránaí agus formáidíonn sé na hiarratais de réir na sonraíochta CCI-P. Chomh maith leis sin cuireann rialú sreabhadh i bhfeidhm.
nlb_csr.sv Cuirtear cláir Rialaithe agus Stádais léite/scríofa 64-giotán i bhfeidhm. Tacaíonn na cláir le léann agus scríobhann 32- agus 64-giotán araon.
nlb_gram_sdp.sv Cuirtear RAM dé-phort cineálach i bhfeidhm le calafort scríobh amháin agus port léite amháin.

Is éard atá i NLB ná cur i bhfeidhm tagartha AFU atá comhoiriúnach leis an Intel Luasghéarú Stack do Intel Xeon CPU le Lámhleabhar Tagartha FPGAs Core Cache Interface (CCI-P). Is é príomhfheidhm NLB nascacht óstaigh a bhailíochtú ag baint úsáide as patrúin rochtana cuimhne éagsúla. Tomhaiseann NLB bandaleithead agus foighne léite/scríofa freisin. Tá na roghanna seo a leanas ag an tástáil bandaleithead:

  • 100% léite
  • 100% scríobh
  • Léann 50% agus scríobhann 50%.

Eolas Gaolmhar

  • Treoir Mhear-Thosaigh Stack Luasghéaraithe Intel do Chárta Luasghéaraithe In-ríomhchláraithe Intel le Arria 10 GX FPGA
  • Cruach Luasghéaraithe do Intel Xeon CPU le Lámhleabhar Tagartha FPGAs Core Cache Interface (CCI-P)
  • Stack Luasghéaraithe Intel Treoir Tosaigh Tapa do Chárta Luasghéaraithe In-ríomhchláraithe Intel FPGA D5005

Rialú ar Chúrsaí Dúchais agus Clár Stádais
Tábla 5. Ainmneacha, Seoltaí agus Tuairiscí CSR

 Seoladh Beart (OPAE) Focal Seoladh (CCI-P)  Rochtain  Ainm  Leithead  Cur síos
0x0000 0x0000 RO DFH 64 Ceanntásc Gné Gléas AF.
0x0008 0x0002 RO AFU_ID_L 64 ID AF íseal.
0x0010 0x0004 RO AFU_ID_H 64 ID AF ard.
0x0018 0x0006 Rsvd CSR_DFH_RSVD0 64 Éigeantach 0 in áirithe.
0x0020 0x0008 RO CSR_DFH_RSVD1 64 Éigeantach 1 in áirithe.
0x0100 0x0040 RW CSR_SCRATCHPAD0 64 Clár Scratchpad 0.
0x0108 0x0042 RW CSR_SCRATCHPAD1 64 Clár Scratchpad 2.
0x0110 0x0044 RW CSR_AFU_DSM_BASE L 32 Níos ísle 32-giotán seoladh bonn AF DSM. Is iad na 6 ghiotán níos ísle ná 4 × 00 toisc go bhfuil an seoladh ailínithe le méid líne taisce 64-beart.
0x0114 0x0045 RW CSR_AFU_DSM_BASE H 32 32-giotán uachtarach de sheoladh bonn AF DSM.
0x0120 0x0048 RW CSR_SRC_ADDR 64 Seoladh fisiciúil tosaigh don mhaolán foinse. Díríonn gach iarratas léite ar an réigiún seo.
0x0128 0x004A RW CSR_DST_ADDR 64 Tosaigh seoladh fisiceach don mhaolán cinn scríbe. Díríonn gach iarratas scríofa ar an réigiún seo
0x0130 0×004C RW CSR_NUM_LINES 32 Líon na línte taisce.
0x0138 0x004E RW CSR_CTL 32 Rialaíonn sé sreabhadh tástála, tosú, stad, críochnú fórsa.
0x0140 0x0050 RW CSR_CFG 32 Cumraíonn sé paraiméadair tástála.
0x0148 0x0052 RW CSR_INACT_THRESH 32 Teorainn tairsí neamhghníomhaíochta.
0x0150 0x0054 RW CSR_INTERRUPT0 32 Leithdháileann SW ID APIC Interrupt agus Veicteoir ar an ngléas.
Léarscáil Fritháireamh DSM
0x0040 0x0010 RO DSM_STATUS 32 Stádas tástála agus clár earráide.

Tábla 6. Réimsí Giotán CSR le Examples
Liostaíonn an tábla seo na réimsí giotán CSR a bhraitheann ar luach an CSR_NUM_LINES, . Sa seanample thíos = 14 .

Ainm Réimse Giotán Rochtain Cur síos
CSR_SRC_ADDR [63:] RW 2^(N+6)MB pointí seolta ailínithe go dtí tús an mhaoláin léite.
[-1:0] RW 0x0.
CSR_DST_ADDR [63:] RW 2^(N+6)MB pointí seolta ailínithe go dtí tús an mhaoláin scríobh.
[-1:0] RW 0x0.
CSR_NUM_LINES [31:] RW 0x0.
ar lean…
Ainm Réimse Giotán Rochtain Cur síos
  [-1:0] RW Líon na línte taisce le léamh nó le scríobh. Féadfaidh an tairseach seo a bheith difriúil do gach tástáil AF.

Nóta: A chinntiú go bhfuil maoláin foinse agus cinn scríbe mór go leor chun freastal ar na línte taisce.

Ba cheart go mbeadh CSR_NUM_LINES níos lú ná nó cothrom le .

Maidir leis na luachanna seo a leanas, glac leis =14. Ansin, glacann CSR_SRC_ADDR agus CSR_DST_ADDR 2^20 (0x100000).
CSR_SRC_ADDR [31:14] RW Seoladh ailínithe 1MB.
[13:0] RW 0x0.
CSR_DST_ADDR [31:14] RW Seoladh ailínithe 1MB.
[13:0] RW 0x0.
CSR_NUM_LINES [31:14] RW 0x0.
[13:0] RW Líon na línte taisce le léamh nó le scríobh. Féadfaidh an tairseach seo a bheith difriúil do gach tástáil AF.

Nóta: A chinntiú go bhfuil maoláin foinse agus cinn scríbe mór go leor chun freastal ar na línte taisce.

Tábla 7. Réimsí Giotán CSR breise

Ainm Réimse Giotán Rochtain Cur síos
CSR_CTL [31:3] RW Curtha in áirithe.
[2] RW Críochnú tástála fórsa. Scríobhann sé bratach críochnaithe na tástála agus áiritheoirí feidhmíochta eile chuig csr_stat. Tar éis críochnú tástála a bhrú, tá staid na crua-earraí comhionann le críochnú tástála neamhéigeantach.
[1] RW Tosaíonn forghníomhú na tástála.
[0] RW Athshocrú gníomhach íseal tástála. Nuair a bhíonn siad íseal, athraíonn na paraiméadair cumraíochta go léir go dtí a luachanna réamhshocraithe.
CSR_CFG [29] RW idirbhristear tástálacha cr_interrupt_testmode. Gineann sé idirbhriseadh ag deireadh gach tástála.
  [28] RW seolann cr_interrupt_on_error idirbhriseadh nuair a dhéantar earráid
      bhrath.
  [27:20] RW cumraíonn cr_test_cfg iompar gach modh tástála.
  [13:12] RW roghnaíonn cr_chsel an cainéal fíorúil.
  [10:9] RW cumraíonn cr_rdsel an cineál iarratais léite. Tá na hionchóduithe an
      na luachanna bailí seo a leanas:
      • 1'b00: RdLine_S
      • 2'b01: RdLine_I
      • 2'b11: Modh measctha
  [8] RW Cumasaíonn cr_delay_en moill randamach a chur isteach idir iarratais.
  [6:5] RW Cumraigh mód tástála,cr_multiCL-len. Is iad na luachanna bailí ná 0,1, agus 3.
  [4:2] RW cr_mode, socraíonn sé mód tástála. Tá na luachanna seo a leanas bailí:
      • 3'b000: LPBK1
      • 3'b001: Léigh
      • 3'b010: Scríobh
      • 3'b011: TRUT
ar lean…
Ainm Réimse Giotán Rochtain Cur síos
      Chun tuilleadh eolais a fháil faoin modh tástála, féach ar an Modhanna Tástála topaic thíos.
[1] RW roghnaíonn c_cont tar-rolladh tástála nó foirceannadh tástála.

• Nuair a bhíonn 1'b0, críochnaíonn an tástáil. Nuashonraíonn an stádas CSR nuair

Tá an comhaireamh CSR_NUM_LINES bainte amach.

• Nuair a 1'b1, rollaíonn an tástáil anonn go dtí an seoladh tosaigh tar éis dó an comhaireamh CSR_NUM_LINES a bhaint amach. Sa mhodh tar-rollta, ní chríochnaíonn an tástáil ach amháin de bharr earráide.

[0] RW aistríonn cr_wrthru_en idir cineálacha iarratas WrLine_I agus Wrline_M.

• 1'b0: WrLine_M

• 1'b1: WrLine_I

CSR_INACT_THRESHOLD [31:0] RW Teorainn tairsí neamhghníomhaíochta. Aimsíonn sé fad na stallaí le linn rith tástála. Áireamh ar líon na dtimthriallta díomhaoin as a chéile. Má áirítear an neamhghníomhaíocht

> CSR_INACT_THRESHOLD, ní sheoltar aon iarratas, ní bhfuarthas aon fhreagraí

faighte, agus tá an comhartha inact_timeout socraithe. Má scríobhtar 1 go CSR_CTL[1], gníomhófar an cuntar seo.

CSR_INTERRUPT0 [23:16] RW An Uimhir Veicteoir Idirbhriste don fheiste.
[15:0] RW Is é apic_id an APIC OD don ghléas.
DSM_STATUS [511:256] RO Earráid i Mód Tástála dumpála.
[255:224] RO Deireadh Lastuas.
[223:192] RO Tosaigh Lastuas.
[191:160] RO Líon na Scríobhann.
[159:128] RO Líon Léann.
[127:64] RO Líon na gClog.
[63:32] RO Clár earráide tástála.
[31:16] RO Déan comparáid agus malartú rathúlachta.
[15:1] RO Aitheantas uathúil do gach stádas DSM scríobh.
[0] RO Bratach críochnaithe tástála.

Modhanna Tástála
Déanann CSR_CFG[4:2] an modh tástála a chumrú. Tá na ceithre thástáil seo a leanas ar fáil:

  • LPBK1: Is tástáil cóip chuimhne é seo. Déanann an AF cóipeáil CSR_NUM_LINES ón maolán foinse go dtí an maolán sprice. Nuair a bheidh an tástáil críochnaithe, déanann na bogearraí comparáid idir na maoláin fhoinse agus cinn scríbe.
  • Léigh: Cuireann an tástáil seo béim ar an gcosán léite agus tomhaiseann sé bandaleithead léite nó latency. Léann an AF CSR_NUM_LINES ag tosú ón CSR_SRC_ADDR. Níl anseo ach bandaleithead nó tástáil latency. Ní fhíoraíonn sé na sonraí a léitear.
  • Scríobh: Cuireann an triail seo béim ar an gcosán scríofa agus tomhaiseann sé bandaleithead nó latency. Léann an AF CSR_NUM_LINES ag tosú ón CSR_SRC_ADDR. Níl anseo ach bandaleithead nó tástáil latency. Ní fhíoraíonn sé na sonraí scríofa.
  • TRPUT: Comhcheanglaíonn an triail seo an léann agus a scríobhann. Léann sé CSR_NUM_LINES ag tosú ó shuíomh CSR_SRC_ADDR agus scríobhann sé CSR_NUM_LINES chuig CSR_SRC_ADDR. Tomhaiseann sé bandaleithead léamh agus scríobh freisin. Ní seiceálann an tástáil seo na sonraí. Níl aon spleáchas ar an léann agus ar an scríobh

Taispeánann an tábla seo a leanas na hionchóduithe CSR_CFG do na ceithre thástáil. Socraíonn an tábla seo agus CSR_NUM_LINES, =14. Is féidir leat líon na línte taisce a athrú tríd an gclár CSR_NUM_LINES a nuashonrú.

Tábla 8. Modhanna Tástála

Diagnóisic FPGA: fpgadiag
Áiríonn an áirgiúlacht fpgadiag roinnt tástálacha chun crua-earraí FPGA a dhiagnóiseadh, a thástáil agus a thuairisciú. Úsáid an áirgiúlacht fpgadiag chun na modhanna tástála go léir a rith. Le haghaidh tuilleadh faisnéise faoi úsáid a bhaint as an bhfóntas fpgadiag, féach ar an rannán fpgadiag sa Treoir Uirlisí um Inneall Luasghéaraithe In-ríomhchláraithe Oscailte (OPAE).

Mód NLB0 Dia duit_FPGA Sreabhadh Tástála

  1. Tosaíonn Bogearraí Cuimhne Stádas an Ghléis (DSM) go nialas.
  2. Scríobhann bogearraí an seoladh DSM BASE chuig an AFU. Scríobh CSR(DSM_BASE_H), CSRWrite(DSM_BASE_L)
  3. Ullmhaíonn bogearraí maolán cuimhne foinse agus ceann scríbe. Tá an t-ullmhúchán seo sainiúil don tástáil.
  4. Scríobhann bogearraí CSR_CTL[2:0]= 0x1. Tugann an scríobh seo an triail as athshocrú agus isteach sa mhodh cumraíochta. Ní féidir le cumraíocht dul ar aghaidh ach amháin nuair a bhíonn CSR_CTL[0]=1 & CSR_CTL[1]=1.
  5. Cumraíonn bogearraí na paraiméadair tástála, mar shampla src, destaddress, csr_cfg, num lines, agus mar sin de.
  6. Scríobhann CSR bogearraí CSR_CTL[2:0]= 0x3. Cuireann an AF tús le cur i gcrích na tástála.
  7. Críochnú na tástála:
    • Críochnaíonn crua-earraí nuair a chríochnaíonn an tástáil nó nuair a bhraitheann sé earráid. Nuair a bheidh sé críochnaithe, nuashonraíonn na crua-earraí AF DSM_STATUS. Pobalbhreith bogearraí DSM_STATUS[31:0]==1 chun críochnú na tástála a bhrath.
    • Is féidir le bogearraí iallach a chur ar chríochnú na tástála trí CSR a scríobh scríobhann CSR_CTL[2:0]=0x7. Nuashonraíonn crua-earraí AF DSM_STATUS.

Stair Athbhreithnithe Doiciméid don Treoir Úsáideora d'Aonad Feidhmeach an Luasaire Lúbtha Dúchais (AFU).

Leagan Doiciméid Luasghéarú Intel Leagan Stack Athruithe
 2019.08.05 2.0 (tacaithe le Intel

Quartus príomh-eagrán pro

18.1.2) agus 1.2 (tacaithe le

Eagrán Intel Quartus Prime Pro 17.1.1)

Tacaíocht bhreise don ardán Intel FPGA PAC D5005 sa scaoileadh reatha.
 2018.12.04 1.2 (tacaithe le Intel

Eagrán Quartus® Prime Pro 17.1.1)

Scaoileadh cothabhála.
  2018.08.06 1.1 (tacaithe le Intel

Quartus príomh-eagrán pro

17.1.1) agus 1.0 (tacaithe le

Eagrán Intel Quartus Prime Pro 17.0.0)

Nuashonraíodh suíomh an chóid foinse do na NLBannaample AFU isteach Tá an NLB Sample Feidhm Luasaire (AF) alt.
 2018.04.11 1.0 (tacaithe le Intel

Eagrán Quartus Prime Pro 17.0.0)

Eisiúint tosaigh.

Intel Corporation. Gach ceart ar cosaint. Is trádmharcanna de chuid Intel Corporation nó a fhochuideachtaí iad Intel, lógó Intel, agus marcanna Intel eile. Barántaíonn Intel feidhmíocht a tháirgí FPGA agus leathsheoltóra de réir sonraíochtaí reatha de réir bharántas caighdeánach Intel, ach coimeádann sé an ceart chun athruithe a dhéanamh ar aon táirgí agus seirbhísí ag am ar bith gan fógra. Ní ghlacann Intel aon fhreagracht nó dliteanas a eascraíonn as cur i bhfeidhm nó úsáid aon fhaisnéise, táirge nó seirbhíse a thuairiscítear anseo ach amháin mar a aontaítear go sainráite i scríbhinn ag Intel. Moltar do chustaiméirí Intel an leagan is déanaí de shonraíochtaí feiste a fháil sula dtéann siad ag brath ar aon fhaisnéis foilsithe agus sula ndéanann siad orduithe le haghaidh táirgí nó seirbhísí. *Féadtar ainmneacha agus brandaí eile a éileamh mar shealúchas daoine eile.

Doiciméid / Acmhainní

Aonad Feidhme Luasaire Lúb Dúchasach intel (AFU) [pdfTreoir Úsáideora
Luasaire Lúb Dúchais Aonad Feidhme AFU, Lúb Dúchasach, Aonad Feidhme Luasaire AFU, Aonad Feidhmeach AFU

Tagairtí

Fág trácht

Ní fhoilseofar do sheoladh ríomhphoist. Tá réimsí riachtanacha marcáilte *