intel-LOGO

intel Native Loopback Accelerator Functional Unit (AFU)

intel-Native-Loopback-Accelerator-Functional-Unit-(AFU)-PRO

Erről a dokumentumról

Egyezmények
1. táblázat: Dokumentumkonvenciók

Konvenció Leírás
# Megelőzi azt a parancsot, amely azt jelzi, hogy a parancsot rootként kell megadni.
$ Azt jelzi, hogy egy parancsot felhasználóként kell megadni.
Ez a betűtípus Filea nevek, parancsok és kulcsszavak ezzel a betűtípussal vannak nyomtatva. A hosszú parancssorok ezzel a betűtípussal vannak nyomtatva. Bár a hosszú parancssorok a következő sorra törhetnek, a visszatérés nem része a parancsnak; ne nyomja meg az entert.
Azt jelzi, hogy a szögletes zárójelek között megjelenő helyőrző szöveget megfelelő értékre kell cserélni. Ne lépjen be a szögletes zárójelbe.

Rövidítések
2. táblázat: Rövidítések

Rövidítések Terjeszkedés Leírás
AF Gyorsító funkció Lefordított hardvergyorsító kép FPGA-logikával megvalósítva, amely felgyorsítja az alkalmazást.
AFU Gyorsító funkcionális egység Hardvergyorsító FPGA-logikában implementálva, amely a teljesítmény javítása érdekében a CPU-ból eltávolítja az alkalmazás számítási műveletét.
API Alkalmazás programozási felület Szubrutin definíciók, protokollok és eszközök halmaza szoftveralkalmazások készítéséhez.
ASE AFU szimulációs környezet Együttes szimulációs környezet, amely lehetővé teszi, hogy ugyanazt a gazdagép alkalmazást és AF-et használjon szimulációs környezetben. Az ASE az FPGA-khoz készült Intel® Acceleration Stack része.
CCI-P Core Cache interfész A CCI-P az a szabványos interfész, amelyet az AFU-k használnak a gazdagéppel való kommunikációhoz.
CL Cache Line 64 bájtos gyorsítótár sor
DFH Eszköz funkció fejléce Létrehoz egy csatolt listát a jellemzők fejléceiről, hogy bővíthető módot biztosítson a szolgáltatások hozzáadására.
FIM FPGA interfészkezelő Az FPGA-hardver, amely tartalmazza az FPGA interfész egységet (FIU) és külső interfészeket a memóriához, a hálózathoz stb.

Az Accelerator Function (AF) futásidőben kapcsolódik a FIM-hez.

FIU FPGA interfész egység A FIU egy platform interfész réteg, amely hídként működik a platform interfészek, például a PCIe*, az UPI és az AFU-oldali interfészek, például a CCI-P között.
folytatás…

Intel Corporation. Minden jog fenntartva. Az Intel, az Intel logó és más Intel védjegyek az Intel Corporation vagy leányvállalatai védjegyei. Az Intel szavatolja FPGA és félvezető termékeinek aktuális specifikációi szerinti teljesítményét, az Intel szabványos garanciájával összhangban, de fenntartja a jogot, hogy bármely terméket és szolgáltatást előzetes értesítés nélkül módosítson. Az Intel nem vállal felelősséget az itt leírt információk, termékek vagy szolgáltatások alkalmazásából vagy használatából eredően, kivéve, ha az Intel kifejezetten írásban beleegyezik. Az Intel ügyfeleinek azt tanácsoljuk, hogy szerezzék be az eszközspecifikációk legfrissebb verzióját, mielőtt bármilyen közzétett információra hagyatkoznának, és mielőtt megrendelnék termékeket vagy szolgáltatásokat. *Más nevek és márkák mások tulajdonát képezhetik.

Rövidítések Terjeszkedés Leírás
MPF Memóriatulajdonság-gyár Az MPF egy alapvető építőelem (BBB), amelyet az AFU-k használhatnak a CCI-P forgalomformáló műveletek biztosítására a FIU-val folytatott tranzakciókhoz.
Msg Üzenet Üzenet – vezérlő értesítés
NLB Natív Loopback Az NLB olvas és ír a CCI-P hivatkozásra a kapcsolat és az átviteli sebesség tesztelése érdekében.
RdLine_I Az olvasási sor érvénytelen Memóriaolvasási kérelem, az FPGA gyorsítótárra vonatkozó tippel érvénytelenre állítva. A vonal nincs gyorsítótárban az FPGA-ban, de az FPGA gyorsítótár szennyezését okozhatja.

Jegyzet: A gyorsítótár tag nyomon követi az Intel Ultra Path Interconnect (Intel UPI) összes függőben lévő kérésének állapotát.

Ezért annak ellenére, hogy az RdLine_I a befejezéskor érvénytelennek van jelölve, a gyorsítótárat használja tag ideiglenesen követni a kérés állapotát UPI-n keresztül. Ez a művelet egy gyorsítótár-vonal kiürítését eredményezheti, ami gyorsítótár-szennyezést eredményezhet. Az advantagAz RdLine_I használatának az az oka, hogy a CPU-könyvtár nem követi nyomon; így megakadályozza a CPU-ból való leskelődést.

RdLine-S Olvassa el a megosztott sorokat Memóriaolvasási kérés FPGA gyorsítótár-tippel megosztott értékre állítva. Megpróbálják megosztott állapotban az FPGA gyorsítótárban tartani.
WrLine_I Az írási sor érvénytelen Memóriaírási kérés, az FPGA gyorsítótár tippje Érvénytelen értékre van állítva. A FIU úgy írja az adatokat, hogy nem szándékozik az adatokat az FPGA gyorsítótárban tartani.
WrLine_M Módosított sor írása Memóriaírási kérés, az FPGA gyorsítótár tippje Módosítva értékre állítva. A FIU kiírja az adatokat, és módosított állapotban hagyja az FPGA gyorsítótárban.

Gyorsulási szószedet
3. táblázat: Gyorsítási verem Intel Xeon® CPU-hoz FPGA-kkal Szószedet

Term Rövidítés Leírás
Intel Acceleration Stack Intel Xeon® CPU-hoz FPGA-val Gyorsulási verem Szoftverek, firmware-ek és eszközök gyűjteménye, amelyek teljesítményre optimalizált kapcsolatot biztosítanak az Intel FPGA és az Intel Xeon processzorok között.
Intel FPGA programozható gyorsítókártya (Intel FPGA PAC) Intel FPGA PAC PCIe FPGA gyorsító kártya. Tartalmaz egy FPGA Interface Managert (FIM), amely egy Intel Xeon processzorral párosul a PCIe buszon keresztül.

A Native Loopback Accelerator Functional Unit (AFU)

Native Loopback (NLB) AFU Overview

  • Az NLB sampAz AFU-k Verilog és System Verilog készletet tartalmaznak files a memória olvasási és írási, sávszélesség és késleltetés tesztelésére.
  • Ez a csomag három AFU-t tartalmaz, amelyeket ugyanabból az RTL-forrásból készíthet. Az RTL-forráskód konfigurációja hozza létre ezeket az AFU-kat.

Az NLB Sample Gyorsító funkció (AF)
A $OPAE_PLATFORM_ROOT/hw/sampA les könyvtár a következő NLB-k forráskódját tároljaample AFUs:

  • nlb_mode_0
  • nlb_mode_0_stp
  • nlb_mode_3

Jegyzet: A $DCP_LOC/hw/samples könyvtár tárolja az NLB-ketample AFU forráskódja az 1.0 kiadási csomaghoz.

Az NLB megértéséhezampAz AFU forráskód szerkezetét és felépítését tekintse meg az alábbi Gyors üzembe helyezési útmutatók egyikében (attól függően, hogy melyik Intel FPGA PAC-ot használja):

  • Ha Intel PAC-ot Intel Arria® 10 GX FPGA-val használ, olvassa el az Intel programozható gyorsítókártyát Intel Arria 10 GX FPGA-val.
  • Ha Intel FPGA PAC D5005-öt használ, olvassa el az Intel Acceleration Stack Gyorsindítási útmutatóját az Intel FPGA D5005 programozható gyorsítókártyához.

A kiadási csomag a következő három s-t tartalmazzaamplevelek:

  • NLB mód 0 AF: hello_fpga vagy fpgadiag segédprogram szükséges az lpbk1 teszt végrehajtásához.
  • NLB mód 3 AF: az fpgadiag segédprogramot igényli a trupt, olvasási és írási tesztek végrehajtásához.
  • NLB mód 0 stp AF: hello_fpga vagy fpgadiag segédprogram szükséges az lpbak1 teszt végrehajtásához.
    Jegyzet: Az nlb_mode_0_stp ugyanaz az AFU, mint az nlb_mode_0, de a Signal Tap hibakeresési funkcióval engedélyezve van.
    Az fpgadiag és hello_fpga segédprogramok segítik a megfelelő AF-et az FPGA hardver diagnosztizálásában, tesztelésében és jelentéskészítésében.

Intel Corporation. Minden jog fenntartva. Az Intel, az Intel logó és más Intel védjegyek az Intel Corporation vagy leányvállalatai védjegyei. Az Intel szavatolja FPGA és félvezető termékeinek aktuális specifikációi szerinti teljesítményét, az Intel szabványos garanciájával összhangban, de fenntartja a jogot, hogy bármely terméket és szolgáltatást előzetes értesítés nélkül módosítson. Az Intel nem vállal felelősséget az itt leírt információk, termékek vagy szolgáltatások alkalmazásából vagy használatából eredően, kivéve, ha az Intel kifejezetten írásban beleegyezik. Az Intel ügyfeleinek azt tanácsoljuk, hogy szerezzék be az eszközspecifikációk legfrissebb verzióját, mielőtt bármilyen közzétett információra hagyatkoznának, és mielőtt megrendelnék termékeket vagy szolgáltatásokat. *Más nevek és márkák mások tulajdonát képezhetik.

1. ábra: Natív visszacsatolás (nlb_lpbk.sv) felső szintű burkoló

intel-Native-Loopback-Accelerator-Functional-Unit-(AFU)-1

4. táblázat NLB Files

File Név Leírás
nlb_lpbk.sv Legfelső szintű burkoló az NLB-hez, amely példányosítja a kérelmezőt és a döntőbírót.
választottbíró.sv Példányosítja a teszt AF-et.
requestor.sv Elfogadja a döntőbírótól érkező kéréseket, és a kéréseket a CCI-P specifikáció szerint formázza. Az áramlásszabályozást is megvalósítja.
nlb_csr.sv 64 bites olvasási/írási vezérlő- és állapotregisztert valósít meg (CSR). A regiszterek támogatják a 32 és 64 bites olvasást és írást egyaránt.
nlb_gram_sdp.sv Általános, kétportos RAM-ot valósít meg egy írási és egy olvasási porttal.

Az NLB az Intel Acceleration Stack for Intel Xeon CPU-val kompatibilis AFU referencia megvalósítása FPGAs Core Cache Interface (CCI-P) Reference Manual. Az NLB elsődleges feladata a gazdagép-kapcsolat érvényesítése különböző memória-hozzáférési minták használatával. Az NLB méri a sávszélességet és az olvasási/írási késleltetést is. A sávszélesség-teszt a következő lehetőségeket kínálja:

  • 100% olvasott
  • 100% írás
  • 50%-a olvas, 50%-a ír

Kapcsolódó információk

  • Intel Acceleration Stack Rövid útmutató az Intel programozható gyorsítókártyához Arria 10 GX FPGA-val
  • Acceleration Stack Intel Xeon CPU-hoz FPGA-s Core Cache Interface (CCI-P) kézikönyv
  • Intel Acceleration Stack Rövid útmutató az Intel FPGA programozható gyorsítókártyához D5005

Natív visszahurkolt vezérlés és állapotregiszter leírások
5. táblázat: CSR nevek, címek és leírások

 Bájtcím (OPAE) Szó Cím (CCI-P)  Hozzáférés  Név  Szélesség  Leírás
0x0000 0x0000 RO DFH 64 AF-eszköz Feature Header.
0x0008 0x0002 RO AFU_ID_L 64 AF ID alacsony.
0x0010 0x0004 RO AFU_ID_H 64 AF ID magas.
0x0018 0x0006 Rsvd CSR_DFH_RSVD0 64 Kötelezően lefoglalva 0.
0x0020 0x0008 RO CSR_DFH_RSVD1 64 Kötelezően lefoglalva 1.
0x0100 0x0040 RW CSR_SCRATCHPAD0 64 Scratchpad regiszter 0.
0x0108 0x0042 RW CSR_SCRATCHPAD1 64 Scratchpad regiszter 2.
0x0110 0x0044 RW CSR_AFU_DSM_BASE L 32 Alsó 32 bites AF DSM alapcím. Az alsó 6 bit 4×00, mert a cím a 64 bájtos cache-sor méretéhez igazodik.
0x0114 0x0045 RW CSR_AFU_DSM_BASE H 32 Az AF DSM alapcím felső 32 bitje.
0x0120 0x0048 RW CSR_SRC_ADDR 64 Indítsa el a forráspuffer fizikai címét. Minden olvasási kérelem ezt a régiót célozza.
0x0128 0x004A RW CSR_DST_ADDR 64 Indítsa el a célpuffer fizikai címét. Minden írási kérelem ezt a régiót célozza
0x0130 0x004C RW CSR_NUM_LINES 32 A gyorsítótár sorainak száma.
0x0138 0x004E RW CSR_CTL 32 Szabályozza a tesztfolyamatot, az indítást, a leállítást, a kényszerítést.
0x0140 0x0050 RW CSR_CFG 32 Konfigurálja a tesztparamétereket.
0x0148 0x0052 RW CSR_INACT_THRESH 32 Inaktivitási küszöbérték.
0x0150 0x0054 RW CSR_INTERRUPT0 32 Az SW kiosztja az Interrupt APIC azonosítót és vektort az eszközhöz.
DSM eltolási térkép
0x0040 0x0010 RO DSM_STATUS 32 Tesztállapot és hibaregiszter.

6. táblázat: CSR bitmezők plamples
Ez a táblázat felsorolja azokat a CSR bitmezőket, amelyek a CSR_NUM_LINES értékétől függenek, . Az example lent = 14.

Név Bit Field Hozzáférés Leírás
CSR_SRC_ADDR [63:] RW 2^(N+6)MB igazított cím mutat az olvasási puffer elejére.
[-1:0] RW 0x0.
CSR_DST_ADDR [63:] RW 2^(N+6)MB igazított cím mutat az írási puffer elejére.
[-1:0] RW 0x0.
CSR_NUM_LINES [31:] RW 0x0.
folytatás…
Név Bit Field Hozzáférés Leírás
  [-1:0] RW Az olvasandó vagy írandó gyorsítótár-sorok száma. Ez a küszöb minden egyes teszt AF esetében eltérő lehet.

Jegyzet: Győződjön meg arról, hogy a forrás és a cél puffer elég nagy ahhoz, hogy befogadja a gyorsítótár sorok.

CSR_NUM_LINES kisebbnek vagy egyenlőnek kell lennie, mint .

A következő értékekhez tegyük fel =14. Ezután a CSR_SRC_ADDR és a CSR_DST_ADDR elfogadja a 2^20 (0x100000) értéket.
CSR_SRC_ADDR [31:14] RW 1 MB igazított cím.
[13:0] RW 0x0.
CSR_DST_ADDR [31:14] RW 1 MB igazított cím.
[13:0] RW 0x0.
CSR_NUM_LINES [31:14] RW 0x0.
[13:0] RW Az olvasandó vagy írandó gyorsítótár-sorok száma. Ez a küszöb minden egyes teszt AF esetében eltérő lehet.

Jegyzet: Győződjön meg arról, hogy a forrás és a cél puffer elég nagy ahhoz, hogy befogadja a gyorsítótár sorok.

7. táblázat: További CSR-bitmezők

Név Bit Field Hozzáférés Leírás
CSR_CTL [31:3] RW Fenntartott.
[2] RW A teszt befejezésének kényszerítése. A teszt befejezésének jelzőjét és egyéb teljesítményszámlálókat ír a csr_stat fájlba. A teszt befejezésének kényszerítése után a hardver állapota megegyezik a nem kényszerített tesztbefejezéssel.
[1] RW Elindítja a teszt végrehajtását.
[0] RW Aktív alacsony teszt visszaállítása. Ha alacsony, az összes konfigurációs paraméter az alapértelmezett értékére változik.
CSR_CFG [29] RW A cr_interrupt_testmode teszteli a megszakításokat. Minden teszt végén megszakítást generál.
  [28] RW A cr_interrupt_on_error megszakítást küld hiba esetén
      érzékelés.
  [27:20] RW A cr_test_cfg konfigurálja az egyes tesztmódok viselkedését.
  [13:12] RW A cr_chsel kiválasztja a virtuális csatornát.
  [10:9] RW A cr_rdsel konfigurálja az olvasási kérés típusát. A kódolásoknak a
      a következő érvényes értékek:
      • 1'b00: RdLine_S
      • 2'b01: RdLine_I
      • 2'b11: Vegyes mód
  [8] RW A cr_delay_en véletlenszerű késleltetést tesz lehetővé a kérések között.
  [6:5] RW Beállítja a teszt módot, cr_multiCL-len. Az érvényes értékek a 0,1, 3 és XNUMX.
  [4:2] RW cr_mode, konfigurálja a teszt módot. A következő értékek érvényesek:
      • 3'b000: LPBK1
      • 3'b001: Olvassa el
      • 3'b010: Írjon
      • 3'b011: TRPUT
folytatás…
Név Bit Field Hozzáférés Leírás
      A tesztmóddal kapcsolatos további információkért tekintse meg a Teszt módok téma alább.
[1] RW A c_cont kiválasztja a teszt görgetését vagy a teszt befejezését.

• Ha 1'b0, a teszt befejeződik. Frissíti a CSR állapotát, amikor

CSR_NUM_LINES szám elérve.

• Ha 1'b1, a teszt a CSR_NUM_LINES számlálás elérése után a kezdőcímre lép. Felforgatási módban a teszt csak hiba esetén fejeződik be.

[0] RW A cr_wrthru_en a WrLine_I és a Wrline_M kéréstípusok között vált.

• 1'b0: WrLine_M

• 1'b1: WrLine_I

CSR_INACT_THRESHOLD [31:0] RW Inaktivitási küszöbérték. Érzékeli az elakadások időtartamát a próbaüzem során. Számolja az egymást követő üresjárati ciklusok számát. Ha az inaktivitás számít

> CSR_INACT_THRESHOLD, nem küldenek kéréseket, nem küldenek választ

fogadott, és az inact_timeout jel be van állítva. Ha 1-et ír a CSR_CTL[1]-re, aktiválja ezt a számlálót.

CSR_INTERRUPT0 [23:16] RW Az eszköz megszakítási vektorszáma.
[15:0] RW Az apic_id az eszköz APIC OD-ja.
DSM_STATUS [511:256] RO Hiba kiíratási űrlap Teszt mód.
[255:224] RO Vége Rezsi.
[223:192] RO Start Overhead.
[191:160] RO Írások száma.
[159:128] RO Olvasások száma.
[127:64] RO Órák száma.
[63:32] RO Teszt hibaregiszter.
[31:16] RO Hasonlítsa össze és cserélje ki a sikerszámlálót.
[15:1] RO Egyedi azonosító minden DSM állapotíráshoz.
[0] RO Teszt befejezését jelző jelző.

Teszt módok
A CSR_CFG[4:2] konfigurálja a tesztmódot. A következő négy teszt áll rendelkezésre:

  • LPBK1: Ez egy memóriamásolási teszt. Az AF CSR_NUM_LINES sort másol a forráspufferből a célpufferbe. A teszt befejezése után a szoftver összehasonlítja a forrás- és célpuffereket.
  • Olvas: Ez a teszt hangsúlyozza az olvasási útvonalat, és méri az olvasási sávszélességet vagy késleltetést. Az AF CSR_NUM_LINES értéket olvas a CSR_SRC_ADDR-től kezdve. Ez csak egy sávszélesség- vagy késleltetési teszt. Nem ellenőrzi a beolvasott adatokat.
  • Írd: Ez a teszt hangsúlyozza az írási útvonalat, és méri az írási sávszélességet vagy késleltetést. Az AF CSR_NUM_LINES értéket olvas a CSR_SRC_ADDR-től kezdve. Ez csak egy sávszélesség- vagy késleltetési teszt. Nem ellenőrzi a leírt adatokat.
  • TRPUT: Ez a teszt egyesíti az olvasást és az írást. CSR_NUM_LINES szöveget olvas CSR_SRC_ADDR helytől kezdve, és CSR_NUM_LINES értéket ír CSR_SRC_ADDR-ig. Az olvasási és írási sávszélességet is méri. Ez a teszt nem ellenőrzi az adatokat. Az olvasásnak és írásnak nincs függősége

A következő táblázat a négy teszt CSR_CFG kódolásait mutatja be. Ez a táblázat CSR_NUM_LINES készleteket tartalmaz, =14. A CSR_NUM_LINES regiszter frissítésével módosíthatja a gyorsítótár sorainak számát.

8. táblázat: Tesztmódok

FPGA diagnosztika: fpgadiag
Az fpgadiag segédprogram számos tesztet tartalmaz az FPGA hardver diagnosztizálására, tesztelésére és jelentésére. Használja az fpgadiag segédprogramot az összes tesztmód futtatásához. Az fpgadiag segédprogram használatával kapcsolatos további információkért tekintse meg az Open Programmable Acceleration Engine (OPAE) Tools Guide fpgadiag szakaszát.

NLB mód0 Hello_FPGA tesztfolyamat

  1. A szoftver nullára inicializálja az eszközállapot-memóriát (DSM).
  2. A szoftver beírja a DSM BASE címet az AFU-ba. CSR Write(DSM_BASE_H), CSRWrite(DSM_BASE_L)
  3. A szoftver előkészíti a forrás és a cél memória puffert. Ez a készítmény tesztspecifikus.
  4. A szoftver a következőt írja: CSR_CTL[2:0]= 0x1. Ezzel az írással a teszt kilép a visszaállításból és konfigurációs módba kerül. A konfiguráció csak akkor folytatható, ha CSR_CTL[0]=1 és CSR_CTL[1]=1.
  5. A szoftver konfigurálja a tesztparamétereket, például src, destaddress, csr_cfg, num lines és így tovább.
  6. A szoftveres CSR a következőt írja: CSR_CTL[2:0]= 0x3. Az AF megkezdi a teszt végrehajtását.
  7. Teszt befejezése:
    • A hardver akkor fejeződik be, amikor a teszt befejeződik, vagy hibát észlel. A befejezést követően a hardveres AF frissíti a DSM_STATUS állapotot. A szoftver lekérdezi a DSM_STATUS[31:0]=1 értéket a teszt befejezésének észlelésére.
    • A szoftver kikényszerítheti a teszt befejezését, ha a CSR ezt írja: CSR_CTL[2:0]=0x7. Hardver AF frissítések DSM_STATUS.

A Native Loopback Accelerator Functional Unit (AFU) felhasználói útmutató dokumentum-változati előzményei

Dokumentum verzió Intel Acceleration Stack verzió Változások
 2019.08.05 2.0 (Intel támogatja

Quartus Prime Pro Edition

18.1.2) és 1.2 (támogatott

Intel Quartus Prime Pro Edition 17.1.1)

Támogatás hozzáadva az Intel FPGA PAC D5005 platformhoz a jelenlegi kiadásban.
 2018.12.04 1.2 (Intel támogatja

Quartus® Prime Pro Edition 17.1.1)

Karbantartási kiadás.
  2018.08.06 1.1 (Intel támogatja

Quartus Prime Pro Edition

17.1.1) és 1.0 (támogatott

Intel Quartus Prime Pro Edition 17.0.0)

Frissítettük az NLB-k forráskódjának helyétample AFU be Az NLB Sample Gyorsító funkció (AF) szakasz.
 2018.04.11 1.0 (Intel támogatja

Quartus Prime Pro Edition 17.0.0)

Kezdeti kiadás.

Intel Corporation. Minden jog fenntartva. Az Intel, az Intel logó és más Intel védjegyek az Intel Corporation vagy leányvállalatai védjegyei. Az Intel szavatolja FPGA és félvezető termékeinek aktuális specifikációi szerinti teljesítményét, az Intel szabványos garanciájával összhangban, de fenntartja a jogot, hogy bármely terméket és szolgáltatást előzetes értesítés nélkül módosítson. Az Intel nem vállal felelősséget az itt leírt információk, termékek vagy szolgáltatások alkalmazásából vagy használatából eredően, kivéve, ha az Intel kifejezetten írásban beleegyezik. Az Intel ügyfeleinek azt tanácsoljuk, hogy szerezzék be az eszközspecifikációk legfrissebb verzióját, mielőtt bármilyen közzétett információra hagyatkoznának, és mielőtt megrendelnék termékeket vagy szolgáltatásokat. *Más nevek és márkák mások tulajdonát képezhetik.

Dokumentumok / Források

intel Native Loopback Accelerator Functional Unit (AFU) [pdf] Felhasználói útmutató
Natív visszahurkolt gyorsító AFU funkcionális egység, natív visszahurkolt gyorsító, AFU gyorsító funkcionális egység, AFU funkcionális egység

Hivatkozások

Hagyj megjegyzést

E-mail címét nem tesszük közzé. A kötelező mezők meg vannak jelölve *