intel AN 889 8K DisplayPort -videomuodon muunnossuunnittelu Example
Tietoja 8K DisplayPort -videomuodon muunnossuunnittelusta Esimample
8K DisplayPort -videomuodon muunnossuunnittelu Example integroi Intel DisplayPort 1.4 -videoliitäntä-IP:n videonkäsittelyputkeen. Suunnittelu tarjoaa korkealaatuisen skaalaus-, väriavaruusmuunnoksen ja kuvataajuuden muunnoksen videovirralle jopa 8K nopeudella 30 kuvaa sekunnissa tai 4K 60 ruudulla sekunnissa.
Suunnittelu on erittäin ohjelmisto- ja laitteistokonfiguroitavissa, mikä mahdollistaa nopean järjestelmän konfiguroinnin ja uudelleensuunnittelun. Suunnittelu on kohdistettu Intel® Arria® 10 -laitteisiin ja käyttää viimeisintä 8K-valmiutta Intel FPGA IP:tä Intel Quartus® Prime v19.2:n Video and Image Processing Suitesta.
Tietoja DisplayPort Intel FPGA IP:stä
Jos haluat luoda Intel Arria 10 FPGA -malleja DisplayPort-liitännöillä, instantoi DisplayPort Intel FPGA IP. Tämä DisplayPort-IP käyttää kuitenkin vain DisplayPortin protokollakoodausta tai dekoodausta. Se ei sisällä lähetin-vastaanottimia, PLL:itä tai lähetinvastaanottimen uudelleenkonfigurointitoimintoja, joita tarvitaan liitännän nopean sarjakomponentin toteuttamiseen. Intel tarjoaa erilliset lähetin-, PLL- ja uudelleenkonfigurointi-IP-komponentit. Näiden komponenttien valitseminen, parametrointi ja liittäminen täysin yhteensopivan DisplayPort-vastaanottimen tai -lähetinliitännän luomiseksi vaatii erikoisosaamista.
Intel tarjoaa tämän suunnittelun niille, jotka eivät ole lähetin-vastaanottimien asiantuntijoita. DisplayPort-IP:n parametrieditorin graafinen käyttöliittymä mahdollistaa suunnittelun rakentamisen.
Luot DisplayPort-IP-esiintymän (joka voi olla vain vastaanotin, vain lähetin tai yhdistetty vastaanotin ja lähetin) joko Platform Designeriin tai IP-luetteloon. Kun parametroi DisplayPort IP -ilmentymä, voit valita, luodaanko esimampsuunnittelua kyseiselle kokoonpanolle. Yhdistetty vastaanottimen ja lähettimen rakenne on yksinkertainen läpivienti, jossa vastaanottimen lähtö syötetään suoraan lähettimeen. Kiinteän läpimenon suunnittelu luo täysin toimivan vastaanottimen PHY:n, lähettimen PHY:n ja uudelleenkonfigurointilohkot, jotka toteuttavat kaiken lähetin- ja PLL-logiikan. Voit joko kopioida suunnittelun asiaankuuluvat osat suoraan tai käyttää mallia viitteenä. Suunnittelu luo DisplayPort Intel Arria 10 FPGA IP Design Example ja lisää sitten monet files luodaan suoraan Intel Quartus Prime -projektin käyttämään käännösluetteloon. Näitä ovat:
- Files luoda parametroituja IP-ilmentymiä lähetin-vastaanottimille, PLL:ille ja uudelleenmäärityslohkoille.
- Verilog HDL files yhdistää nämä IP-osoitteet korkeamman tason vastaanottimen PHY, lähettimen PHY ja lähetin-vastaanottimen uudelleenkonfiguroinnin välimieslohkoihin
- Synopsys-suunnittelurajoitus (SDC) files asettaaksesi asiaankuuluvat ajoitusrajoitukset.
8K DisplayPort -videomuodon muunnossuunnittelun ominaisuudet Example
- Syöte:
- DisplayPort 1.4 -liitettävyys tukee resoluutioita 720 × 480 - 3840 × 2160 millä tahansa kuvanopeudella 60 fps asti ja resoluutioita jopa 7680 × 4320 nopeudella 30 fps.
- Hot-plug-tuki.
- Tuki sekä RGB- että YCbCr-värimuodoille (4:4:4, 4:2:2 ja 4:2:0)
syöttö. - Ohjelmisto tunnistaa automaattisesti syöttömuodon ja määrittää käsittelyputken asianmukaisesti.
- Lähtö:
- DisplayPort 1.4 -liitettävyys valittavissa (DIP-kytkimien kautta) joko 1080p-, 1080i- tai 2160p-resoluutiolle 60 fps:llä tai 2160p:lle 30 fps:llä.
- Hot-plug-tuki.
- DIP-kytkimet asettavat vaaditun tulosteen värimuodon arvoon RGB, YCbCr 4:4:4, YCbCr 4:2:2 tai YCbCr 4:2:0.
- Yksi 10-bittinen 8K RGB -prosessointiputki ohjelmistolla konfiguroitavalla skaalauksella ja kuvanopeuden muunnolla:
- 12-napainen Lanczos-skaalauslaite.
- 16-vaiheinen, 4-hanainen Lanczos-skaalaus.
- Kolminkertainen puskuroitu videokehyspuskuri tarjoaa kuvanopeuden muunnoksen.
- Alfasekoituksella varustettu mikseri mahdollistaa OSD-kuvakkeen peiton.
8K DisplayPort -videomuodon muunnossuunnittelun aloitusopas Example
Laitteisto- ja ohjelmistovaatimukset
8K DisplayPort -videomuodon muunnossuunnittelu Exampvaatii erityistä laitteistoa ja ohjelmistoa.
Laitteisto:
- Intel Arria 10 GX FPGA -kehityspaketti, joka sisältää DDR4 Hilo Daughter -kortin
- Bitec DisplayPort 1.4 FMC -tytärkortti (versio 11)
- DisplayPort 1.4 -lähde, joka tuottaa jopa 3840x2160p60- tai 7680x4320p30-videota
- DisplayPort 1.4 -allas, joka näyttää jopa 3840x2160p60-videota
- VESA-sertifioidut DisplayPort 1.4 -kaapelit.
Ohjelmisto:
- Windows tai Linux OS
- Intel Quartus Prime Design Suite v19.2, joka sisältää:
- Intel Quartus Prime Pro Edition
- Alustan suunnittelija
- Nios® II EDS
- Intel FPGA IP Library (mukaan lukien Video- ja Image Processing Suite)
Suunnittelu toimii vain tämän Intel Quartus Prime -version kanssa.
Intel 8K DisplayPort -videomuodon muunnossuunnittelun lataaminen ja asentaminen Example
Suunnittelu on saatavilla Intel Design Storesta.
- Lataa arkistoitu projekti file udx10_dp.par.
- Pura Intel Quartus Prime -projekti arkistosta:
- a. Avaa Intel Quartus Prime Pro Edition.
- b. Napsauta File ➤ Avaa projekti.
Avaa projekti -ikkuna avautuu. - c. Siirry kohtaan udx10_dp.par ja valitse se file.
- d. Napsauta Avaa.
- e. Aseta Open Design Template -ikkunassa Destination-kansio puretun projektin haluttuun paikkaan. Suunnittelumallin merkinnät file ja projektin nimen tulee olla oikein, eikä niitä tarvitse muuttaa.
- f. Napsauta OK.
Design Files Intel 8K DisplayPort Video Format Conversion Design Example
Taulukko 1. Suunnittelu Files
File tai Kansion nimi | Kuvaus |
ip | Sisältää IP-esiintymän files kaikille suunnittelussa oleville Intel FPGA IP -esiintymille:
• DisplayPort IP (lähetin ja vastaanotin) • PLL, joka tuottaa kelloja suunnittelun ylimmällä tasolla • Kaikki IP-osoitteet, jotka muodostavat käsittelyputken Platform Designer -järjestelmän. |
master_image | Sisältää pre_compiled.sof, joka on esikäännetty levyohjelmointi file suunnittelua varten. |
non_acds_ip | Sisältää lähdekoodin lisä-IP:lle tässä mallissa, jota Intel Quartus Prime ei sisälly. |
sdc | Sisältää SDC:n file joka kuvaa tämän suunnittelun edellyttämät lisäaikarajoitukset. SDC fileIP-esiintymiin automaattisesti sisältyvät s eivät käsittele näitä rajoituksia. |
ohjelmisto | Sisältää lähdekoodin, kirjastot ja rakennuskomentosarjat ohjelmistolle, joka toimii sulautetulla Nios II -prosessorilla ohjaamaan suunnittelun korkean tason toimintoja. |
udx10_dp | Kansio, johon Intel Quartus Prime luo tulosteen files Platform Designer -järjestelmälle. Ulostulo udx10_dp.sopcinfo file voit luoda muistin alustuksen file Nios II -prosessorin ohjelmistomuistiin. Sinun ei tarvitse ensin luoda täyttä Platform Designer -järjestelmää. |
non_acds_ip.ipx | Tämä IPX file ilmoittaa kaikki non_acds_ip-kansion IP-osoitteet Platform Designerille, jotta se näkyy IP-kirjastossa. |
README.txt | Lyhyet ohjeet suunnittelun rakentamiseen ja suorittamiseen. |
top.qpf | Intel Quartus Prime -projekti file suunnittelua varten. |
top.qsf | Intel Quartus Prime -projektin asetukset file suunnittelua varten. Tämä file listaa kaikki files tarvitaan suunnittelun rakentamiseen, nastamääritykset ja monet muut projektiasetukset. |
top.v | Huipputason Verilog HDL file suunnittelua varten. |
udx10_dp.qsys | Platform Designer -järjestelmä, joka sisältää videonkäsittelyputken, Nios II -prosessorin ja sen oheislaitteet. |
8K DisplayPort -videomuodon muunnossuunnittelun kääntäminen esimample
Intel tarjoaa valmiiksi käännetyn levyohjelmoinnin file suunnitelmalle master_image-hakemistossa (pre_compiled.sof), jotta voit suorittaa suunnittelun suorittamatta täyttä käännöstä.
VAIHEET:
- Avaa top.qpf-projekti Intel Quartus Prime -ohjelmistossa file. Ladattu arkisto luo tämän file kun purat projektin.
- Napsauta File ➤ Avaa ja valitse ip/dp_rx_tx/dp_rx_tx.ip. DisplayPort-IP:n parametrieditorin graafinen käyttöliittymä avautuu ja näyttää suunnittelussa olevan DisplayPort-ilmentymän parametrit.
- Napsauta Luo example Design (ei luo).
- Kun luonti on valmis, sulje parametrieditori.
- In File Explorer, siirry ohjelmistohakemistoon ja pura vip_control_src.zip-arkisto luodaksesi vip_control_src-hakemiston.
- Siirry BASH-päätteessä ohjelmistoon/komentosarjaan ja suorita komentosarja build_sw.sh.
Käsikirjoitus rakentaa Nios II -ohjelmiston suunnittelua varten. Se luo sekä .elfin file jonka voit ladata laudalle ajon aikana, ja .hex file koota levylle ohjelmointi .sof file. - Napsauta Intel Quartus Prime -ohjelmistossa Käsittely ➤ Aloita kääntäminen.
- Intel Quartus Prime luo udx10_dp.qsys Platform Designer -järjestelmän.
- Intel Quartus Prime asettaa projektin top.qpf-muotoon.
Kokoelma luo top.sof-tiedoston tulosteeseen_files-hakemistoon, kun se on valmis.
ViewPlatform Designer -järjestelmän uudelleen luominen
- Napsauta Työkalut ➤ Alustan suunnittelija.
- Valitse Platform Designer -järjestelmävaihtoehdoksi järjestelmän nimi.qsys.
- Napsauta Avaa.
Platform Designer avaa järjestelmän. - Review järjestelmä.
- Regeneroi järjestelmä:
- a. Napsauta Luo HDL….
- b. Ota sukupolviikkunassa käyttöön Tyhjennä tuloshakemistot valituille sukupolvikohteille.
- c. Napsauta Luo
8K DisplayPort -videomuodon muunnossuunnittelun kääntäminen esimampNios II Software Build Tools for Eclipsen kanssa
Määrität suunnittelua varten interaktiivisen Nios II Eclipse -työtilan, joka tuottaa työtilan, joka käyttää samoja kansioita kuin rakennuskomentosarja. Jos suoritit koontikomentosarjan aiemmin, sinun tulee poistaa ohjelmisto/vip_control ja software/vip_control_bsp-kansiot ennen Eclipse-työtilan luomista. Jos suoritat rakennuskomentosarjan uudelleen missä tahansa vaiheessa, se korvaa Eclipse-työtilan.
VAIHEET:
- Siirry ohjelmistohakemistoon ja pura vip_control_src.zip-arkisto luodaksesi vip_control_src-hakemisto.
- Luo asennettuun projektihakemistoon uusi kansio ja anna sille nimi työtila.
- Napsauta Intel Quartus Prime -ohjelmistossa Työkalut ➤ Nios II Software Build Tools for Eclipse.
- a. Valitse Workspace Launcher -ikkunassa luomasi työtilakansio.
- b. Napsauta OK.
- Napsauta Nios II – Eclipse -ikkunassa File ➤ Uusi ➤ Nios II -sovellus ja BSP mallista.
Nios II Application and BSP from Template -valintaikkuna tulee näkyviin.- a. SOPC-tiedoissa File Valitse udx10_dp/udx10_dp.sopcinfo file. Nios II SBT for Eclipse täyttää suorittimen nimen .sopcinfo-tiedoston prosessorin nimellä file.
- b. Kirjoita Projektin nimi -ruutuun vip_control.
- c. Valitse Mallit-luettelosta Tyhjä projekti.
- d. Napsauta Seuraava.
- e. Valitse Luo uusi BSP-projekti sovellusprojektimallin perusteella projektin nimellä vip_control_bsp.
- f. Ota käyttöön Käytä oletussijaintia.
- g. Luo sovellus ja BSP .sopcinfo-tiedoston perusteella napsauttamalla Valmis file.
Kun BSP on luotu, vip_control ja vip_control_bsp -projektit näkyvät Project Explorer -välilehdessä.
- Kopioi Windowsin Resurssienhallinnassa hakemiston software/vip_control_src sisältö äskettäin luotuun software/vip_control-hakemistoon.
- Napsauta Nios II – Eclipse -ikkunan Project Explorer -välilehdellä hiiren kakkospainikkeella vip_control_bsp-kansiota ja valitse Nios II > BSP Editior.
- a. Valitse sys_clk_timer avattavasta valikosta Ei mitään.
- b. Valitse cpu_timer avattavasta valikosta timestamp_ajastin.
- c. Ota enable_small_c_library käyttöön.
- d. Napsauta Luo.
- e. Kun luonti on valmis, napsauta Lopeta.
- Napsauta Project Explorer -välilehdessä hiiren kakkospainikkeella vip_control-hakemistoa ja napsauta Ominaisuudet.
- a. Laajenna vip_controlin ominaisuudet -ikkunassa Nios II -sovelluksen ominaisuudet ja napsauta Nios II -sovelluspolut.
- b. Napsauta Kirjastoprojektit-kohdan vieressä Lisää….
- c. Siirry Kirjastoprojektit-ikkunassa udx10.dp\spftware \vip_control_src -hakemistoon ja valitse hakemisto bkc_dprx.syslib.
- d. Napsauta OK. Näyttöön tulee viesti Muunna suhteelliseksi poluksi. Napsauta Kyllä.
- e. Toista vaiheet 7.b sivulla 8 ja 7.c sivulla 8 bkc_dptx.syslib- ja bkc_dptxll_syslib-hakemistoille
- f. Napsauta OK.
- Valitse Projekti ➤ Rakenna kaikki luodaksesi file vip_control.elf ohjelmisto/vip_control-hakemistossa.
- Rakenna mem_init file Intel Quartus Prime -kokoelmalle:
- a. Napsauta hiiren kakkospainikkeella vip_control Project Explorer -ikkunassa.
- b. Valitse Tee kohteet ➤ Rakenna….
- c. Valitse mem_init_generate.
d. Napsauta Rakenna.
Intel Quartus Prime -ohjelmisto luo
udx10_dp_onchip_memory2_0_onchip_memory2_0.hex file hakemistossa software/vip_control/mem_init.
- Kun suunnittelu on käynnissä liitetyllä kortilla, suorita vip_control.elf-ohjelmointi file luotu Eclipse buildilla.
- a. Napsauta hiiren kakkospainikkeella vip_control-kansiota Nios II -Eclipse -ikkunan Project Explorer -välilehdellä.
- b. Valitse Suorita kuten ➤ Nios II -laitteisto. Jos sinulla on Nios II -pääteikkuna auki, sulje se ennen uuden ohjelmiston lataamista.
Intel Arria 10 GX FPGA -kehityspaketin määrittäminen
Kuvaa, kuinka sarja määritetään suorittamaan 8K DisplayPort Video Format Conversion Design Example.
Kuva 1. Intel Arria 10 GX -kehityssarja, jossa on HiLo-tytärkortti
Kuvassa on taulu, josta on poistettu sininen jäähdytyselementti DDR4 Hilo -kortin sijainnin näyttämiseksi. Intel suosittelee, että et suorita suunnittelua ilman, että jäähdytyselementti on paikallaan.
VAIHEET:
- Asenna Bitec DisplayPort 1.4 FMC -kortti kehityskorttiin FMC-portin A avulla.
- Varmista, että virtakytkin (SW1) on pois päältä, ja liitä sitten virtaliitin.
- Liitä USB-kaapeli tietokoneeseesi ja kehityslevyn MicroUSB-liittimeen (J3).
- Liitä DisplayPort 1.4 -kaapeli DisplayPort-lähteen ja Bitec DisplayPort 1.4 FMC -kortin vastaanotinportin väliin ja varmista, että lähde on aktiivinen.
- Liitä DisplayPort 1.4 -kaapeli DisplayPort-näytön ja Bitec DisplayPort 1.4 FMC -kortin lähetinportin väliin ja varmista, että näyttö on aktiivinen.
- Kytke kortti päälle SW1:llä.
Kortin tilan LEDit, painikkeet ja DIP-kytkimet
Intel Arria 10 GX FPGA -kehityssarjassa on kahdeksan tila-LEDiä (sekä vihreällä että punaisella lähettimellä), kolme käyttäjän painiketta ja kahdeksan käyttäjän DIP-kytkintä. 8K DisplayPort -videomuodon muunnossuunnittelu Example syttyy LED-valot osoittamaan DisplayPort-vastaanotinlinkin tilan. Painikkeiden ja DIP-kytkimien avulla voit muuttaa suunnitteluasetuksia.
Tila-LEDit
Taulukko 2. Tilan merkkivalot
LED | Kuvaus |
Punainen LED | |
0 | DDR4 EMIF -kalibrointi käynnissä. |
1 | DDR4 EMIF -kalibrointi epäonnistui. |
7:2 | Käyttämätön. |
Vihreät LEDit | |
0 | Syttyy, kun DisplayPort-vastaanottimen linkin koulutus on suoritettu onnistuneesti ja malli vastaanottaa vakaata videokuvaa. |
5:1 | DisplayPort-vastaanottimen kaistan määrä: 00001 = 1 kaista
00010 = 2 kaistaa 00100 = 4 kaistaa |
7:6 | DisplayPort-vastaanottimen kaistan nopeus: 00 = 1.62 Gbps
01 = 2.7 Gbps 10 = 5.4 Gbps 11 = 8.1 Gbps |
Taulukossa luetellaan tila, jonka jokainen LED ilmaisee. Jokaisessa LED-asennossa on sekä punainen että vihreä merkkivalo, jotka voivat syttyä itsenäisesti. Mikä tahansa oranssi hehkuva LED tarkoittaa, että sekä punainen että vihreä merkkivalo palavat.
Käyttäjän painikkeet
Käyttäjän painike 0 ohjaa Intel-logon näyttöä lähtönäytön oikeassa yläkulmassa. Käynnistyksen yhteydessä suunnittelu mahdollistaa logon näyttämisen. Painamalla painiketta 0 logon näyttö otetaan käyttöön. Käyttäjän painike 1 ohjaa suunnittelun skaalaustilaa. Kun lähde tai nielu on kuumakytkettynä, suunnittelun oletusarvo on jompikumpi:
- Läpivientitila, jos tuloresoluutio on pienempi tai yhtä suuri kuin lähtöresoluutio
- Pienennetty skaalaustila, jos tuloresoluutio on suurempi kuin lähtöresoluutio
Joka kerta, kun painat käyttäjän painiketta 1, suunnittelu vaihtuu seuraavaan skaalaustilaan (läpäisy > nouseva skaala, ylös skaalaa > alaspäin, alaspäin > läpimeno). Käyttäjän painike 2 on käyttämätön.
Käyttäjän DIP-kytkimet
DIP-kytkimet ohjaavat valinnaista Nios II -päätetulostusta ja DisplayPort-lähettimen kautta ohjattavan videon lähtömuodon asetuksia.
Taulukko 3. DIP-kytkimet
Taulukossa on lueteltu kunkin DIP-kytkimen toiminnot. DIP-kytkimet, jotka on numeroitu 1-8 (ei 0-7), vastaavat kytkinkomponenttiin painettuja numeroita. Aseta jokainen kytkin ON-asentoon siirtämällä valkoista kytkintä LCD-näyttöä kohti ja poispäin levyn LED-valoista.
Kytkin | Toiminto |
1 | Mahdollistaa Nios II -päätetulostuksen, kun se on ON. |
2 | Aseta lähtöbitit väriä kohden:
OFF = 8 bittiä PÄÄLLÄ = 10 bittiä |
4:3 | Aseta tulosteen väriavaruus ja sampling: SW4 OFF, SW3 OFF = RGB 4:4:4 SW4 OFF, SW3 ON = YCbCr 4:4:4 SW4 ON, SW3 OFF = YCbCr 4:2:2 SW4 ON, SW3 ON = YCbCr 4:2:0 |
6:5 | Aseta lähtöresoluutio ja kuvataajuus: SW4 OFF, SW3 OFF = 4K60
SW4 POIS, SW3 PÄÄLLÄ = 4K30 SW4 PÄÄLLÄ, SW3 POIS = 1080p60 SW4 PÄÄLLÄ, SW3 PÄÄLLÄ = 1080i60 |
8:7 | Käyttämätön |
8K DisplayPort Video Format Conversion Design Example
Sinun on ladattava käännetty .sof file suunnittelua varten Intel Arria 10 GX FPGA -kehityssarjaan suunnittelun suorittamiseksi.
VAIHEET:
- Napsauta Intel Quartus Prime -ohjelmistossa Työkalut ➤ Ohjelmoija.
- Napsauta Ohjelmoija-ikkunassa Automaattinen tunnistus skannataksesi JTAG ketjuttaa ja löytää liitetyt laitteet.
Jos näkyviin tulee ponnahdusikkuna, jossa sinua pyydetään päivittämään ohjelmoijan laiteluettelo, napsauta Kyllä. - Valitse laiteluettelosta rivi 10AX115S2F45.
- Napsauta Muuta File…
- Ohjelmoinnin esikäännetyn version käyttäminen file jonka Intel sisällyttää osana suunnittelulatausta, valitse master_image/pre_compiled.sof.
- Käyttääksesi ohjelmointiasi file paikallisen käännöksen luoma, valitse output_files/top.sof.
- Ota Ohjelmointi/Määritä käyttöön laiteluettelon riviltä 10AX115S2F45.
- Napsauta Käynnistä.
Kun ohjelmoija on valmis, suunnittelu suoritetaan automaattisesti. - Avaa Nios II -pääte vastaanottaaksesi suunnittelun lähtötekstiviestit, muuten malli lukkiutuu useiden kytkimien vaihdon jälkeen (vain jos asetat käyttäjän DIP-kytkimen 1 asentoon ON).
- a. Avaa pääteikkuna ja kirjoita nios2-terminal
- b. Paina Enter.
kytketty tuloon. Ilman lähdettä tulos on musta näyttö, jossa Intel-logo näytön oikeassa yläkulmassa.
8K DisplayPort -videomuodon muunnossuunnittelun toiminnallinen kuvaus Esimample
Platform Designer -järjestelmä, udx10_dp.qsys, sisältää DisplayPort-vastaanottimen ja -lähettimen IP-protokollan, videoputken IP-osoitteen ja Nios II -suoritinkomponentit. Suunnittelu yhdistää Platform Designer -järjestelmän DisplayPort-vastaanottimen ja -lähettimen PHY-logiikkaan (joka sisältää liitännän lähetin-vastaanottimet) ja lähetin-vastaanottimen uudelleenkonfigurointilogiikkaan ylimmällä tasolla Verilog HDL RTL -mallissa. file (ylä.v). Suunnittelu käsittää yhden videonkäsittelypolun DisplayPort-tulon ja DisplayPort-lähdön välillä.
Kuva 2. Lohkokaavio
Kaavio näyttää lohkot 8K DisplayPort Video Format Conversion Design Ex -mallissaample. Kaavio ei näytä joitakin yleisiä oheislaitteita, jotka on kytketty Nios II:een, Nios II -prosessorin välistä Avalon-MM:ää ja muita järjestelmän osia. Suunnittelu hyväksyy videon vasemmalla olevasta DisplayPort-lähteestä, käsittelee videon videoputken kautta vasemmalta oikealle ennen kuin se ohjaa videon oikealla olevaan DisplayPort-nieluon.
DisplayPort-vastaanotin PHY ja DisplayPort-vastaanottimen IP
Bitec DisplayPort FMC -kortti tarjoaa puskurin DisplayPort 1.4 -signaalille DisplayPort-lähteestä. DisplayPort Receiver PHY:n ja DisplayPort Receiver IP:n yhdistelmä purkaa saapuvan signaalin videovirran luomiseksi. DisplayPort-vastaanotin PHY sisältää lähetin-vastaanottimet saapuvien tietojen sarjoittamiseksi, ja DisplayPort-vastaanottimen IP purkaa DisplayPort-protokollan. Yhdistetty DisplayPort-vastaanottimen IP käsittelee saapuvan DisplayPort-signaalin ilman ohjelmistoa. Tuloksena oleva videosignaali DisplayPort-vastaanottimen IP-osoitteesta on natiivi paketoitu suoratoistomuoto. Suunnittelu määrittää DisplayPort-vastaanottimen 10-bittiselle ulostulolle.
DisplayPort Clocked Video IP
DisplayPort-vastaanottimen tuottama paketoitu suoratoistodatamuoto ei ole suoraan yhteensopiva kellotetun videon sisääntulon IP:n odottaman kellotetun videodatamuodon kanssa. DisplayPort to Clocked Video IP on mukautettu IP tälle mallille. Se muuntaa DisplayPort-lähdön yhteensopivaksi kellovideomuodoksi, jonka voit liittää suoraan kellovideotuloon. DisplayPort to Clocked Video IP voi muuttaa johdinsignalointistandardia ja voi muuttaa väritasojen järjestystä kunkin pikselin sisällä. DisplayPort-standardi määrittää värijärjestyksen, joka eroaa Intelin videoputken IP-järjestyksen. Nios II -prosessori ohjaa värinvaihtoa. Se lukee nykyisen väriavaruuden lähetystä varten DisplayPort-vastaanottimen IP-osoitteesta Avalon-MM-orjaliitännällä. Se ohjaa DisplayPortin Clocked Video IP -osoitteeseen, jotta se tekee oikean korjauksen Avalon-MM-orjaliitännällä.
Kellotettu videotulo
Kellotettu videotulo käsittelee kellotetun videoliitäntäsignaalin DisplayPortista Clocked Video IP:hen ja muuntaa sen Avalon-ST Video -signaalimuotoon. Tämä signaalimuoto poistaa kaikki vaaka- ja pystysammutustiedot videosta jättäen vain aktiivisen kuvadatan. IP paketoi sen yhdeksi paketiksi videokehystä kohden. Se lisää myös metatietopaketteja (jota kutsutaan ohjauspaketteiksi), jotka kuvaavat kunkin videokehyksen resoluutiota. Käsittelyputken läpi kulkeva Avalon-ST-videovirta on neljä pikseliä rinnakkain, kolme symbolia pikseliä kohden. Kellotettu videosisääntulo tarjoaa kellon ylityksen muuntamista varten DisplayPort-vastaanottimen IP-vastaanottimen IP-videosignaalista kiinteään kellotaajuuteen (300 MHz) video-IP-putkistossa.
Stream Cleaner
Stream Cleaner varmistaa, että Avalon-ST Video -signaali, joka kulkee käsittelyputkeen, on virheetön. DisplayPort-lähteen kuuma kytkeminen voi aiheuttaa sen, että suunnittelu näyttää epätäydellisiä datakehyksiä kellottuun videotulon IP-osoitteeseen ja aiheuttaa virheitä tuloksena olevaan Avalon-ST-videovirtaan. Kunkin kehyksen videodatan sisältävien pakettien koko ei sitten vastaa siihen liittyvien ohjauspakettien ilmoittamaa kokoa. Stream Cleaner havaitsee nämä olosuhteet ja lisää lisädataa (harmaita pikseleitä) loukkaavien videopakettien loppuun täydentääkseen kehyksen ja vastatakseen ohjauspaketin määrityksiä.
Chroma Resampler (syöttö)
Videodata, jonka malli vastaanottaa DisplayPortin tulona, voi olla 4:4:4, 4:2:2 tai 4:2:0 kroma sampjohti. Syöttö kroma resampler ottaa saapuvan videon missä tahansa muodossa ja muuntaa sen kaikissa tapauksissa 4:4:4:ään. Paremman visuaalisen laadun takaamiseksi chroma resampler käyttää laskennallisesti kalleinta suodatettua algoritmia. Nios II -prosessori lukee nykyiset kromatampling-muodossa DisplayPort-vastaanottimen IP-osoitteesta Avalon-MM-orjaliitännän kautta. Se välittää muodon chroma res:lleampler Avalon-MM-orjaliittymänsä kautta.
Väriavaruuden muunnin (syöttö)
DisplayPortista tuleva videodata voi käyttää joko RGB- tai YCbCr-väriavaruutta. Syöttöväravaruusmuunnin ottaa saapuvan videon missä tahansa muodossa ja muuntaa sen RGB:ksi kaikissa tapauksissa. Nios II -prosessori lukee nykyisen väriavaruuden DisplayPort-vastaanottimen IP-osoitteesta Avalon-MM-orjaliitännällä; se lataa oikeat muunnoskertoimet chroma resampler Avalon-MM-orjaliittymänsä kautta.
Clipper
Leikkuri valitsee aktiivisen alueen tulevasta videovirrasta ja hylkää loput. Nios II -prosessorilla toimiva ohjelmistoohjain määrittää valittavan alueen. Alue riippuu DisplayPort-lähteestä vastaanotettujen tietojen tarkkuudesta sekä lähdön resoluutiosta ja skaalaustilasta. Prosessori välittää alueen Clipperille Avalon-MM-orjaliittymänsä kautta.
Skaalaus
Suunnittelussa skaalataan saapuva videodata vastaanotetun tuloresoluution ja tarvitsemasi lähtöresoluution mukaan. Voit myös valita kolmesta skaalaustilasta (ylösskaalaus, alaskaalaus ja läpimeno). Kaksi skalaari-IP-osoitetta tarjoavat skaalaustoiminnon: yksi toteuttaa kaikki tarvittavat skaalaukset; toinen toteuttaa skaalauksen. Suunnittelu vaatii kaksi skaalainta.
- Kun skaalaaja toteuttaa alennuksen, se ei tuota kelvollista dataa jokaisella kellojaksolla sen lähdössä. esimample, jos toteutetaan 2x alasskaalauksen suhde, kelvollinen signaali lähdössä on korkea joka toinen kellojakso, kun suunnittelu vastaanottaa jokaisen parillisen tulolinjan, ja sitten alhainen kaikille parittomille tulolinjoille. Tämä purskeuskäyttäytyminen on perustavanlaatuinen prosessille, jolla pienennetään datanopeutta lähdössä, mutta se ei ole yhteensopiva alavirran Mixer IP:n kanssa, joka yleensä odottaa johdonmukaisempaa datanopeutta välttääkseen alivuodon lähdössä. Suunnittelu vaatii kehyspuskurin minkä tahansa skaalauksen ja sekoittimen välillä. Kehyspuskurin avulla mikseri voi lukea dataa sen tarvitsemalla nopeudella.
- Kun skaalaaja toteuttaa korkeamman skaalauksen, se tuottaa kelvollista dataa jokaisella kellojaksolla, joten seuraavassa sekoittimessa ei ole ongelmia. Se ei kuitenkaan välttämättä hyväksy uutta syöttödataa joka kellojaksolla. Ottaen 2x hyväpalkkaisen entisenäample, parillisilla lähtöriveillä se hyväksyy uuden datalyönnin joka toinen kellojakso, eikä sitten hyväksy uutta syöttödataa parittomille lähtöriville. Ylävirran Clipper voi kuitenkin tuottaa dataa täysin eri nopeudella, jos se käyttää merkittävää leikettä (esim. zoomauksen aikana). Siksi Clipper ja upscale on yleensä erotettava kehyspuskurilla, mikä edellyttää, että Scaler istuu kehyspuskurin jälkeen liukuhihnassa. Skaalaajan tulee istua ennen kehyspuskuria skaalausta varten, joten suunnittelu toteuttaa kaksi erillistä skaalausyksikköä kehyspuskurin kummallakin puolella: yksi skaalausta varten; toinen pienentää.
Kaksi skaalainta pienentää myös kehyspuskurin vaatimaa maksimi DDR4-kaistanleveyttä. Sinun on aina käytettävä alennusta ennen kehyspuskuria, mikä minimoi tiedonsiirtonopeuden kirjoituspuolella. Lisää aina kehyspuskurin jälkeen skaalausta, mikä minimoi tiedonsiirtonopeuden lukupuolella. Jokainen skaalaaja saa tarvittavan tuloresoluution saapuvan videovirran ohjauspaketeista, kun taas Nios II -prosessori Avalon-MM-orjaliitännällä asettaa lähtöresoluution jokaiselle skaalaimelle.
Kehyspuskuri
Kehyspuskuri käyttää DDR4-muistia kolminkertaisen puskuroinnin suorittamiseen, mikä mahdollistaa videon ja kuvankäsittelyn liukuhihnan muuntamisen saapuvan ja lähtevän kuvanopeuden välillä. Suunnittelu voi hyväksyä minkä tahansa syötteen kehysnopeuden, mutta kokonaispikselinopeus ei saa ylittää 1 gigapikseliä sekunnissa. Nios II -ohjelmisto asettaa ulostulon kuvanopeudeksi joko 30 tai 60 kuvaa sekunnissa valitsemasi tulostustilan mukaan. Lähtökuvataajuus on Clocked Video Output -asetusten ja ulostulovideon pikselikellon funktio. Vastapaine, jota Clocked Video Output käyttää liukuhihnaan, määrittää nopeuden, jolla kehyspuskurin lukupuoli vetää videokehyksiä DDR4:stä.
Mikseri
Mikseri luo kiinteän kokoisen mustan taustakuvan, jonka Nios II -prosessori ohjelmoi vastaamaan nykyisen lähtökuvan kokoa. Mikserissä on kaksi tuloa. Ensimmäinen tulo yhdistetään skaalaajaan, jotta suunnittelu voi näyttää nykyisen videoputken lähdön. Toinen tulo kytketään kuvakegeneraattorilohkoon. Suunnittelu mahdollistaa mikserin ensimmäisen tulon vain, kun se havaitsee aktiivisen, vakaan videon kellotettuun videotuloon. Siksi suunnittelu säilyttää vakaan ulostulokuvan lähdössä samalla kun se kytketään sisääntuloon. Suunnittelualfa yhdistää toisen tulon mikseriin, joka on kytketty kuvakegeneraattoriin, sekä tausta- että videoputken kuviin 50 % läpinäkyvyydellä.
Väriavaruuden muunnin (lähtö)
Lähtöväriavaruusmuunnin muuntaa syötetyn RGB-videodatan joko RGB- tai YCbCr-väriavaruudeksi ohjelmiston ajonaikaisen asetuksen perusteella.
Chroma Resampler (lähtö)
Ulostulon kroma resampler muuntaa muodon 4:4:4-muodosta 4:4:4-, 4:2:2- tai 4:2:0-muotoon. Ohjelmisto määrittää muodon. Ulostulon kroma resampler käyttää myös suodatettua algoritmia korkealaatuisen videon saavuttamiseksi.
Kellotettu videolähtö
Kellotettu videolähtö muuntaa Avalon-ST Video -virran kellotettuun videomuotoon. Kellotettu videolähtö lisää vaaka- ja pystysammutus- ja synkronointiajoitustiedot videoon. Nios II -prosessori ohjelmoi tarvittavat asetukset kellotettuun videolähtöön pyytämäsi lähtöresoluution ja kuvanopeuden mukaan. Kellotettu videolähtö muuntaa kellon siirtyen kiinteästä 300 MHz liukuhihnakellosta kellotetun videon muuttuvaan taajuuteen.
Kellotettu video DisplayPortiin
DisplayPort-lähetinkomponentti hyväksyy tiedot, jotka on alustettu kellotettuna videona. Erot johtojen signaloinnissa ja johtoliitäntöjen määrittelyssä Platform Designerissa estävät sinua yhdistämästä Clocked Video Output suoraan DisplayPort-lähettimen IP-osoitteeseen. Clocked Video to DisplayPort -komponentti on suunnittelukohtainen mukautettu IP-osoite, joka mahdollistaa yksinkertaisen muunnoksen kellovideolähdön ja DisplayPort-lähettimen IP:n välillä. Se myös vaihtaa kunkin pikselin väritasojen järjestystä Avalon-ST Videon ja DisplayPortin käyttämien eri värimuotoilustandardien huomioon ottamiseksi.
DisplayPort-lähettimen IP ja DisplayPort-lähetin PHY
DisplayPort-lähettimen IP ja DisplayPort-lähetin PHY yhdessä muuntavat videovirran kellotetusta videosta yhteensopivaksi DisplayPort-virraksi. DisplayPort-lähettimen IP käsittelee DisplayPort-protokollaa ja koodaa kelvolliset DisplayPort-tiedot, kun taas DisplayPort-lähetin PHY sisältää lähetin-vastaanottimet ja luo nopean sarjalähdön.
Nios II -prosessori ja oheislaitteet
Platform Designer -järjestelmä sisältää Nios II -prosessorin, joka hallitsee DisplayPort-vastaanottimen ja -lähettimen IP-osoitteita sekä käsittelyputken ajonaikaisia asetuksia. Nios II -prosessori liitetään näihin perusoheislaitteisiin:
- Sirussa oleva muisti ohjelman ja sen tietojen tallentamiseen.
- AJTAG UART ohjelmiston printf-ulostulon näyttämiseen (Nios II -päätteen kautta).
- Järjestelmäajastin, joka tuottaa millisekunnin tason viiveitä ohjelmiston eri kohdissa, kuten DisplayPort-määritykset tapahtumien vähimmäiskestoista edellyttävät.
- LEDit näyttämään järjestelmän tilan.
- Painikekytkimet mahdollistavat skaalaustilojen välisen vaihtamisen ja Intel-logon näyttämisen käyttöön tai poistamisen käytöstä.
- DIP-kytkimet mahdollistavat tulostusmuodon vaihtamisen ja viestien tulostamisen Nios II -päätteeseen tai poistamisen käytöstä.
Hot-plug-tapahtumat sekä DisplayPort-lähteessä että nielujen palokeskeytyksessä, jotka laukaisevat Nios II -prosessorin määrittämään DisplayPort-lähettimen ja putken oikein. Ohjelmistokoodin pääsilmukka valvoo myös painikkeiden ja DIP-kytkimien arvoja ja muuttaa liukuhihnan asetuksia vastaavasti.
I²C-ohjaimet
Suunnittelu sisältää kaksi I²C-ohjainta (Si5338 ja PS8460) Intel Arria 10 10 GX FPGA Development Kitin kolmen muun komponentin asetusten muokkaamiseen. Intel Arria 5338 GX FPGA Development Kitin kaksi Si10-kellogeneraattoria liitetään samaan I²C-väylään. Ensimmäinen luo vertailukellon DDR4 EMIF:lle. Oletuksena tämä kello on asetettu 100 MHz:iin käytettäväksi 1066 MHz DDR4:n kanssa, mutta tämä malli käyttää DDR4:ää 1200 MHz:n taajuudella, mikä vaatii 150 MHz:n referenssikellon. Käynnistettäessä Nios II -prosessori muuttaa I²C-ohjaimen oheislaitteen kautta ensimmäisen Si5338:n rekisterikartan asetuksia nostaakseen DDR4-referenssikellon nopeuden 150 MHz:iin. Toinen Si5338-kellogeneraattori luo vid_clk:n kellotettua videoliitäntää varten liukuhihnan ja DisplayPort-lähettimen IP:n välillä. Sinun on säädettävä tämän kellon nopeus jokaiselle suunnittelun tukemalle lähtöresoluutiolle ja kuvanopeudelle. Voit säätää nopeutta ajon aikana, kun Nios II -prosessori sitä vaatii. Bitec DisplayPort 1.4 FMC -tytärkortti käyttää Parade PS8460 värinäpuhdistustoistinta ja ajastinta. Käynnistyksen yhteydessä Nios II -prosessori muokkaa tämän komponentin oletusasetuksia vastaamaan suunnittelun vaatimuksia.
Ohjelmiston kuvaus
8K DisplayPort -videomuodon muunnossuunnittelu Example sisältää IP:n Intel Video and Image Processing Suitesta ja DisplayPort-liitännän IP:stä. Kaikki nämä IP-osoitteet voivat käsitellä datakehyksiä ilman lisätoimia, kun ne on asennettu oikein. Sinun on otettava käyttöön ulkoinen korkean tason ohjaus IP-osoitteiden määrittämiseksi alusta alkaen ja järjestelmän muuttuessa, esim. DisplayPort-vastaanottimen tai lähettimen hot-plug-tapahtumat tai käyttäjän painikkeen toiminta. Tässä mallissa Nios II -prosessori, joka käyttää räätälöityä ohjausohjelmistoa, tarjoaa korkean tason ohjauksen. Ohjelmisto käynnistyksen yhteydessä:
- Asettaa DDR4-ref-kellon 150 MHz:iin salliakseen 1200 MHz:n DDR-nopeuden ja nollaa sitten ulkoisen muistiliitännän IP-osoitteen kalibroidakseen uudelleen uuden vertailukellon mukaan.
- Asettaa PS8460 DisplayPort -toistimen ja ajastimen.
- Alustaa DisplayPort-vastaanottimen ja -lähettimen liitännät.
- Alustaa käsittelyputkien IP-osoitteet.
Kun alustus on valmis, ohjelmisto siirtyy jatkuvaan while-silmukkaan, joka tarkistaa useita tapahtumia ja reagoi niihin.
Muutokset skaalaustilaan
Suunnittelu tukee kolmea perusskaalaustilaa; läpimeno, korkeampi ja alaskaalaus. Läpivientitilassa suunnittelu ei skaalaa tulovideota, upscale-tilassa suunnittelu skaalaa tulovideota ja downscale-tilassa suunnittelu pienentää tulovideota.
Neljä lohkoa käsittelyssä putki; Clipper, downscaler, upscaler ja Mixer määrittävät lopputuloksen esityksen kussakin tilassa. Ohjelmisto ohjaa kunkin lohkon asetuksia riippuen nykyisestä tuloresoluutiosta, lähtöresoluutiosta ja valitsemastasi skaalaustilasta. Useimmissa tapauksissa Clipper välittää syötteen muuttumattomana, ja Mixerin taustakoko on samankokoinen kuin tulovideon lopullinen, skaalattu versio. Jos videon tuloresoluutio on kuitenkin suurempi kuin ulostulon koko, tulovideoon ei voi lisätä skaalaa leikkaamatta sitä ensin. Jos tuloresoluutio on pienempi kuin lähtö, ohjelmisto ei voi soveltaa alaskaalausta käyttämättä Mixer-taustakerrosta, joka on suurempi kuin tulovideokerros, mikä lisää mustia palkkeja ulostulovideon ympärille.
Taulukko 4. Block-putkien käsittely
Tässä taulukossa luetellaan neljän prosessointiliukuhihnalohkon toiminta kussakin yhdeksästä skaalaustilan, tuloresoluution ja lähdön resoluution yhdistelmästä.
tila | sisään > ulos | sisään = ulos | sisään <ulos |
Läpivienti | Leikkaa tulosteen kokoon Ei skaalausta | Ei klippiä
Ei alentaa |
Ei klippiä
Ei alentaa |
jatkui… |
tila | sisään > ulos | sisään = ulos | sisään <ulos |
Ei ylellistä
Ei mustaa reunaa |
Ei ylellistä
Ei mustaa reunaa |
Ei ylellistä
Mustat reunatyynyt lähtökokoon |
|
Hyväpalkkainen | Leikkaa 2/3 tulostuskokoon Ei skaalausta
Korkeatasoinen tulostuskokoon Ei mustaa reunaa |
Leikkaa 2/3 tulostuskokoon Ei skaalausta
Korkeatasoinen tulostuskokoon Ei mustaa reunaa |
Ei klippiä
Ei alentaa Korkeatasoinen tulostuskokoon Ei mustaa reunaa |
Pienennä skaalaus | Ei klippiä
Pienennä tulosteen kokoa Ei skaalausta Ei mustaa reunaa |
Ei klippiä
Pienennä tulosteen kokoa Ei skaalausta Ei mustaa reunaa |
Ei klippiä
Pienennä skaalaus 2/3 tulokokoon Ei nostoa Mustat reunatyynyt lähtökokoon |
Vaihda tilojen välillä painamalla käyttäjän painiketta 1. Ohjelmisto tarkkailee painikkeiden arvoja jokaisella silmukan läpikäynnillä (se tekee ohjelmiston palautumisen) ja määrittää IP-osoitteet prosessointiliukuhihnassa asianmukaisesti.
Muutokset DisplayPort-tulossa
Jokaisella silmukan läpikäynnillä ohjelmisto kysyy Clocked Video Input -tulon tilan ja etsii muutoksia tulovideovirran vakaudessa. Ohjelmisto pitää videota vakaana, jos:
- Clocked Video Input ilmoittaa, että kellotettu video on lukittu onnistuneesti.
- Tulon resoluutio ja väriavaruus eivät ole muuttuneet edellisen silmukan läpikäymisen jälkeen.
Jos tulo oli vakaa, mutta se on menettänyt lukituksen tai videovirran ominaisuudet ovat muuttuneet, ohjelmisto pysäyttää Clocked Video Inputin lähettämästä videota liukuhihnan kautta. Se myös asettaa mikserin lopettamaan tulovideokerroksen näyttämisen. Lähtö pysyy aktiivisena (näkyy musta näyttö ja Intel-logo) vastaanottimen hotplug-tapahtumien tai resoluution muutosten aikana.
Jos tulo ei ollut vakaa, mutta on nyt vakaa, ohjelmisto konfiguroi liukuhihnan näyttämään uuden tuloresoluution ja väriavaruuden, käynnistää CVI:n lähdön uudelleen ja asettaa mikserin näyttämään tulovideokerroksen uudelleen. Mikserikerroksen uudelleen käyttöönotto ei ole välitöntä, koska kehyspuskuri saattaa edelleen toistaa vanhoja kehyksiä edellisestä syötteestä ja suunnittelun on tyhjennettävä nämä kehykset. Sitten voit ottaa näytön uudelleen käyttöön, jotta vältyt häiriöiltä. Kehyspuskuri laskee DDR4:stä luettujen kehysten lukumäärän, jotka Nios II -prosessori pystyy lukemaan. Ohjelmisto sampTämä laskee, kun tulo muuttuu vakaaksi, ja ottaa Mixer-kerroksen uudelleen käyttöön, kun määrä on kasvanut neljällä kehyksellä, mikä varmistaa, että suunnittelu huuhtelee pois kaikki vanhat kehykset puskurista.
DisplayPort-lähetin Hot-plug-tapahtumat
DisplayPort-lähettimen hot-plug-tapahtumat käynnistävät ohjelmistossa keskeytyksen, joka asettaa lipun varoittamaan pääohjelmistosilmukkaa lähdön muutoksesta. Kun suunnittelu havaitsee lähettimen hot plugin, ohjelmisto lukee uuden näytön EDID:n määrittääkseen, mitä resoluutioita ja väriavaruuksia se tukee. Jos asetat DIP-kytkimet tilaan, jota uusi näyttö ei tue, ohjelmisto palaa vähemmän vaativaan näyttötilaan. Sitten se määrittää liukuhihnan, DisplayPort-lähettimen IP-osoitteen ja Si5338-osan, joka luo lähettimen vid_clk uutta lähtötilaa varten. Kun syöte näkee muutoksia, tulovideon mikseritaso ei näy, kun ohjelmisto muokkaa liukuhihnan asetuksia. Ohjelmisto ei ota uudelleen käyttöön
näyttöön neljään ruutuun asti, kun uudet asetukset kulkevat kehyksen läpi
puskuri.
Muutokset käyttäjän DIP-kytkimen asetuksiin
Käyttäjän DIP-kytkimien 2–6 asennot ohjaavat DisplayPort-lähettimen kautta ohjattua tulostusmuotoa (resoluutio, kuvanopeus, väriavaruus ja bitit per väri). Kun ohjelmisto havaitsee muutoksia näissä DIP-kytkimissä, se suorittaa sekvenssin, joka on käytännössä identtinen lähettimen hot plugin kanssa. Sinun ei tarvitse kysyä lähettimen EDID:tä, koska se ei muutu.
Versiohistoria for AN 889: 8K DisplayPort Video Format Conversion Design Example
Taulukko 5. Versiohistoria AN 889:lle: 8K DisplayPort -videomuodon muunnossuunnittelu Example
Asiakirjan versio | Muutokset |
2019.05.30 | Alkuperäinen julkaisu. |
Intel Corporation. Kaikki oikeudet pidätetään. Intel, Intel-logo ja muut Intel-merkit ovat Intel Corporationin tai sen tytäryhtiöiden tavaramerkkejä. Intel takaa FPGA- ja puolijohdetuotteidensa suorituskyvyn nykyisten vaatimusten mukaisesti Intelin vakiotakuun mukaisesti, mutta pidättää oikeuden tehdä muutoksia tuotteisiin ja palveluihin milloin tahansa ilman erillistä ilmoitusta. Intel ei ota minkään tässä kuvatun tiedon, tuotteen tai palvelun soveltamisesta tai käytöstä johtuvaa vastuuta tai vastuuta, ellei Intel ole nimenomaisesti kirjallisesti suostunut siihen. Intelin asiakkaita kehotetaan hankkimaan uusin versio laitteen teknisistä tiedoista ennen kuin he luottavat julkaistuihin tietoihin ja ennen kuin he tilaavat tuotteita tai palveluita.
*Muut nimet ja tuotemerkit voidaan väittää muiden omaisuudeksi.
Asiakirjat / Resurssit
![]() |
intel AN 889 8K DisplayPort -videomuodon muunnossuunnittelu Example [pdfKäyttöopas AN 889 8K DisplayPort -videomuodon muunnossuunnittelu Example, AN 889, 8K DisplayPort-videomuodon muunnossuunnittelu Esimample, Format Conversion Design Example, Conversion Design Example |