intel-LOGO

intel AN 889 8K DisplayPort Bideo Formatu Bihurketa Diseinua Adibample

intel-AN-889-8K-DisplayPort-Video-Format-Conversion-Design-Example-PRO

8K DisplayPort Bideo Formatu Bihurketa Diseinuari buruz Adibample

8K DisplayPort bideo formatua bihurtzeko diseinua Adibample Intel DisplayPort 1.4 bideo-konektibitate IP-a integratzen du bideoa prozesatzeko kanalizazio batekin. Diseinuak kalitate handiko eskalatzea, kolore-espazioaren bihurketa eta fotograma-tasa bihurtzea eskaintzen du 8K-ra arte segundoko 30 fotogrametan edo 4K segundoko 60 fotogrametan.
Diseinua software eta hardware oso konfiguragarria da, sistemaren konfigurazio eta birdiseinu azkarra ahalbidetzen duena. Diseinuak Intel® Arria® 10 gailuak ditu helburu eta Intel Quartus® Prime v8-ko bideo eta irudiak prozesatzeko suiteko 19.2K prest dagoen Intel FPGA IP berriena erabiltzen du.

DisplayPort Intel FPGA IP-ri buruz
Intel Arria 10 FPGA diseinuak DisplayPort interfazeekin sortzeko, instantziatu DisplayPort Intel FPGA IP. Hala ere, DisplayPort IP honek DisplayPorterako protokoloa kodetu edo deskodetzen du soilik. Ez ditu barne hartzen interfazearen abiadura handiko serie-osagaia ezartzeko beharrezkoak diren transceptoresak, PLLak edo transzeisoreak birkonfiguratzeko funtzionaltasunak. Intel-ek transceptor, PLL eta birkonfigurazio IP osagai bereiziak eskaintzen ditu. Osagai hauek hautatzea, parametrizatzea eta konektatzea DisplayPort hargailu edo transmisore interfaze guztiz bat sortzeko, ezagutza espezializatua behar da.
Intelek diseinu hau eskaintzen du transceptor adituak ez direnentzat. DisplayPort IP-rako parametro-editorearen GUIak diseinua eraikitzeko aukera ematen du.
DisplayPort IP-aren instantzia bat sortzen duzu (hargailu bakarra, transmisorea soilik edo hargailu eta transmisore konbinatua izan daitekeena) Platform Designer edo IP Katalogoan. DisplayPort IP instantzia parametrizatzen duzunean, adibide bat sortzea hauta dezakezuampkonfigurazio zehatz horretarako diseinua. Hargailuaren eta igorgailuaren diseinu konbinatua pasabide sinple bat da, non hargailuaren irteera zuzenean igorgailura sartzen den. Transzeitore finkoaren diseinu batek PHY hargailu guztiz funtzionala, PHY igorlea eta transzeitore eta PLL logika guztiak ezartzen dituzten birkonfigurazio blokeak sortzen ditu. Diseinuaren atal garrantzitsuak zuzenean kopiatu ditzakezu edo diseinua erreferentzia gisa erabil dezakezu. Diseinuak DisplayPort Intel Arria 10 FPGA IP Design Ex sortzen duample eta gero asko gehitzen ditu files zuzenean Intel Quartus Prime proiektuak erabilitako konpilazio-zerrendan sortutakoak. Besteak beste:

  • Files IP instantzia parametrizatuak sortzeko transceptores, PLL eta birkonfigurazio blokeetarako.
  • Verilog HDL files IP hauek goi-mailako hartzaile PHY, igorle PHY eta Transceiver Reconfiguration Arbiter blokeetara konektatzeko.
  • Synopsys diseinu-murriztapena (SDC) files dagozkion denbora mugak ezartzeko.

8K DisplayPort Bideo Formatu Bihurketa Diseinuaren ezaugarriak Adibample

  • Sarrera:
    • DisplayPort 1.4 konektibitateak 720×480 eta 3840×2160 arteko bereizmenak onartzen ditu 60 fps-ko edozein fotograma-abiadurarekin eta 7680×4320 arteko bereizmenak 30 fps-tan.
    • Hot-plug euskarria.
    • RGB eta YCbCr (4:4:4, 4:2:2 eta 4:2:0) kolore formatuetarako onartzen da.
      sarrera.
    • Softwareak automatikoki detektatzen du sarrera-formatua eta prozesatzeko kanalizazioa behar bezala konfiguratzen du.
  • Irteera:
    • DisplayPort 1.4 konektibitatea hauta daiteke (DIP etengailuen bidez) 1080p, 1080i edo 2160p bereizmenerako 60 fps-tan, edo 2160p 30 fps-tan.
    • Hot-plug euskarria.
    • DIP etengailuak irteerako kolore formatua RGB, YCbCr 4:4:4, YCbCr 4:2:2 edo YCbCr 4:2:0 ezartzeko.
  • 10 biteko 8K RGB prozesatzeko kanal bakarra software konfiguragarria den eskalatzea eta fotograma-abiadura bihurtzearekin:
    • 12 sakatu Lanczos beheranzko eskalatzailea.
    • 16 faseko eta 4-tapako Lanczos igoera-eskalatzailea.
    • Buffer hirukoitza bideo fotograma buffer-ek fotograma-tasa bihurtzea eskaintzen du.
    • Alfa-nahasketa duen nahasgailuak OSD ikonoaren gainjartzea ahalbidetzen du.

8K DisplayPort Bideo Formatuaren Bihurketa Diseinuarekin hastea Adibample

Hardware eta software eskakizunak

8K DisplayPort bideo formatua bihurtzeko diseinua Adibample-k hardware eta software espezifikoak behar ditu.

Hardwarea:

  • Intel Arria 10 GX FPGA Garapen Kit, DDR4 Hilo Daughter Txartela barne
  • Bitec DisplayPort 1.4 FMC alaba txartela (11. berrikuspena)
  • 1.4x3840p2160 edo 60x7680p4320 bideoa ekoizten duen DisplayPort 30 iturria
  • 1.4x3840p2160 bideoa bistaratzen duen DisplayPort 60 konketa
  • VESA ziurtagiridun DisplayPort 1.4 kableak.

Softwarea:

  • Windows edo Linux OS
  • Intel Quartus Prime Design Suite v19.2, hau barne:
    • Intel Quartus Prime Pro Edition
    • Plataforma diseinatzailea
    • Nios® II EDS
    • Intel FPGA IP Liburutegia (Bideo eta Irudiak Prozesatzeko Suite barne)

Diseinuak Intel Quartus Prime-ren bertsio honekin bakarrik funtzionatzen du.

Intel 8K DisplayPort bideo formatua bihurtzeko diseinua deskargatu eta instalatzea Adibample

Diseinua Intel Design Store-n dago eskuragarri.

  1. Deskargatu artxibatutako proiektua file udx10_dp.par.
  2. Atera Intel Quartus Prime proiektua artxibotik:
    • a. Ireki Intel Quartus Prime Pro Edition.
    • b. Egin klik File ➤ Ireki Proiektua.
      Ireki Proiektua leihoa irekitzen da.
    • c. Nabigatu eta hautatu udx10_dp.par file.
    • d. Sakatu Ireki.
    • e. Ireki diseinu txantiloia leihoan, ezarri Helmuga karpeta ateratako proiekturako nahi duzun kokapenean. Diseinu txantiloiaren sarrerak file eta proiektuaren izena zuzena izan behar da eta ez dituzu aldatu behar.
    • f. Sakatu Ados.

Diseinua Files Intel 8K DisplayPort Bideo Formatu Bihurketa Diseinurako Adibample

Taula 1. Diseinua Files

File edo Karparen izena Deskribapena
ip IP instantzia dauka fileDiseinuko Intel FPGA IP instantzia guztietarako:

• DisplayPort IP bat (igorlea eta hargailua)

• Diseinuaren goiko mailan erlojuak sortzen dituen PLL bat

• Prozesatzeko kanalizaziorako Platform Designer sistema osatzen duten IP guztiak.

irudi_maisua Pre_compiled.sof dauka, hau da, aurrez konpilatutako plaka programazio bat da file diseinurako.
ez_acds_ip Intel Quartus Primek barne hartzen ez duen diseinu honetan IP gehigarrirako iturburu-kodea du.
sdc SDC bat dauka file diseinu honek eskatzen dituen denbora-muga osagarriak deskribatzen dituena. SDC fileIP instantziekin automatikoki sartzen direnek ez dituzte muga hauek kudeatzen.
softwarea Kapsulatutako Nios II prozesadorean exekutatzen den softwarerako iturburu-kodea, liburutegiak eta diseinuaren goi-mailako funtzionalitateak kontrolatzeko script-ak ditu.
udx10_dp Intel Quartus Prime-k irteera sortzen duen karpeta bat files Platform Designer sistemarako. udx10_dp.sopcinfo irteera file memoria hasieratzea sortzeko aukera ematen du file Nios II prozesadorearen software memoriarako. Ez duzu lehenik Platform Designer sistema osoa sortu behar.
non_acds_ip.ipx IPX hau file non_acds_ip karpetako IP guztia deklaratzen dio Platform Designer-i, IP Liburutegian ager dadin.
IRAKURRI.txt Diseinua eraikitzeko eta exekutatzeko argibide laburrak.
goian.qpf Intel Quartus Prime proiektua file diseinurako.
goiko.qsf Intel Quartus Prime proiektuaren ezarpenak file diseinurako. Hau file guztiak zerrendatzen ditu fileDiseinua eraikitzeko beharrezkoak dira, pin esleipenekin eta proiektuko beste ezarpen batzuekin batera.
goian.v Goi-mailako Verilog HDL file diseinurako.
udx10_dp.qsys Bideoa prozesatzeko kanalizazioa, Nios II prozesadorea eta bere periferikoak dituen Platform Designer sistema.

8K DisplayPort Bideo Formatu Bihurketa Diseinua konpilatzea Adibample
Intelek aurrez konpilatutako plaka programazio bat eskaintzen du file master_image direktorioko diseinurako (pre_compiled.sof) diseinua konpilazio osoa exekutatu gabe exekutatu ahal izateko.
Urratsak:

  1. Intel Quartus Prime softwarean, ireki top.qpf proiektua file. Deskargatutako artxiboak hau sortzen du file proiektua deskonprimitzen duzunean.
  2. Egin klik File ➤ Ireki eta hautatu ip/dp_rx_tx/dp_rx_tx.ip. DisplayPort IP-rako parametro-editorea GUI irekitzen da, diseinuan DisplayPort instantziaren parametroak erakutsiz.
  3. Egin klik Sortu Adiample Diseinatu (ez Sortu).
  4. Sorkuntza amaitzen denean, itxi parametroen editorea.
  5. In File Explorer, joan software direktoriora eta deskonprimitu vip_control_src.zip artxiboa vip_control_src direktorioa sortzeko.
  6. BASH terminal batean, nabigatu software/script-era eta exekutatu shell script-a build_sw.sh.
    Gidoiak Nios II softwarea eraikitzen du diseinurako. Biak .iratxo bat sortzen du file exekuzio garaian taulara deskargatu dezakezula eta .hex file taulako programazioan biltzeko .sof file.
  7. Intel Quartus Prime softwarean, sakatu Prozesatzen ➤ Hasi konpilazioa.
    • Intel Quartus Prime-k udx10_dp.qsys Platform Designer sistema sortzen du.
    • Intel Quartus Prime-k proiektua top.qpf-en ezartzen du.

Konpilazioak top.sof sortzen du irteera_files direktorioa amaitzen denean.

ViewPlataforma Diseinatzaileen Sistema sortzea eta birsortzea

  1. Sakatu Tresnak ➤ Plataforma-diseinatzailea.
  2. Hautatu sistema name.qsys Platform Designer sistema aukerarako.
  3. Sakatu Ireki.
    Platform Designer-ek sistema irekitzen du.
  4. Review sistema.
  5. Birsortu sistema:
    • a. Egin klik Sortu HDL….
    • b. Sorkuntza-leihoan, aktibatu Garbitu irteera-direktorioak hautatutako belaunaldi-helburuetarako.
    • c. Sakatu Sortu

8K DisplayPort Bideo Formatu Bihurketa Diseinua konpilatzea AdibampEclipserako Nios II Software Build Tools-ekin
Nios II Eclipse lan-eremu interaktibo bat konfiguratu duzu diseinurako, eraikuntza-scriptak erabiltzen dituen karpeta berdinak erabiltzen dituen lan-eremu bat sortzeko. Aurretik eraikitze-scripta exekutatzen baduzu, software/vip_control eta software/vip_control_bsp karpetak ezabatu beharko dituzu Eclipse lan-eremua sortu aurretik. Edozein unetan eraikitzeko scripta berriro exekutatzen baduzu, Eclipse lan-eremua gainidazten du.
Urratsak:

  1. Nabigatu software direktoriora eta deskonprimitu vip_control_src.zip artxiboa vip_control_src direktorioa sortzeko.
  2. Instalatutako proiektuaren direktorioan, sortu karpeta berri bat eta izendatu lan-eremua.
  3. Intel Quartus Prime softwarean, egin klik Tresnak ➤ Nios II Software Build Tools for Eclipse.
    • a. Laneko abiarazlearen leihoan, hautatu sortu duzun lan eremuko karpeta.
    • b. Sakatu Ados.
  4. Nios II - Eclipse leihoan, egin klik File ➤ Berria ➤ Nios II aplikazioa eta txantiloiaren BSP.
    Nios II aplikazioa eta txantiloiaren BSP elkarrizketa-koadroa agertzen da.
    • a. SOPC Informazioan File koadroa, hautatu udx10_dp/udx10_dp.sopcinfo file. Eclipse-rako Nios II SBT-k PUZaren izena betetzen du .sopcinfo-ko prozesadorearen izenarekin file.
    • b. Proiektuaren izena laukian, idatzi vip_control.
    • c. Hautatu Proiektu hutsa Txantiloiak zerrendan.
    • d. Sakatu Hurrengoa.
    • e. Hautatu Sortu BSP proiektu berri bat vip_control_bsp proiektuaren izena duen aplikazio-proiektuaren txantiloian oinarrituta.
    • f. Aktibatu Erabili kokapena lehenetsia.
    • g. Sakatu Amaitu aplikazioa eta .sopcinfo-n oinarritutako BSPa sortzeko file.
      BSP sortu ondoren, vip_control eta vip_control_bsp proiektuak Project Explorer fitxan agertzen dira.
  5. Windows Explorer-en, kopiatu software/vip_control_src direktorioaren edukia sortu berri den software/vip_control direktoriora.
  6. Nios II - Eclipse leihoko Project Explorer fitxan, egin klik eskuineko botoiarekin vip_control_bsp karpetan eta hautatu Nios II > BSP Editior.
    • a. Hautatu bat ere ez sys_clk_timer goitibeherako menuan.
    • b. Hautatu cpu_timer goitibeherako menuan timest-erakoamp_tenporizadorea.
    • c. Aktibatu enable_small_c_library.
    • d. Sakatu Sortu.
    • e. Sorkuntza amaitzen denean, sakatu Irten.
  7. Proiektuaren arakatzailea fitxan, egin klik eskuineko botoiarekin vip_control direktorioa eta egin klik Propietateak.
    1. a. Vip_control-erako propietateak leihoan, zabaldu Nios II aplikazioaren propietateak eta egin klik Nios II aplikazioen bideak.
    2. b. Egin klik Gehitu… Liburutegiko proiektuen ondoan.
    3. c. Liburutegiko Proiektuen leihoan, joan udx10.dp\spftware \vip_control_src direktoriora eta hautatu bkc_dprx.syslib direktorioa.
    4. d. Sakatu Ados. Mezu bat agertzen da Bihurtu bide erlatibo batean. Sakatu Bai.
    5. e. Errepikatu 7. orrialdeko 8.b eta 7. orrialdeko 8.c urratsak bkc_dptx.syslib eta bkc_dptxll_syslib direktorioetarako
    6. f. Sakatu Ados.
  8. Hautatu Proiektua ➤ Eraiki guztia sortzeko file vip_control.elf software/vip_control direktorioan.
  9. Eraiki mem_init file Intel Quartus Prime bildumarako:
    1. a. Egin klik eskuineko botoiarekin vip_control Project Explorer leihoan.
    2. b. Hautatu Egin helburuak ➤ Eraiki….
    3. c. Hautatu mem_init_generate.
      d. Sakatu Eraiki.
      Intel Quartus Prime softwareak sortzen du
      udx10_dp_onchip_memory2_0_onchip_memory2_0.hex file software/vip_control/mem_init direktorioan.
  10. Diseinua konektatutako plaka batean exekutatzen dela, exekutatu vip_control.elf programazioa file Eclipse eraikuntzak sortua.
    • a. Egin klik eskuineko botoiarekin vip_control karpetan Nios II -Eclipse leihoko Project Explorer fitxan.
    • b. Exekutatu gisa ➤ Nios II Hardwarea hautatuta. Nios II terminaleko leiho bat irekita baduzu, itxi software berria deskargatu aurretik.

Intel Arria 10 GX FPGA Garapen Kita konfiguratzea
Kit-a nola konfiguratu deskribatzen du 8K DisplayPort Video Format Conversion Design Diseinua exekutatzekoample.

1. Irudia. Intel Arria 10 GX Garapen Kita HiLo Daughter Txartelarekin
Irudiak bero-husketa urdina kenduta duen taula erakusten du, DDR4 Hilo txartelaren kokapena erakusteko. Intelek gomendatzen du ez exekutatu diseinua bero-husketagailua jarri gabe.

intel-AN-889-8K-DisplayPort-Video-Format-Conversion-Design-Example-1
Urratsak:

  1. Lotu Bitec DisplayPort 1.4 FMC txartela garapen-plakan, FMC A ataka erabiliz.
  2. Ziurtatu etengailua (SW1) itzalita dagoela, eta konektatu elikadura-konektorea.
  3. Konektatu USB kable bat zure ordenagailura eta garapen-plakaren MicroUSB konektorera (J3).
  4. Erantsi DisplayPort 1.4 kable bat DisplayPort iturriaren eta Bitec DisplayPort 1.4 FMC txartelaren Hargailuaren atakaren artean eta ziurtatu iturria aktibo dagoela.
  5. Erantsi DisplayPort 1.4 kable bat DisplayPort pantailaren eta Bitec DisplayPort 1.4 FMC txartelaren Transmitter atakaren artean eta ziurtatu pantaila aktibo dagoela.
  6. Piztu arbela SW1 erabiliz.

Plaken egoera LEDak, Pultsadoreak eta DIP etengailuak
Intel Arria 10 GX FPGA Garapen Kitak zortzi egoera-LED ditu (igorle berdeak eta gorriak), hiru erabiltzaile-botoi eta zortzi erabiltzaile DIP etengailu ditu. 8K DisplayPort bideo formatua bihurtzeko diseinua Adibample LED-ak pizten ditu DisplayPort hargailuaren estekaren egoera adierazteko. Pultsagailuek eta DIP etengailuek diseinuaren ezarpenak aldatzeko aukera ematen dute.

Egoera LEDak

2. taula. Egoera LEDak

LED Deskribapena
LED gorriak
0 DDR4 EMIF kalibrazioa abian da.
1 DDR4 EMIF kalibrazioak huts egin du.
7:2 Erabili gabea.
LED berdeak
0 Pizten da DisplayPort hargailuaren estekaren prestakuntza behar bezala amaitzen denean eta diseinuak bideo egonkorra jasotzen duenean.
5:1 DisplayPort hargailuaren errei kopurua: 00001 = 1 errei

00010 = 2 errei

00100 = 4 errei

7:6 DisplayPort hargailuaren errei-abiadura: 00 = 1.62 Gbps

01 = 2.7 Gbps

10 = 5.4 Gbps

11 = 8.1 Gbps

Taulak LED bakoitzak adierazten duen egoera zerrendatzen du. LED posizio bakoitzak modu independentean argizta daitezkeen adierazle gorriak eta berdeak ditu. Edozein LED laranja distiratsuak adierazle gorria eta berdea piztuta daudela esan nahi du.

Erabiltzailearen sakagailuak
Erabiltzailearen 0 sakagailuak Intel logoaren bistaratzea kontrolatzen du irteerako pantailaren goiko eskuineko izkinan. Hasieran, diseinuak logotipoa bistaratzea ahalbidetzen du. 0 sakatu botoia sakatzean logoaren bistaratzeko gaitzen da. Erabiltzailearen 1. sakagailuak diseinuaren eskalatze modua kontrolatzen du. Iturburu edo konketa bat bero-konektatuta dagoenean, diseinua hau izango da lehenetsia:

  • Passthrough modua, sarrerako bereizmena irteerako bereizmenaren berdina edo txikiagoa bada
  • Eskala txikiko modua, sarrerako bereizmena irteerako bereizmena baino handiagoa bada

Erabiltzailearen 1. botoia sakatzen duzun bakoitzean diseinua hurrengo eskalatze modura aldatzen da (passthrough > upscale, upscale > downscale, downscale > passthrough). Erabiltzailearen sakagailua 2 ez da erabili.

Erabiltzaileen DIP etengailuak
DIP etengailuek aukerako Nios II terminalaren inprimaketa eta DisplayPort igorgailuaren bidez gidatutako irteerako bideo formatuaren ezarpenak kontrolatzen dituzte.

3. taula. DIP etengailuak
Taulan DIP etengailu bakoitzaren funtzioa ageri da. DIP etengailuak, 1etik 8ra ​​(ez 0tik 7ra) zenbakiekin bat datoz etengailuaren osagaian inprimatutako zenbakiekin. Etengailu bakoitza ON ON jartzeko, mugitu etengailu zuria LCDra eta urrundu plakako LEDetatik.

Aldatu Funtzioa
1 Nios II terminalaren inprimaketa gaitzen du Aktibatuta dagoenean.
2 Ezarri irteerako bitak kolore bakoitzeko:

OFF = 8 bit

ON = 10 bit

4:3 Ezarri irteerako kolore-espazioa eta sampling: SW4 OFF, SW3 OFF = RGB 4:4:4 SW4 OFF, SW3 ON = YCbCr 4:4:4 SW4 ON, SW3 OFF = YCbCr 4:2:2 SW4 ON, SW3 ON = YCbCr 4:2:0
6:5 Ezarri irteerako bereizmena eta fotograma-abiadura: SW4 OFF, SW3 OFF = 4K60

SW4 AKTIBATUTA, SW3 AKTIBATUA = 4K30 SW4 AKTIBATUA, SW3 AKTIBATUTA = 1080p60 SW4 AKTIBATUA, SW3 AKTIBATUA = 1080i60

8:7 Erabili gabea

8K DisplayPort Bideo Formatu Bihurketa Diseinua exekutatzen Example
Konpilatutako .sof deskargatu behar duzu file diseinurako Intel Arria 10 GX FPGA Garapen Kitari diseinua exekutatzeko.
Urratsak:

  1. Intel Quartus Prime softwarean, sakatu Tresnak ➤ Programatzailea.
  2. Programatzailearen leihoan, egin klik Detektatzeko automatikoa JTAG kateatu eta ezagutu konektatutako gailuak.
    Pop-up leiho bat agertzen bada Programatzailearen gailuen zerrenda eguneratzeko eskatuz, sakatu Bai.
  3. Gailuen zerrendan, hautatu 10AX115S2F45 etiketatutako errenkada.
  4. Sakatu Aldatu File…
    • Programazioaren aurrez konpilatutako bertsioa erabiltzeko file Intel-ek diseinuaren deskargaren zati gisa barne hartzen duena, hautatu master_image/pre_compiled.sof.
    • Zure programazioa erabiltzeko file konpilazio lokalak sortua, hautatu irteera_files/top.sof.
  5. Aktibatu Programa/Konfiguratu gailuen zerrendako 10AX115S2F45 errenkadan.
  6. Sakatu Hasi.
    Programatzailea amaitzen denean, diseinua automatikoki exekutatzen da.
  7. Ireki Nios II terminal bat diseinuaren irteerako testu-mezuak jasotzeko, bestela diseinua blokeatuko da etengailu batzuen ondoren (erabiltzailearen DIP etengailua 1 ON jartzen baduzu soilik).
    • a. Ireki terminal-leiho bat eta idatzi nios2-terminal
    • b. Sakatu Sartu.

sarreran konektatuta. Iturbururik gabe, irteera pantaila beltz bat da, pantailaren goiko eskuineko izkinan Intel logotipoa duena.

8K DisplayPort Bideo Formatu Bihurketa Diseinuaren deskribapen funtzionala Adibample

Platform Designer sistemak, udx10_dp.qsys, DisplayPort hargailuaren eta transmisorearen IP protokoloa, bideo kanalaren IPa eta Nios II prozesadorearen osagaiak ditu. Diseinuak Platform Designer sistema DisplayPort hargailu eta igorle PHY logikarekin (interfaze-transzeitoreak dituena) eta transzeisorearen birkonfigurazio logikarekin konektatzen du goiko mailan Verilog HDL RTL diseinuan. file (goian.v). Diseinuak bideo prozesatzeko bide bakar bat hartzen du DisplayPort sarreraren eta DisplayPort irteeraren artean.

2. irudia. Bloke-diagrama
Diagramak 8K DisplayPort Video Format Conversion Design-en blokeak erakusten ditu Adibample. Diagramak ez ditu Nios II-ri konektatutako periferiko generiko batzuk, Nios II prozesadorearen arteko Avalon-MM eta sistemako gainerako osagaiak. Diseinuak ezkerreko DisplayPort iturri batetik bideoa onartzen du, bideoa ezkerretik eskuinera bideo-hodi bidez prozesatzen du, bideoa eskuineko DisplayPort konketara pasa aurretik.intel-AN-889-8K-DisplayPort-Video-Format-Conversion-Design-Example-2

DisplayPort Receiver PHY eta DisplayPort Receiver IP
Bitec DisplayPort FMC txartelak DisplayPort iturburutik DisplayPort 1.4 seinalerako buffer bat eskaintzen du. DisplayPort Receiver PHY eta DisplayPort Receiver IP konbinazioak sarrerako seinalea deskodetzen du bideo-korronte bat sortzeko. DisplayPort hargailuak PHY hargailuak jasotzen dituen datuak deserializatzeko transzeisoreak ditu eta DisplayPort hargailuaren IPak DisplayPort protokoloa deskodetzen du. DisplayPort Receiver IP konbinatuak sarrerako DisplayPort seinalea prozesatzen du inolako softwarerik gabe. DisplayPort hargailuaren IP-aren ondoriozko bideo-seinalea jatorrizko pakete bidezko streaming formatua da. Diseinuak DisplayPort hargailua konfiguratzen du 10 biteko irteerarako.

DisplayPort erlojudun bideoaren IPra
DisplayPort hargailuak paketeatutako streaming-datuen formatua ez da zuzenean bateragarria Clocked Video Input IP-ak espero duen erlojudun bideo-datuen formatuarekin. DisplayPort to Clocked Video IP diseinu honetarako IP pertsonalizatua da. DisplayPort irteera erlojudun bideo formatu bateragarri batean bihurtzen du, zuzenean konektatu dezakezun erlojudun bideo sarrerara. DisplayPort to Clocked Video IP-k hari-seinalearen estandarra alda dezake eta pixel bakoitzaren barruko kolore-planoen ordena alda dezake. DisplayPort estandarrak Intel bideo kanalaren IP ordenaren desberdina den kolore-ordena zehazten du. Nios II prozesadoreak kolore-trukea kontrolatzen du. DisplayPort hargailuaren IP-tik transmititzeko uneko kolore-espazioa irakurtzen du bere Avalon-MM interfaze esklaboarekin. DisplayPort-a Clocked Video IPra zuzentzen du bere Avalon-MM esklabo interfazearekin zuzenketa egokia aplikatzeko.

Erloju bidezko bideo sarrera
Erlojudun bideoaren sarrerak DisplayPort-etik erlojudun bideo-interfazearen seinalea prozesatzen du Clock Video IP-ra eta Avalon-ST Video seinale formatura bihurtzen du. Seinale-formatu honek bideoaren zuriketa horizontal eta bertikaleko informazio guztia kentzen du, argazki-datuak soilik utziz. IP-ak pakete bat bideo-marko bakoitzeko pakete gisa jartzen du. Bideo-fotograma bakoitzaren bereizmena deskribatzen duten metadatu-pakete gehigarriak ere gehitzen ditu (kontrol-pakete deitzen direnak). Avalon-ST Bideo korrontea prozesatzeko kanalizazioan zehar lau pixel paraleloan dago, pixel bakoitzeko hiru ikurrekin. Erlojudun bideoaren sarrerak erloju-gurutzaketa eskaintzen du DisplayPort hargailuaren IP erlojupeko tasa aldakorreko bideo-seinaletik bideo-IP kanalizaziorako erloju-tasa finkora (300 MHz).

Korronte garbitzailea
Korronte-garbitzaileak prozesatzeko kanalizaziora pasatzen den Avalon-ST Bideo-seinalea errorerik gabekoa dela ziurtatzen du. DisplayPort iturburuaren bero-konexioak diseinuak datu-fotograma osatugabeak aurkez diezazkioke erlojudun bideo sarrerako IPari eta ondoriozko Avalon-ST Bideo korrontean akatsak sor ditzake. Orduan fotograma bakoitzeko bideo-datuak dituzten paketeen tamaina ez dator bat erlazionatutako kontrol-paketeek jakinarazitako tamainarekin. Korronte-garbitzaileak baldintza hauek detektatzen ditu eta bideo-pakete iraingarrien amaieran datu gehigarriak gehitzen ditu (pixel grisak) fotograma osatzeko eta kontrol-paketearen zehaztapenarekin bat etortzeko.

Chroma Resampler (sarrera)
Diseinuak DisplayPort-en sarreran jasotzen dituen bideo-datuak 4:4:4, 4:2:2 edo 4:2:0 kromoak izan daitezke.ampLed. Sarrerako kroma erresampler-ek sarrerako bideoa edozein formatutan hartzen du eta 4:4:4ra bihurtzen du kasu guztietan. Ikusmen-kalitate handiagoa eskaintzeko, chroma resampler-ek konputazionalki garestiena den iragazkien algoritmoa erabiltzen du. Nios II prozesadoreak egungo chroma s irakurtzen duampling formatua DisplayPort hargailuaren IPtik bere Avalon-MM esklabo interfazearen bidez. Formatua chroma res-ari komunikatzen dioampler bere Avalon-MM esklabo interfazearen bidez.

Kolore-espazio bihurgailua (sarrera)
DisplayPort-en sarrerako bideo-datuek RGB edo YCbCr kolore-espazioa erabil dezakete. Sarrerako kolore-espazio bihurgailuak sartzen den bideoa edozein formatuan hartzen du eta RGB bihurtzen du kasu guztietan. Nios II prozesadoreak DisplayPort hargailuaren IPko uneko kolore-espazioa irakurtzen du bere Avalon-MM esklabo interfazearekin; konbertsio-koefiziente zuzenak kroma resean kargatzen dituampler bere Avalon-MM esklabo interfazearen bidez.

Clipper
Mozgailuak eremu aktibo bat hautatzen du sarrerako bideo-korrontetik eta gainerakoa baztertzen du. Nios II prozesadorean exekutatzen den software-kontrolak hautatzeko eskualdea definitzen du. Eskualdea DisplayPort iturrian jasotako datuen bereizmenaren eta irteerako bereizmenaren eta eskalatze moduaren araberakoa da. Prozesadoreak Clipper-i eskualdea komunikatzen dio bere Avalon-MM esklabo interfazearen bidez.

Eskalatzailea
Diseinuak sarrerako bideo datuei eskalatzea aplikatzen die jasotako sarrerako bereizmenaren eta behar duzun irteerako bereizmenaren arabera. Hiru eskalatzeko moduen artean ere hauta dezakezu (igoera, beherakoa eta passthrough). Bi eskalar IP-ek eskalatzeko funtzionaltasuna eskaintzen dute: batek behar den edozein beherakada ezartzen du; beste inplementak upscaling. Diseinuak bi eskalatzaile behar ditu.

  • Eskalatzaileak beheranzko eskala bat ezartzen duenean, ez du baliozko daturik sortzen erloju-ziklo guztietan bere irteeran. AdibidezampIzan ere, 2x beheranzko erlazioa ezartzen bada, irteerako baliozko seinalea altua da beste erloju-ziklo guztietan diseinuak zenbaki bikoitiaren sarrera-lerro bakoitza jasotzen duen bitartean, eta bakoitia zenbaki bakoitietako sarrera-lerro osoarentzat. Lehertze-jokaera hau oinarrizkoa da irteerako datu-tasa murrizteko prozesuan, baina bateraezina da beheranzko Mixer IP-rekin, eta horrek, oro har, datu-tasa koherenteagoa espero du irteeran underflow saihesteko. Diseinuak Frame Buffer-a behar du edozein eskala eta nahastailearen artean. Frame Buffer-ek nahasgailuak datuak behar duen abiaduran irakur ditzake.
  • Eskalatzaileak goi-maila bat ezartzen duenean, baliozko datuak sortzen ditu erloju-ziklo guztietan, beraz, ondoko nahasgailuak ez du arazorik izaten. Hala ere, baliteke sarrerako datu berriak ez onartzea erloju-ziklo guztietan. Adibide gisa 2x goi mailakoa hartzeaample, zenbaki bikoitietako irteera-lerroetan datu-taupada berri bat onartzen du beste erloju-ziklo guztietan, eta gero ez du sarrerako daturik berririk onartzen zenbaki bakoitietako irteera-lerroetan. Hala ere, gorako Clipper-ek datuak guztiz bestelako abiaduran ekoitzi ditzake klip esanguratsu bat aplikatzen badu (adibidez, zooma egiten denean). Hori dela eta, Clipper eta upscale, oro har, Frame Buffer baten bidez bereizi behar dira, eskalatzailea Frame Buffer-aren ondoren eserita egon dadin. Eskalatzaileak Frame Buffer-aren aurrean eseri behar du beherakadarako, beraz, diseinuak bi eskalatzaile bereizten ditu Frame Buffer-aren alde banatan: bat goragorako; bestea beherakadarako.

Bi eskalagailuek ere murrizten dute Frame Buffer-ek behar duen DDR4 banda-zabalera maximoa. Beti murrizketak aplikatu behar dituzu Frame Buffer-aren aurretik, idazteko aldean datu-tasa gutxituz. Aplikatu beti igoerak Frame Buffer-aren ondoren, irakurketaren aldean datu-tasa txikiagotzen duena. Eskalatzaile bakoitzak sarrerako bideo-korrontearen kontrol-paketeetatik behar den sarrerako bereizmena lortzen du, eta Avalon-MM esklabo interfazea duen Nios II prozesadoreak eskalatzaile bakoitzaren irteerako bereizmena ezartzen du.

Frame Buffer
Fotograma-buffer-ak DDR4 memoria erabiltzen du buffer hirukoitza egiteko, bideoa eta irudiak prozesatzeko kanalizazioari fotograma-tasa bihurtzea sarrerako eta irteerako fotograma-abiaduraren artean. Diseinuak edozein sarrerako fotograma-abiadura onar dezake, baina guztira pixel-abiadura ez da giga pixel segundoko baino handiagoa izan behar. Nios II softwareak irteerako fotograma-tasa 1 edo 30 fps-n ezartzen du, zuk aukeratzen duzun irteera moduaren arabera. Irteerako fotograma-abiadura Clocked Video Output ezarpenen eta irteerako bideo pixeleko erlojuaren funtzioa da. Erlojudun Bideo Irteerak kanalizazioari aplikatzen dion atzera-presioak Frame Buffer-aren irakurketa-aldeak DDR60-tik bideo-markoak ateratzen dituen abiadura zehazten du.

Nahastailea
Nahasgailuak tamaina finkoko atzeko plano beltza sortzen du, Nios II prozesadoreak uneko irteerako irudiaren tamainarekin bat etortzeko programatzen duena. Nahasgailuak bi sarrera ditu. Lehenengo sarrera upscaler-era konektatzen da diseinuak uneko bideo-hodiaren irteera erakusteko. Bigarren sarrera ikono-sorgailu blokera konektatzen da. Diseinuak nahasgailuaren lehen sarrera gaitzen du soilik bideo aktibo eta egonkorra detektatzen duenean erlojuaren bideo sarreran. Hori dela eta, diseinuak irteerako irudi egonkorra mantentzen du irteeran, sarreran beroa konektatzen den bitartean. Diseinu alfa nahasgailuaren bigarren sarrera nahasten du, ikono-sorgailura konektatuta, bai atzeko planoan bai bideo kanalaren irudien gainean, %50eko gardentasunarekin.

Kolore-espazio bihurgailua (irteera)
Irteerako kolore-espazio bihurgailuak sarrerako RGB bideo-datuak RGB edo YCbCr kolore-espazio bihurtzen ditu softwarearen exekuzio-ezarpenaren arabera.

Chroma Resampler (Irteera)
Irteerako chroma resampler-ek formatua 4:4:4tik 4:4:4, 4:2:2 edo 4:2:0 formatuetako batera bihurtzen du. Softwareak formatua ezartzen du. Irteerako chroma resampler-ek iragazitako algoritmoa ere erabiltzen du kalitate handiko bideoa lortzeko.

Erlojudun Bideo Irteera
Erlojudun bideoaren irteerak Avalon-ST Video korrontea erlojudun bideo formatura bihurtzen du. Erlojudun bideoaren irteerak zuriketa horizontala eta bertikala eta sinkronizazio denboraren informazioa gehitzen dio bideoari. Nios II prozesadoreak erloju bidezko bideo irteeran ezarpen garrantzitsuak programatzen ditu, eskatzen duzun irteerako bereizmenaren eta fotograma-abiaduraren arabera. Erlojutako bideoaren irteerak erlojua bihurtzen du, 300 MHz-ko kanalizazioko erloju finkotik erlojudun bideoaren abiadura aldakorra igaroz.

Erlojututako bideoa DisplayPortera
DisplayPort igorlearen osagaiak erlojudun bideo gisa formateatutako datuak onartzen ditu. Platform Designer-en hari-seinalearen eta kanalizazio-interfazeen deklarazioaren desberdintasunek Erlojudun Bideo Irteera zuzenean DisplayPort igorlearen IPra konektatzea eragozten dute. Clocked Video to DisplayPort osagaia diseinu pertsonalizatuko IP pertsonalizatua da, Clocked Video Irteeraren eta DisplayPort IP transmisorearen artean behar den bihurketa sinplea eskaintzeko. Pixel bakoitzean kolore-planoen ordena ere aldatzen du, Avalon-ST Video eta DisplayPort-ek erabiltzen dituzten kolore-formatu estandarrak kontuan hartzeko.

DisplayPort Transmitter IP eta DisplayPort Transmitter PHY
DisplayPort igorlearen IP eta DisplayPort igorlearen PHY elkarrekin funtzionatzen dute bideo-korrontea erlojudun bideotik DisplayPort korronte bateragarri batera bihurtzeko. DisplayPort igorlearen IP-ak DisplayPort protokoloa kudeatzen du eta baliozko DisplayPort datuak kodetzen ditu, DisplayPort igorlearen PHY-ak, berriz, transceptoresak ditu eta abiadura handiko serie irteera sortzen du.

Nios II prozesadorea eta periferikoak
Platform Designer sistemak Nios II prozesadore bat dauka, DisplayPort hargailu eta transmisore IPak eta prozesatzeko kanalizaziorako exekuzio-ezarpenak kudeatzen dituena. Nios II prozesadorea oinarrizko periferiko hauetara konektatzen da:

  • Txip-eko memoria bat programa eta bere datuak gordetzeko.
  • AJTAG UART software printf irteera bistaratzeko (Nios II terminal baten bidez).
  • Sistemaren tenporizadorea softwareko hainbat puntutan milisegundo-mailako atzerapenak sortzeko, DisplayPort-ek gertaeren gutxieneko iraupenen zehaztapenak eskatzen duen moduan.
  • Sistemaren egoera bistaratzeko LEDak.
  • Saka-botoien etengailuak eskalatzeko moduen artean aldatzeko eta Intel logoaren bistaratzea gaitzeko eta desgaitzeko.
  • DIP etengailuak irteerako formatua aldatzeko eta Nios II terminal batean mezuak inprimatzea gaitzeko eta desgaitzeko.

Nios II prozesadorea DisplayPort igorlea eta kanalizazioa behar bezala konfiguratzeko Nios II prozesadorea abiarazten duten Hot-plug gertaerak bai DisplayPort iturburuan eta baita suteen suteetan ere. Software-kodeko begizta nagusiak sakatu-botoien eta DIP etengailuen balio hori kontrolatzen du eta hodiaren konfigurazioa aldatzen du.

I²C kontrolagailuak
Diseinuak bi I²C kontrolagailu ditu (Si5338 eta PS8460) Intel Arria 10 10 GX FPGA Garapen Kitko beste hiru osagairen ezarpenak editatzeko. Intel Arria 5338 GX FPGA Development Kit-eko bi Si10 erloju-sorgailu I²C bus berdinera konektatzen dira. Lehenengoak DDR4 EMIF erreferentziako erlojua sortzen du. Lehenespenez, erloju hau 100 MHz-en ezartzen da 1066 MHz DDR4-rekin erabiltzeko, baina diseinu honek DDR4 1200 MHz-en exekutatzen du, eta horrek 150 MHz-ko erreferentziako erlojua behar du. Abiaraztean Nios II prozesadoreak, I²C kontrolagailuaren periferikoaren bidez, lehen Si5338-ren erregistro-mapako ezarpenak aldatzen ditu DDR4 erreferentziako erlojuaren abiadura 150MHz-ra handitzeko. Bigarren Si5338 erloju-sorgailuak vid_clk sortzen du kanalizazioaren eta DisplayPort igorlearen IParen arteko erlojudun bideo-interfazerako. Erloju honen abiadura egokitu behar duzu diseinuak onartzen duen irteerako bereizmen eta fotograma-abiadura desberdinetarako. Abiadura exekutatzeko denboran doi dezakezu Nios II prozesadoreak eskatzen duenean. Bitec DisplayPort 1.4 FMC alaba txartelak Parade PS8460 jitter garbiketa errepikagailu eta retimer erabiltzen du. Abiaraztean Nios II prozesadoreak osagai honen ezarpen lehenetsiak editatzen ditu diseinuaren eskakizunak betetzeko.

Softwarearen deskribapena

8K DisplayPort bideo formatua bihurtzeko diseinua AdibampIntel Video and Image Processing Suite-ko IP eta DisplayPort interfazearen IP barne hartzen ditu IP hauek guztiak datu-markoak prozesatu ditzakete inolako esku-hartzerik gabe behar bezala konfiguratzen direnean. Kanpoko goi-mailako kontrola ezarri behar duzu IPak hasteko eta sistema aldatzen denean konfiguratzeko, adibidez, DisplayPort hargailua edo transmisorea hot-plug gertaerak edo erabiltzailearen botoiaren jarduera. Diseinu honetan, Nios II prozesadore batek, neurrira egindako kontrol-softwarea exekutatzen duena, maila altuko kontrola eskaintzen du. Softwarea abiaraztean:

  • DDR4 erref erlojua 150 MHz-en ezartzen du 1200 MHz DDR abiadura ahalbidetzeko, eta, ondoren, kanpoko memoria interfazearen IPa berrezartzen du erreferentziako erloju berrian berriro kalibratzeko.
  • PS8460 DisplayPort errepikagailua eta retimer konfiguratzen ditu.
  • DisplayPort hargailuaren eta igorlearen interfazeak hasieratzen ditu.
  • Prozesatzeko kanalizazio IPak hasieratzen ditu.

Hasieratzea amaitzen denean softwareak while begizta jarraitu batean sartzen du, hainbat gertaera egiaztatuz eta horien aurrean erreakzionatuz.

Eskalatzeko moduaren aldaketak
Diseinuak oinarrizko hiru eskalatzeko modu onartzen ditu; passthrough, upscale eta downscale. Passthrough moduan diseinuak ez du sarrerako bideoa eskalatzen, goi mailako moduan diseinuak sarrerako bideoa igotzen du, eta beherako moduan diseinuak sarrerako bideoa murrizten du.
Prozesatzeko kanalizazioan dauden lau blokeak; Clipper, downscaler, upscaler eta Mixer-ek modu bakoitzean azken irteeraren aurkezpena zehazten dute. Softwareak bloke bakoitzaren ezarpenak kontrolatzen ditu uneko sarrerako bereizmenaren, irteerako bereizmenaren eta aukeratzen duzun eskalatze moduaren arabera. Kasu gehienetan, Clipper-ek sarrera aldatu gabe pasatzen du, eta Mixer atzeko planoaren tamaina sarrerako bideoaren azken bertsio eskalatuaren tamaina bera da. Hala ere, sarrerako bideoaren bereizmena irteerako tamaina baino handiagoa bada, ezinezkoa da sarrerako bideoari eskala handiagorik aplikatu lehen moztu gabe. Sarrerako bereizmena irteera baino txikiagoa bada, softwareak ezin du eskala txikia aplikatu sarrerako bideo geruza baino handiagoa den Mixer atzeko planoko geruza bat aplikatu gabe, eta horrek barra beltzak gehitzen ditu irteerako bideoaren inguruan.

4. taula. Blokeen prozesamenduaren kanalizazioak
Taula honek prozesatzeko kanalizazio-blokeen lau ekintzak zerrendatzen ditu eskalatzeko moduaren, sarrerako bereizmenaren eta irteerako bereizmenaren bederatzi konbinazioetako bakoitzean.

Modua sartu > kanpoan sartu = kanpoan in < kanpora
Pasabide Moztu irteerako tamainara. Ez da txikiagotu Kliprik ez

Beherapenik ez

Kliprik ez

Beherapenik ez

jarraitu…
Modua sartu > kanpoan sartu = kanpoan in < kanpora
  Goi-mailarik ez

Ez dago ertza beltzik

Goi-mailarik ez

Ez dago ertza beltzik

Goi-mailarik ez

Ertz beltzak irteerako tamainarako

Goi mailakoa Moztu 2/3ko irteerako tamainara

Igotu irteerako tamainara Ez dago ertz beltzik

Moztu 2/3ko irteerako tamainara

Igotu irteerako tamainara Ez dago ertz beltzik

Kliprik ez

Beherapenik ez

Igotu irteerako tamainara Ez dago ertz beltzik

Behera Kliprik ez

Eskala txikitu irteerako tamainara Ez igoerarik

Ez dago ertza beltzik

Kliprik ez

Eskala txikitu irteerako tamainara Ez igoerarik

Ez dago ertza beltzik

Kliprik ez

Eskala txikitu sarrerako 2/3ko tamainara Ez igoerarik

Ertz beltzak irteerako tamainarako

Aldatu moduen artean erabiltzailearen 1. botoia sakatuz. Softwareak begiztaren bidez exekuzio bakoitzean sakagailuen balioak kontrolatzen ditu (softwarearen errebote bat egiten du) eta prozesatzeko kanaleko IPak behar bezala konfiguratzen ditu.

Aldaketak DisplayPort sarreran
Begizta bidezko exekuzio bakoitzean softwareak Erlojudun Bideo Sarreraren egoera aztertzen du, sarrerako bideo-korrontearen egonkortasunean aldaketak bilatuz. Softwareak bideoa egonkorra dela uste du:

  • Erlojututako bideoaren sarrerak erlojututako bideoa behar bezala blokeatu dela adierazten du.
  • Sarrerako bereizmenak eta kolore-espazioak ez du aldaketarik izan aurreko exekuzioaren begiztatik.

Sarrera egonkorra bazen baina blokeoa galdu badu edo bideo-korrontearen propietateak aldatu badira, softwareak erlojudun Bideo Sarrera geldiarazten du kanalaren bidez bideoa bidaltzea. Gainera, Mixer ezartzen du sarrerako bideo-geruza bistaratzeari uzteko. Irteerak aktibo izaten jarraitzen du (pantaila beltza eta Intel logotipoa erakutsiz) hargailuaren hotplug gertaeretan edo bereizmen-aldaketetan.
Sarrera egonkorra ez bazen baina orain egonkorra bada, softwareak kanalizazioa konfiguratzen du sarrerako bereizmen eta kolore-espazio berria bistaratzeko, CVI-tik irteera berrabiaraziko du eta Mixer-a konfiguratzen du sarrerako bideo-geruza berriro bistaratzeko. Nahastailearen geruza berriro gaitzea ez da berehalakoa, Frame Buffer-ak oraindik ere aurreko sarrera bateko fotograma zaharrak errepikatzen ari direlako eta diseinuak fotograma hauek garbitu behar ditu. Ondoren, pantaila berriro gaitu dezakezu akatsak saihesteko. Frame buffer-ak DDR4-tik irakurritako fotograma kopuruaren zenbaketa mantentzen du, Nios II prozesadoreak irakur dezakeena. Softwarea sampzenbaketa hau sarrera egonkor bihurtzen denean eta Mixer geruza berriro gaitzen du zenbaketa lau fotograma handitzen denean, eta horrek diseinuak bufferetik fotograma zaharrak kentzen dituela ziurtatzen du.

DisplayPort transmisorea Hot-plug Gertaerak
DisplayPort igorleko hot-plug-eko gertaerek eten bat eragiten dute softwarearen barruan, eta softwarearen begizta nagusiari irteerako aldaketaren berri emateko bandera bat ezartzen dute. Diseinuak transmisorea entxufe bero bat detektatzen duenean, softwareak pantaila berriaren EDID irakurtzen du bere euskarriak zein bereizmen eta kolore-espazio dituen zehazteko. DIP etengailuak pantaila berriak onartzen ezin duen modu batean ezartzen badituzu, softwarea ez da hain zorrotza den pantaila modu batera itzuliko da. Ondoren, kanalizazioa, DisplayPort igorlearen IPa eta vid_clk transmisorea sortzen ari den Si5338 zatia konfiguratzen ditu irteera modu berrirako. Sarrerak aldaketak ikusten dituenean, sarrerako bideoaren Mixer geruza ez da bistaratzen softwareak kanalizaziorako ezarpenak editatzen dituen heinean. Softwarea ez da berriro gaitzen
pantaila lau fotograma igaro arte, ezarpen berriak markotik igarotzen direnean
buffer.

Erabiltzailearen DIP Switch ezarpenetan aldaketak
Erabiltzailearen 2tik 6ra bitarteko DIP etengailuen posizioek DisplayPort igorgailuaren bidez gidatzen den irteera formatua (bereizmena, fotograma-tasa, kolore-espazioa eta kolore bakoitzeko bitak) kontrolatzen dute. Softwareak DIP etengailu hauetan aldaketak hautematen dituenean, igorgailuaren hot plug baten ia berdina den sekuentzia baten bidez exekutatzen da. Ez duzu igorlearen EDID kontsultatu behar, ez baita aldatzen.

AN 889rako berrikuspen-historia: 8K DisplayPort Bideo formatua bihurtzeko diseinua Adibample

5. taula. AN 889-ren berrikuspen-historia: 8K DisplayPort Bideo-formatua bihurtzeko diseinua Adibample

Dokumentuaren bertsioa Aldaketak
2019.05.30 Hasierako kaleratzea.


Intel Corporation. Eskubide guztiak erreserbatuak. Intel, Intel logotipoa eta beste Intel marka Intel Corporation edo bere filialen marka komertzialak dira. Intel-ek bere FPGA eta erdieroaleen produktuen errendimendua bermatzen du uneko zehaztapenekin, Intel-en berme estandarraren arabera, baina edozein unetan edozein produktu eta zerbitzutan aldaketak egiteko eskubidea gordetzen du jakinarazi gabe. Intel-ek ez du bere gain hartzen hemen deskribatutako edozein informazio, produktu edo zerbitzuren aplikazio edo erabileratik eratorritako erantzukizunik edo erantzukizunik, Intel-ek idatziz berariaz hitzartutakoa izan ezik. Intel-eko bezeroei gomendatzen zaie gailuaren zehaztapenen azken bertsioa eskuratzea argitaratutako edozein informaziotan oinarritu aurretik eta produktu edo zerbitzuen eskaerak egin aurretik.
*Beste izen eta markak beste batzuen jabetza direla erreklamatu daitezke.

Dokumentuak / Baliabideak

intel AN 889 8K DisplayPort Bideo Formatu Bihurketa Diseinua Adibample [pdfErabiltzailearen gida
AN 889 8K DisplayPort Bideo formatua bihurtzeko diseinua Adibample, AN 889, 8K DisplayPort Bideo Formatu Bihurketa Diseinua Adibample, Formatu Bihurketa Diseinua Adibample, Bihurketa Diseinua Adibample

Erreferentziak

Utzi iruzkin bat

Zure helbide elektronikoa ez da argitaratuko. Beharrezko eremuak markatuta daude *