intel AN 889 8K DisplayPort video formāta konvertēšanas dizains Example
Par 8K DisplayPort video formāta pārveidošanas dizainu, piemample
8K DisplayPort video formāta pārveidošanas dizains, piemample integrē Intel DisplayPort 1.4 video savienojamības IP ar video apstrādes cauruļvadu. Dizains nodrošina augstas kvalitātes mērogošanu, krāsu telpas konvertēšanu un kadru ātruma pārveidošanu video straumēm līdz 8K ar 30 kadriem sekundē vai 4K ar 60 kadriem sekundē.
Dizains ir ļoti programmatūras un aparatūras konfigurējams, nodrošinot ātru sistēmas konfigurēšanu un pārprojektēšanu. Dizains ir paredzēts Intel® Arria® 10 ierīcēm un izmanto jaunāko 8K gatavu Intel FPGA IP no video un attēlu apstrādes komplekta Intel Quartus® Prime v19.2.
Par DisplayPort Intel FPGA IP
Lai izveidotu Intel Arria 10 FPGA dizainu ar DisplayPort saskarnēm, izveidojiet DisplayPort Intel FPGA IP. Tomēr šis DisplayPort IP ievieš tikai DisplayPort protokola kodēšanu vai atkodēšanu. Tas neietver raiduztvērējus, PLL vai raiduztvērēja pārkonfigurācijas funkcionalitāti, kas nepieciešama, lai ieviestu saskarnes ātrgaitas seriālo komponentu. Intel nodrošina atsevišķus raiduztvērēju, PLL un pārkonfigurācijas IP komponentus. Šo komponentu atlasei, parametru noteikšanai un pievienošanai, lai izveidotu pilnībā saderīgu DisplayPort uztvērēja vai raidītāja interfeisu, ir nepieciešamas īpašas zināšanas.
Intel nodrošina šo dizainu tiem, kas nav raiduztvērēju eksperti. DisplayPort IP parametru redaktora GUI ļauj izveidot dizainu.
Jūs izveidojat DisplayPort IP gadījumu (kas var būt tikai uztvērējs, tikai raidītājs vai kombinēts uztvērējs un raidītājs) platformas noformētājā vai IP katalogā. Kad parametrizējat DisplayPort IP gadījumu, varat izvēlēties ģenerēt example dizains konkrētajai konfigurācijai. Kombinētā uztvērēja un raidītāja konstrukcija ir vienkārša caurlaide, kur uztvērēja izvade tiek tieši ievadīta raidītājā. Fiksētas caurlaides dizains rada pilnībā funkcionējošu uztvērēju PHY, raidītāju PHY un pārkonfigurācijas blokus, kas īsteno visu raiduztvērēja un PLL loģiku. Varat tieši kopēt attiecīgās dizaina sadaļas vai izmantot dizainu kā atsauci. Dizains ģenerē DisplayPort Intel Arria 10 FPGA IP Design Example un pēc tam pievieno daudzas no files tiek ģenerēti tieši kompilēšanas sarakstā, ko izmanto Intel Quartus Prime projekts. Tie ietver:
- Files, lai izveidotu parametrizētus IP gadījumus raiduztvērējiem, PLL un pārkonfigurācijas blokiem.
- Verilog HDL files savienot šos IP augstāka līmeņa uztvērēja PHY, raidītāja PHY un raiduztvērēja pārkonfigurācijas arbitra blokos.
- Synopsys dizaina ierobežojums (SDC) files, lai iestatītu attiecīgos laika ierobežojumus.
8K DisplayPort video formāta pārveidošanas dizaina funkcijas, piemēram,ample
- Ievade:
- DisplayPort 1.4 savienojamība atbalsta izšķirtspēju no 720 × 480 līdz 3840 × 2160 ar jebkuru kadru ātrumu līdz 60 kadriem sekundē un izšķirtspēju līdz 7680 × 4320 ar ātrumu 30 kadri sekundē.
- Karstās spraudņa atbalsts.
- Atbalsts gan RGB, gan YCbCr (4:4:4, 4:2:2 un 4:2:0) krāsu formātiem
ievade. - Programmatūra automātiski nosaka ievades formātu un atbilstoši iestata apstrādes cauruļvadu.
- Izvade:
- DisplayPort 1.4 savienojamības izvēle (izmantojot DIP slēdžus) 1080p, 1080i vai 2160p izšķirtspējai ar 60 kadriem sekundē vai 2160p ar 30 kadriem sekundē.
- Karstās spraudņa atbalsts.
- DIP slēdži, lai iestatītu nepieciešamo izvades krāsu formātu uz RGB, YCbCr 4:4:4, YCbCr 4:2:2 vai YCbCr 4:2:0.
- Viens 10 bitu 8K RGB apstrādes cauruļvads ar programmatūras konfigurējamu mērogošanu un kadru ātruma pārveidošanu:
- 12 pieskārienu Lanczos leju mērogošanas līdzeklis.
- 16 fāžu, 4 pieskārienu Lanczos mērogošanas līdzeklis.
- Trīskāršā bufera video kadru buferis nodrošina kadru ātruma konvertēšanu.
- Mikseris ar alfa sajaukšanu nodrošina OSD ikonas pārklājumu.
Darba sākšana ar 8K DisplayPort video formāta pārveidošanas dizainu Example
Aparatūras un programmatūras prasības
8K DisplayPort video formāta pārveidošanas dizains, piemampnepieciešama īpaša aparatūra un programmatūra.
Aparatūra:
- Intel Arria 10 GX FPGA izstrādes komplekts, ieskaitot DDR4 Hilo meitas karti
- Bitec DisplayPort 1.4 FMC meitas karte (11. versija)
- DisplayPort 1.4 avots, kas nodrošina līdz pat 3840x2160p60 vai 7680x4320p30 video
- DisplayPort 1.4 izlietne, kas parāda līdz pat 3840x2160p60 video
- VESA sertificēti DisplayPort 1.4 kabeļi.
Programmatūra:
- Windows vai Linux OS
- Intel Quartus Prime Design Suite v19.2, kurā ietilpst:
- Intel Quartus Prime Pro izdevums
- Platformas dizainers
- Nios® II EDS
- Intel FPGA IP bibliotēka (ieskaitot video un attēlu apstrādes komplektu)
Dizains darbojas tikai ar šo Intel Quartus Prime versiju.
Intel 8K DisplayPort video formāta konvertēšanas dizaina lejupielāde un instalēšana Example
Dizains ir pieejams Intel dizaina veikalā.
- Lejupielādējiet arhivēto projektu file udx10_dp.par.
- Izņemiet Intel Quartus Prime projektu no arhīva:
- a. Atveriet Intel Quartus Prime Pro izdevumu.
- b. Noklikšķiniet File ➤ Atvērt projektu.
Tiek atvērts projekta atvēršanas logs. - c. Pārejiet uz un atlasiet udx10_dp.par file.
- d. Noklikšķiniet uz Atvērt.
- e. Logā Open Design Template iestatiet mapi Destination uz vajadzīgo vietu izvilktajam projektam. Dizaina veidnes ieraksti file un projekta nosaukumam ir jābūt pareizam, un tie nav jāmaina.
- f. Noklikšķiniet uz Labi.
Dizains Files Intel 8K DisplayPort video formāta konvertēšanas dizainam Example
1. tabula. Dizains Files
File vai Mapes nosaukums | Apraksts |
ip | Ietver IP gadījumu files visiem Intel FPGA IP gadījumiem dizainā:
• DisplayPort IP (raidītājs un uztvērējs) • PLL, kas ģenerē pulksteņus dizaina augšējā līmenī • Visas IP, kas veido apstrādes konveijera Platform Designer sistēmu. |
master_image | Satur pre_compiled.sof, kas ir iepriekš kompilēta plates programmēšana file dizainam. |
non_acds_ip | Satur avota kodu papildu IP šajā dizainā, kas nav iekļauts Intel Quartus Prime. |
sdc | Satur SDC file kas apraksta papildu laika ierobežojumus, kas nepieciešami šim dizainam. SDC files, kas automātiski iekļauti IP gadījumos, neapstrādā šos ierobežojumus. |
programmatūra | Satur pirmkodu, bibliotēkas un veidojuma skriptus programmatūrai, kas darbojas ar iegulto Nios II procesoru, lai kontrolētu dizaina augsta līmeņa funkcionalitāti. |
udx10_dp | Mape, kurā Intel Quartus Prime ģenerē izvadi files Platform Designer sistēmai. udx10_dp.sopcinfo izvade file ļauj ģenerēt atmiņas inicializāciju file Nios II procesora programmatūras atmiņai. Vispirms nav jāģenerē visa platformas noformētāja sistēma. |
non_acds_ip.ipx | Šis IPX file deklarē visu IP mapē non_acds_ip platformas noformētājam, lai tas tiktu parādīts IP bibliotēkā. |
README.txt | Īsi norādījumi par dizaina izveidi un izpildi. |
top.qpf | Intel Quartus Prime projekts file dizainam. |
top.qsf | Intel Quartus Prime projekta iestatījumi file dizainam. Šis file uzskaita visus files, kas nepieciešams, lai izveidotu dizainu, kā arī piespraudes un vairāki citi projekta iestatījumi. |
top.v | Augstākā līmeņa Verilog HDL file dizainam. |
udx10_dp.qsys | Platform Designer sistēma, kas satur video apstrādes konveijeru, Nios II procesoru un tā perifērijas ierīces. |
8K DisplayPort video formāta konvertēšanas dizaina kompilēšana, piemample
Intel nodrošina iepriekš kompilētu plates programmēšanu file dizainam direktorijā master_image (pre_compiled.sof), lai ļautu palaist dizainu, nepalaižot pilnu kompilāciju.
DARBĪBAS:
- Programmatūrā Intel Quartus Prime atveriet projektu top.qpf file. Lejupielādētais arhīvs to izveido file kad izsaiņojat projektu.
- Noklikšķiniet File ➤ Atveriet un atlasiet ip/dp_rx_tx/dp_rx_tx.ip. Tiek atvērts DisplayPort IP parametru redaktora GUI, kas parāda DisplayPort instances parametrus dizainā.
- Noklikšķiniet uz Ģenerēt Example Design (nevis ģenerēt).
- Kad ģenerēšana ir pabeigta, aizveriet parametru redaktoru.
- In File Explorer, dodieties uz programmatūras direktoriju un izpakojiet vip_control_src.zip arhīvu, lai ģenerētu direktoriju vip_control_src.
- BASH terminālī dodieties uz programmatūru/skriptu un palaidiet čaulas skriptu build_sw.sh.
Skripts izstrādā Nios II programmatūru. Tas rada gan .elfu file ko varat lejupielādēt dēlī izpildes laikā, un .hex file kompilēt plates programmēšanu .sof file. - Programmatūrā Intel Quartus Prime noklikšķiniet uz Apstrāde ➤ Sākt kompilāciju.
- Intel Quartus Prime ģenerē udx10_dp.qsys Platform Designer sistēmu.
- Intel Quartus Prime iestata projektu uz top.qpf.
Kompilācija izvadā izveido top.sof_files direktorijā, kad tas ir pabeigts.
Viewplatformas izstrādātāja sistēmas izveide un atjaunošana
- Noklikšķiniet uz Rīki ➤ Platformas noformētājs.
- Platformas noformētāja sistēmas opcijai atlasiet sistēmas nosaukums.qsys.
- Noklikšķiniet uz Atvērt.
Platformas noformētājs atver sistēmu. - Review sistēma.
- Atjaunojiet sistēmu:
- a. Noklikšķiniet uz Ģenerēt HDL….
- b. Ģenerēšanas logā ieslēdziet opciju Notīrīt izvades direktorijus atlasītajiem paaudzes mērķiem.
- c. Noklikšķiniet uz Ģenerēt
8K DisplayPort video formāta konvertēšanas dizaina kompilēšana, piemample ar Nios II programmatūras veidošanas rīkiem Eclipse
Jūs iestatāt interaktīvu Nios II Eclipse darbvietu dizainam, lai izveidotu darbvietu, kurā tiek izmantotas tās pašas mapes, kuras izmanto veidošanas skripts. Ja iepriekš palaidāt būvēšanas skriptu, pirms Eclipse darbvietas izveides ir jāizdzēš mapes software/vip_control un software/vip_control_bsp. Ja jebkurā brīdī atkārtoti palaižat veidošanas skriptu, tas pārraksta Eclipse darbvietu.
DARBĪBAS:
- Pārejiet uz programmatūras direktoriju un izpakojiet vip_control_src.zip arhīvu, lai ģenerētu direktoriju vip_control_src.
- Instalētajā projekta direktorijā izveidojiet jaunu mapi un nosauciet tai darbvietu.
- Programmatūrā Intel Quartus Prime noklikšķiniet uz Rīki ➤ Nios II Software Build Tools for Eclipse.
- a. Logā Workspace Launcher atlasiet izveidoto darbvietas mapi.
- b. Noklikšķiniet uz Labi.
- Logā Nios II — Eclipse noklikšķiniet uz File ➤ Jauns ➤ Nios II lietojumprogramma un BSP no veidnes.
Tiek parādīts dialoglodziņš Nios II lietojumprogramma un BSP no veidnes.- a. SOPC informācijā File lodziņā atlasiet udx10_dp/udx10_dp.sopcinfo file. Nios II SBT for Eclipse aizpilda CPU nosaukumu ar procesora nosaukumu no faila .sopcinfo file.
- b. Lodziņā Projekta nosaukums ierakstiet vip_control.
- c. Sarakstā Veidnes atlasiet Tukšs projekts.
- d. Noklikšķiniet uz Tālāk.
- e. Atlasiet Izveidot jaunu BSP projektu, pamatojoties uz lietojumprogrammas projekta veidni ar projekta nosaukumu vip_control_bsp.
- f. Ieslēdziet opciju Lietot noklusējuma atrašanās vietu.
- g. Noklikšķiniet uz Pabeigt, lai izveidotu lietojumprogrammu un BSP, pamatojoties uz .sopcinfo file.
Pēc BSP ģenerēšanas projekti vip_control un vip_control_bsp tiek parādīti cilnē Project Explorer.
- Programmā Windows Explorer kopējiet programmatūras/vip_control_src direktorija saturu jaunizveidotajā programmatūras/vip_control direktorijā.
- Nios II — Eclipse loga cilnē Project Explorer ar peles labo pogu noklikšķiniet uz mapes vip_control_bsp un atlasiet Nios II > BSP redaktors.
- a. Sys_clk_timer nolaižamajā izvēlnē atlasiet Nav.
- b. Lai uzzinātu laiku, nolaižamajā izvēlnē atlasiet cpu_timeramp_taimeris.
- c. Ieslēdziet enable_small_c_library.
- d. Noklikšķiniet uz Ģenerēt.
- e. Kad ģenerēšana ir pabeigta, noklikšķiniet uz Iziet.
- Cilnē Project Explorer ar peles labo pogu noklikšķiniet uz direktorija vip_control un noklikšķiniet uz Rekvizīti.
- a. Logā Properties for vip_control izvērsiet Nios II lietojumprogrammu rekvizītus un noklikšķiniet uz Nios II lietojumprogrammu ceļi.
- b. Noklikšķiniet uz Pievienot… blakus Bibliotēkas projekti.
- c. Logā Bibliotēkas projekti pārejiet uz direktoriju udx10.dp\spftware \vip_control_src un atlasiet direktoriju bkc_dprx.syslib.
- d. Noklikšķiniet uz Labi. Tiek parādīts ziņojums Konvertēt uz relatīvo ceļu. Noklikšķiniet uz Jā.
- e. Atkārtojiet darbību 7.b 8. lappusē un 7.c darbību 8. lappusē direktorijiem bkc_dptx.syslib un bkc_dptxll_syslib.
- f. Noklikšķiniet uz Labi.
- Atlasiet Projekts ➤ Veidot visu, lai ģenerētu file vip_control.elf programmatūras/vip_control direktorijā.
- Izveidojiet mem_init file Intel Quartus Prime kompilācijai:
- a. Ar peles labo pogu noklikšķiniet uz vip_control logā Project Explorer.
- b. Atlasiet Izveidot mērķus ➤ Veidot….
- c. Atlasiet mem_init_generate.
d. Noklikšķiniet uz Veidot.
Intel Quartus Prime programmatūra ģenerē
udx10_dp_onchip_memory2_0_onchip_memory2_0.hex file direktorijā software/vip_control/mem_init.
- Kad dizains darbojas pievienotajā platē, palaidiet vip_control.elf programmēšanu file izveidots ar Eclipse būvējumu.
- a. Ar peles labo pogu noklikšķiniet uz mapes vip_control loga Nios II -Eclipse cilnē Project Explorer.
- b. Atlasot Palaist kā ➤ Nios II aparatūra. Ja ir atvērts Nios II termināļa logs, aizveriet to pirms jaunās programmatūras lejupielādes.
Intel Arria 10 GX FPGA izstrādes komplekta iestatīšana
Aprakstīts, kā iestatīt komplektu, lai palaistu 8K DisplayPort Video Format Conversion Design Example.
1. attēls. Intel Arria 10 GX izstrādes komplekts ar HiLo meitas karti
Attēlā parādīta tāfele ar noņemtu zilo siltuma izlietni, lai parādītu DDR4 Hilo kartes novietojumu. Intel iesaka nedarbināt dizainu, ja dzesēšanas izlietne nav ievietota.
DARBĪBAS:
- Ievietojiet Bitec DisplayPort 1.4 FMC karti izstrādes platē, izmantojot FMC portu A.
- Pārliecinieties, ka strāvas slēdzis (SW1) ir izslēgts, pēc tam pievienojiet strāvas savienotāju.
- Pievienojiet USB kabeli datoram un izstrādes plates MicroUSB savienotājam (J3).
- Pievienojiet DisplayPort 1.4 kabeli starp DisplayPort avotu un Bitec DisplayPort 1.4 FMC kartes uztvērēja portu un pārliecinieties, vai avots ir aktīvs.
- Pievienojiet DisplayPort 1.4 kabeli starp DisplayPort displeju un Bitec DisplayPort 1.4 FMC kartes raidītāja portu un pārliecinieties, ka displejs ir aktīvs.
- Ieslēdziet plati, izmantojot SW1.
Valdes statusa gaismas diodes, spiedpogas un DIP slēdži
Intel Arria 10 GX FPGA izstrādes komplektam ir astoņas statusa gaismas diodes (gan ar zaļu, gan sarkanu izstarotāju), trīs lietotāja spiedpogas un astoņi lietotāja DIP slēdži. 8K DisplayPort video formāta pārveidošanas dizains, piemample izgaismo gaismas diodes, lai norādītu uz DisplayPort uztvērēja saites stāvokli. Spiedpogas un DIP slēdži ļauj mainīt dizaina iestatījumus.
Statusa gaismas diodes
2. tabula. Statusa gaismas diodes
LED | Apraksts |
Sarkanas gaismas diodes | |
0 | Notiek DDR4 EMIF kalibrēšana. |
1 | DDR4 EMIF kalibrēšana neizdevās. |
7:2 | Nelietots. |
Zaļās gaismas diodes | |
0 | Iedegas, kad DisplayPort uztvērēja saites apmācība ir veiksmīgi pabeigta un dizains saņem stabilu video. |
5:1 | DisplayPort uztvērēja joslu skaits: 00001 = 1 josla
00010 = 2 joslas 00100 = 4 joslas |
7:6 | DisplayPort uztvērēja joslas ātrums: 00 = 1.62 Gbps
01 = 2.7 Gb/s 10 = 5.4 Gb/s 11 = 8.1 Gb/s |
Tabulā ir norādīts statuss, ko norāda katra gaismas diode. Katrai LED pozīcijai ir gan sarkani, gan zaļi indikatori, kas var iedegties neatkarīgi. Jebkura gaismas diode, kas mirdz oranžā krāsā, nozīmē, ka ir ieslēgts gan sarkanais, gan zaļais indikators.
Lietotāja spiedpogas
Lietotāja spiedpoga 0 kontrolē Intel logotipa displeju izvades displeja augšējā labajā stūrī. Startēšanas laikā dizains ļauj parādīt logotipu. Nospiežot spiedpogu 0, tiek pārslēgta logotipa displeja iespējošana. Lietotāja spiedpoga 1 kontrolē dizaina mērogošanas režīmu. Ja avots vai izlietne ir karsti pieslēgts, dizains pēc noklusējuma tiek iestatīts uz vienu no:
- Caurlaides režīms, ja ievades izšķirtspēja ir mazāka vai vienāda ar izvades izšķirtspēju
- Samazināšanas režīms, ja ievades izšķirtspēja ir lielāka par izvades izšķirtspēju
Katru reizi, kad nospiežat lietotāja spiedpogu 1, dizains tiek pārslēgts uz nākamo mērogošanas režīmu (caurlaide > paaugstināta skala, paaugstināta skala > pazemināta skala, samazināta skala > caurlaide). Lietotāja spiedpoga 2 nav izmantota.
Lietotāja DIP slēdži
DIP slēdži kontrolē papildu Nios II termināļa drukāšanu un izvades video formāta iestatījumus, kas tiek vadīti, izmantojot DisplayPort raidītāju.
3. tabula. DIP slēdži
Tabulā ir norādītas katra DIP slēdža funkcijas. DIP slēdži, kas numurēti no 1 līdz 8 (nevis no 0 līdz 7), atbilst cipariem, kas uzdrukāti uz slēdža komponenta. Lai katru slēdzi iestatītu pozīcijā ON, pārvietojiet balto slēdzi LCD virzienā un prom no paneļa LED.
Slēdzis | Funkcija |
1 | Iespējo Nios II termināļa drukāšanu, ja tas ir iestatīts uz ON. |
2 | Iestatīt izvades bitus katrai krāsai:
IZSLĒGTS = 8 biti IESLĒGTS = 10 biti |
4:3 | Iestatiet izvades krāsu telpu un sampling: SW4 OFF, SW3 OFF = RGB 4:4:4 SW4 OFF, SW3 ON = YCbCr 4:4:4 SW4 ON, SW3 OFF = YCbCr 4:2:2 SW4 ON, SW3 ON = YCbCr 4:2:0 |
6:5 | Iestatiet izvades izšķirtspēju un kadru ātrumu: SW4 OFF, SW3 OFF = 4K60
SW4 IZSL., SW3 IESL. = 4K30 SW4 IESL., SW3 IZSL. = 1080p60 SW4 IESL., SW3 IESL. = 1080i60 |
8:7 | Nelietots |
8K DisplayPort video formāta konvertēšanas dizaina palaišana, piemample
Jums ir jālejupielādē apkopotais .sof file lai izstrādātu Intel Arria 10 GX FPGA izstrādes komplektu, lai palaistu dizainu.
DARBĪBAS:
- Programmatūrā Intel Quartus Prime noklikšķiniet uz Rīki ➤ Programmētājs.
- Programmētāja logā noklikšķiniet uz Auto Detect, lai skenētu JTAG ķēdē un atklājiet pievienotās ierīces.
Ja tiek parādīts uznirstošais logs, kurā tiek lūgts atjaunināt Programmētāja ierīču sarakstu, noklikšķiniet uz Jā. - Ierīču sarakstā atlasiet rindu ar nosaukumu 10AX115S2F45.
- Noklikšķiniet uz Mainīt File…
- Lai izmantotu iepriekš kompilēto programmas versiju file ko Intel iekļauj kā daļu no dizaina lejupielādes, atlasiet master_image/pre_compiled.sof.
- Lai izmantotu savu programmēšanu file ko izveidojis lokālais kompilators, atlasiet izvadi_files/top.sof.
- Ieslēdziet programmu/konfigurēšanu ierīču saraksta rindā 10AX115S2F45.
- Noklikšķiniet uz Sākt.
Kad programmētājs pabeidz, dizains tiek palaists automātiski. - Atveriet Nios II termināli, lai saņemtu izejas teksta ziņojumus no dizaina, pretējā gadījumā dizains tiek bloķēts pēc vairākām slēdžu maiņām (tikai tad, ja lietotāja DIP slēdzi 1 iestatāt uz ON).
- a. Atveriet termināļa logu un ierakstiet nios2-terminal
- b. Nospiediet Enter.
pieslēgts pie ieejas. Ja nav avota, izvade ir melns ekrāns ar Intel logotipu ekrāna augšējā labajā stūrī.
8K DisplayPort video formāta konvertēšanas dizaina funkcionālais apraksts Example
Platform Designer sistēma udx10_dp.qsys satur DisplayPort uztvērēja un raidītāja protokola IP, video konveijera IP un Nios II procesora komponentus. Dizains savieno Platform Designer sistēmu ar DisplayPort uztvērēja un raidītāja PHY loģiku (kas satur interfeisa raiduztvērējus) un raiduztvērēja pārkonfigurācijas loģiku augšējā līmenī Verilog HDL RTL dizainā. file (augšā.v). Dizains ietver vienu video apstrādes ceļu starp DisplayPort ieeju un DisplayPort izeju.
2. attēls. Bloku diagramma
Diagrammā parādīti bloki 8K DisplayPort video formāta pārveidošanas dizaina piemample. Diagrammā nav parādītas dažas vispārīgās perifērijas ierīces, kas savienotas ar Nios II, Avalon-MM starp Nios II procesoru un citām sistēmas sastāvdaļām. Dizains pieņem video no DisplayPort avota kreisajā pusē, apstrādā video caur video cauruļvadu no kreisās puses uz labo, pirms video tiek novadīts uz DisplayPort izlietni labajā pusē.
DisplayPort uztvērēja PHY un DisplayPort uztvērēja IP
Bitec DisplayPort FMC karte nodrošina buferi DisplayPort 1.4 signālam no DisplayPort avota. DisplayPort Receiver PHY un DisplayPort Receiver IP kombinācija atkodē ienākošo signālu, lai izveidotu video straumi. DisplayPort uztvērējs PHY satur raiduztvērējus, lai deserializētu ienākošos datus, un DisplayPort uztvērēja IP dekodē DisplayPort protokolu. Kombinētais DisplayPort uztvērēja IP apstrādā ienākošo DisplayPort signālu bez programmatūras. Iegūtais video signāls no DisplayPort uztvērēja IP ir vietējais pakešu straumēšanas formāts. Dizains konfigurē DisplayPort uztvērēju 10 bitu izvadei.
DisplayPort uz pulksteņa video IP
Pakešu straumēšanas datu formāta izvade no DisplayPort uztvērēja nav tieši saderīga ar pulksteņa video datu formātu, ko sagaida pulksteņa video ievades IP. DisplayPort to Clocked Video IP ir pielāgots IP šim dizainam. Tas pārveido DisplayPort izvadi saderīgā pulksteņa video formātā, ko varat tieši savienot ar pulksteņa video ieeju. DisplayPort uz Clocked Video IP var mainīt vadu signalizācijas standartu un var mainīt krāsu plakņu secību katrā pikselī. DisplayPort standarts nosaka krāsu secību, kas atšķiras no Intel video konveijera IP secības. Nios II procesors kontrolē krāsu maiņu. Tas nolasa pašreizējo krāsu telpu pārraidei no DisplayPort uztvērēja IP, izmantojot savu Avalon-MM slave interfeisu. Tas novirza DisplayPort uz Clocked Video IP, lai veiktu atbilstošu korekciju ar savu Avalon-MM pakārtoto interfeisu.
Pulksteņš video ieeja
Pulksteņa video ieeja apstrādā pulksteņa video interfeisa signālu no DisplayPort uz Clocked Video IP un pārvērš to Avalon-ST video signāla formātā. Šis signāla formāts no video noņem visu horizontālo un vertikālo dzēšanas informāciju, atstājot tikai aktīvos attēla datus. IP paketē to kā vienu paketi katrā video kadrā. Tas arī pievieno papildu metadatu paketes (sauktas par vadības paketēm), kas apraksta katra video kadra izšķirtspēju. Avalon-ST video plūsma caur apstrādes cauruli ir četri pikseļi paralēli ar trim simboliem katrā pikselī. Pulksteņa video ieeja nodrošina pulksteņa šķērsošanu, lai pārveidotu mainīga ātruma pulksteņa video signālu no DisplayPort uztvērēja IP uz fiksēto pulksteņa frekvenci (300 MHz) video IP konveijeram.
Straumes tīrītājs
Straumes tīrītājs nodrošina, ka Avalon-ST video signāls, kas tiek pārsūtīts uz apstrādes cauruļvadu, ir bez kļūdām. DisplayPort avota karstā pievienošana var izraisīt nepilnīgu datu kadru parādīšanu pulksteņa video ievades IP un radīt kļūdas iegūtajā Avalon-ST video straumē. Pēc tam to pakešu lielums, kas satur video datus katram kadram, neatbilst lielumam, kas norādīts saistītajās vadības paketēs. Straumes tīrītājs nosaka šos apstākļus un pievieno papildu datus (pelēkus pikseļus) pārkāpjošo video pakešu beigām, lai pabeigtu kadru un atbilstu vadības paketes specifikācijai.
Chroma Resampler (ievade)
Video dati, ko dizains saņem ieejā no DisplayPort, var būt 4:4:4, 4:2:2 vai 4:2:0 hroma sampvadīja. Ievades hroma resampler uztver ienākošo video jebkurā formātā un visos gadījumos pārvērš to 4:4:4. Lai nodrošinātu augstāku vizuālo kvalitāti, hroma resampler izmanto skaitļošanas ziņā dārgāko filtrēto algoritmu. Nios II procesors nolasa pašreizējo hroma sampling formātā no DisplayPort uztvērēja IP, izmantojot tā Avalon-MM slave interfeisu. Tas paziņo formātu chroma resampler, izmantojot savu Avalon-MM vergu interfeisu.
Krāsu telpas pārveidotājs (ievade)
Ievades video dati no DisplayPort var izmantot RGB vai YCbCr krāsu telpu. Ievades krāsu telpas pārveidotājs uztver ienākošo video jebkurā formātā un visos gadījumos pārvērš to RGB formātā. Nios II procesors nolasa pašreizējo krāsu telpu no DisplayPort uztvērēja IP, izmantojot savu Avalon-MM slave interfeisu; tas ielādē pareizos konversijas koeficientus hroma resampler, izmantojot savu Avalon-MM vergu interfeisu.
Clipper
Kliperis izvēlas aktīvo apgabalu no ienākošās video straumes un izmet atlikušo daļu. Programmatūras vadība, kas darbojas ar Nios II procesoru, nosaka atlasāmo reģionu. Reģions ir atkarīgs no DisplayPort avotā saņemto datu izšķirtspējas un izvades izšķirtspējas un mērogošanas režīma. Procesors sazinās ar reģionu ar Clipper, izmantojot savu Avalon-MM vergu interfeisu.
Mērogs
Dizains piemēro mērogošanu ienākošajiem video datiem atbilstoši saņemtajai ievades izšķirtspējai un nepieciešamajai izvades izšķirtspējai. Varat arī izvēlēties kādu no trim mērogošanas režīmiem (paaugstināta skala, samazināta skala un caurlaide). Divi Scalar IP nodrošina mērogošanas funkcionalitāti: viens īsteno jebkuru nepieciešamo samazināšanu; otrs īsteno mērogošanu. Dizainam nepieciešami divi mērogotāji.
- Kad mērogotājs īsteno pazemināšanu, tas nerada derīgus datus par katru pulksteņa ciklu savā izvadē. Piemēram,ample, ja tiek ieviesta 2x samazināšanas attiecība, derīgais signāls izejā ir augsts katrā otrajā pulksteņa ciklā, kamēr dizains saņem katru pāra numuru ievades līniju, un pēc tam zems visās nepāra numuru ievades līnijās. Šī pārraušanas darbība ir būtiska datu pārraides ātruma samazināšanas procesam izejā, taču tā nav saderīga ar pakārtoto miksera IP, kas parasti paredz konsekventāku datu pārraides ātrumu, lai izvairītos no nepietiekamas plūsmas izejā. Dizainam ir nepieciešams Frame Buffer starp jebkuru pazeminātu skalu un mikseri. Kadru buferis ļauj mikserim nolasīt datus vajadzīgajā ātrumā.
- Kad mērogotājs ievieš augstāku mērogu, tas rada derīgus datus par katru pulksteņa ciklu, tāpēc šim mikserim nav problēmu. Tomēr tas var nepieņemt jaunus ievades datus katrā pulksteņa ciklā. Pieņemot 2x augstākās klases kā bijušoample, pāra numuru izvadlīnijās tas pieņem jaunu datu ritmu katru otro pulksteņa ciklu, pēc tam nepieņem jaunus ievades datus nepāra numuru izvades līnijās. Tomēr augšējais Clipper var radīt datus ar pavisam citu ātrumu, ja tas izmanto nozīmīgu klipu (piemēram, tuvināšanas laikā). Tāpēc Clipper un upscale parasti ir jāatdala ar kadru buferi, pieprasot, lai mērogošanas ierīce atrodas aiz kadru bufera konveijerā. Mērogotājam ir jāatrodas pirms kadru bufera, lai samazinātu mērogošanu, tāpēc dizainā ir ieviesti divi atsevišķi mērogotāji abās kadra bufera pusēs: viens augstākai skalai; otrs samazināšanai.
Divi mērogotie samazina arī maksimālo DDR4 joslas platumu, kas nepieciešams kadru buferim. Pirms kadru bufera vienmēr ir jāpiemēro samazināšana, līdz minimumam samazinot datu pārraides ātrumu rakstīšanas pusē. Vienmēr veiciet palielinājumus pēc kadru bufera, kas samazina datu pārraides ātrumu lasīšanas pusē. Katrs mērogotājs saņem nepieciešamo ievades izšķirtspēju no vadības paketēm ienākošajā video straumē, savukārt Nios II procesors ar Avalon-MM slave interfeisu iestata izvades izšķirtspēju katram Scaler.
Kadru buferis
Kadru buferis izmanto DDR4 atmiņu, lai veiktu trīskāršu buferizāciju, kas ļauj video un attēlu apstrādes konveijeram veikt kadru ātruma pārveidošanu starp ienākošo un izejošo kadru nomaiņas ātrumu. Dizains var pieņemt jebkuru ievades kadru ātrumu, taču kopējais pikseļu ātrums nedrīkst pārsniegt 1 gigapikseļus sekundē. Programmatūra Nios II iestata izvades kadru ātrumu uz 30 vai 60 kadriem sekundē atkarībā no jūsu izvēlētā izvades režīma. Izvades kadru nomaiņas ātrums ir Clocked Video Output iestatījumu un izvades video pikseļu pulksteņa funkcija. Pretspiediens, ko pulksteņa video izvade piemēro konveijeram, nosaka ātrumu, ar kādu kadru bufera lasīšanas puse izvelk video kadrus no DDR4.
Mikseris
Mikseris ģenerē fiksēta izmēra melnu fona attēlu, ko Nios II procesors ieprogrammē, lai tas atbilstu pašreizējā izvades attēla izmēram. Mikserim ir divas ieejas. Pirmā ieeja tiek savienota ar palielinātāju, lai dizains varētu parādīt pašreizējā video konveijera izvadi. Otrā ieeja savienojas ar ikonu ģeneratora bloku. Dizains nodrošina tikai miksera pirmo ievadi, kad tas konstatē aktīvu, stabilu video pie pulksteņa video ieejas. Tāpēc dizains saglabā stabilu izvades attēlu izejā, vienlaikus pieslēdzot ieeju karstā veidā. Dizaina alfa apvieno otro ievadi mikserim, kas savienots ar ikonu ģeneratoru, gan fona, gan video konveijera attēlos ar 50% caurspīdīgumu.
Krāsu telpas pārveidotājs (izvade)
Izvades krāsu telpas pārveidotājs pārveido ievades RGB video datus par RGB vai YCbCr krāsu telpu, pamatojoties uz programmatūras izpildlaika iestatījumu.
Chroma Resampler (izeja)
Izvades hroma resampler konvertē formātu no 4:4:4 uz kādu no 4:4:4, 4:2:2 vai 4:2:0 formātiem. Programmatūra iestata formātu. Izvades hroma resampler izmanto arī filtrētu algoritmu, lai iegūtu augstas kvalitātes video.
Pulksteņa video izeja
Pulksteņa video izeja pārvērš Avalon-ST video straumi pulksteņa video formātā. Pulksteņa video izvade pievieno video horizontālo un vertikālo dzēšanas un sinhronizācijas laika informāciju. Nios II procesors ieprogrammē atbilstošos iestatījumus pulksteņa video izvadē atkarībā no jūsu pieprasītās izvades izšķirtspējas un kadru ātruma. Pulksteņa video izeja pārveido pulksteni, pārejot no fiksētā 300 MHz konveijera pulksteņa uz pulksteņa video mainīgo ātrumu.
Pulkstenis video uz DisplayPort
DisplayPort raidītāja komponents pieņem datus, kas formatēti kā pulksteņa video. Atšķirības vadu signalizācijā un vadu saskarņu deklarācijā programmā Platform Designer neļauj pulksteņa video izvadi tieši savienot ar DisplayPort raidītāja IP. Clocked Video to DisplayPort komponents ir dizainam pielāgots IP, lai nodrošinātu vienkāršu pārveidošanu, kas nepieciešama starp pulksteņa video izvadi un DisplayPort raidītāja IP. Tas arī maina krāsu plakņu secību katrā pikselī, lai ņemtu vērā dažādos krāsu formatēšanas standartus, ko izmanto Avalon-ST Video un DisplayPort.
DisplayPort raidītāja IP un DisplayPort raidītāja PHY
DisplayPort raidītāja IP un DisplayPort raidītāja PHY kopā darbojas, lai pārveidotu video straumi no pulksteņa video uz saderīgu DisplayPort straumi. DisplayPort raidītāja IP apstrādā DisplayPort protokolu un kodē derīgos DisplayPort datus, savukārt DisplayPort raidītājs PHY satur raiduztvērējus un veido ātrdarbīgu seriālo izvadi.
Nios II procesors un perifērijas ierīces
Platform Designer sistēmā ir Nios II procesors, kas pārvalda DisplayPort uztvērēja un raidītāja IP un apstrādes konveijera izpildlaika iestatījumus. Nios II procesors savienojas ar šīm pamata perifērijas ierīcēm:
- Mikroshēmas atmiņa programmas un tās datu glabāšanai.
- AJTAG UART, lai parādītu programmatūras printf izvadi (izmantojot Nios II termināli).
- Sistēmas taimeris, lai ģenerētu milisekunžu līmeņa aizkaves dažādos programmatūras punktos, kā to pieprasa DisplayPort minimālā notikumu ilguma specifikācija.
- Gaismas diodes, lai parādītu sistēmas statusu.
- Spiedpogu slēdži, kas ļauj pārslēgties starp mērogošanas režīmiem un iespējot un atspējot Intel logotipa rādīšanu.
- DIP slēdži, kas ļauj pārslēgt izvades formātu un iespējot un atspējot ziņojumu drukāšanu uz Nios II termināli.
Karstās pieslēgšanas notikumi gan DisplayPort avotā, gan izlietnes ugunsgrēka pārtraukumos, kas aktivizē Nios II procesoru, lai pareizi konfigurētu DisplayPort raidītāju un cauruļvadu. Programmatūras koda galvenā cilpa arī uzrauga spiedpogu un DIP slēdžu vērtības un attiecīgi maina cauruļvada iestatījumus.
I²C kontrolieri
Dizainā ir divi I²C kontrolleri (Si5338 un PS8460), lai rediģētu trīs citu Intel Arria 10 10 GX FPGA izstrādes komplekta komponentu iestatījumus. Divi Si5338 pulksteņa ģeneratori Intel Arria 10 GX FPGA izstrādes komplektā ir savienoti ar vienu un to pašu I²C kopni. Pirmais ģenerē atsauces pulksteni DDR4 EMIF. Pēc noklusējuma šis pulkstenis ir iestatīts uz 100 MHz, lai to izmantotu ar 1066 MHz DDR4, taču šis dizains darbina DDR4 ar 1200 MHz, kam nepieciešams 150 MHz atsauces pulkstenis. Startēšanas laikā Nios II procesors, izmantojot I²C kontrollera perifērijas ierīci, maina iestatījumus pirmā Si5338 reģistra kartē, lai palielinātu DDR4 atsauces pulksteņa ātrumu līdz 150 MHz. Otrais Si5338 pulksteņa ģenerators ģenerē vid_clk pulksteņa video interfeisam starp cauruļvadu un DisplayPort raidītāja IP. Šī pulksteņa ātrums ir jāpielāgo katrai atšķirīgajai izvades izšķirtspējai un kadru ātrumam, ko atbalsta dizains. Varat pielāgot ātrumu darbības laikā, kad tas ir nepieciešams Nios II procesoram. Bitec DisplayPort 1.4 FMC meitas karte izmanto Parade PS8460 nervozitātes tīrīšanas atkārtotāju un retometru. Startēšanas laikā Nios II procesors rediģē šī komponenta noklusējuma iestatījumus, lai tie atbilstu dizaina prasībām.
Programmatūras apraksts
8K DisplayPort video formāta pārveidošanas dizains, piemample ietver IP no Intel video un attēlu apstrādes komplekta un DisplayPort interfeisa IP Visas šīs IP var apstrādāt datu kadrus bez papildu iejaukšanās, ja iestatīšana ir pareiza. Jums ir jāievieš ārēja augsta līmeņa vadība, lai iestatītu IP, lai sāktu un kad sistēma mainās, piemēram, DisplayPort uztvērēja vai raidītāja karstās pieslēgšanas notikumi vai lietotāja spiedpogas darbība. Šajā konstrukcijā Nios II procesors, kurā darbojas īpaša vadības programmatūra, nodrošina augsta līmeņa vadību. Programmatūras palaišanas laikā:
- Iestata DDR4 atsauces pulksteni uz 150 MHz, lai nodrošinātu 1200 MHz DDR ātrumu, pēc tam atiestata ārējās atmiņas interfeisa IP, lai veiktu atkārtotu kalibrēšanu, izmantojot jauno atsauces pulksteni.
- Iestata PS8460 DisplayPort atkārtotāju un retinātāju.
- Inicializē DisplayPort uztvērēja un raidītāja saskarnes.
- Inicializē apstrādes konveijera IP.
Kad inicializācija ir pabeigta, programmatūra ievada nepārtrauktu kamēr cilpu, pārbaudot vairākus notikumus un reaģējot uz tiem.
Mērogošanas režīma izmaiņas
Dizains atbalsta trīs pamata mērogošanas režīmus; caurlaide, augstāka un zemāka skala. Caurlaides režīmā dizains neveic ieejas video mērogošanu, augstākas skalas režīmā dizains palielina ievades video mērogošanu, bet samazināšanas režīmā dizains samazina ievades video mērogošanu.
Četri bloki apstrādes cauruļvadā; Clipper, downscaler, upscaler un Mixer nosaka gala izvades noformējumu katrā režīmā. Programmatūra kontrolē katra bloka iestatījumus atkarībā no pašreizējās ievades izšķirtspējas, izvades izšķirtspējas un atlasītā mērogošanas režīma. Vairumā gadījumu Clipper ievade tiek nodota nemainītā veidā, un miksera fona izmērs ir tāds pats kā ievades video galīgajai, mērogotajai versijai. Tomēr, ja ievades video izšķirtspēja ir lielāka par izvades izmēru, ievades video nav iespējams palielināt, vispirms to neizgriežot. Ja ievades izšķirtspēja ir mazāka par izvades izšķirtspēju, programmatūra nevar piemērot samazinājumu, neizmantojot miksera fona slāni, kas ir lielāks par ievades video slāni, kas pievieno melnas joslas ap izvades video.
4. tabula. Apstrādes bloku cauruļvadi
Šajā tabulā ir norādīta četru apstrādes konveijera bloku darbība katrā no deviņām mērogošanas režīma, ievades izšķirtspējas un izvades izšķirtspējas kombinācijām.
Režīms | iekšā > ārā | iekšā = ārā | iekšā < ārā |
Caurlaide | Piespraude līdz izvades izmēram Nav samazināšanas | Nav klipa
Nav samazinājuma |
Nav klipa
Nav samazinājuma |
turpinājums… |
Režīms | iekšā > ārā | iekšā = ārā | iekšā < ārā |
Nav augstākās klases
Nav melnas apmales |
Nav augstākās klases
Nav melnas apmales |
Nav augstākās klases
Melni apmales spilventiņi līdz izvades izmēram |
|
Izsmalcināts | Piespraude līdz 2/3 izvades izmēra Bez samazināšanas
Uzlabots līdz izvades izmēram Bez melnas apmales |
Piespraude līdz 2/3 izvades izmēra Bez samazināšanas
Uzlabots līdz izvades izmēram Bez melnas apmales |
Nav klipa
Nav samazinājuma Uzlabots līdz izvades izmēram Bez melnas apmales |
Samazināta skala | Nav klipa
Samazināts līdz izvades izmēram Nav paaugstinātas skalas Nav melnas apmales |
Nav klipa
Samazināts līdz izvades izmēram Nav paaugstinātas skalas Nav melnas apmales |
Nav klipa
Samazināta līdz 2/3 ievades izmēra Nav paaugstinātas skalas Melni apmales spilventiņi līdz izvades izmēram |
Pārslēdzieties starp režīmiem, nospiežot lietotāja spiedpogu 1. Programmatūra uzrauga vērtības uz spiedpogām katrā cilpas palaišanas reizē (tā veic programmatūras atlēcienu) un atbilstoši konfigurē IP apstrādes konveijerā.
Izmaiņas pie DisplayPort ieejas
Katrā ciklā programmatūra aptauj pulksteņa video ievades statusu, meklējot izmaiņas ieejas video straumes stabilitātē. Programmatūra uzskata, ka video ir stabils, ja:
- Clocked Video Input ziņo, ka pulksteņa video ir veiksmīgi bloķēts.
- Ievades izšķirtspēja un krāsu telpa nav mainījusies kopš iepriekšējās darbības cikla.
Ja ieeja bija stabila, bet tā ir zaudējusi bloķēšanu vai video straumes īpašības ir mainījušās, programmatūra aptur pulksteņa video ievades video sūtīšanu pa cauruļvadu. Tas arī iestata mikseri, lai pārtrauktu ievades video slāņa rādīšanu. Izvade paliek aktīva (tiek rādīts melns ekrāns un Intel logotips) visu uztvērēja karstās spraudņa notikumu vai izšķirtspējas maiņas laikā.
Ja ievade nebija stabila, bet tagad ir stabila, programmatūra konfigurē konveijeru, lai parādītu jauno ievades izšķirtspēju un krāsu telpu, tā restartē izvadi no CVI un iestata mikseri, lai atkal parādītu ievades video slāni. Miksera slāņa atkārtota iespējošana nenotiek nekavējoties, jo kadru buferis joprojām var atkārtot vecos kadrus no iepriekšējās ievades, un dizainam šie kadri ir jānotīra. Pēc tam varat atkārtoti iespējot displeju, lai izvairītos no kļūmēm. Kadru buferis uzskaita no DDR4 nolasīto kadru skaitu, ko Nios II procesors var nolasīt. Programmatūra sampTas tiek skaitīts, kad ievade kļūst stabila, un atkārtoti iespējo Mixer slāni, kad skaits ir palielinājies par četriem kadriem, kas nodrošina, ka dizains no bufera izskalo visus vecos kadrus.
DisplayPort raidītājs Hot-plug Events
Karstās pieslēgšanas notikumi pie DisplayPort raidītāja aktivizē pārtraukumu programmatūrā, kas iestata karodziņu, lai brīdinātu galveno programmatūras cilpu par izvades izmaiņām. Kad dizains konstatē raidītāja karsto spraudni, programmatūra nolasa jaunā displeja EDID, lai noteiktu, kuras izšķirtspējas un krāsu telpas tas atbalsta. Ja iestatāt DIP slēdžus režīmā, kuru jaunais displejs nevar atbalstīt, programmatūra atgriežas mazāk prasīgā displeja režīmā. Pēc tam tas konfigurē konveijeru, DisplayPort raidītāja IP un Si5338 daļu, kas ģenerē raidītāju vid_clk jaunajam izvades režīmam. Kad ievade redz izmaiņas, ievades video miksera slānis netiek rādīts, jo programmatūra rediģē konveijera iestatījumus. Programmatūra netiek atkārtoti iespējota
displejs līdz pēc četriem kadriem, kad jaunie iestatījumi iziet cauri kadram
buferis.
Izmaiņas lietotāja DIP slēdža iestatījumos
Lietotāja DIP slēdžu pozīcijas no 2 līdz 6 kontrolē izvades formātu (izšķirtspēju, kadru ātrumu, krāsu telpu un bitus katrā krāsā), kas tiek vadīts caur DisplayPort raidītāju. Kad programmatūra konstatē izmaiņas šajos DIP slēdžos, tā darbojas secībā, kas ir praktiski identiska raidītāja karstās spraudnim. Jums nav jājautā raidītāja EDID, jo tas nemainās.
AN 889 pārskatīšanas vēsture: 8K DisplayPort video formāta konvertēšanas dizains, piemample
5. tabula. AN 889 pārskatīšanas vēsture: 8K DisplayPort video formāta konvertēšanas dizainsample
Dokumenta versija | Izmaiņas |
2019.05.30 | Sākotnējā izlaišana. |
Intel korporācija. Visas tiesības aizsargātas. Intel, Intel logotips un citas Intel preču zīmes ir Intel Corporation vai tās meitasuzņēmumu preču zīmes. Intel garantē savu FPGA un pusvadītāju produktu veiktspēju atbilstoši pašreizējām specifikācijām saskaņā ar Intel standarta garantiju, taču patur tiesības jebkurā laikā bez brīdinājuma veikt izmaiņas jebkuros produktos un pakalpojumos. Intel neuzņemas nekādu atbildību vai saistības, kas izriet no jebkādas šeit aprakstītās informācijas, produkta vai pakalpojuma lietojuma vai izmantošanas, izņemot gadījumus, kad Intel ir nepārprotami rakstiski piekritis. Intel klientiem ieteicams iegūt jaunāko ierīces specifikāciju versiju, pirms paļauties uz jebkādu publicētu informāciju un pirms preču vai pakalpojumu pasūtījumu veikšanas.
*Citi nosaukumi un zīmoli var tikt uzskatīti par citu personu īpašumiem.
Dokumenti / Resursi
![]() |
intel AN 889 8K DisplayPort video formāta konvertēšanas dizains Example [pdfLietotāja rokasgrāmata AN 889 8K DisplayPort video formāta pārveidošanas dizains Example, AN 889, 8K DisplayPort video formāta pārveidošanas dizains, piemample, formāta konvertēšanas dizains, piemample, Conversion Design Example |