இன்டெல்-லோகோ

வெளிப்புற நினைவக இடைமுகங்கள் Intel Stratix 10 FPGA IP வடிவமைப்பு Example

வெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-தயாரிப்பு

வடிவமைப்பு முன்னாள்ample வெளிப்புற நினைவக இடைமுகங்களுக்கான விரைவான தொடக்க வழிகாட்டி Intel® Stratix® 10 FPGA IP

ஒரு புதிய இடைமுகம் மற்றும் அதிக தானியங்கி வடிவமைப்பு முன்னாள்ampIntel® Stratix® 10 வெளிப்புற நினைவக இடைமுகங்களுக்கு le ஃப்ளோ கிடைக்கிறது. முன்னாள்ampஅளவுரு எடிட்டரில் உள்ள டிசைன்ஸ் தாவல் தொகுப்பு மற்றும் உருவகப்படுத்துதலின் உருவாக்கத்தைக் குறிப்பிட உங்களை அனுமதிக்கிறது. file உங்கள் EMIF ஐபியை சரிபார்க்க நீங்கள் பயன்படுத்தக்கூடிய தொகுப்புகள். நீங்கள் ஒரு முன்னாள் உருவாக்க முடியும்ampஒரு Intel FPGA டெவலப்மெண்ட் கிட் அல்லது நீங்கள் உருவாக்கும் எந்த EMIF IPக்கும் குறிப்பாக வடிவமைக்கப்பட்டுள்ளது.

படம் 1. பொது வடிவமைப்பு Example பணிப்பாய்வுகள்வெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig1

படம் 2. ஒரு EMIF ஐ உருவாக்குதல் Exampஇன்டெல் ஸ்ட்ராடிக்ஸ் 10 டெவலப்மெண்ட் கிட் மூலம் வடிவமைப்புவெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig2

EMIF திட்டத்தை உருவாக்குதல்

Intel Quartus® Prime மென்பொருள் பதிப்பு 17.1 மற்றும் அதற்குப் பிறகு, EMIF ஐபி மற்றும் வடிவமைப்பை உருவாக்கும் முன் நீங்கள் Intel Quartus Prime திட்டத்தை உருவாக்க வேண்டும்.ampலெ.

  1. இன்டெல் குவார்டஸ் பிரைம் மென்பொருளைத் துவக்கி, தேர்ந்தெடுக்கவும் File ➤ புதிய திட்ட வழிகாட்டி. அடுத்து என்பதைக் கிளிக் செய்யவும்.வெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig3
  2. நீங்கள் உருவாக்க விரும்பும் திட்டத்திற்கான அடைவு மற்றும் nme ஐ குறிப்பிடவும். அடுத்து என்பதைக் கிளிக் செய்யவும்.வெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig4
  3. வெற்று திட்டம் தேர்ந்தெடுக்கப்பட்டுள்ளதா என்பதை சரிபார்க்கவும். அடுத்ததை இரண்டு முறை கிளிக் செய்யவும்.வெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig5
  4. பெயர் வடிப்பானின் கீழ், சாதனத்தின் பகுதி எண்ணை உள்ளிடவும்.
  5. கிடைக்கும் சாதனங்களின் கீழ், பொருத்தமான சாதனத்தைத் தேர்ந்தெடுக்கவும்.வெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig6
  6. முடி என்பதைக் கிளிக் செய்யவும்.

EMIF ஐபியை உருவாக்குதல் மற்றும் கட்டமைத்தல்

EMIF ஐபியை எவ்வாறு உருவாக்குவது மற்றும் கட்டமைப்பது என்பதை பின்வரும் படிகள் விளக்குகின்றன. இந்த ஒத்திகை ஒரு DDR4 இடைமுகத்தை உருவாக்குகிறது, ஆனால் படிகள் மற்ற நெறிமுறைகளுக்கு ஒத்ததாக இருக்கும்.

  1. IP பட்டியல் சாளரத்தில், Intel Stratix 10 External Memory Interfaces என்பதைத் தேர்ந்தெடுக்கவும். (IP பட்டியல் சாளரம் தெரியவில்லை என்றால், தேர்ந்தெடுக்கவும் View ➤ பயன்பாட்டு விண்டோஸ் ➤ IP பட்டியல்.)வெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig7
  2. IP அளவுரு எடிட்டரில், EMIF IPக்கு ஒரு நிறுவனத்தின் பெயரை வழங்கவும் (நீங்கள் இங்கு வழங்கும் பெயர் file ஐபிக்கு பெயர்) மற்றும் ஒரு கோப்பகத்தைக் குறிப்பிடவும். உருவாக்கு என்பதைக் கிளிக் செய்யவும்.வெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig8
  3. அளவுரு எடிட்டரில் பல தாவல்கள் உள்ளன, அங்கு உங்கள் EMIF செயல்படுத்தலைப் பிரதிபலிக்க அளவுருக்களை உள்ளமைக்க வேண்டும்:

Intel Stratix 10 EMIF அளவுரு எடிட்டர் வழிகாட்டுதல்கள்

அட்டவணை 1. EMIF அளவுரு எடிட்டர் வழிகாட்டுதல்கள்

அளவுரு எடிட்டர் தாவல் வழிகாட்டுதல்கள்
பொது பின்வரும் அளவுருக்கள் சரியாக உள்ளிடப்பட்டுள்ளதா என்பதை உறுதிப்படுத்தவும்:

• சாதனத்திற்கான வேக தரம்.

• நினைவக கடிகார அதிர்வெண்.

• PLL குறிப்பு கடிகார அதிர்வெண்.

நினைவகம் • உங்கள் நினைவக சாதனத்தில் உள்ள அளவுருக்களை உள்ளிட தரவுத் தாளைப் பார்க்கவும் நினைவகம் தாவல்.

• ALERT# பின்னுக்கான குறிப்பிட்ட இடத்தையும் உள்ளிட வேண்டும். (DDR4 நினைவக நெறிமுறைக்கு மட்டுமே பொருந்தும்.)

மெம் I/O • ஆரம்ப திட்ட விசாரணைகளுக்கு, நீங்கள் இயல்புநிலை அமைப்புகளைப் பயன்படுத்தலாம்

மேம் I/O தாவல்.

• மேம்பட்ட வடிவமைப்பு சரிபார்ப்புக்கு, உகந்த முடிவு அமைப்புகளைப் பெற நீங்கள் பலகை உருவகப்படுத்துதலைச் செய்ய வேண்டும்.

FPGA I/O • ஆரம்ப திட்ட விசாரணைகளுக்கு, நீங்கள் இயல்புநிலை அமைப்புகளைப் பயன்படுத்தலாம்

FPGA I/O தாவல்.

• மேம்பட்ட வடிவமைப்பு சரிபார்ப்புக்கு, பொருத்தமான I/O தரநிலைகளைத் தேர்ந்தெடுக்க, தொடர்புடைய IBIS மாதிரிகளுடன் பலகை உருவகப்படுத்துதலைச் செய்ய வேண்டும்.

மேம் டைமிங் • ஆரம்ப திட்ட விசாரணைகளுக்கு, நீங்கள் இயல்புநிலை அமைப்புகளைப் பயன்படுத்தலாம்

மேம் டைமிங் தாவல்.

• மேம்பட்ட வடிவமைப்பு சரிபார்ப்புக்கு, உங்கள் நினைவக சாதனத்தின் தரவுத் தாளின் படி அளவுருக்களை உள்ளிட வேண்டும்.

பலகை • ஆரம்ப திட்ட விசாரணைகளுக்கு, நீங்கள் இயல்புநிலை அமைப்புகளைப் பயன்படுத்தலாம்

பலகை தாவல்.

• மேம்பட்ட வடிவமைப்பு சரிபார்ப்பு மற்றும் துல்லியமான நேரத்தை மூடுவதற்கு, நீங்கள் துல்லியமான இடைச் சின்னக் குறுக்கீடு (ISI)/ க்ரோஸ்டாக் மற்றும் போர்டு மற்றும் பேக்கேஜ் வளைவுத் தகவலைப் பெறுவதற்கு பலகை உருவகப்படுத்துதலைச் செய்து, அதை உள்ளிடவும். பலகை தாவல்.

கட்டுப்படுத்தி உங்கள் நினைவக கட்டுப்படுத்திக்கு தேவையான கட்டமைப்பு மற்றும் நடத்தைக்கு ஏற்ப கட்டுப்படுத்தி அளவுருக்களை அமைக்கவும்.
நோய் கண்டறிதல் இல் உள்ள அளவுருக்களைப் பயன்படுத்தலாம் நோய் கண்டறிதல் உங்கள் நினைவக இடைமுகத்தை சோதனை செய்வதற்கும் பிழைத்திருத்தம் செய்வதற்கும் உதவும் tab.
Example வடிவமைப்புகள் தி Example வடிவமைப்புகள் தாவல் வடிவமைப்பை உருவாக்க உங்களை அனுமதிக்கிறதுampதொகுப்பு மற்றும் உருவகப்படுத்துதலுக்கான les. உருவாக்கப்பட்ட வடிவமைப்பு முன்னாள்ample என்பது EMIF ஐபி மற்றும் நினைவக இடைமுகத்தை சரிபார்க்க சீரற்ற போக்குவரத்தை உருவாக்கும் இயக்கி ஆகியவற்றைக் கொண்ட ஒரு முழுமையான EMIF அமைப்பாகும்.

தனிப்பட்ட அளவுருக்கள் பற்றிய விரிவான தகவலுக்கு, Intel Stratix 10 External Memory Interfaces IP பயனர் வழிகாட்டியில் உங்கள் நினைவக நெறிமுறைக்கான பொருத்தமான அத்தியாயத்தைப் பார்க்கவும்.

ஒருங்கிணைக்கக்கூடிய EMIF வடிவமைப்பை உருவாக்குதல் Example

Intel Stratix 10 டெவலப்மெண்ட் கிட்டுக்கு, பெரும்பாலான Intel Stratix 10 EMIF IP அமைப்புகளை அவற்றின் இயல்புநிலை மதிப்புகளில் விட்டுவிடுவது போதுமானது. ஒருங்கிணைக்கக்கூடிய வடிவமைப்பை உருவாக்க, முன்னாள்ample, இந்த வழிமுறைகளைப் பின்பற்றவும்:

  1. கண்டறியும் தாவலில், கிடைக்கக்கூடிய பிழைத்திருத்த அம்சங்களுக்கான அணுகலை வழங்க, EMIF பிழைத்திருத்த கருவித்தொகுதி/ஆன்-சிப் பிழைத்திருத்த போர்ட் மற்றும் இன்-சிஸ்டம்-மூலங்கள் மற்றும் ஆய்வுகளை இயக்கவும்.வெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig9
  2. முன்னாள் மீதுample வடிவமைப்புகள் தாவலில், தொகுப்பு பெட்டி சரிபார்க்கப்பட்டதா என்பதை உறுதிப்படுத்தவும்.
  3. EMIF ஐபியை உள்ளமைத்து, Ex ஐ உருவாக்கு என்பதைக் கிளிக் செய்யவும்ampசாளரத்தின் மேல் வலது மூலையில் வடிவமைப்பு.வெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig10
  4. EMIF வடிவமைப்பிற்கான கோப்பகத்தைக் குறிப்பிடவும்ample மற்றும் சரி என்பதைக் கிளிக் செய்யவும். EMIF வடிவமைப்பின் வெற்றிகரமான தலைமுறை முன்னாள்ample பின்வருவனவற்றை உருவாக்குகிறது fileqii கோப்பகத்தின் கீழ் அமைக்கப்பட்டது.

படம் 3. உருவாக்கப்பட்ட ஒருங்கிணைக்கக்கூடிய வடிவமைப்பு Example File கட்டமைப்புவெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig11

குறிப்பு: நீங்கள் உருவகப்படுத்துதல் அல்லது தொகுப்பு தேர்வுப்பெட்டியைத் தேர்ந்தெடுக்கவில்லை என்றால், இலக்கு கோப்பகத்தில் பிளாட்ஃபார்ம் டிசைனர் வடிவமைப்பு இருக்கும் fileஇன்டெல் குவார்டஸ் பிரைம் மென்பொருளால் நேரடியாக தொகுக்க முடியாதவை, ஆனால் இருக்கலாம் viewபிளாட்ஃபார்ம் டிசைனரின் கீழ் எட் அல்லது திருத்தப்பட்டது. இந்த சூழ்நிலையில் நீங்கள் தொகுப்பு மற்றும் உருவகப்படுத்துதலை உருவாக்க பின்வரும் கட்டளைகளை இயக்கலாம் file அமைக்கிறது.

  • தொகுக்கக்கூடிய திட்டத்தை உருவாக்க, இலக்கு கோப்பகத்தில் quartus_sh -t make_qii_design.tcl ஸ்கிரிப்டை இயக்க வேண்டும்.
  • உருவகப்படுத்துதல் திட்டத்தை உருவாக்க, நீங்கள் இலக்கு கோப்பகத்தில் quartus_sh -t make_sim_design.tcl ஸ்கிரிப்டை இயக்க வேண்டும்.

தொடர்புடைய தகவல்

  • தொகுப்பு Exampபக்கம் 19 இல் வடிவமைப்பு
  • DDR10 க்கான Intel Stratix 3 EMIF IP அளவுரு விளக்கங்கள்
  • DDR10 க்கான Intel Stratix 4 EMIF IP அளவுரு விளக்கங்கள்
  • QDRII/II+/Xtreme க்கான Intel Stratix 10 EMIF IP அளவுரு விளக்கங்கள்
  • QDR-IVக்கான Intel Stratix 10 EMIF IP அளவுரு விளக்கங்கள்
  • RLDRAM 10க்கான Intel Stratix 3 EMIF IP அளவுரு விளக்கங்கள்

EMIF வடிவமைப்பை உருவாக்குதல் Exampஉருவகப்படுத்துதலுக்கான le
Intel Stratix 10 டெவலப்மெண்ட் கிட்டுக்கு, பெரும்பாலான Intel Stratix 10 EMIF IP அமைப்புகளை அவற்றின் இயல்புநிலை மதிப்புகளில் விட்டுவிடுவது போதுமானது. வடிவமைப்பை உருவாக்க முன்னாள்ampலீ க்கான
உருவகப்படுத்துதல், பின்வரும் படிகளைப் பின்பற்றவும்:

  1. கண்டறிதல் தாவலில், நீங்கள் இரண்டு அளவுத்திருத்த முறைகளுக்கு இடையே தேர்வு செய்யலாம்: அளவுத்திருத்தத்தைத் தவிர் மற்றும் முழு அளவுத்திருத்தம். (இந்த முறைகள் பற்றிய விவரங்களுக்கு, இந்த அத்தியாயத்தில் சிமுலேஷன் வெர்சஸ் ஹார்டுவேர் இம்ப்ளிமெண்டேஷன் என்பதைப் பார்க்கவும்.) உருவகப்படுத்துதல் நேரத்தைக் குறைக்க, வேகமான உருவகப்படுத்துதலுக்கு சுருக்கம் PHY ஐத் தேர்ந்தெடுக்கவும்.வெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig12
  2. முன்னாள் மீதுample வடிவமைப்புகள் தாவலில், உருவகப்படுத்துதல் பெட்டி சரிபார்க்கப்பட்டதா என்பதை உறுதிப்படுத்தவும். தேவையான சிமுலேஷன் HDL வடிவமைப்பையும் தேர்வு செய்யவும், Verilog அல்லது VHDL.
  3. EMIF ஐபியை உள்ளமைத்து, Ex ஐ உருவாக்கு என்பதைக் கிளிக் செய்யவும்ampசாளரத்தின் மேல் வலது மூலையில் வடிவமைப்பு.வெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig13
  4. EMIF வடிவமைப்பிற்கான கோப்பகத்தைக் குறிப்பிடவும்ample மற்றும் சரி என்பதைக் கிளிக் செய்யவும்.

EMIF வடிவமைப்பின் வெற்றிகரமான தலைமுறை முன்னாள்ample பல உருவாக்குகிறது file ஒரு sim/ed_sim கோப்பகத்தின் கீழ், பல்வேறு ஆதரிக்கப்படும் சிமுலேட்டர்களை அமைக்கிறது.

படம் 4. உருவாக்கப்பட்ட உருவகப்படுத்துதல் வடிவமைப்பு Example File கட்டமைப்புவெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig14

குறிப்பு: நீங்கள் உருவகப்படுத்துதல் அல்லது தொகுப்பு தேர்வுப்பெட்டியைத் தேர்ந்தெடுக்கவில்லை என்றால், இலக்கு கோப்பகத்தில் பிளாட்ஃபார்ம் டிசைனர் வடிவமைப்பு இருக்கும் fileஇன்டெல் குவார்டஸ் பிரைம் மென்பொருளால் நேரடியாக தொகுக்க முடியாதவை, ஆனால் இருக்கலாம் viewபிளாட்ஃபார்ம் டிசைனரின் கீழ் எட் அல்லது திருத்தப்பட்டது. இந்த சூழ்நிலையில் நீங்கள் தொகுப்பு மற்றும் உருவகப்படுத்துதலை உருவாக்க பின்வரும் கட்டளைகளை இயக்கலாம் file அமைக்கிறது.

  • தொகுக்கக்கூடிய திட்டத்தை உருவாக்க, இலக்கு கோப்பகத்தில் quartus_sh -t make_qii_design.tcl ஸ்கிரிப்டை இயக்க வேண்டும்.
  • உருவகப்படுத்துதல் திட்டத்தை உருவாக்க, நீங்கள் இலக்கு கோப்பகத்தில் quartus_sh -t make_sim_design.tcl ஸ்கிரிப்டை இயக்க வேண்டும்.

தொடர்புடைய தகவல்
• உருவகப்படுத்துதல் Example டிசைன் ஆன்
• Intel Stratix 10 EMIF IP - நினைவக ஐபியை உருவகப்படுத்துகிறது
• சிமுலேஷன் வெர்சஸ் ஹார்டுவேர் அமலாக்கம் ஆன்

உருவகப்படுத்துதல் மற்றும் வன்பொருள் செயலாக்கம்
வெளிப்புற நினைவக இடைமுக உருவகப்படுத்துதலுக்கு, ஐபி உருவாக்கத்தின் போது கண்டறிதல் தாவலில் நீங்கள் அளவுத்திருத்தத்தைத் தவிர்க்கலாம் அல்லது முழு அளவுத்திருத்தத்தைத் தேர்ந்தெடுக்கலாம்.
EMIF உருவகப்படுத்துதல் மாதிரிகள்
இந்த அட்டவணை ஸ்கிப் அளவுத்திருத்தம் மற்றும் முழு அளவுத்திருத்த மாதிரிகளின் பண்புகளை ஒப்பிடுகிறது.

அட்டவணை 2. EMIF உருவகப்படுத்துதல் மாதிரிகள்: ஸ்கிப் அளவுத்திருத்தம் மற்றும் முழு அளவுத்திருத்தம்

அளவுத்திருத்தத்தைத் தவிர்க்கவும் முழு அளவுத்திருத்தம்
கணினி-நிலை உருவகப்படுத்துதல் பயனர் தர்க்கத்தில் கவனம் செலுத்துகிறது. அளவுத்திருத்தத்தில் கவனம் செலுத்தும் நினைவக இடைமுக உருவகப்படுத்துதல்.
அளவுத்திருத்தத்தின் விவரங்கள் கைப்பற்றப்படவில்லை. அனைத்தையும் கைப்பற்றுகிறது கள்tagஅளவுத்திருத்தத்தின் es.
தரவைச் சேமித்து மீட்டெடுக்கும் திறன் கொண்டது. லெவலிங், ஒரு பிட் டெஸ்க்யூ போன்றவை அடங்கும்.
துல்லியமான செயல்திறனைக் குறிக்கிறது.
பலகை வளைவைக் கருத்தில் கொள்ளவில்லை.

RTL உருவகப்படுத்துதல் மற்றும் வன்பொருள் செயலாக்கம்

இந்த அட்டவணை EMIF உருவகப்படுத்துதலுக்கும் வன்பொருள் செயலாக்கத்திற்கும் இடையே உள்ள முக்கிய வேறுபாடுகளை எடுத்துக்காட்டுகிறது.

அட்டவணை 3. EMIF RTL உருவகப்படுத்துதல் மற்றும் வன்பொருள் செயலாக்கம்

RTL உருவகப்படுத்துதல் வன்பொருள் செயல்படுத்தல்
Nios® துவக்கம் மற்றும் அளவுத்திருத்தக் குறியீடு இணையாகச் செயல்படும். நியோஸ் துவக்கம் மற்றும் அளவுத்திருத்த குறியீடு வரிசையாக இயங்குகிறது.
இடைமுகங்கள் உருவகப்படுத்துதலில் ஒரே நேரத்தில் cal_done சமிக்ஞை சமிக்ஞையை உறுதிப்படுத்துகின்றன. ஃபிட்டர் செயல்பாடுகள் அளவுத்திருத்தத்தின் வரிசையைத் தீர்மானிக்கின்றன, மேலும் இடைமுகங்கள் ஒரே நேரத்தில் cal_done ஐ உறுதிப்படுத்தாது.

உங்கள் வடிவமைப்பின் பயன்பாட்டிற்கான போக்குவரத்து வடிவங்களின் அடிப்படையில் RTL உருவகப்படுத்துதல்களை இயக்க வேண்டும். RTL உருவகப்படுத்துதல் PCB ட்ரேஸ் தாமதங்களை மாதிரியாகக் கொண்டிருக்கவில்லை என்பதை நினைவில் கொள்ளவும், இது RTL உருவகப்படுத்துதல் மற்றும் வன்பொருள் செயலாக்கத்திற்கு இடையே உள்ள தாமதத்தில் ஒரு முரண்பாட்டை ஏற்படுத்தக்கூடும்.

ModelSim உடன் வெளிப்புற நினைவக இடைமுகம் IP ஐ உருவகப்படுத்துதல்

EMIF வடிவமைப்பை எவ்வாறு உருவகப்படுத்துவது என்பதை இந்த செயல்முறை காட்டுகிறதுampலெ.

  1. மென்டர் கிராபிக்ஸ்* மாடல்சிம் மென்பொருளைத் தொடங்கி, தேர்ந்தெடுக்கவும் File ➤ கோப்பகத்தை மாற்றவும். உருவாக்கப்பட்ட வடிவமைப்பில் உள்ள sim/ed_sim/mentor கோப்பகத்திற்கு செல்லவும்ample கோப்புறை.
  2. டிரான்ஸ்கிரிப்ட் சாளரம் திரையின் அடிப்பகுதியில் காட்டப்பட்டுள்ளதா என்பதைச் சரிபார்க்கவும். டிரான்ஸ்கிரிப்ட் சாளரம் தெரியவில்லை என்றால், கிளிக் செய்வதன் மூலம் அதைக் காண்பிக்கவும் View ➤ டிரான்ஸ்கிரிப்ட்.
  3. டிரான்ஸ்கிரிப்ட் சாளரத்தில், source msim_setup.tcl ஐ இயக்கவும்.
  4. source msim_setup.tcl இயங்கி முடித்த பிறகு, டிரான்ஸ்கிரிப்ட் சாளரத்தில் ld_debug ஐ இயக்கவும்.
  5. ld_debug இயங்கி முடித்த பிறகு, Objects சாளரம் காட்டப்படுகிறதா என்பதைச் சரிபார்க்கவும். பொருள்கள் சாளரம் தெரியவில்லை என்றால், கிளிக் செய்வதன் மூலம் அதைக் காண்பிக்கவும் View ➤ பொருள்கள்.
  6. பொருள்கள் சாளரத்தில், வலது கிளிக் செய்து அலையைச் சேர் என்பதைத் தேர்ந்தெடுப்பதன் மூலம் நீங்கள் உருவகப்படுத்த விரும்பும் சிக்னல்களைத் தேர்ந்தெடுக்கவும்.
  7. உருவகப்படுத்துதலுக்கான சிக்னல்களைத் தேர்ந்தெடுத்து முடித்த பிறகு, VTranscript சாளரத்தில் ரன் -ஆல் இயக்கவும். உருவகப்படுத்துதல் முடியும் வரை இயங்கும்.
  8. உருவகப்படுத்துதல் தெரியவில்லை என்றால், கிளிக் செய்யவும் View ➤ அலை.

தொடர்புடைய தகவல்
Intel Stratix 10 EMIF IP - நினைவக ஐபியை உருவகப்படுத்துகிறது

Intel Stratix 10 EMIF IPக்கான பின் பிளேஸ்மென்ட்

இந்த தலைப்பு முள் வைப்பதற்கான வழிகாட்டுதல்களை வழங்குகிறது.

முடிந்துவிட்டதுview

Intel Stratix 10 FPGAகள் பின்வரும் கட்டமைப்பைக் கொண்டுள்ளன:

  • ஒவ்வொரு சாதனத்திலும் 2 மற்றும் 3 I/O நெடுவரிசைகள் உள்ளன.
  • ஒவ்வொரு I/O நெடுவரிசையிலும் 12 I/O வங்கிகள் வரை இருக்கும்.
  • ஒவ்வொரு I/O வங்கியும் 4 பாதைகளைக் கொண்டுள்ளது.
  • ஒவ்வொரு பாதையும் 12 பொது நோக்கத்திற்கான I/O (GPIO) ஊசிகளைக் கொண்டுள்ளது.

பொது பின் வழிகாட்டுதல்கள்
பின்வரும் புள்ளிகள் பொதுவான பின் வழிகாட்டுதல்களை வழங்குகின்றன:

  • கொடுக்கப்பட்ட வெளிப்புற நினைவக இடைமுகத்திற்கான பின்கள் ஒரு I/O நெடுவரிசைக்குள் இருப்பதை உறுதிசெய்யவும்.
  • பல வங்கிகளை உள்ளடக்கிய இடைமுகங்கள் பின்வரும் தேவைகளைப் பூர்த்தி செய்ய வேண்டும்:
    • வங்கிகள் ஒன்றன் பின் ஒன்றாக இருக்க வேண்டும். அருகிலுள்ள வங்கிகள் பற்றிய தகவலுக்கு, Intel Stratix 10 வெளிப்புற நினைவக இடைமுகங்கள் IP பயனர் வழிகாட்டியைப் பார்க்கவும்.
    • தாமதத்தைக் குறைக்க, முகவரியும் கட்டளை வங்கியும் மைய வங்கியில் இருக்க வேண்டும். நினைவக இடைமுகம் இரட்டை எண்ணிக்கையிலான வங்கிகளைப் பயன்படுத்தினால், முகவரி மற்றும் கட்டளை வங்கி இரண்டு மைய வங்கிகளில் ஒன்றில் இருக்கலாம்.
  • பயன்படுத்தப்படாத ஊசிகளை பொது நோக்கத்திற்கான I/O ஊசிகளாகப் பயன்படுத்தலாம்.
  • அனைத்து முகவரி மற்றும் கட்டளை மற்றும் தொடர்புடைய பின்கள் ஒரு வங்கிக்குள் இருக்க வேண்டும்.
  • முகவரி மற்றும் கட்டளை மற்றும் தரவு பின்கள் பின்வரும் நிபந்தனைகளின் கீழ் வங்கியைப் பகிரலாம்:
    • முகவரி மற்றும் கட்டளை மற்றும் தரவு பின்கள் I/O லேனைப் பகிர முடியாது.
    • முகவரி மற்றும் கட்டளை வங்கியில் பயன்படுத்தப்படாத I/O லேன் மட்டுமே டேட்டா பின்களுக்குப் பயன்படுத்தப்படும்.

அட்டவணை 4. பொது முள் கட்டுப்பாடுகள்

சிக்னல் வகை கட்டுப்பாடு
டேட்டா ஸ்ட்ரோப் DQ குழுவைச் சேர்ந்த அனைத்து சமிக்ஞைகளும் ஒரே I/O பாதையில் இருக்க வேண்டும்.
தரவு தொடர்புடைய DQ பின்கள் அதே I/O பாதையில் இருக்க வேண்டும். இருதரப்பு தரவு வரிகளை ஆதரிக்காத நெறிமுறைகளுக்கு, வாசிப்பு சமிக்ஞைகள் எழுதும் சமிக்ஞைகளிலிருந்து தனித்தனியாக தொகுக்கப்பட வேண்டும்.
முகவரி மற்றும் கட்டளை முகவரி மற்றும் கட்டளை ஊசிகள் I/O வங்கிக்குள் முன் வரையறுக்கப்பட்ட இடங்களில் இருக்க வேண்டும்.

அருகிலுள்ள வங்கிகள்

வங்கிகள் அருகிலுள்ளதாகக் கருதப்படுவதற்கு, அவை ஒரே I/O நெடுவரிசையில் இருக்க வேண்டும், வங்கிகள் அருகருகே உள்ளனவா என்பதைத் தீர்மானிக்க, Stratix 10 பொது நோக்கம் I இல் அமைந்துள்ள Stratix 10 சாதனங்கள் பிரிவில் உள்ள மாடுலர் I/O வங்கிகளின் இருப்பிடம் மற்றும் பின் எண்ணிக்கையைப் பார்க்கவும். /ஓ
பயனர் வழிகாட்டி.

ஸ்ட்ராடிக்ஸ் 10 பொது நோக்கம் I/O பயனர் கையேட்டில் உள்ள அட்டவணைகளைக் குறிப்பிடும் போது, ​​' – ' சின்னம் இல்லாவிட்டால், காட்டப்படும் அனைத்து வங்கிகளும் அருகருகே இருப்பதாகக் கருதுவது பாதுகாப்பானது; ஒரு ' – ' சின்னம் பேக்கேஜுக்காக வங்கி பிணைக்கப்படவில்லை என்பதைக் குறிக்கிறது.
முள் பணிகள்

அனைத்து EMIF I/O பின்களுக்கான இருப்பிடங்களைத் தீர்மானிக்க, உங்கள் சாதனத்திற்கான பின் அட்டவணையைக் குறிப்பிட வேண்டும். பின் அட்டவணையைக் குறிப்பிடும்போது, ​​வங்கி எண்கள், I/O வங்கி குறியீடுகள் மற்றும் பின் பெயர்கள் வழங்கப்படுகின்றன. Intel FPGA இல் அமைந்துள்ள ஸ்ட்ராடிக்ஸ் 10 திட்ட அட்டவணையில் முகவரி மற்றும் கட்டளை ஊசிகளுக்கான பின் குறியீடுகளை நீங்கள் காணலாம். webதளம். நீங்கள் பல்வேறு வழிகளில் பின் பணிகளைச் செய்யலாம். பரிந்துரைக்கப்பட்ட அணுகுமுறை சில இடைமுக சமிக்ஞைகளை கைமுறையாக கட்டுப்படுத்துவது மற்றும் இன்டெல் குவார்டஸ் பிரைம் ஃபிட்டர் மீதமுள்ளவற்றை கையாள அனுமதிக்கும். இந்த முறையானது சில இடைமுக ஊசிகளுக்கான சட்ட நிலைகளைக் கண்டறிய பின் அட்டவணைகளைக் கலந்தாலோசித்து அவற்றை .qsf மூலம் ஒதுக்குவதைக் கொண்டுள்ளது. file இது EMIF வடிவமைப்புடன் உருவாக்கப்பட்டதுampலெ. I/O இடமளிக்கும் இந்த முறைக்கு, பின்வரும் சமிக்ஞைகளை நீங்கள் கட்டுப்படுத்த வேண்டும்:

  • CK0
  • ஒரு குழுவிற்கு ஒரு DQS பின்
  • PLL குறிப்பு கடிகாரம்
  • RZQ

மேலே உள்ள கட்டுப்பாடுகளின் அடிப்படையில், இன்டெல் குவார்டஸ் பிரைம் ஃபிட்டர் ஒவ்வொரு லேனிலும் தேவையான பின்களை சுழற்றுகிறது. பின்வரும் படம் ஒரு முன்னாள் நபரை விளக்குகிறதுampபின்வரும் தேர்வுகளுடன் DDR3 x72 இடைமுகத்திற்கான பின் ஒதுக்கீடுகள்:

  • முகவரி மற்றும் கட்டளை முள் வங்கி 2M இல் வைக்கப்பட்டுள்ளது மற்றும் 3 பாதைகள் தேவை.
    • வங்கி 0M இல் CK8 பின் 2 க்கு கட்டுப்படுத்தப்பட்டுள்ளது.
    • PLL குறிப்பு கடிகார ஊசிகள் வங்கி 24M இல் உள்ள பின்கள் 25 மற்றும் 2 க்கு கட்டுப்படுத்தப்படுகின்றன.
    • வங்கி 26M இல் RZQ பின் 2 க்கு கட்டுப்படுத்தப்பட்டுள்ளது.
  • 2N, 2M மற்றும் 2L ஆகிய வங்கிகளில் தரவு வைக்கப்படுகிறது, மேலும் 9 பாதைகள் தேவை.
    • DQS குழுக்கள் 1-4 வங்கி 2N இல் வைக்கப்பட்டுள்ளன.
    • DQS குழு 0 வங்கி 2M இல் வைக்கப்பட்டுள்ளது.
    • DQS குழுக்கள் 5-8 வங்கி 2L இல் வைக்கப்பட்டுள்ளன.

படம் 5. பின் ஒதுக்கீடுகள் Example: DDR3 x73 இடைமுகம்வெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig15

இதில் முன்னாள்ample, வங்கி 0M இல் CK8 ஐ பின் 2 ஆகக் கட்டுப்படுத்த, பின்வரும் வரியை .qsf இல் சேர்க்க வேண்டும் file, பொருத்தமான பின் அட்டவணையின் அடிப்படையில்:

மேலே உள்ள முள் ஒதுக்கீட்டின் வடிவம் அனைத்து பின்களுக்கும் பயன்படுத்தப்படலாம்:

தொடர்புடைய தகவல்

  • Intel Stratix 10 சாதனங்களில் உள்ள மாடுலர் I/O வங்கிகள்
  • Intel Stratix 10 EMIF IP DDR3
  • DDR10 க்கான Intel Stratix 4 EMIF IP
  • QDRII/II+/Xtreme க்கான Intel Stratix 10 EMIF IP
  • QDR-IVக்கான Intel Stratix 10 EMIF IP
  • RLDRAM 10க்கான Intel Stratix 3 EMIF IP

Intel Stratix 10 EMIF டிசைனை தொகுத்தல் மற்றும் நிரலாக்கம் Example

.qsf இல் தேவையான பின் பணிகளைச் செய்த பிறகு file, நீங்கள் முன்னாள் வடிவமைப்பை தொகுக்கலாம்ampIntel Quartus Prime மென்பொருளில் le.

  1. முன்னாள் டிசைன் கொண்ட Intel Quartus Prime கோப்புறைக்கு செல்லவும்ample அடைவு.
  2. Intel Quartus Prime திட்டத்தைத் திறக்கவும் file, (.qpf).
  3. தொகுப்பைத் தொடங்க, செயலாக்கம் ➤ தொகுப்பைத் தொடங்கு என்பதைக் கிளிக் செய்யவும். தொகுப்பை வெற்றிகரமாக முடிப்பது ஒரு .sof ஐ உருவாக்குகிறது file, இது வடிவமைப்பை வன்பொருளில் இயக்க உதவுகிறது.
  4. தொகுக்கப்பட்ட வடிவமைப்புடன் உங்கள் சாதனத்தை நிரல் செய்ய, கருவிகள் ➤ புரோகிராமர் என்பதைக் கிளிக் செய்வதன் மூலம் புரோகிராமரைத் திறக்கவும்.
  5. புரோகிராமரில், ஆதரிக்கப்படும் சாதனங்களைக் கண்டறிய தானியங்கு கண்டறி என்பதைக் கிளிக் செய்யவும்.
  6. Intel Stratix 10 சாதனத்தைத் தேர்ந்தெடுத்து, மாற்று என்பதைத் தேர்ந்தெடுக்கவும் File.
  7. உருவாக்கப்பட்ட ed_synth.sof க்கு செல்லவும் file மற்றும் திற என்பதைத் தேர்ந்தெடுக்கவும்.
  8. Intel Stratix 10 சாதனத்தை நிரலாக்கத் தொடங்க ஸ்டார்ட் என்பதைக் கிளிக் செய்யவும். சாதனம் வெற்றிகரமாக நிரல்படுத்தப்பட்டால், சாளரத்தின் மேல் வலதுபுறத்தில் உள்ள முன்னேற்றப் பட்டி 100% (வெற்றிகரமானது) என்பதைக் குறிக்க வேண்டும்.

Intel Stratix 10 EMIF டிசைனை பிழைத்திருத்தம் Example
EMIF பிழைத்திருத்த கருவித்தொகுப்பு வெளிப்புற நினைவக இடைமுக வடிவமைப்புகளை பிழைத்திருத்தத்தில் உதவுகிறது. டூல்கிட் படிக்க மற்றும் எழுதும் விளிம்புகளைக் காட்டவும் கண் வரைபடங்களை உருவாக்கவும் உங்களை அனுமதிக்கிறது. Intel Stratix 10 டெவலப்மென்ட் கிட்டை நீங்கள் நிரல் செய்த பிறகு, EMIF பிழைத்திருத்த கருவித்தொகுதியைப் பயன்படுத்தி அதன் செயல்பாட்டைச் சரிபார்க்கலாம்.

  1. EMIF பிழைத்திருத்த கருவித்தொகுப்பைத் தொடங்க, கருவிகள் ➤ கணினி பிழைத்திருத்த கருவிகள் ➤ வெளிப்புற நினைவக இடைமுக கருவித்தொகுப்புக்கு செல்லவும்.
  2. இணைப்புகளைத் தொடங்கு என்பதைக் கிளிக் செய்யவும்.
  3. திட்டத்தை சாதனத்துடன் இணைக்கவும் என்பதைக் கிளிக் செய்யவும். ஒரு சாளரம் தோன்றும்; சரியான சாதனம் தேர்ந்தெடுக்கப்பட்டதா மற்றும் சரியான .sof என்பதை சரிபார்க்கவும் file தேர்வு செய்யப்படுகிறது.
  4. நினைவக இடைமுக இணைப்பை உருவாக்கு என்பதைக் கிளிக் செய்யவும். சரி என்பதைக் கிளிக் செய்வதன் மூலம் இயல்புநிலை அமைப்புகளை ஏற்கவும்.

Intel Stratix 10 டெவலப்மென்ட் கிட் இப்போது EMIF டீபக் டூல்கிட் உடன் செயல்படும் வகையில் அமைக்கப்பட்டுள்ளது, மேலும் தொடர்புடைய விருப்பத்தில் இருமுறை கிளிக் செய்வதன் மூலம் பின்வரும் அறிக்கைகளில் ஏதேனும் ஒன்றை நீங்கள் உருவாக்கலாம்:

  • அளவுத்திருத்தத்தை மீண்டும் இயக்கவும். ஒவ்வொரு DQ/DQS பின்னுக்கான விளிம்புகளுடன் ஒரு DQ/DQS குழுவிற்கான அளவுத்திருத்த நிலையை சுருக்கமாக ஒரு அளவுத்திருத்த அறிக்கையை உருவாக்குகிறது.
  • டிரைவர் மார்ஜினிங். I/O பின்னுக்கு படிக்க மற்றும் எழுதும் விளிம்புகளை சுருக்கமாக ஒரு அறிக்கையை உருவாக்குகிறது. இது அளவுத்திருத்த மார்ஜினிங்கிலிருந்து வேறுபடுகிறது, ஏனெனில் இயக்கி ஓரம் என்பது அளவுத்திருத்தத்தின் போது அல்லாமல் பயனர் பயன்முறை போக்குவரத்தின் போது பிடிக்கப்படுகிறது.
  • கண் வரைபடத்தை உருவாக்கவும். அளவுத்திருத்த தரவு வடிவங்களின் அடிப்படையில் ஒவ்வொரு DQ பின்னுக்கும் படிக்கவும் எழுதவும் கண் வரைபடங்களை உருவாக்குகிறது.
  • அளவீடு முடித்தல். வெவ்வேறு முடிவு மதிப்புகளை ஸ்வீப் செய்து, ஒவ்வொரு முடிவு மதிப்பும் வழங்கும் விளிம்புகளைப் புகாரளிக்கும். நினைவக இடைமுகத்திற்கான உகந்த முடிவைத் தேர்ந்தெடுக்க இந்த அம்சத்தைப் பயன்படுத்தவும்.

தொடர்புடைய தகவல்
Intel Stratix 10 EMIF IP பிழைத்திருத்தம்

வடிவமைப்பு முன்னாள்ample எக்ஸ்டர்னல் மெமரி இன்டர்ஃபேஸ்களுக்கான விளக்கம் Intel Stratix 10 FPGA IP

உங்கள் EMIF ஐபியை அளவுருவாக்கி உருவாக்கும்போது, ​​சிமுலேஷன் மற்றும் தொகுப்புக்கான கோப்பகங்களை கணினி உருவாக்குகிறது என்பதை நீங்கள் குறிப்பிடலாம். file அமைக்கிறது மற்றும் உருவாக்குகிறது file தானாகவே அமைகிறது. Ex என்பதன் கீழ் சிமுலேஷன் அல்லது சின்தசிஸைத் தேர்ந்தெடுத்தால்ample வடிவமைப்பு Fileமுன்னாள் மீது கள்ample வடிவமைப்புகள் தாவலில், கணினி ஒரு முழுமையான உருவகப்படுத்துதலை உருவாக்குகிறது file தொகுப்பு அல்லது ஒரு முழுமையான தொகுப்பு file உங்கள் தேர்வுக்கு ஏற்ப அமைக்கவும்.

தொகுப்பு Example வடிவமைப்பு

தொகுப்பு முன்னாள்ample வடிவமைப்பு கீழே உள்ள படத்தில் காட்டப்பட்டுள்ள முக்கிய தொகுதிகளைக் கொண்டுள்ளது.

  • ஒரு ட்ராஃபிக் ஜெனரேட்டர், இது ஒருங்கிணைக்கக்கூடிய Avalon®-MM example இயக்கி என்பது ஒரு போலி-சீரற்ற வடிவத்தைப் படிக்கும் மற்றும் அளவுரு எண் முகவரிகளுக்கு எழுதும். ட்ராஃபிக் ஜெனரேட்டர் நினைவகத்திலிருந்து படிக்கப்படும் தரவைக் கண்காணிக்கிறது, அது எழுதப்பட்ட தரவுடன் பொருந்துகிறது என்பதை உறுதிப்படுத்துகிறது மற்றும் இல்லையெனில் தோல்வியை உறுதிப்படுத்துகிறது.
  • நினைவக இடைமுகத்தின் ஒரு உதாரணம், இதில் பின்வருவன அடங்கும்:
    • Avalon-MM இடைமுகம் மற்றும் AFI இடைமுகம் ஆகியவற்றுக்கு இடையே ஒரு நினைவகக் கட்டுப்படுத்தி.
    • PHY, இது மெமரி கன்ட்ரோலர் மற்றும் வெளிப்புற நினைவக சாதனங்களுக்கு இடையில் படிக்க மற்றும் எழுதும் செயல்பாடுகளைச் செய்ய இடைமுகமாக செயல்படுகிறது.

படம் 6. தொகுப்பு Example வடிவமைப்புவெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig16

நீங்கள் பிங் பாங் PHY அம்சத்தைப் பயன்படுத்துகிறீர்கள் என்றால், தொகுப்பு முன்னாள்ampபின்வரும் படத்தில் காட்டப்பட்டுள்ளபடி, இரண்டு சுயாதீன கட்டுப்படுத்திகள் மற்றும் ஒரு பொதுவான PHY மூலம் இரண்டு சுயாதீன நினைவக சாதனங்களுக்கு கட்டளைகளை வழங்கும் இரண்டு போக்குவரத்து ஜெனரேட்டர்கள் le வடிவமைப்பில் அடங்கும்.

படம் 7. தொகுப்பு Exampபிங் பாங் PHY க்கான வடிவமைப்புவெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig17

நீங்கள் RLDRAM 3 ஐப் பயன்படுத்துகிறீர்கள் என்றால், தொகுப்பில் உள்ள ட்ராஃபிக் ஜெனரேட்டர் exampபின்வரும் படத்தில் காட்டப்பட்டுள்ளபடி, le வடிவமைப்பு AFI ஐப் பயன்படுத்தி நேரடியாக PHY உடன் தொடர்பு கொள்கிறது.

படம் 8. தொகுப்பு ExampRLDRAM 3 இடைமுகங்களுக்கான வடிவமைப்புவெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig18

குறிப்பு: ஒன்று அல்லது அதற்கு மேற்பட்ட PLL பகிர்வு முறை, DLL பகிர்வு முறை அல்லது OCT பகிர்வு முறை அளவுருக்கள் பகிர்வு இல்லை என்பதைத் தவிர வேறு எந்த மதிப்பிலும் அமைக்கப்பட்டால், தொகுப்பு முன்னாள்ample வடிவமைப்பு இரண்டு போக்குவரத்து ஜெனரேட்டர்/மெமரி இடைமுக நிகழ்வுகளைக் கொண்டிருக்கும். இரண்டு ட்ராஃபிக் ஜெனரேட்டர்/மெமரி இன்டர்ஃபேஸ் நிகழ்வுகள், அளவுரு அமைப்புகளால் வரையறுக்கப்பட்ட பகிரப்பட்ட PLL/DLL/OCT இணைப்புகளால் மட்டுமே தொடர்புடையவை. டிராஃபிக் ஜெனரேட்டர்/மெமரி இன்டர்ஃபேஸ் நிகழ்வுகள் உங்கள் சொந்த வடிவமைப்புகளில் அத்தகைய இணைப்புகளை எவ்வாறு உருவாக்கலாம் என்பதை நிரூபிக்கிறது.
குறிப்பு: இன்டெல் குவார்டஸ் பிரைம் ஸ்டாண்டர்ட் எடிஷன் பயனர் கையேட்டில் விவரிக்கப்பட்டுள்ளபடி மூன்றாம் தரப்பு தொகுப்பு ஓட்டம்: மூன்றாம் தரப்பு தொகுப்பு என்பது EMIF IPக்கான ஆதரவு ஓட்டம் அல்ல.
தொடர்புடைய தகவல்
ஒருங்கிணைக்கக்கூடிய EMIF வடிவமைப்பை உருவாக்குதல் Exampலீ அன்று

உருவகப்படுத்துதல் Example வடிவமைப்பு
உருவகப்படுத்துதல் முன்னாள்ample வடிவமைப்பு பின்வரும் படத்தில் காட்டப்பட்டுள்ள முக்கிய தொகுதிகளைக் கொண்டுள்ளது.

  • தொகுப்பின் ஒரு உதாரணம் example வடிவமைப்பு. முந்தைய பிரிவில் விவரிக்கப்பட்டுள்ளபடி, தொகுப்பு முன்னாள்ample டிசைனில் ட்ராஃபிக் ஜெனரேட்டர் மற்றும் நினைவக இடைமுகத்தின் உதாரணம் உள்ளது. விரைவான உருவகப்படுத்துதலுக்குத் தகுந்தாற்போல் இந்த தொகுதிகள் சுருக்க உருவகப்படுத்துதல் மாதிரிகளுக்கு இயல்புநிலையாக இருக்கும்.
  • ஒரு நினைவக மாதிரி, இது நினைவக நெறிமுறை விவரக்குறிப்புகளை கடைபிடிக்கும் பொதுவான மாதிரியாக செயல்படுகிறது. அடிக்கடி, நினைவக விற்பனையாளர்கள் அவர்களின் குறிப்பிட்ட நினைவக கூறுகளுக்கு உருவகப்படுத்துதல் மாதிரிகளை வழங்குகிறார்கள், அவற்றை நீங்கள் அவர்களிடமிருந்து பதிவிறக்கம் செய்யலாம். webதளங்கள்.
  • ஒரு நிலை சரிபார்ப்பு, இது வெளிப்புற நினைவக இடைமுகம் IP மற்றும் ட்ராஃபிக் ஜெனரேட்டரிலிருந்து நிலை சிக்னல்களை கண்காணிக்கிறது, இது ஒட்டுமொத்த பாஸ் அல்லது தோல்வி நிலையைக் குறிக்கும்.

படம் 9. உருவகப்படுத்துதல் Example வடிவமைப்புவெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig19

நீங்கள் பிங் பாங் PHY அம்சத்தைப் பயன்படுத்துகிறீர்கள் என்றால், சிமுலேஷன் exampபின்வரும் படத்தில் காட்டப்பட்டுள்ளபடி, இரண்டு சுயாதீன கட்டுப்படுத்திகள் மற்றும் ஒரு பொதுவான PHY மூலம் இரண்டு சுயாதீன நினைவக சாதனங்களுக்கு கட்டளைகளை வழங்கும் இரண்டு போக்குவரத்து ஜெனரேட்டர்கள் le வடிவமைப்பில் அடங்கும்.

படம் 10. உருவகப்படுத்துதல் Exampபிங் பாங் PHY க்கான வடிவமைப்புவெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig20

நீங்கள் RLDRAM 3 ஐப் பயன்படுத்துகிறீர்கள் என்றால், சிமுலேஷனில் உள்ள ட்ராஃபிக் ஜெனரேட்டர் exampபின்வரும் படத்தில் காட்டப்பட்டுள்ளபடி, le வடிவமைப்பு AFI ஐப் பயன்படுத்தி நேரடியாக PHY உடன் தொடர்பு கொள்கிறது.

படம் 11. உருவகப்படுத்துதல் ExampRLDRAM 3 இடைமுகங்களுக்கான வடிவமைப்புவெளிப்புற-நினைவக-இடைமுகங்கள்-இன்டெல்-ஸ்ட்ராடிக்ஸ்-10-FPGA-IP-Design-Example-fig21

தொடர்புடைய தகவல்
EMIF வடிவமைப்பை உருவாக்குதல் Example for Simulation on

Example வடிவமைப்புகள் இடைமுக தாவல்
அளவுரு எடிட்டரில் ஒரு Example டிசைன்ஸ் டேப், இது உங்கள் முன்னாள் நபரை அளவுருவாக்கி உருவாக்க அனுமதிக்கிறதுample designs.l
கிடைக்கும் Example வடிவமைப்புகள் பிரிவு
தேர்ந்தெடு வடிவமைப்பு இழுத்தல் நீங்கள் விரும்பிய முன்னாள் தேர்ந்தெடுக்க அனுமதிக்கிறதுample வடிவமைப்பு. தற்போது, ​​EMIF Example டிசைன் மட்டுமே கிடைக்கக்கூடிய தேர்வாகும், மேலும் இது முன்னிருப்பாக தேர்ந்தெடுக்கப்பட்டது.

வெளிப்புற நினைவக இடைமுகங்களுக்கான ஆவண திருத்த வரலாறு Intel Stratix 10 FPGA IP வடிவமைப்பு Example பயனர் வழிகாட்டி

ஆவணப் பதிப்பு இன்டெல் குவார்டஸ் பிரைம் பதிப்பு மாற்றங்கள்
2021.03.29 21.1 • இல் Example வடிவமைப்பு விரைவான தொடக்கம் அத்தியாயம், NCSim* சிமுலேட்டருக்கான குறிப்புகளை அகற்றியது.
2018.09.24 18.1 • இல் புதுப்பிக்கப்பட்ட புள்ளிவிவரங்கள் ஒருங்கிணைக்கக்கூடிய EMIF வடிவமைப்பை உருவாக்குதல் Example மற்றும் EMIF வடிவமைப்பை உருவாக்குதல் Exampஉருவகப்படுத்துதலுக்கான le தலைப்புகள்.
2018.05.07 18.0 • இதிலிருந்து ஆவணத்தின் தலைப்பு மாற்றப்பட்டது Intel Stratix 10 வெளிப்புற நினைவக இடைமுகங்கள் IP வடிவமைப்பு Example பயனர் வழிகாட்டி செய்ய வெளிப்புற நினைவக இடைமுகங்கள் Intel Stratix 10 FPGA IP வடிவமைப்பு Example பயனர் வழிகாட்டி.

• புல்லட் புள்ளிகள் சரி செய்யப்பட்டன முடிந்துவிட்டதுview பிரிவு Intel Stratix 10 EMIF IPக்கான பின் பிளேஸ்மென்ட் தலைப்பு.

தேதி பதிப்பு மாற்றங்கள்
நவம்பர் 2017 2017.11.06 ஆரம்ப வெளியீடு.

இன்டெல் கார்ப்பரேஷன். அனைத்து உரிமைகளும் பாதுகாக்கப்பட்டவை. இன்டெல், இன்டெல் லோகோ மற்றும் பிற இன்டெல் குறிகள் இன்டெல் கார்ப்பரேஷன் அல்லது அதன் துணை நிறுவனங்களின் வர்த்தக முத்திரைகள். இன்டெல் அதன் FPGA மற்றும் செமிகண்டக்டர் தயாரிப்புகளின் செயல்திறன் இன்டெல்லின் நிலையான உத்தரவாதத்தின்படி தற்போதைய விவரக்குறிப்புகளுக்கு உத்தரவாதம் அளிக்கிறது, ஆனால் எந்த நேரத்திலும் அறிவிப்பு இல்லாமல் எந்த தயாரிப்புகள் மற்றும் சேவைகளில் மாற்றங்களைச் செய்வதற்கான உரிமையை கொண்டுள்ளது. Intel எழுத்துப்பூர்வமாக ஒப்புக்கொண்டதைத் தவிர, இங்கு விவரிக்கப்பட்டுள்ள எந்தவொரு தகவல், தயாரிப்பு அல்லது சேவையின் பயன்பாடு அல்லது பயன்பாட்டிலிருந்து எழும் எந்தப் பொறுப்பு அல்லது பொறுப்பையும் இன்டெல் ஏற்காது. Intel வாடிக்கையாளர்கள் வெளியிடப்பட்ட எந்த தகவலையும் நம்புவதற்கு முன் மற்றும் தயாரிப்புகள் அல்லது சேவைகளுக்கான ஆர்டர்களை வழங்குவதற்கு முன்பு சாதன விவரக்குறிப்புகளின் சமீபத்திய பதிப்பைப் பெற அறிவுறுத்தப்படுகிறார்கள். *பிற பெயர்கள் மற்றும் பிராண்டுகள் மற்றவர்களின் சொத்தாக உரிமை கோரப்படலாம்.

ஆவணங்கள் / ஆதாரங்கள்

இன்டெல் வெளிப்புற நினைவக இடைமுகங்கள் Intel Stratix 10 FPGA IP வடிவமைப்பு Example [pdf] பயனர் வழிகாட்டி
வெளிப்புற நினைவக இடைமுகங்கள் Intel Stratix 10 FPGA IP வடிவமைப்பு Example, வெளிப்புற, நினைவக இடைமுகங்கள் Intel Stratix 10 FPGA IP வடிவமைப்பு Example, Intel Stratix 10 FPGA IP வடிவமைப்பு Example, 10 FPGA IP வடிவமைப்பு Example

குறிப்புகள்

கருத்து தெரிவிக்கவும்

உங்கள் மின்னஞ்சல் முகவரி வெளியிடப்படாது. தேவையான புலங்கள் குறிக்கப்பட்டுள்ளன *