SmartFusion2
Назоратчии DDR ва нозири силсилавии баландсуръат
Методологияи ибтидоӣ
Дастури корбар
Муқаддима
Ҳангоми сохтани тарроҳӣ бо истифода аз дастгоҳи SmartFusion2, агар шумо яке аз ду контроллерҳои DDR (FDDR ё MDDR) ё ягон блоки контролери Serial High Speed (SERDESIF) -ро истифода баред, шумо бояд регистрҳои конфигуратсияи ин блокҳоро дар вақти кор оғоз кунед. истифода бурдан мумкин аст. Барои мисолample, барои контролери DDR, шумо бояд режими DDR (DDR3 / DDR2 / LPDDR), паҳнои PHY, ҳолати таркиш ва ECC -ро муқаррар кунед.
Ба ҳамин монанд, барои блоки SERDESIF, ки ҳамчун нуқтаи ниҳоии PCIe истифода мешавад, шумо бояд PIE BAR-ро ба равзанаи AXI (ё AHB) насб кунед.
Ин ҳуҷҷат қадамҳои заруриро барои эҷоди тарҳи Libero тавсиф мекунад, ки ба таври худкор контроллери DDR ва блокҳои SERDESIF-ро ҳангоми фаъол шудан оғоз мекунад. Он инчунин тавсиф мекунад, ки чӣ гуна коди нармафзорро аз Libero SOC тавлид кардан мумкин аст, ки дар ҷараёни тарҳрезии дохилӣ истифода мешавад.
Аввал тавсифи муфассали назарияи амалиётҳо дода мешавад.
Дар фасли навбатӣ тарзи сохтани чунин тарроҳӣ бо истифода аз Libero SoC System Builder, як воситаи пуриқтидори тарроҳӣ тасвир шудааст, ки дар қатори дигар хусусиятҳо, агар шумо дар тарҳрезии худ блокҳои DDR ё SERDESIF-ро истифода баред, барои шумо ҳалли "ифтитоҳиро" эҷод мекунад.
Фасли навбатӣ тасвир мекунад, ки чӣ гуна як ҳалли мукаммали "оғозсозӣ" -ро бидуни истифодаи SmartFusion2 System Builder якҷоя кардан мумкин аст. Ин кӯмак мекунад, ки чӣ кор кардан лозим аст, агар шумо намехоҳед, ки Системасозро истифода баред ва инчунин тавсиф мекунад, ки асбоби Созандаи Система воқеан барои шумо чӣ тавлид мекунад. Ин бахш муроҷиат мекунад:
- Эҷоди маълумоти конфигуратсия барои контроллери DDR ва регистрҳои конфигуратсияи SERDESIF
- Эҷоди мантиқи FPGA барои интиқоли маълумоти конфигуратсия ба регистрҳои гуногуни конфигуратсияи ASIC лозим аст
Дар охир мо тавлидшударо тавсиф мекунем fileмарбут ба:
- Эҷоди нармафзори нармафзори 'initialization' ҳалли.
- Моделсозии тарроҳӣ барои ҳалли DDR 'initialization'.
Барои тафсилот дар бораи контролери DDR ва регистрҳои конфигуратсияи SERDESIF, ба Дастури корбар Microsemi SmartFusion2 Serial ва DDR интерфейсҳои баландсуръат.
Назарияи амалиёт
Ҳалли ибтидосозии периферӣ ҷузъҳои асосии зеринро истифода мебарад:
- Функсияи CMSIS SystemInit (), ки дар Cortex-M3 кор мекунад ва раванди оғозёбиро ташкил мекунад.
- Асоси нармафзори IP CoreConfigP, ки регистрҳои конфигуратсияи перифериҳоро оғоз мекунад.
- Асоси нармафзори IP CoreResetP, ки пайдарпаии барқароркунии MSS, контроллерҳои DDR ва блокҳои SERDESIF-ро идора мекунад.
Раванди оғозкунии периферӣ чунин кор мекунад:
- Ҳангоми аз нав барқароркунӣ, Cortex-M3 функсияи CMSIS SystemInit() -ро иҷро мекунад. Ин функсия ба таври худкор пеш аз иҷрои вазифаи main() барнома иҷро мешавад.
Сигнали баромади CoreResetP MSS_HPMS_READY дар оғози раванди оғозсозӣ тасдиқ карда мешавад, ки нишон медиҳад, ки MSS ва ҳама таҷҳизоти канорӣ (ба истиснои MDDR) барои муошират омодаанд. - Функсияи SystemInit() маълумоти конфигуратсияро ба контроллерҳои DDR ва регистрҳои конфигуратсияи SERDESIF тавассути автобуси MSS FIC_2 APB3 менависад. Ин интерфейс ба ядрои нарми CoreConfigP, ки дар матои FPGA сохта шудааст, пайваст карда шудааст.
- Пас аз танзими ҳамаи регистрҳо, функсияи SystemInit() ба регистрҳои идоракунии CoreConfigP менависад, то анҷоми марҳилаи конфигуратсияи реестрро нишон диҳад; Пас аз он сигналҳои баромади CoreConfigP CONFIG1_DONE ва CONIG2_DONE тасдиқ карда мешаванд.
Ду марҳилаи конфигуратсияи реестр (CONFIG1 ва CONFIG2) вобаста ба таҷҳизоти периферии дар тарҳ истифодашуда мавҷуд аст. - Агар як ё ҳардуи MDDR/FDDR истифода шаванд ва ҳеҷ яке аз блокҳои SERDESIF дар тарҳ истифода нашаванд, танҳо як марҳилаи конфигуратсияи регистр мавҷуд аст. Ҳарду сигналҳои баромади CoreConfigP CONFIG1_DONE ва CONIG2_DONE бе ягон интизорӣ/таъхир пайи дигар тасдиқ карда мешаванд.
Агар дар тарҳ як ё якчанд блокҳои SERDESIF дар реҷаи ғайри PCIe истифода шаванд, танҳо як марҳилаи конфигуратсияи регистр мавҷуд аст. CONFIG1_DONE ва CONIG2_DONE бе ягон интизорӣ/таъхир пайи дигар тасдиқ карда мешаванд.
Агар дар тарҳ як ё якчанд блокҳои SERDESIF дар реҷаи PCIe истифода шаванд, ду марҳилаи конфигуратсияи регистр вуҷуд дорад. CONFIG1_DONE пас аз анҷоми марҳилаи якуми конфигуратсияи реестр тасдиқ карда мешавад. Дар ин марҳила системаи SERDESIF ва регистрҳои хатҳо танзим карда мешаванд. Агар SERDESIF дар ҳолати ғайри PCIE танзим шуда бошад, сигнали CONFIG2_DONE низ фавран тасдиқ карда мешавад. - Марҳилаи дуюми конфигуратсияи реестр пас аз он мегузарад (агар SERDESIF дар реҷаи PCIE танзим шуда бошад). Ҳодисаҳои мухталифе, ки дар марҳилаи дуюм рух медиҳанд, инҳоянд:
– CoreResetP сигналҳои PHY_RESET_N ва CORE_RESET_N-ро, ки ба ҳар як блоки истифодашудаи SERDESIF мувофиқанд, тасдиқ мекунад. Он инчунин сигнали баромади SDIF_RELEASED-ро пас аз аз нав танзимкунии ҳама блокҳои SERDESIF тасдиқ мекунад. Ин сигнали SDIF_RELEASED барои нишон додан ба CoreConfigP истифода мешавад, ки ядрои SERDESIF аз навсозӣ берун аст ва барои марҳилаи дуюми конфигуратсияи реестр омода аст.
– Пас аз тасдиқи сигнали SDIF_RELEASED, функсияи SystemInit() пурсишро барои тасдиқи PMA_READY дар хати мувофиқи SERDESIF оғоз мекунад. Пас аз тасдиқи PMA_READY, маҷмӯи дуюми регистрҳои SERDESIF (регистрҳои PCIE) тавассути функсияи SystemInit() танзим/навишта мешавад. - Пас аз танзими ҳамаи регистрҳои PCIE, функсияи SystemInit() ба регистрҳои назоратии CoreConfigP менависад, то анҷоми марҳилаи дуюми конфигуратсияи реестрро нишон диҳад; пас сигнали баромади CoreConfigP CONIG2_DONE тасдиқ карда мешавад.
- Ба ғайр аз тасдиқҳо/тасдиқҳои дар боло зикршуда, CoreResetP инчунин оғозкунии блокҳои гуногунро тавассути иҷрои вазифаҳои зерин идора мекунад:
- Бекор кардани барқароркунии асосии FDDR
– Бекор кардани SERDESIF барқарорсозии PHY ва CORE-ро блок мекунад
- Мониторинги сигнали қулфи FDDR PLL (FPLL). FPLL бояд баста бошад, то кафолат диҳад, ки интерфейси додаҳои FDDR AXI/AHBLite ва матоъҳои FPGA дуруст муошират карда метавонанд.
– Мониторинги сигналҳои блоки SERDESIF PLL (SPLL). SPLL бояд қулф шуда бошад, то кафолат диҳад, ки SERDESIF интерфейси AXI/AHBLite (режими PCIe) ё интерфейси XAUI-ро блок мекунад, метавонад бо матоъҳои FPGA дуруст муошират кунад.
- Мунтазири муқаррар шудани хотираҳои DDR-и беруна ва барои дастрасӣ ба контроллерҳои DDR. - Вақте ки ҳамаи дастгоҳҳои периферӣ оғозкунии худро анҷом доданд, CoreResetP сигнали INIT_DONE-ро тасдиқ мекунад; пас феҳристи дохилии CoreConfigP INIT_DONE тасдиқ карда мешавад.
Агар як ё ҳардуи MDDR/FDDR истифода шавад ва вақти оғозкунии DDR расида бошад, сигнали баромади CoreResetP DDR_READY тасдиқ карда мешавад. Тасдиқи ин сигнали DDR_READY-ро метавон ҳамчун нишонаи омодагии DDR (MDDR/FDDR) барои муошират назорат кард.
Агар як ё якчанд блокҳои SERDESIF истифода шаванд ва марҳилаи дуюми конфигуратсияи регистр бомуваффақият анҷом ёбад, сигнали баромади CoreResetP SDIF_READY тасдиқ карда мешавад. Тасдиқи ин сигнал SDIF_READY-ро метавон ҳамчун нишондиҳандаи он, ки ҳамаи блокҳои SERDESIF барои муошират омодаанд, назорат кардан мумкин аст. - Функсияи SystemInit(), ки интизори тасдиқи INIT_DONE буд, ба итмом мерасад ва функсияи асосии () барнома иҷро мешавад. Дар он вақт, ҳама контроллерҳои истифодашудаи DDR ва блокҳои SERDESIF оғоз карда шуданд ва барномаи нармафзор ва мантиқи матоъҳои FPGA метавонанд бо онҳо боэътимод муошират кунанд.
Методологияи дар ин ҳуҷҷат тавсифшуда ба Cortex-M3 такя мекунад, ки раванди оғозкуниро ҳамчун як қисми рамзи оғозкунии система, ки пеш аз функсияи асосии () барнома иҷро мешавад, иҷро мекунад.
Ба Диаграммаҳои ҷараён дар расми 1-1, расми 1-2 ва расми 1-3 барои қадамҳои ибтидоии FDDR/MDDR, SEREDES (ҳолати ғайри PCIe) ва SERDES (ҳолати PCIe) нигаред.
Тасвири 1-4 диаграммаи вақти оғозкунии перифериро нишон медиҳад.
![]() |
![]() |
Тасвири 1-3 • Диаграммаи ҷараёни оғозкунии SERDESIF (PCIe).
Тартиби оғозсозӣ, ки дар ин ҳуҷҷат тавсиф шудааст, аз шумо талаб мекунад, ки Cortex-M3-ро дар ҷараёни оғозсозӣ иҷро кунед, ҳатто агар шумо нақшаи иҷро кардани ягон кодро дар Cortex-M3 надоред. Шумо бояд як барномаи асосии миёнаравӣ эҷод кунед, ки ҳеҷ кор намекунад (халқаи оддӣ, масаланample) ва иҷрошавандаро дар хотираи ғайридавлатӣ (eNVM) бор кунед, то контроллерҳои DDR ва блокҳои SERDESIF ҳангоми боркунии Cortex-M3 оғоз карда шаванд.
Истифодаи Созандаи Система барои сохтани тарҳ бо истифода аз блокҳои DDR ва SERDESIF
SmartFusion2 System Builder як абзори пурқуввати тарроҳӣ мебошад, ки ба шумо барои дарёфти талаботи сатҳи системаатон кӯмак мекунад ва тарҳеро барои иҷрои ин талаботҳо тавлид мекунад. Функсияи хеле муҳими Созандаи Система ин эҷоди автоматии зерсистемаи Initialization перифери мебошад. “Истифодаи SmartDesign барои сохтани тарҳ бо истифода аз блокҳои DDR ва SERDESIF” дар саҳифаи 17 чӣ гуна эҷод кардани чунин ҳалли бидуни Созандаи Система ба таври муфассал тавсиф мекунад.
Агар шумо System Builder -ро истифода баред, шумо бояд вазифаҳои зеринро иҷро кунед, то тарҳеро созед, ки контроллерҳои DDR ва блокҳои SERDESIF-ро ҳангоми фаъолсозӣ оғоз мекунад:
- Дар саҳифаи Хусусиятҳои дастгоҳ (Расми 2-1), муайян кунед, ки кадом контроллерҳои DDR истифода мешаванд ва чанд блоки SERDESIF дар тарҳрезии шумо истифода мешаванд.
- Дар саҳифаи хотира, навъи DDR (DDR2/DDR3/LPDDR) ва маълумоти конфигуратсияро барои хотираҳои DDR берунии худ муайян кунед. Барои тафсилот ба бахши Саҳифаи хотира нигаред.
- Дар саҳифаи перифери, устоҳои матоъро, ки ҳамчун AHBLite/AXI танзим карда шудаанд, ба зерсистемаи Fabric DDR ва/ё зерсистемаи MSS DDR FIC (ихтиёрӣ) илова кунед.
- Дар саҳифаи Танзимоти соат, басомадҳои соатро барои зерсистемаҳои DDR муайян кунед.
- Мушаххасоти тарроҳии худро ба итмом расонед ва Анҷомро клик кунед. Ин тарҳи сохташудаи Созандаи Системаро тавлид мекунад, аз ҷумла мантиқи зарурӣ барои ҳалли "ифтитоҳсозӣ".
- Агар шумо блокҳои SERDESIF-ро истифода баред, шумо бояд блокҳои SERDESIF-ро дар тарҳрезии худ эҷод кунед ва бандарҳои ибтидоии онҳоро ба портҳои асосии тавлидкунандаи System Builder пайваст кунед.
Саҳифаи хусусиятҳои дастгоҳи созандаи система
Дар саҳифаи Хусусиятҳои дастгоҳ муайян кунед, ки кадом контроллерҳои DDR (MDDR ва/ё FDDR) истифода мешаванд ва чанд блоки SERDESIF дар тарҳрезии шумо истифода мешаванд (Расми 2-1).
Тасвири 2-1 • Саҳифаи хусусиятҳои дастгоҳи Созандаи система
Саҳифаи хотираи созандаи система
Барои истифодаи MSS DDR (MDDR) ё Fabric DDR (FDDR) аз рӯйхати афтанда Намуди хотираро интихоб кунед (Расми 2-2).
Расми 2-2 • Хотираи берунии MSS
Шумо бояд:
- Навъи DDR-ро интихоб кунед (DDR2, DDR3 ё LPDDR).
- Вақти ҷойгиркунии хотираи DDR-ро муайян кунед. Барои муқаррар кардани вақти дурусти танзимоти хотира бо хусусиятҳои хотираи DDR-и берунаи худ машварат кунед. Хотираи DDR метавонад дуруст оғоз накунад, агар вақти ҷойгиркунии хотира дуруст муқаррар карда нашавад.
- Ё маълумоти конфигуратсияи сабти DDR-ро ворид кунед ё Параметрҳои хотираи DDR-и худро танзим кунед. Барои тафсилот, ба Дастури корбар Microsemi SmartFusion2 Serial ва DDR интерфейсҳои баландсуръат.
Ин маълумот барои тавлиди реестри DDR BFM ва конфигуратсияи нармафзор истифода мешавад files тавре ки дар "Сохтан ва тартиб додани замимаи нармафзор" дар саҳифаи 26 ва "BFM" тавсиф шудааст Files Барои тақлид кардани тарҳ истифода мешавад” дар саҳифаи 27. Барои тафсилот дар бораи регистрҳои конфигуратсияи контроллерҳои DDR, ба Дастури корбар Microsemi SmartFusion2 Serial ва DDR интерфейсҳои баландсуръат.
Собиқample аз конфигуратсия file синтаксис дар расми 2-3 нишон дода шудааст. Номҳои реестри дар ин истифодашуда file ҳамон тавре ҳастанд, ки дар тавсиф шудаанд Дастури корбар Microsemi SmartFusion2 Serial ва DDR интерфейсҳои баландсуръат
Расми 2-3 • Конфигуратсия File Синтаксис Мисample
Саҳифаи периферии созандаи система
Дар саҳифаи Периферияҳо барои ҳар як контролери DDR зерсистемаи алоҳида эҷод карда мешавад (Зерсистемаи Fabric DDR барои FDDR ва Subsystem MSS DDR FIC барои MDDR). Шумо метавонед як ядрои Fabric AMBA Master (ҳамчун AXI/AHBLite танзим карда шудааст) ба ҳар яке аз ин зерсистемаҳо илова кунед, то дастрасии устои матоъ ба контроллерҳои DDR-ро фаъол созед. Ҳангоми тавлид, Созандаи Система ба таври худкор ядроҳои автобусро (вобаста ба намуди AMBA Master илова карда шудааст) ба вуҷуд меорад ва BIF-и асосии асосии автобус ва соатро нишон медиҳад ва пинҳои зерсистемаҳои мувофиқро (FDDR/MDDR) зери гурӯҳҳои мувофиқи пинҳо, ба боло. Ба шумо танҳо лозим аст, ки BIF-ро ба ядроҳои мувофиқи Fabric Master пайваст кунед, ки шумо дар тарроҳӣ эҷод мекунед. Дар мавриди MDDR, ба зерсистемаи MSS DDR FIC илова кардани ядрои Fabric AMBA Master ихтиёрӣ аст; Cortex-M3 устои пешфарз дар ин зерсистема аст. Тасвири 2-4 Саҳифаи периферивии Созандаи системаро нишон медиҳад.
Тасвири 2-4 • Саҳифаи периферии Созандаи система
Саҳифаи Танзимоти Соат Созандаи Система
Дар саҳифаи Танзимоти соат, барои ҳар як контролери DDR, шумо бояд басомадҳои соати марбут ба ҳар як зерсистемаи DDR (MDDR ва/ё FDDR) -ро муайян кунед.
Барои MDDR, шумо бояд нишон диҳед:
- MDDR_CLK - Ин соат басомади кори контроллери DDR-ро муайян мекунад ва бояд ба басомади соате, ки мехоҳед хотираи DDR-и берунии шумо кор кунад, мувофиқат кунад. Ин соат ҳамчун чандкаратаи M3_CLK муайян карда мешавад (Cortex-M3 ва MSS Main Clock, расми 2-5). MDDR_CLK бояд камтар аз 333 МГс бошад.
- DDR_FIC_CLK - Агар шумо инчунин дастрасии MDDR-ро аз матои FPGA интихоб карда бошед, шумо бояд DDR_FIC_CLK-ро муайян кунед. Ин басомади соат ҳамчун таносуби MDDR_CLK муайян карда мешавад ва бояд ба басомаде мувофиқат кунад, ки дар он зерсистемаи матоъҳои FPGA, ки ба MDDR дастрасӣ дорад, мувофиқат кунад.
Расми 2-5 • Соати асосии Cortex-M3 ва MSS; Соатҳои MDDR
Барои FDDR, шумо бояд нишон диҳед:
- FDDR_CLK - Басомади кори контроллери DDR-ро муайян мекунад ва бояд ба басомади соате, ки шумо мехоҳед хотираи DDR-и берунаатон кор кунед, мувофиқат кунад. Дар хотир доред, ки ин соат ҳамчун чандкаратаи M3_CLK муайян карда мешавад (MSS ва Cortex-M3, расми 2-5). FDDR_CLK бояд дар ҳудуди 20 МГс ва 333 МГс бошад.
- FDDR_SUBSYSTEM_CLK - Ин басомади соат ҳамчун таносуби FDDR_CLK муайян карда мешавад ва бояд ба басомаде, ки дар он зерсистемаи матоъҳои FPGA, ки ба FDDR дастрасӣ дорад, мувофиқат кунад.
Расми 2-6 • Соатҳои матоъии DDR
Танзимоти SERDESIF
Блокҳои SERDESIF дар тарҳи тавлидшудаи Система сохта нашудаанд. Аммо, барои ҳамаи блокҳои SERDESIF, сигналҳои оғозёбӣ дар интерфейси ядрои Система дастрасанд ва метавонанд ба ядроҳои SERDESIF дар сатҳи навбатии иерархия пайваст шаванд, тавре ки дар расми 2-7 нишон дода шудааст.Тасвири 2-7 • Пайвастагии оғозсозии периферии SERDESIF
Ба монанди регистрҳои конфигуратсияи DDR, ҳар як блоки SERDES инчунин регистрҳои конфигуратсияро дорад, ки бояд дар вақти кор бор карда шаванд. Шумо метавонед ин арзишҳои реестрро ворид кунед ё конфигуратори баландсуръати интерфейси силсилавӣ (Расми 2-8) истифода баред, то параметрҳои PCIe ё EPCS-и худро ворид кунед ва арзишҳои реестр ба таври худкор барои шумо ҳисоб карда мешаванд. Барои тафсилот, ба Дастури корбар SERDES Configurator.Расми 2-8 • Configurator интерфейси силсилавии баландсуръат
Пас аз он ки шумо мантиқи корбарии худро бо блоки Системасоз ва блоки SERDES ҳамгиро кардед, шумо метавонед SmartDesign-и сатҳи болоии худро эҷод кунед. Ин ҳама HDL ва BFM-ро тавлид мекунад fileс, ки барои амалӣ ва тақлид кардани тарҳи шумо заруранд. Пас шумо метавонед бо қисми боқимондаи ҷараёни тарроҳӣ идома диҳед.
Истифодаи SmartDesign барои сохтани тарҳ бо истифода аз блокҳои DDR ва SERDESIF
Ин бахш тасвир мекунад, ки чӣ гуна як ҳалли мукаммали "оғозсозӣ" -ро бидуни истифодаи SmartFusion2 System Builder якҷоя кардан мумкин аст. Мақсад аз он иборат аст, ки ба шумо дар фаҳмидани он, ки чӣ кор кардан лозим аст, агар шумо намехоҳед Созандаи системаро истифода баред. Ин бахш инчунин тасвир мекунад, ки асбоби System Builder воқеан барои шумо чӣ тавлид мекунад. Ин бахш шарҳ медиҳад, ки чӣ тавр:
- Маълумоти конфигуратсияро барои контролери DDR ва регистрҳои конфигуратсияи SERDESIF ворид кунед.
- Корҳои матоъро барои интиқоли додаҳои конфигуратсия ба контроллерҳои DDR ва регистрҳои конфигуратсияи SERDESIF лозима эҷод кунед ва пайваст кунед.
Конфигуратсияи нозири DDR
Контроллерҳои MSS DDR (MDDR) ва Fabric DDR (FDDR) бояд ба таври динамикӣ (дар вақти корӣ) конфигуратсия карда шаванд, то ба талаботи конфигуратсияи хотираи DDR берунӣ (ҳолати DDR, паҳнои PHY, ҳолати таркиш, ECC ва ғайра) мувофиқат кунанд. Маълумоте, ки дар конфигуратори MDDR/FDDR ворид шудааст, ба регистрҳои конфигуратсияи контроллер DDR тавассути функсияи CMSIS SystemInit() навишта мешавад. Конфигуратор дорои се ҷадвалбандии гуногун барои ворид кардани намудҳои гуногуни маълумоти конфигуратсия мебошад:
- Маълумоти умумӣ (ҳолати DDR, паҳнои маълумот, басомади соат, ECC, интерфейси матоъ, қувваи диск)
- Маълумоти ибтидоии хотира (дарозии таркиш, тартиби таркиш, режими вақт, таъхир ва ғ.)
- Маълумот дар бораи вақти хотира
Ба мушаххасоти хотираи DDR-и берунии худ муроҷиат кунед ва Назоратчии DDR-ро барои мувофиқ кардани талаботи хотираи DDR берунии худ танзим кунед.
Барои тафсилот дар бораи конфигуратсияи DDR, нигаред ба SmartFusion2 MSS DDR Дастури корбар танзимот.
Танзимоти SERDESIF
Блоки SERDES-ро дар рони SmartDesign ду маротиба клик кунед, то Конфигураторро барои танзими SERDES кушоед (Расми 3-1). Шумо метавонед ин арзишҳои реестрро ворид кунед ё конфигуратори SERDES-ро барои ворид кардани параметрҳои PCIe ё EPCS истифода баред ва арзишҳои реестр ба таври худкор барои шумо ҳисоб карда мешаванд. Барои тафсилот, ба Дастури корбар SERDES Configurator.Расми 3-1 • Configurator интерфейси силсилавии баландсуръат
Эҷоди зерсистемаи ибтидоии тарҳрезии FPGA
Барои оғоз кардани блокҳои DDR ва SERDESIF, шумо бояд зерсистемаи ибтидоиро дар матоъи FPGA эҷод кунед. Зерсистемаи оғозкунии матоъ FPGA маълумотро аз Cortex-M3 ба регистрҳои конфигуратсияи DDR ва SERDESIF интиқол медиҳад, пайдарпайии аз нав танзимкунии барои фаъол будани ин блокҳоро идора мекунад ва сигнал медиҳад, ки ин блокҳо барои муошират бо боқимондаи тарроҳии шумо омодаанд. Барои сохтани зерсистемаи оғозёбӣ, шумо бояд:
- FIC_2-ро дар дохили MSS танзим кунед
- Корҳои CoreConfigP ва CoreResetP -ро эҷод кунед ва танзим кунед
- Осциллятори RC-ро дар чип 25/50МГс насб кунед
- Макроси барқарорсозии система (SYSRESET) -ро эҷод кунед
- Ин ҷузъҳоро ба интерфейсҳои конфигуратсияи ҳар як дастгоҳи периферӣ, соатҳо, барқароркунӣ ва портҳои қулфи PLL пайваст кунед
Танзимоти MSS FIC_2 APB
Барои танзим кардани MSS FIC_2:
- Қуттии муколамаи конфигуратори FIC_2-ро аз конфигуратори MSS кушоед (Расми 3-2).
- Бо истифода аз Cortex-M3 Оғоз кардани дастгоҳҳои перифериро интихоб кунед.
- Вобаста аз системаи шумо, як ё ҳардуи қуттиҳои зеринро тафтиш кунед:
– MSS DDR
– Матоъ DDR ва/ё блокҳои SERDES - Хуб-ро пахш кунед ва барои тавлиди MSS идома диҳед (шумо метавонед ин амалро то он даме, ки MSS-ро ба талаботи тарҳрезии худ пурра танзим накунед, ба таъхир андозед). Портҳои FIC_2 (FIC_2_APB_MASTER, FIC_2_APB_M_PCLK ва FIC_2_APB_M_RESET_N) ҳоло дар интерфейси MSS кушода шудаанд ва онҳоро метавон ба ядроҳои CoreConfigP ва CoreResetP пайваст кард.
Тасвири 3-2 • Танзимгари MSS FIC_2
CoreConfigP
Барои танзим кардани CoreConfigP:
- CoreConfigP-ро дар SmartDesign-и худ эҷод кунед (одатан он чизе, ки дар он MSS эҷод шудааст).
Ин аслиро дар Каталоги Libero (дар зери дастгоҳҳои периферӣ) пайдо кардан мумкин аст. - Барои кушодани конфигуратор ядроро ду маротиба клик кунед.
- Ядро танзим кунед, то муайян кунед, ки кадом перифериҳоро оғоз кардан лозим аст (Расми 3-3)
Тасвири 3-3 • Қуттии муколамаи CoreConfigP
CoreResetP
Барои танзим кардани CoreResetP:
- CoreResetP-ро дар SmartDesign-и худ эҷод кунед (одатан он чизе, ки дар он MSS эҷод шудааст).
Ин аслиро дар Каталоги Libero, зери дастгоҳҳои периферӣ пайдо кардан мумкин аст. - Барои кушодани конфигуратор (расми 3-4) ядрои дохили Canvas SmartDesign -ро ду маротиба клик кунед.
- Асосро ба таври зерин танзим кунед:
– Рафтори азнавсозии берунаро муайян кунед (EXT_RESET_OUT тасдиқ карда шудааст). Яке аз чаҳор вариантро интихоб кунед:
o EXT_RESET_OUT ҳеҷ гоҳ тасдиқ карда намешавад
o EXT_RESET_OUT тасдиқ карда мешавад, агар барқароркунии барқ (POWER_ON_RESET_N) тасдиқ карда шавад
o EXT_RESET_OUT тасдиқ карда мешавад, агар FAB_RESET_N тасдиқ карда шавад
o EXT_RESET_OUT тасдиқ карда мешавад, агар барқароркунии барқ (POWER_ON_RESET_N) ё FAB_RESET_N тасдиқ карда шавад
– Ҳаҷми дастгоҳро муайян кунедtagд. Қимати интихобшуда бояд бо ҳаҷми мувофиқат кунадtage шумо дар қуттии муколамаи Танзимоти лоиҳаи Libero интихоб кардед.
– Қуттиҳои мувофиқро санҷед, то нишон диҳед, ки шумо кадом таҷҳизоти перифериро дар тарҳрезии худ истифода мекунед.
– Вақти танзимкунии хотираи DDR-и берунаро муайян кунед. Ин арзиши ҳадди аксар барои ҳамаи хотираҳои DDR дар барномаи шумо истифода мешавад (MDDR ва FDDR). Барои танзими ин параметр ба варақаи маълумоти фурӯшандаи хотираи берунаи DDR муроҷиат кунед. 200us арзиши хуби пешфарз барои хотираҳои DDR2 ва DDR3 аст, ки дар 200 МГс кор мекунанд. Ин як параметри хеле муҳим барои кафолат додани симулятсияи корӣ ва системаи корӣ дар кремний мебошад. Арзиши нодурусти вақти ҳисобкунӣ метавонад боиси хатогиҳои симулятсия гардад. Барои танзими ин параметр ба варақаи маълумоти фурӯшандаи хотираи DDR муроҷиат кунед.
– Барои ҳар як блоки SERDES дар тарҳи худ қуттиҳои мувофиқро қайд кунед, то нишон диҳед, ки оё:
o PCIe истифода мешавад
o Дастгирии PCIe Hot Reset лозим аст
o Дастгирии PCIe L2/P2 лозим аст
Шарҳ: Агар шумо 090 die(M2S090)-ро истифода баред ва тарҳи шумо SERDESIF-ро истифода барад, ба шумо лозим нест, ки ягон қуттиҳои зеринро тафтиш кунед: "Барои PCIe истифода мешавад", "Дастгирии PCIe HotReset" ва "Дастгирии PCIe L2/P2-ро дохил кунед". Агар шумо ягон дастгоҳи ғайри 090-ро истифода баред ва як ё якчанд блокҳои SERDESIF-ро истифода баред, шумо бояд ҳамаи чор қуттиҳои қайдро дар фасли мувофиқи SERDESIF тафтиш кунед.
Шарҳ: Барои тафсилот дар бораи имконоти дастрас дар ин конфигуратор, ба Дастури CoreResetP муроҷиат кунед.
Тасвири 3-4 • CoreResetPConfigurator
Таъсири осциллятори 25/50МГс
CoreConfigP ва CoreResetP аз ҷониби осциллятори RC 25/50MHz-и чипӣ танзим карда мешаванд. Шумо бояд осциллятори 25/50 МГсро ба кор баред ва онро ба ин ядроҳо пайваст кунед.
- Дар SmartDesign-и худ ядрои Chip Oscillators -ро насб кунед (одатан он чизе, ки дар он MSS сохта шудааст). Ин аслиро дар Каталоги Libero зери Соат ва Идоракунӣ пайдо кардан мумкин аст.
- Ин ядроро тавре танзим кунед, ки осциллятори RC матои FPGA-ро, тавре ки дар расми 3-5 нишон дода шудааст, меронад.
Тасвири 3-5 • Configurator Oscillators Chip
Барқарорсозии система (SYSRESET).
Макроси SYSRESET функсияи аз нав танзимкунии сатҳи дастгоҳро ба тарҳи шумо таъмин мекунад. Сигнали баромади POWER_ON_RESET_N ҳар вақте ки чип ба кор андохта мешавад ё пинҳои берунии DEVRST_N тасдиқ/таъсис карда мешавад (расми 3-6).
Макроси SYSRESET-ро дар SmartDesign-и худ эҷод кунед (одатан макросе, ки дар он MSS эҷод шудааст). Ин макросро дар Каталоги Libero дар зери Китобхонаи Макро пайдо кардан мумкин аст. Конфигуратсияи ин макрос лозим нест.
Расми 3-6 • Макроси SYSRESET
Пайвасти умумӣ
Пас аз он ки шумо ядроҳои MSS, FDDR, SERDESIF, OSC, SYSRESET, CoreConfigP ва CoreResetP-ро дар тарҳрезии худ эҷод ва танзим кардед, шумо бояд онҳоро барои ташкили зерсистемаи ибтидоии периферӣ пайваст кунед. Барои содда кардани тавсифи пайвастшавӣ дар ин ҳуҷҷат, он ба пайвасти роҳи конфигуратсияи APB3, ки бо пайвастҳои марбут ба CoreConfigP ва CoreResetP алоқаманд аст, шикаста мешавад.
Пайвастшавӣ бо роҳи конфигуратсияи маълумот
Тасвири 3-7 нишон медиҳад, ки чӣ тавр пайваст кардани CoreConfigP ба сигналҳои MSS FIC_2 ва интерфейсҳои конфигуратсияи мувофиқи APB3 перифери.
Ҷадвали 3-1 • Пайвастшавӣ бандари роҳи конфигуратсияи маълумот / BIF
АЗ Интерфейси порт/автобус (BIF)/ Қисмат |
БА Порт / Интерфейси автобус (BIF) / Компонент |
||
APB S пешакии Н/CoreConfigP | APB S ТАЪМИНИ Н/ SDIF<0/1/2/3> | APB S пешакии Н/ FDDR |
MDDR APB S PRESE TN/MSS |
APB S PCLK/CoreConfigP | APB S PCLK/SDIF | APB S PCLK/FDDR | MDDR APB S POLK/ MSS |
MDDR APBmsslave/CoreConfig | MDDR APB ҒУЛОМ (BIF) / MSS | ||
SDIF<0/1/2/ 3> APBmsslave/Config | APB SLAVE (BIF)/ SDIF<0/1/2/3> | ||
FDDR APBmsslave | APB SLAVE (BIF)/ FDDR | ||
FIC 2 APBmmaster/CoreConfigP | FIC 2 APB MASTER/ MSS |
Тасвири 3-7 • Пайвастшавӣ ба зерсистемаи FIC_2 APB3
Соатҳо ва барқароркунии пайвастшавӣ
Тасвири 3-8 нишон медиҳад, ки чӣ тавр пайваст кардани CoreResetP ба манбаъҳои азнавсозии беруна ва сигналҳои азнавсозии асосии периферияҳо. Он инчунин нишон медиҳад, ки чӣ тавр пайваст кардани CoreResetP ба сигналҳои ҳолати ҳамоҳангсозии соатҳои периферӣ (сигналҳои қулфи PLL). Илова бар ин, он нишон медиҳад, ки чӣ тавр CoreConfigP ва CoreResetP пайваст мешаванд.
Тасвири 3-8 • Пайвастшавӣ ба зерсистемаи асосии SF2Reset
Эҷод ва тартиб додани барномаи Firmware
Вақте ки шумо нармафзори нармафзорро аз LiberoSoC содир мекунед (Равзанаи ҷараёни тарҳрезӣ > Содироти нармафзор > Содироти нармафзор), Libero зеринро тавлид мекунад fileс дар /firmware/drivers_config/ папкаи sys_config:
- sys_config.c - Сохторҳои маълумотро дар бар мегирад, ки арзишҳои регистрҳои перифериро доранд.
- sys_config.h - Иҷозатҳои #define -ро дар бар мегирад, ки кадом перифериҳоро дар тарҳрезӣ истифода мебаранд ва бояд оғоз карда шаванд.
- sys_config_mddr_define.h – Маълумоти конфигуратсияи контроллери MDDR-ро дар бар мегирад, ки дар қуттии муколамаи конфигуратсияи регистрҳо ворид карда шудааст.
- sys_config_fddr_define.h – Маълумоти конфигуратсияи контроллери FDDR-ро дар бар мегирад, ки дар қуттии муколамаи конфигуратсияи регистрҳо ворид карда шудааст.
- sys_config_mss_clocks.h — Ин file дорои басомадҳои соати MSS, ки дар конфигуратори MSS CCC муайян шудааст. Ин басомадҳо аз ҷониби рамзи CMSIS барои таъмини маълумоти дурусти соат ба бисёре аз драйверҳои MSS истифода мешаванд, ки бояд ба басомади Соатҳои Периферии (PCLK) дастрасӣ дошта бошанд (масалан, тақсимкунандагони суръати интиқоли MSS UART вазифаи суръати интиқол ва басомади PCLK мебошанд. ).
- sys_config_SERDESIF_ .c - дорои SERDESIF_ сабти маълумоти конфигуратсияи дар давоми SERDESIF_ додашуда конфигуратсияи блок дар эҷоди тарҳ.
- sys_config_SERDESIF_ .ч – Изҳороти #define-ро дар бар мегирад, ки шумораи ҷуфтҳои конфигуратсияи регистр ва рақами хатеро, ки бояд барои PMA_READY пурсида шаванд (танҳо дар ҳолати PCIe) муайян мекунанд.
Инхо fileБарои дуруст тартиб додани рамзи CMSIS ва дорои маълумот дар бораи тарҳи ҷории шумо, аз ҷумла маълумоти конфигуратсияи периферӣ ва иттилооти конфигуратсияи соат барои MSS лозим аст.
Инҳоро таҳрир накунед fileба таври дастӣ; ҳар дафъае, ки ҷузъҳои SmartDesign дорои таҷҳизоти периферии мувофиқро тавлид мекунанд, онҳо ба ҷузъҳои мувофиқ/периферӣ сохта мешаванд. Агар ба маълумоти конфигуратсияи ягон дастгоҳи периферӣ ягон тағирот ворид карда шавад, шумо бояд лоиҳаҳои нармафзорро дубора содир кунед, то ки нармафзори навшуда files (нигаред ба рӯйхат дар боло) ба содирот / firmware/drivers_config/sys_config папка.
Ҳангоми содироти нармафзор, Libero SoC лоиҳаҳои нармафзорро эҷод мекунад: китобхонае, ки дар он конфигуратсияи тарроҳии шумост fileс ва ронандагон тартиб дода шудаанд.
Агар шумо лоиҳаи Эҷодро тафтиш кунед ҳангоми содироти нармафзор, як барномаи нармафзори SoftConsole/IAR/Keil барои нигоҳ доштани лоиҳаи барнома, ки дар он шумо метавонед main.c ва корбари C/H-ро таҳрир кунед, қуттии қайдкуниро эҷод мекунад. fileс. Лоиҳаи SoftConSole/IAR/Keil-ро кушоед, то коди CMSIS-ро дуруст тартиб диҳед ва барномаи нармафзори худро барои мувофиқ кардани тарҳи сахтафзори шумо дуруст танзим кунад.
BFM Files Барои тақлид кардани тарҳ истифода мешавад
Вақте ки шумо ҷузъҳои SmartDesign-ро тавлид мекунед, ки дорои таҷҳизоти периферии бо тарҳи шумо алоқаманданд, моделиронӣ fileс мувофиқи периферивии дахлдор дар тавлид карда мешаванд / директорияи симулятсия:
- test.bfm - BFM-и сатҳи олӣ file ки бори аввал ҳангоми ҳама гуна моделиронӣ, ки протсессори SmartFusion2 MSS Cortex-M3-ро машқ мекунад, иҷро карда мешавад. Он peripheral_init.bfm ва user.bfm -ро бо ин тартиб иҷро мекунад.
- MDDR_init.bfm - Агар тарҳи шумо MDDR-ро истифода барад, Libero онро тавлид мекунад file; он дорои фармонҳои навиштани BFM мебошад, ки ба сабтҳои сабти конфигуратсияи MSS DDR, ки шумо ворид кардаед (бо истифода аз қуттии муколамаи Таҳрири Реестрҳо ё дар GUI MSS_MDDR) ба регистрҳои MSS DDR Controller тақлид мекунад.
- FDDR_init.bfm - Агар тарҳи шумо FDDR-ро истифода барад, Libero онро тавлид мекунад file; он фармонҳои навиштани BFM-ро дар бар мегирад, ки навиштани маълумоти реестри конфигуратсияи Fabric DDR-ро, ки шумо ворид кардаед (бо истифода аз қуттии муколамаи Edit Registers ё дар FDDR GUI) ба регистрҳои Controller Fabric DDR тақлид мекунад.
- SERDESIF_ _init.bfm - Агар тарҳи шумо як ё якчанд блокҳои SERDESIF-ро истифода барад, Libero онро тавлид мекунад file барои ҳар як SERDESIF_ блокҳои истифодашуда; он дорои фармонҳои навиштани BFM мебошад, ки тақлид кардани навиштани маълумоти реестри конфигуратсияи SERDESIF, ки шумо ворид кардаед (бо истифода аз қуттии муколамаи Таҳрири Реестрҳо ё дар SERDESIF_ GUI) ба SERDESIF_ кайд мекунад. Агар блоки SERDESIF ҳамчун PCIe танзим карда шавад, ин file инчунин баъзе изҳороти #define дорад, ки иҷрои 2 марҳилаи конфигуратсияи реестрро бо тартиби комил назорат мекунанд.
- user.bfm - Фармонҳои корбарро дар бар мегирад. Ин фармонҳо пас аз анҷоми peripheral_init.bfm иҷро мешаванд. Инро таҳрир кунед file Барои ворид кардани фармонҳои BFM-и худ.
- SERDESIF_ _user.bfm - Фармонҳои корбарро дар бар мегирад. Инро таҳрир кунед file Барои ворид кардани фармонҳои BFM-и худ. Инро истифода баред, агар шумо SERDESIF_-ро танзим карда бошед блок дар ҳолати моделиронӣ BFM PCIe ва ҳамчун устоди AXI/AHBLite. Агар шумо SERDESIF_-ро танзим карда бошед дар ҳолати моделиронӣ RTL блок кунед, ба шумо ин лозим нест file.
Вақте ки шумо ҳар дафъа симулятсияро даъват мекунед, ду симулятсияи зерин fileс аз нав ба вучуд оварда мешаванд / директорияи симулятсия бо мундариҷаи навшуда:
- subsystem.bfm – Иҷозатҳои #define барои ҳар як периферии дар тарҳрезии шумо истифодашударо дар бар мегирад, ки қисмати мушаххаси peripheral_init.bfm-ро, ки мувофиқи ҳар як перифери иҷро карда мешавад, муайян мекунанд.
- operipheral_init.bfm – Дорои дорои тартиби BFM мебошад, ки ба CMSIS тақлид мекунад:: Функсияи SystemInit() дар Cortex-M3 пеш аз ворид шудан ба тартиби main() иҷро мешавад. Он маълумоти конфигуратсияро барои ҳама дастгоҳҳои периферии дар тарҳрезӣ истифодашуда ба регистрҳои конфигуратсияи периферии дуруст нусхабардорӣ мекунад ва сипас интизор мешавад, ки ҳама таҷҳизоти периферӣ пеш аз тасдиқ кардани он, ки шумо метавонед ин таҷҳизоти перифериро истифода баред, омода шаванд. Он MDDR_init.bfm ва FDDR_init.bfm -ро иҷро мекунад.
Бо истифода аз ин тавлидшуда files, контроллерҳои DDR дар тарроҳии шумо ба таври худкор танзим карда мешаванд, ки дар дастгоҳи SmartFusion2 чӣ рӯй медиҳад. Шумо метавонед user.bfm-ро таҳрир кунед file илова кардани ҳама гуна фармонҳое, ки барои тақлид кардани тарроҳии шумо лозиманд (Cortex-M3 устод аст). Ин фармонҳо пас аз ба кор андохтани дастгоҳҳои периферӣ иҷро мешаванд. test.bfm, subsystem.bfm, peripheral_init.bfm, MDDR_init.bfm, FDDR_init.bfm -ро таҳрир накунед fileс ва SERDESIF_ _init.bfm files.
Дастгирии маҳсулот
Microsemi SoC Products Group маҳсулоти худро бо хидматҳои гуногуни дастгирӣ дастгирӣ мекунад, аз ҷумла Хадамоти муштариён, Маркази дастгирии техникии муштариён, webсайт, почтаи электронӣ ва офисҳои фурӯш дар саросари ҷаҳон.
Ин замима маълумотро дар бораи тамос бо Microsemi SoC Products Group ва истифодаи ин хидматҳои дастгирӣ дар бар мегирад.
Хидмат ба муштари
Барои дастгирии ғайритехникии маҳсулот, ба монанди нархгузории маҳсулот, такмилдиҳии маҳсулот, маълумоти навсозӣ, ҳолати фармоиш ва иҷозат ба Хадамоти муштариён тамос гиред.
Аз Амрикои Шимолӣ занг занед 800.262.1060
Аз тамоми ҷаҳон занг занед 650.318.4460
Факс аз ҳар гӯшаи ҷаҳон, 408.643.6913
Маркази дастгирии техникии муштариён
Microsemi SoC Products Group Маркази дастгирии техникии муштариёнро бо муҳандисони баландихтисос, ки метавонанд ба саволҳои сахтафзор, нармафзор ва тарроҳии шумо дар бораи Маҳсулоти Microsemi SoC ҷавоб диҳанд, кор мекунанд. Маркази дастгирии техникии муштариён вақти зиёдро барои эҷоди қайдҳои барномавӣ, ҷавобҳо ба саволҳои маъмулии давраи тарроҳӣ, ҳуҷҷатгузории масъалаҳои маълум ва саволҳои гуногун сарф мекунад. Пас, пеш аз он ки бо мо тамос гиред, лутфан ба захираҳои онлайни мо муроҷиат кунед. Эҳтимол дорад, ки мо ба саволҳои шумо аллакай ҷавоб додаем.
Пуштибонии фаннӣ
Ба Дастгирии муштариён равед webсайт (www.microsemi.com/soc/support/search/default.aspx) барои маълумоти бештар ва дастгирии. Бисёр ҷавобҳо дар ҷустуҷӯ дастрасанд web Манбаъ диаграммаҳо, тасвирҳо ва истинодҳо ба дигар захираҳоро дар бар мегирад webсайт.
Webсайт
Шумо метавонед маълумоти гуногуни техникӣ ва ғайритехникиро дар саҳифаи хонагии SoC аз назар гузаронед, дар www.microsemi.com/soc.
Тамос бо Маркази дастгирии техникии муштариён
Инженерони баландихтисос дар маркази ёрии техникй кор мекунанд. Бо Маркази дастгирии техникӣ тавассути почтаи электронӣ ё тавассути Microsemi SoC Products Group тамос гирифтан мумкин аст webсайт.
Почтаи электронӣ
Шумо метавонед саволҳои техникии худро ба суроғаи почтаи электронии мо ирсол кунед ва тавассути почтаи электронӣ, факс ё телефон ҷавоб гиред. Инчунин, агар шумо мушкилоти тарроҳӣ дошта бошед, шумо метавонед тарроҳии худро ба почтаи электронӣ фиристед fileс барои гирифтани ёрй.
Мо дар давоми рӯз ҳисоби почтаи электрониро мунтазам назорат мекунем. Ҳангоми фиристодани дархости шумо ба мо, лутфан ном, номи ширкат ва маълумоти тамосии худро барои коркарди самараноки дархости шумо ҳатман дохил кунед.
Суроғаи почтаи электронии дастгирии техникӣ аст soc_tech@microsemi.com.
Ҳодисаҳои ман
Мизоҷони Microsemi SoC Products Group метавонанд парвандаҳои техникиро тавассути рафтан ба он онлайн пешниҳод ва пайгирӣ кунанд Ҳодисаҳои ман.
Берун аз ИМА
Мизоҷоне, ки берун аз минтақаҳои вақти ИМА ба кӯмак ниёз доранд, метавонанд тавассути почтаи электронӣ ба дастгирии техникӣ муроҷиат кунанд (soc_tech@microsemi.com) ё ба идораи фурӯши маҳаллӣ муроҷиат кунед. Рӯйхати офисҳои фурӯшро дар ин ҷо пайдо кардан мумкин аст www.microsemi.com/soc/company/contact/default.aspx.
Дастгирии техникии ITAR
Барои дастгирии техникӣ оид ба RH ва RT FPGAs, ки аз ҷониби Қоидаҳои Байналмилалии Қочоқи Силоҳ (ITAR) танзим карда мешаванд, тавассути мо тамос гиред. soc_tech_itar@microsemi.com. Интихобан, дар доираи парвандаҳои ман, Ҳа-ро дар рӯйхати афтанда ITAR интихоб кунед. Барои рӯйхати пурраи Microsemi FPGA-ҳои аз ҷониби ITAR танзимшаванда, ба ITAR муроҷиат кунед web саҳифа.
Microsemi Corporation (NASDAQ: MSCC) портфели ҳамаҷонибаи ҳалли нимноқилҳоро барои: аэрокосмос, мудофиа ва амният; корхона ва алока; ва бозорҳои энергетикаи саноатӣ ва алтернативӣ. Ба маҳсулот дастгоҳҳои аналогӣ ва RF-и баландсифат, эътимоднокии баланд, сигналҳои омехта ва микросхемаҳои интегралӣ RF, SoC-ҳои фармоишӣ, FPGA ва зерсистемаҳои мукаммал дохил мешаванд. Идораи марказии Microsemi дар Алисо Виеҷо, Калифорния ҷойгир аст. Маълумоти бештарро дар ин ҷо гиред www.microsemi.com.
© 2014 Microsemi Corporation. Ҳамаи ҳуқуқ маҳфуз аст. Microsemi ва логотипи Microsemi тамғаҳои тиҷоратии Microsemi Corporation мебошанд. Ҳама тамғаҳои молӣ ва тамғаҳои хидматрасонии дигар моликияти соҳибони мувофиқ мебошанд.
5-02-00384-1/08.14Идораи марказии Microsemi
Як корхона, Aliso Viejo CA 92656 ИМА
Дар дохили ИМА: +1 949-380-6100
Фурӯш: +1 949-380-6136
Факс: +1 949-215-4996
Ҳуҷҷатҳо / Сарчашмаҳо
![]() |
Microsemi SmartFusion2 DDR Controller ва Serial Controller High Speed [pdf] Дастури корбар SmartFusion2 DDR Controller ва Serial High Speed Controller, SmartFusion2 DDR, Controller ва Serial Controller High Speed, Controller High Speed |