Fusion Smart2
Rianadair DDR agus Rianadair Àrd-astar Sreathach
Dòigh-obrach tòiseachaidh
Stiùireadh Cleachdaiche
Ro-ràdh
Nuair a chruthaicheas tu dealbhadh a’ cleachdadh inneal SmartFusion2, ma chleachdas tu aon den dà rianadair DDR (FDDR no MDDR) no gin de na blocaichean rianadair Àrd-astar Serial (SERDESIF), feumaidh tu clàran rèiteachaidh nam blocaichean sin a thòiseachadh aig àm ruith roimhe. faodar an cleachdadh. Airson example, airson an rianadair DDR, feumaidh tu am modh DDR (DDR3 / DDR2 / LPDDR), leud PHY, modh burst agus ECC a shuidheachadh.
San aon dòigh, airson a’ bhloc SRDESIF a thathar a’ cleachdadh mar phuing crìochnachaidh PCIe, feumaidh tu am PCIE BAR a shuidheachadh gu uinneag AXI (no AHB).
Tha an sgrìobhainn seo a’ toirt cunntas air na ceumannan a tha riatanach gus dealbhadh Libero a chruthachadh a thòisicheas gu fèin-ghluasadach an rianadair DDR agus blocaichean SRDESIF aig cumhachd suas. Tha e cuideachd ag innse mar a ghineas tu an còd firmware bho Libero SOC a thathas a’ cleachdadh anns an t-sruth dealbhaidh freumhaichte.
Tha tuairisgeul mionaideach air teòiridh gnìomhachd air a thoirt seachad an toiseach.
Tha an ath earrann ag innse mar a chruthaicheas tu a leithid de dhealbhadh a’ cleachdadh an Libero SoC System Builder, inneal dealbhaidh cumhachdach a chruthaicheas, am measg feartan eile, am fuasgladh ‘tòiseachaidh’ dhut ma tha thu a’ cleachdadh blocaichean DDR no SRDESIF nad dhealbhadh.
Tha an ath earrann ag innse mar a chuireas tu fuasgladh ‘tòiseachaidh’ iomlan ri chèile gun a bhith a’ cleachdadh an SmartFusion2 System Builder. Bidh seo a’ cuideachadh le bhith a’ mìneachadh dè dh’fheumar a dhèanamh mura h-eil thu airson an System Builder a chleachdadh, agus cuideachd a’ toirt cunntas air na tha an inneal System Builder a’ gineadh dhut. Tha an earrann seo a’ dèiligeadh ri:
- Cruthachadh an dàta rèiteachaidh airson rianadair DDR agus clàran rèiteachaidh SRDESIF
- Cruthachadh loidsig FPGA a dh ’fheumar gus an dàta rèiteachaidh a ghluasad gu na diofar chlàran rèiteachaidh ASIC
Mu dheireadh tha sinn a 'toirt cunntas air na chaidh a chruthachadh files co-cheangailte ri:
- A 'cruthachadh fuasgladh' tòiseachadh 'firmware.
- An atharrais air an dealbhadh airson fuasgladh ‘tòiseachadh’ DDR.
Airson mion-fhiosrachadh mun rianadair DDR agus clàran rèiteachaidh SRDESIF, thoir sùil air an fhaidhle Sreath àrd-astar Microsemi SmartFusion2 agus Stiùireadh Cleachdaiche Eadar-aghaidh DDR.
Teòiridh gnìomhachd
Bidh am fuasgladh tòiseachaidh iomaill a’ cleachdadh na prìomh phàirtean a leanas:
- Gnìomh CMSIS SystemInit (), a bhios a’ ruith air an Cortex-M3 agus a’ stiùireadh a’ phròiseas tòiseachaidh.
- An cridhe bog IP CoreConfigP, a thòisicheas clàran rèiteachaidh nan iomaill.
- Bidh cridhe bog IP CoreResetP, a bhios a’ riaghladh sreath ath-shuidheachadh nam blocaichean MSS, DDR, agus SRDESIF.
Bidh am pròiseas tòiseachaidh iomaill ag obair mar a leanas:
- Nuair a thèid ath-shuidheachadh, bidh an Cortex-M3 a’ ruith gnìomh CMSIS SystemInit (). Thèid an gnìomh seo a chuir an gnìomh gu fèin-ghluasadach mus tèid prìomh ghnìomh () an aplacaid a chuir gu bàs.
Tha an comharra toraidh CoreResetP MSS_HPMS_READY air a dhearbhadh aig toiseach a’ phròiseas tòiseachaidh, a’ nochdadh gu bheil an MSS agus a h-uile iomall (ach a-mhàin MDDR) deiseil airson conaltradh. - Bidh an gnìomh SystemInit () a’ sgrìobhadh dàta rèiteachaidh gu na riaghladairean DDR agus clàran rèiteachaidh SRDESIF tron bhus MSS FIC_2 APB3. Tha an eadar-aghaidh seo ceangailte ri cridhe bog CoreConfigP sa bhad ann an aodach FPGA.
- Às deidh na clàran gu lèir a bhith air an rèiteachadh, bidh an gnìomh SystemInit () a’ sgrìobhadh gu clàran smachd CoreConfigP gus comharrachadh crìoch a chuir air ìre rèiteachaidh a’ chlàir; tha na comharran toraidh CoreConfigP CONFIG1_DONE agus CONIG2_DONE an uairsin air an cur an cèill.
Tha dà ìre de rèiteachadh chlàran (CONFIG1 agus CONFIG2) a rèir nan iomaill a thathar a’ cleachdadh san dealbhadh. - Ma thèid aon no dhà de MDDR / FDDR a chleachdadh, agus nach eil gin de na blocaichean SRDESIF air an cleachdadh san dealbhadh, chan eil ann ach aon ìre rèiteachaidh clàraidh. Tha an dà chuid comharran toraidh CoreConfigP CONFIG1_DONE agus CONIG2_DONE air an cur an cèill aon às deidh a chèile gun feitheamh / dàil sam bith.
Ma thèid aon bhloca SRDESIF no barrachd ann am modh neo-PCIe a chleachdadh san dealbhadh, chan eil ann ach aon ìre de rèiteachadh a’ chlàir. Tha CONFIG1_DONE agus CONIG2_DONE air an cur an cèill aon às deidh a chèile gun feitheamh / dàil sam bith.
Ma thèid aon bhloca SRDESIF no barrachd ann am modh PCIe a chleachdadh san dealbhadh, tha dà ìre de rèiteachadh a’ chlàir. Tha CONFIG1_DONE air a dhearbhadh às deidh a’ chiad ìre de rèiteachadh a’ chlàir a bhith deiseil. Tha siostam SERDESIF agus clàran sreath air an rèiteachadh aig an ìre seo. Ma tha SRDESIF air a rèiteachadh ann am modh neo-PCIE, thèid comharra CONFIG2_DONE a chuir an cèill sa bhad cuideachd. - Tha an dàrna ìre de rèiteachadh a’ chlàir an uairsin a’ leantainn (ma tha SERDESIF air a rèiteachadh ann am modh PCIE). Seo na diofar thachartasan a tha a’ tachairt san dàrna ìre:
- Bidh CoreResetP a’ dì-dhearbhadh comharran PHY_RESET_N agus CORE_RESET_N a rèir gach aon de na blocaichean SERDESIF a chaidh a chleachdadh. Bidh e cuideachd ag agairt comharra toraidh SDIF_RELEASED às deidh a h-uile bloc SRDESIF a bhith a-mach à ath-shuidheachadh. Tha an comharra SDIF_RELEASED seo air a chleachdadh gus innse don CoreConfigP gu bheil cridhe SERDESIF a-mach à ath-shuidheachadh agus gu bheil e deiseil airson an dàrna ìre de rèiteachadh a’ chlàir.
- Cho luath ‘s a thèid an comharra SDIF_RELEASED a chuir an cèill, bidh gnìomh SystemInit () a’ tòiseachadh a ’bhòtadh airson dearbhadh PMA_READY air an t-sreath SRDESIF iomchaidh. Aon uair ‘s gu bheil am PMA_READY air a dhearbhadh, tha an dàrna seata de chlàran SERDESIF (clàran PCIE) air an rèiteachadh / air an sgrìobhadh leis a’ ghnìomh SystemInit (). - Às deidh na clàran PCIE gu lèir a bhith air an rèiteachadh, bidh an gnìomh SystemInit () a’ sgrìobhadh gu clàran smachd CoreConfigP gus comharrachadh gun deach an dàrna ìre de rèiteachadh a’ chlàir a chrìochnachadh; tha an comharra toraidh CoreConfigP CONIG2_DONE an uairsin air a dhearbhadh.
- A bharrachd air na dearbhaidhean / dì-aithrisean gu h-àrd, bidh CoreResetP cuideachd a’ riaghladh tòiseachadh nan diofar bhlocaichean le bhith a’ coileanadh nan gnìomhan a leanas:
- A’ cuir às do ath-shuidheachadh cridhe FDDR
- Le bhith a’ cuir às do na SERDESIF a ’blocadh ath-shuidheachadh PHY agus CORE
- A’ cumail sùil air comharra glasaidh FDDR PLL (FPLL). Feumaidh an FPLL a bhith air a ghlasadh gus dèanamh cinnteach gun urrainn don eadar-aghaidh dàta FDDR AXI / AHBLite agus aodach FPGA conaltradh ceart.
- A’ cumail sùil air comharran glasaidh bloc SERDESIF PLL (SPLL). Feumaidh an SPLL a bhith air a ghlasadh gus dèanamh cinnteach gum bi an SERDESIF a’ blocadh eadar-aghaidh AXI/AHBLite (modh PCIe) no eadar-aghaidh XAUI comasach air conaltradh ceart a dhèanamh le aodach FPGA.
- A’ feitheamh ris na cuimhneachain DDR taobh a-muigh socrachadh agus a bhith deiseil airson faighinn a-steach do na riaghladairean DDR. - Nuair a tha a h-uile iomall air crìoch a chuir air an tòiseachadh, bidh CoreResetP a’ dearbhadh an comharra INIT_DONE; tha clàr a-staigh CoreConfigP INIT_DONE an uairsin air a dhearbhadh.
Ma thèid aon no dhà de MDDR / FDDR a chleachdadh, agus an ùine tòiseachaidh DDR air a ruighinn, tha comharra toraidh CoreResetP DDR_READY air a dhearbhadh. Faodar dearbhadh a’ chomharra seo DDR_READY a sgrùdadh mar chomharra gu bheil an DDR (MDDR / FDDR) deiseil airson conaltradh.
Ma thèid aon bhloca SRDESIF no barrachd a chleachdadh, agus an dàrna ìre de rèiteachadh clàraidh air a chrìochnachadh gu soirbheachail, tha comharra toraidh CoreResetP SDIF_READY air a dhearbhadh. Faodar sùil a chumail air dearbhadh a’ chomharra seo SDIF_READY mar chomharra gu bheil na blocaichean SERDESIF uile deiseil airson conaltradh. - Tha an gnìomh SystemInit (), a tha air a bhith a’ feitheamh ri INIT_DONE a dhearbhadh, a’ crìochnachadh, agus tha prìomh ghnìomh () an aplacaid air a chur gu bàs. Aig an àm sin, chaidh a h-uile rianadair DDR agus blocaichean SRDESIF a thòiseachadh, agus faodaidh an tagradh firmware agus loidsig aodach FPGA conaltradh gu earbsach leotha.
Tha am modh-obrach a tha air a mhìneachadh san sgrìobhainn seo an urra ris an Cortex-M3 a bhith a’ coileanadh a’ phròiseas tòiseachaidh mar phàirt de chòd tòiseachaidh an t-siostaim a chaidh a chuir gu bàs ro phrìomh ghnìomh () an tagraidh.
Faic na Clàran Sruth ann am Figear 1-1, Figear 1-2 agus Figear 1-3 airson ceumannan tòiseachaidh FDDR / MDDR, SEREDES (modh neo-PCIe) agus SERDES (modh PCIe).
Tha Figear 1-4 a’ sealltainn clàr-ama Tòiseachadh Iomallach.
![]() |
![]() |
Figear 1-3 • Clàr Sruth Tòiseachaidh SERDESIF (PCIe).
Tha am modh tòiseachaidh a tha air a mhìneachadh san sgrìobhainn seo ag iarraidh ort Cortex-M3 a ruith tron phròiseas tòiseachaidh, eadhon mura h-eil thu an dùil còd sam bith a ruith air an Cortex-M3. Feumaidh tu tagradh firmware bunaiteach a chruthachadh nach dèan dad (lùb sìmplidh, airson example) agus luchdaich na ghabhas coileanadh anns a’ Chuimhne Neo-luaineach freumhaichte (eNVM) gus am bi na riaghladairean DDR agus na blocaichean SRDESIF air an tòiseachadh nuair a bhios na bòtannan Cortex-M3.
A’ cleachdadh siostam neach-togail gus dealbhadh a chruthachadh a’ cleachdadh blocaichean DDR agus SRDESIF
Tha an SmartFusion2 System Builder na inneal dealbhaidh cumhachdach a chuidicheas tu gus na riatanasan ìre siostam agad a ghlacadh agus a bheir a-mach dealbhadh a chuireas an gnìomh na riatanasan sin. Is e gnìomh fìor chudromach de Neach-togail an t-Siostaim cruthachadh fèin-ghluasadach an fho-shiostam Tòiseachadh Iomallach. Tha “A’ cleachdadh SmartDesign gus Dealbhadh a chruthachadh a ’cleachdadh DDR agus Blocaichean SRDESIF” air duilleag 17 a ’toirt cunntas mionaideach air mar a chruthaicheas tu fuasgladh mar sin às aonais an System Builder.
Ma tha thu a’ cleachdadh System Builder, feumaidh tu na gnìomhan a leanas a choileanadh gus dealbhadh a chruthachadh a thòisicheas do luchd-riaghlaidh DDR agus na blocaichean SRDESIF aig cumhachd suas:
- Anns an duilleag Feartan inneal (Figear 2-1), sònraich dè na riaghladairean DDR a thathas a’ cleachdadh agus cia mheud bloc SRDESIF a thathas a’ cleachdadh nad dhealbhadh.
- Anns an duilleag Cuimhne, sònraich an seòrsa DDR (DDR2 / DDR3 / LPDDR) agus an dàta rèiteachaidh airson na cuimhneachain DDR a-muigh agad. Faic an earrann Duilleag Cuimhne airson mion-fhiosrachadh.
- Anns an duilleag Peripherals, cuir maighstirean aodaich air an rèiteachadh mar AHBLite / AXI ris an Fo-shiostam Fabric DDR agus / no Fo-shiostam FIC MSS DDR (roghainneil).
- Anns an duilleag Roghainnean Cloc, sònraich tricead a’ ghleoc airson na fo-shiostaman DDR.
- Cuir crìoch air an t-sònrachadh dealbhaidh agad agus cliog Crìochnaich. Bidh seo a’ gineadh an dealbhadh a chruthaich Neach-togail an t-Siostaim, a’ toirt a-steach an loidsig a tha riatanach airson an fhuasglaidh ‘tòiseachaidh’.
- Ma tha thu a’ cleachdadh blocaichean SRDESIF, feumaidh tu na blocaichean SRDESIF a dhealbhadh sa bhad agus na puirt tòiseachaidh aca a cheangal ris an fheadhainn aig cridhe a chaidh a chruthachadh le System Builder.
Duilleag feartan inneal togail siostam
Anns an Inneal Feartan duilleag, sònraich dè na riaghladairean DDR (MDDR agus / no FDDR) a thathas a ’cleachdadh agus cia mheud bloc SERDESIF a thathas a’ cleachdadh nad dhealbhadh (Figear 2-1).
Figear 2-1 • Duilleag Feartan Inneal Togail Siostam
Duilleag Cuimhne Neach-togail System
Gus an MSS DDR (MDDR) no Fabric DDR (FDDR) a chleachdadh, tagh an Seòrsa Cuimhne bhon liosta tuiteam-sìos (Figear 2-2).
Figear 2-2 • MSS Cuimhne Taobh a-muigh
Feumaidh tu:
- Tagh an seòrsa DDR (DDR2, DDR3 no LPDDR).
- Mìnich an ùine rèiteachaidh cuimhne DDR. Bruidhinn ris na Sònrachaidhean Cuimhne DDR taobh a-muigh agad gus an ùine suidheachadh cuimhne ceart a shuidheachadh. Is dòcha nach tòisich a’ chuimhne DDR gu ceart mura h-eil an ùine rèiteachaidh cuimhne air a shuidheachadh ceart.
- An dàrna cuid cuir a-steach dàta rèiteachaidh clàr DDR no suidhich na Paramadairean Cuimhne DDR agad. Airson mion-fhiosrachadh, thoir sùil air an Sreath àrd-astar Microsemi SmartFusion2 agus Stiùireadh Cleachdaiche Eadar-aghaidh DDR.
Tha an dàta seo air a chleachdadh gus clàr DDR BFM agus rèiteachadh firmware a ghineadh files mar a chaidh a mhìneachadh ann an “Cruthachadh agus Cur ri chèile an Iarrtas Firmware” air duilleag 26 agus “BFM Files Used for Simulating the Design” air duilleag 27. Airson mion-fhiosrachadh mu chlàran rèiteachaidh rianadair DDR, thoir sùil air an Sreath àrd-astar Microsemi SmartFusion2 agus Stiùireadh Cleachdaiche Eadar-aghaidh DDR.
Tha exampleis an rèiteachadh file Tha co-chòrdadh air a shealltainn ann am Figear 2-3. Na h-ainmean clàraidh a thathar a’ cleachdadh ann an seo file tha iad co-ionann ris an fheadhainn a tha air am mìneachadh anns an aiste Sreath àrd-astar Microsemi SmartFusion2 agus Stiùireadh Cleachdaiche Eadar-aghaidh DDR
Figear 2-3 • Configuration File Syntax Example
Duilleag peripherals neach-togail shiostaman
Anns an duilleag Peripherals, airson gach rianadair DDR tha fo-shiostam air leth air a chruthachadh (Fo-shiostam Fabric DDR airson FDDR agus MSS DDR FIC Subsystem airson MDDR). Faodaidh tu Fabric AMBA Master (air a rèiteachadh mar AXI / AHBLite) a chuir ri cridhe gach aon de na fo-shiostaman sin gus cothrom a thoirt do mhaighstir aodach air na riaghladairean DDR. Nuair a thèid a ghineadh, bidh System Builder gu fèin-ghluasadach a’ toirt air falbh coraichean bus (a rèir an seòrsa AMBA Master a chaidh a chur ris) agus a’ nochdadh prìomh BIF cridhe a’ bhus agus an gleoc agus prìneachan ath-shuidheachadh nan fo-shiostaman co-fhreagarrach (FDDR / MDDR) fo bhuidhnean prìne iomchaidh, chun an mhullaich. Chan eil agad ach na BIFn a cheangal ris na coraichean Fabric Master iomchaidh a chuireadh tu sa bhad san dealbhadh. A thaobh MDDR, tha e roghainneil Fabric AMBA Master a chur ris an fho-shiostam MSS DDR FIC; Tha Cortex-M3 na mhaighstir bunaiteach air an fho-shiostam seo. Tha Figear 2-4 a’ sealltainn duilleag iomaill neach-togail an t-siostaim.
Figear 2-4 • Duilleag Peripherals Builder System
Duilleag roghainnean gleoc neach-togail an t-siostaim
Air duilleag Settings Cloc, airson gach rianadair DDR, feumaidh tu na triceadan gleoc co-cheangailte ri gach fo-shiostam DDR (MDDR agus / no FDDR) a shònrachadh.
Airson MDDR, feumaidh tu na leanas a shònrachadh:
- MDDR_CLK - Bidh an gleoc seo a’ dearbhadh tricead obrachaidh an Rianadair DDR agus bu chòir dha a bhith co-ionnan ris an tricead gleoc a tha thu airson gum bi do chuimhne DDR a-muigh a’ ruith aig. Tha an gleoc seo air a mhìneachadh mar iomadachadh den M3_CLK (Prìomh Chloc Cortex-M3 agus MSS, Figear 2-5). Feumaidh an MDDR_CLK a bhith nas lugha na 333 MHz.
- DDR_FIC_CLK - Ma thagh thu cuideachd faighinn chun MDDR bho aodach FPGA, feumaidh tu an DDR_FIC_CLK a shònrachadh. Tha an tricead gleoc seo air a mhìneachadh mar cho-mheas den MDDR_CLK agus bu chòir dha a bhith co-ionnan ris an tricead aig a bheil fo-shiostam aodach FPGA a gheibh cothrom air an MDDR a’ ruith.
Figear 2-5 • Prìomh Chloc Cortex-M3 agus MSS; Clocaichean MDDR
Airson FDDR, feumaidh tu na leanas a shònrachadh:
- FDDR_CLK - A’ dearbhadh tricead obrachaidh an Rianadair DDR agus bu chòir dha a bhith co-ionnan ri tricead a’ ghleoc aig a bheil thu airson gun ruith do chuimhne DDR a-muigh. Thoir an aire gu bheil an gleoc seo air a mhìneachadh mar iomadachadh den ghleoc M3_CLK (MSS agus Cortex-M3, Figear 2-5). Feumaidh an FDDR_CLK a bhith taobh a-staigh 20 MHz agus 333 MHz.
- FDDR_SUBSYSTEM_CLK - Tha am tricead gleoc seo air a mhìneachadh mar cho-mheas den FDDR_CLK agus bu chòir dha a bhith co-ionnan ris an tricead aig a bheil fo-shiostam aodach FPGA a gheibh cothrom air an FDDR a’ ruith.
Figear 2-6 • Cloc DDR Fabric
Rèiteachadh SERDESIF
Chan eil na blocaichean SERDESIF air an gluasad sa bhad anns an dealbhadh a chaidh a chruthachadh le System Builder. Ach, airson a h-uile bloc SRDESIF, tha comharran tòiseachaidh rim faighinn aig eadar-aghaidh cridhe an t-Siostam Neach-togail agus faodar a cheangal ris na coraichean SERDESIF aig an ath ìre rangachd, mar a chithear ann am Figear 2-7.Figear 2-7 • Ceangal Tòiseachaidh Iomallach SRDESIF
Coltach ris na clàran rèiteachaidh DDR, tha clàran rèiteachaidh aig gach bloc SERDES cuideachd a dh'fheumar a luchdachadh aig àm ruith. Faodaidh tu an dàrna cuid na luachan clàraidh sin a thoirt a-steach no an Configurator Eadar-aghaidh Sreathach Àrd-astar (Figear 2-8) a chleachdadh gus na paramadairean PCIe no EPCS agad a chuir a-steach agus tha luachan a’ chlàir air an tomhas gu fèin-ghluasadach dhut. Airson mion-fhiosrachadh, thoir sùil air an SERDES Stiùireadh Cleachdaiche Configurator.Figear 2-8 • Configurator eadar-aghaidh sreathach àrd-astar
Aon uair ‘s gu bheil thu air do loidsig cleachdaiche fhilleadh a-steach leis a’ bhloc System Builder agus bloc SERDES, faodaidh tu do SmartDesign àrd-ìre a ghineadh. Bidh seo a’ gineadh a h-uile HDL agus BFM files a tha riatanach gus do dhealbhadh a chuir an gnìomh agus a shamhlachadh. Faodaidh tu an uairsin a dhol air adhart leis a’ chòrr den t-Sruth Dealbhaidh.
A’ cleachdadh SmartDesign gus dealbhadh a chruthachadh a’ cleachdadh blocaichean DDR agus SRDESIF
Tha an earrann seo ag innse mar a chuireas tu fuasgladh ‘tòiseachaidh’ iomlan ri chèile gun a bhith a’ cleachdadh an SmartFusion2 System Builder. Is e an t-amas do chuideachadh le bhith a’ tuigsinn dè a dh’ fheumas tu a dhèanamh mura h-eil thu airson an System Builder a chleachdadh. Tha an roinn seo cuideachd a’ toirt cunntas air na tha an inneal System Builder a’ gineadh dhut. Tha an earrann seo ag innse mar a nì thu:
- Cuir a-steach an dàta rèiteachaidh airson rianadair DDR agus clàran rèiteachaidh SRDESIF.
- Cuir an gnìomh agus ceangail na Fabric Cores a tha a dhìth gus an dàta rèiteachaidh a ghluasad gu na riaghladairean DDR agus clàran rèiteachaidh SRDESIF.
Rèiteachadh Rianadair DDR
Feumaidh na riaghladairean MSS DDR (MDDR) agus Fabric DDR (FDDR) a bhith air an rèiteachadh gu dinamach (aig àm ruith) gus a bhith a rèir riatanasan rèiteachaidh cuimhne DDR taobh a-muigh (modh DDR, leud PHY, modh burst, ECC, msaa). Tha dàta a chaidh a chuir a-steach ann an configurator MDDR / FDDR air a sgrìobhadh gu clàran rèiteachaidh rianadair DDR le gnìomh CMSIS SystemInit (). Tha trì tabaichean eadar-dhealaichte aig an Configurator airson a dhol a-steach do dhiofar sheòrsaichean dàta rèiteachaidh:
- Dàta coitcheann (modh DDR, leud dàta, tricead cloc, ECC, eadar-aghaidh aodach, neart dràibhidh)
- Dàta tòiseachaidh cuimhne (Fad burst, Òrdugh Burst, Modh Ùine, Latency, msaa)
- Dàta àm cuimhne
Thoir sùil air mion-chomharrachadh do chuimhne DDR taobh a-muigh agus rèitich an Rianadair DDR gus a bhith a rèir riatanasan do chuimhne DDR a-muigh.
Airson mion-fhiosrachadh mu rèiteachadh DDR, thoir sùil air an fhaidhle Stiùireadh Cleachdaiche rèiteachaidh SmartFusion2 MSS DDR.
Rèiteachadh SERDESIF
Dèan briogadh dùbailte air a’ bhloc SERDES anns a’ chanabhas SmartDesign gus an Configurator fhosgladh gus an SERDES a rèiteachadh (Figear 3-1). Faodaidh tu an dàrna cuid na luachan clàraidh sin a thoirt a-steach no an rèiteachadh SERDES a chleachdadh gus na paramadairean PCIe no EPCS agad a chuir a-steach agus thèid luachan a’ chlàir a thomhas dhut gu fèin-ghluasadach. Airson mion-fhiosrachadh, thoir sùil air an SERDES Stiùireadh Cleachdaiche Configurator.Figear 3-1 • Configurator eadar-aghaidh sreathach àrd-astar
A’ cruthachadh fo-shiostam tòiseachaidh dealbhaidh FPGA
Gus na blocaichean DDR agus SRDESIF a thòiseachadh, feumaidh tu an fho-shiostam tòiseachaidh a chruthachadh ann an aodach FPGA. Bidh fo-shiostam tòiseachaidh aodach FPGA a’ gluasad dàta bhon Cortex-M3 gu clàran rèiteachaidh DDR agus SRDESIF, a’ riaghladh nan sreathan ath-shuidheachadh a tha riatanach airson na blocaichean sin a bhith ag obair agus a’ comharrachadh nuair a bhios na blocaichean sin deiseil airson conaltradh leis a’ chòrr den dealbhadh agad. Gus am fo-shiostam tòiseachaidh a chruthachadh, feumaidh tu:
- Dèan rèiteachadh air FIC_2 taobh a-staigh an MSS
- Cuir an gnìomh agus rèitich na coraichean CoreConfigP agus CoreResetP
- Cuir air adhart an oscillator RC 25 / 50MHz air-chip
- Tòisich am macro Ath-shuidheachadh an t-Siostaim (SYSRESET).
- Ceangail na co-phàirtean sin ri eadar-aghaidh rèiteachaidh gach iomall, clocaichean, ath-shuidheachadh agus puirt glasaidh PLL
Rèiteachadh MSS FIC_2 APB
Gus an MSS FIC_2 a rèiteachadh:
- Fosgail am bogsa deasbaireachd configurator FIC_2 bhon rèiteachadh MSS (Figear 3-2).
- Tagh Tòisich peripherals a’ cleachdadh Cortex-M3.
- A rèir an t-siostaim agad, thoir sùil air aon no dhà de na bogsaichean-seic a leanas:
— MSS DDR
- Blocaichean DDR aodach agus / no SERDES - Cliog air OK agus lean air adhart gus an MSS a ghineadh (faodaidh tu an gnìomh seo a chuir dheth gus am bi thu air an MSS a rèiteachadh gu h-iomlan a rèir na riatanasan dealbhaidh agad). Tha na puirt FIC_2 (FIC_2_APB_MASTER, FIC_2_APB_M_PCLK agus FIC_2_APB_M_RESET_N) a-nis fosgailte aig an eadar-aghaidh MSS agus faodar a cheangal ris na coraichean CoreConfigP agus CoreResetP.
Figear 3-2 • MSS FIC_2 Configurator
CoreConfigP
Gus CoreConfigP a rèiteachadh:
- Cuir CoreConfigP a-steach don SmartDesign agad (mar as trice am fear far a bheil an MSS sa bhad).
Gheibhear an cridhe seo ann an Catalog Libero (fo Peripherals). - Dèan briogadh dùbailte air a’ chridhe gus an configurator fhosgladh.
- Dèan rèiteachadh air a’ chridhe gus sònrachadh dè na h-iomaill a dh’ fheumar a thòiseachadh (Figear 3-3)
Figear 3-3 • Bogsa deasbaid CoreConfigP
Ath-shuidheachadhP
Gus CoreResetP a rèiteachadh:
- Cuir CoreResetP a-steach don SmartDesign agad (mar as trice am fear far a bheil an MSS sa bhad).
Gheibhear an cridhe seo ann an Catalog Libero, fo Peripherals. - Dèan briogadh dùbailte air a’ chridhe am broinn Canabhas SmartDesign gus an Configurator fhosgladh (Figear 3-4).
- Dèan rèiteachadh air a 'bhun-stèidh gu:
- Sònraich an giùlan ath-shuidheachadh taobh a-muigh (EXT_RESET_OUT air a dhearbhadh). Tagh aon de cheithir roghainnean:
o EXT_RESET_OUT cha tèid a ràdh a-riamh
o Tha EXT_RESET_OUT air a dhearbhadh ma thèid ath-shuidheachadh cumhachd suas (POWER_ON_RESET_N) a dhearbhadh
o Tha EXT_RESET_OUT air a dhearbhadh ma thèid FAB_RESET_N a dhearbhadh
o Tha EXT_RESET_OUT air a dhearbhadh ma thèid ath-shuidheachadh cumhachd suas (POWER_ON_RESET_N) no FAB_RESET_N a dhearbhadh
- Sònraich an inneal Voltage. Bu chòir don luach taghte a bhith co-ionnan ris an voltage a thagh thu ann am bogsa deasbaireachd Roghainnean Pròiseact Libero.
- Thoir sùil air na bogsaichean sgrùdaidh iomchaidh gus sealltainn dè na h-iomaill a tha thu a’ cleachdadh nad dhealbhadh.
- Sònraich an ùine suidheachadh cuimhne DDR taobh a-muigh. Is e seo an luach as àirde airson a h-uile cuimhne DDR a chaidh a chleachdadh san tagradh agad (MDDR agus FDDR). Thoir sùil air an duilleag-dàta reiceadair cuimhne DDR taobh a-muigh gus am paramadair seo a rèiteachadh. Tha 200us na luach bunaiteach math airson cuimhneachain DDR2 agus DDR3 a’ ruith aig 200MHz. Is e paramadair fìor chudromach a tha seo gus dèanamh cinnteach à atharrais obrach agus siostam obrach air silicon. Faodaidh luach ceàrr airson an ùine rèiteachaidh leantainn gu mearachdan atharrais. Thoir sùil air duilleag-dàta reiceadair cuimhne DDR gus am paramadair seo a rèiteachadh.
- Airson gach bloc SERDES nad dhealbhadh, thoir sùil air na bogsaichean iomchaidh gus sealltainn a bheil:
o Tha PCIe air a chleachdadh
o Tha feum air taic airson PCIe Hot Reset
o Tha feum air taic airson PCIe L2/P2
Thoir an aire: Ma tha thu a’ cleachdadh an 090 die (M2S090) agus an dealbhadh agad a’ cleachdadh SERDESIF, cha leig thu leas sùil a thoirt air gin de na bogsaichean sgrùdaidh a leanas: ‘Air a chleachdadh airson PCIe’, ‘Cuir a-steach taic PCIe HotReset’ agus ‘Cuir a-steach taic PCIe L2/P2’. Ma tha thu a’ cleachdadh inneal neo-090 sam bith agus a’ cleachdadh aon bhloca SERDESIF no barrachd, feumaidh tu sgrùdadh a dhèanamh air na ceithir bogsaichean sgrùdaidh fon roinn iomchaidh SRDESIF.
Thoir an aire: Airson mion-fhiosrachadh mu na roghainnean a tha rim faighinn san rèiteachaidh seo, thoir sùil air Leabhar-làimhe CoreResetP.
Figear 3-4 • CoreResetPConfigurator
Tòiseachadh Oscillator 25/50MHz
Tha CoreConfigP agus CoreResetP air an gleusadh leis an oscillator RC 25 / 50MHz air-chip. Feumaidh tu Oscillator 25/50MHz a chuir sa bhad agus a cheangal ris na coraichean sin.
- Cuir a-steach cridhe Chip Oscillators a-steach don SmartDesign agad (mar as trice am fear far a bheil an MSS air a chuir sa bhad). Gheibhear an cridhe seo ann an Catalog Libero fo Clock & Management.
- Dèan rèiteachadh air a ’chridhe seo gus am bi an oscillator RC a’ draibheadh aodach FPGA, mar a chithear ann am Figear 3-5.
Figear 3-5 • Chip Oscillators Configurator
Sa bhad ath-shuidheachadh an t-siostaim (SYSRESET).
Tha am macro SYSRRESET a’ toirt seachad comas ath-shuidheachadh ìre inneal don dealbhadh agad. Tha an comharra toraidh POWER_ON_RESET_N air a dhearbhadh / air a chuir dheth nuair a thèid a’ chip a chuir suas no nuair a thèid am prìne taobh a-muigh DEVRST_N a dhearbhadh / a dhì-dhearbhadh (Figear 3-6).
Cuir am macro SYSRESET a-steach don SmartDesign agad (mar as trice am fear far a bheil an MSS air a chuir sa bhad). Gheibhear am macro seo ann an Catalog Libero fo Macro Library.Chan eil feum air rèiteachadh a’ mhacro seo.
Figear 3-6 • SYSRSET Macro
Ceangal iomlan
Às deidh dhut na coraichean MSS, FDDR, SERDESIF, OSC, SYSRSET, CoreConfigP agus CoreResetP a dhealbhadh nad dhealbhadh, feumaidh tu an ceangal gus am fo-shiostam Tòiseachadh Iomallach a chruthachadh. Gus an tuairisgeul ceangail san sgrìobhainn seo a dhèanamh nas sìmplidhe, tha e air a bhriseadh a-steach don cheangal slighe dàta rèiteachaidh a tha a’ gèilleadh ri APB3 co-cheangailte ris an CoreConfigP agus na ceanglaichean co-cheangailte ri CoreResetP.
Ceangal slighe dàta rèiteachaidh
Tha Figear 3-7 a’ sealltainn mar a cheanglas tu an CoreConfigP ris na comharran MSS FIC_2 agus eadar-aghaidh rèiteachaidh gèilleadh APB3 nan iomaill.
Clàr 3-1 • Ceangal slighe dàta rèiteachaidh / BIF
BHO Eadar-aghaidh Port / Bus (BIF)/ Co-phàirt |
TO Eadar-aghaidh Port / Bus (BIF) / Co-phàirt |
||
APB S PRESET N/ CoreConfigP | APB S PRESET N/ SDIF <0/1/2/3> | APB S PRESET N/ FDDR |
MDDR APB S PRESE TN/MSS |
APB S PCLK / CoreConfigP | APB S PCLK/SDIF | APB S PCLK/FDDR | MDDR APB S POLK/ MSS |
MDDR APBmslave / CoreConfig | Tràilleachd APB MDDR (BIF)/MSS | ||
SDIF <0/1/2/ 3> APBmslave/Config | APB Tràill (BIF)/ SDIF <0/1/2/3> | ||
FDDR APBmslave | APB Tràill (BIF)/FDDR | ||
FIC 2 APBmmaster / CoreConfigP | FIC 2 APB MASTER/ MSS |
Figear 3-7 • FIC_2 APB3 Ceangal fo-shiostam
Cloc agus ath-shuidheachadh ceangal
Tha Figear 3-8 a’ sealltainn mar a cheanglas tu an CoreResetP ris na stòran ath-shuidheachadh taobh a-muigh agus prìomh chomharran ath-shuidheachadh nan iomaill. Bidh e cuideachd a’ sealltainn mar a cheanglas tu an CoreResetP ri comharran inbhe sioncronaidh gleoc nan iomaill (comharran glasaidh PLL). A bharrachd air an sin, tha e a’ sealltainn mar a tha an CoreConfigP agus CoreResetP ceangailte.
Figear 3-8 • Ceangal fo-shiostam bunaiteach SF2Reset
A 'cruthachadh agus a' cur ri chèile an Iarrtas Firmware
Nuair a chuireas tu a-mach am firmware bho LiberoSoC (Uinneag Sruth Dealbhaidh> Firmware às-mhalairt> Firmware às-mhalairt), bidh Libero a’ gineadh na leanas files anns an /firmware/drivers_config/ sys_config pasgan:
- sys_config.c - Anns a bheil na structaran dàta a tha a’ cumail luachan nan clàran iomaill.
- sys_config.h - A’ toirt a-steach na h-aithrisean #define a tha a’ sònrachadh dè na peripherals a thathas a’ cleachdadh san dealbhadh agus a dh’ fheumar a thòiseachadh.
- sys_config_mddr_define.h - A’ toirt a-steach dàta rèiteachaidh rianadair MDDR a chaidh a chuir a-steach don bhogsa deasbaid Rèiteachadh Clàran.
- sys_config_fddr_define.h - A’ toirt a-steach dàta rèiteachaidh rianadair FDDR a chaidh a chuir a-steach don bhogsa deasbaid Rèiteachadh Clàran.
- sys_config_mss_clocks.h — Seo file a’ toirt a-steach tricead gleoc MSS mar a tha mìnichte ann an rèiteachadh MSS CCC. Tha na triceadan sin air an cleachdadh leis a’ chòd CMSIS gus fiosrachadh gleoc ceart a thoirt do mhòran de na draibhearan MSS a dh’ fheumas faighinn gu tricead an Cloc Iomall (PCLK) (me, tha luchd-sgaraidh ìre baud MSS UART mar dhleastanas air an ìre baud agus tricead PCLK). ).
- sys_config_SERDESIF_ .c - Anns a bheil an SRDESIF_ clàradh dàta rèiteachaidh air a sholarachadh rè an SERDESIF_ rèiteachadh bloc ann an cruthachadh dealbhadh.
- sys_config_SERDESIF_ .h - A’ toirt a-steach na h-aithrisean #define a tha a’ sònrachadh an àireamh de chàraidean rèiteachaidh clàraidh agus an àireamh sreath a dh’ fheumar a sgrùdadh airson PMA_READY (ann am modh PCIe a-mhàin).
iad seo files airson a’ chòd CMSIS a chur ri chèile gu ceart agus fiosrachadh a bhith ann mun dealbhadh gnàthach agad, a’ toirt a-steach dàta rèiteachaidh iomaill agus fiosrachadh rèiteachadh gleoc airson an MSS.
Na deasaich iad seo files le làimh; bidh iad air an cruthachadh chun na pàirtean co-fhreagarrach / clàran iomaill a h-uile uair a thèid na pàirtean SmartDesign anns a bheil na h-iomaill fa leth a chruthachadh. Ma thèid atharrachadh sam bith a dhèanamh air dàta rèiteachaidh gin de na peripherals, feumaidh tu na pròiseactan firmware ath-às-mhalairt gus am bi am firmware ùraichte files (faic an liosta gu h-àrd) air an às-mhalairt chun an / firmware/drivers_config/sys_config pasgan.
Nuair a chuireas tu a-mach am firmware, cruthaichidh Libero SoC na pròiseactan firmware: leabharlann far am bi an dealbhadh dealbhaidh agad files agus draibhearan air an cur ri chèile.
Ma bheir thu sùil air a’ phròiseact Cruthaich bogsa-seic nuair a chuireas tu a-mach am firmware, thèid pròiseact bathar-bog SoftConsole/IAR/Keil a chruthachadh gus am pròiseact tagraidh a chumail far an urrainn dhut am main.c agus an cleachdaiche C/H a dheasachadh. files. Fosgail am pròiseact SoftConSole / IAR / Keil gus an còd CMSIS a chuir ri chèile gu ceart agus an tagradh firmware agad a rèiteachadh gu ceart gus a bhith co-ionnan ri dealbhadh do bhathar-cruaidh.
BFM Files Air a chleachdadh airson a bhith ag atharrais air an dealbhadh
Nuair a ghineas tu na co-phàirtean SmartDesign anns a bheil na h-iomaill co-cheangailte ris an dealbhadh agad, an atharrais files a tha co-chosmhail ris na h-iomaill fa leth air an gineadh anns an / eòlaire atharrais:
- deuchainn.bfm - BFM aig an ìre as àirde file tha sin air a chuir gu bàs an toiseach aig àm atharrais sam bith a chleachdas am pròiseasar SmartFusion2 MSS Cortex-M3. Bidh e a’ cur an gnìomh peripheral_init.bfm agus user.bfm, san òrdugh sin.
- MDDR_init.bfm - Ma chleachdas an dealbhadh agad an MDDR, bidh Libero a’ gineadh seo file; tha òrdughan sgrìobhaidh BFM ann a tha coltach ri sgrìobhaidhean den dàta clàr rèiteachaidh MSS DDR a chuir thu a-steach (a’ cleachdadh bogsa deasbaid Deasaich Clàran no anns an MSS_MDDR GUI) a-steach do chlàran Rianadair MSS DDR.
- FDDR_init.bfm - Ma chleachdas an dealbhadh agad an FDDR, bidh Libero a’ gineadh seo file; tha òrdughan sgrìobhaidh BFM ann a tha coltach ri sgrìobhaidhean den dàta clàr rèiteachaidh Fabric DDR a chuir thu a-steach (a’ cleachdadh bogsa deasbaid Deasaich Clàran no anns an FDDR GUI) a-steach do chlàran Rianadair Fabric DDR.
- SERDESIF_ _init.bfm - Ma tha an dealbhadh agad a’ cleachdadh aon bhloca SRDESIF no barrachd, bidh Libero a’ gineadh seo file airson gach aon dhe na SERDESIF_ blocaichean air an cleachdadh; tha òrdughan sgrìobhaidh BFM ann a tha coltach ri sgrìobhaidhean den dàta clàr rèiteachaidh SERDESIF a chuir thu a-steach (a’ cleachdadh bogsa deasbaid Deasaich Clàran no anns an SERDESIF_ GUI) a-steach don SRDESIF_ clàran. Ma tha am bloc SRDESIF air a rèiteachadh mar PCIe, seo file cuideachd tha cuid de dh’ aithrisean #define a bhios a’ cumail smachd air coileanadh ìrean rèiteachaidh a’ chlàir 2 ann an òrdugh foirfe.
- cleachdaiche.bfm - A’ toirt a-steach òrdughan neach-cleachdaidh. Thèid na h-òrdughan seo a chuir gu bàs às deidh peripheral_init.bfm a chrìochnachadh. Deasaich seo file gus na h-òrdughan BFM agad a chuir a-steach.
- SERDESIF_ _cleachdaiche.bfm - A’ toirt a-steach òrdughan neach-cleachdaidh. Deasaich seo file gus na h-òrdughan BFM agad a chuir a-steach. Cleachd seo ma tha thu air SERDESIF_ a rèiteachadh bloc ann am modh atharrais BFM PCIe agus mar mhaighstir AXI / AHBLite. Ma tha thu air SERDESIF_ a rèiteachadh bloc ann am modh atharrais RTL, cha bhith feum agad air seo file.
Nuair a bheir thu ionnsaigh air atharrais a h-uile uair, bidh an dà atharrais a leanas files air an ath-chruthachadh gu na / eòlaire atharrais le susbaint ùraichte:
- fo-shiostam.bfm - A’ toirt a-steach na h-aithrisean #define airson gach iomall a chaidh a chleachdadh nad dhealbhadh, a tha a’ sònrachadh an roinn shònraichte den peripheral_init.bfm a thèid a chuir gu bàs a rèir gach iomall.
- oipeal_init.bfm - A’ toirt a-steach modh BFM a bhios ag atharrais air gnìomh CMSIS :: SystemInit () a ruitheas air an Cortex-M3 mus tèid thu a-steach don phrìomh mhodh (). Bidh e a’ dèanamh leth-bhreac den dàta rèiteachaidh airson iomall sam bith a chaidh a chleachdadh san dealbhadh gu na clàran rèiteachaidh iomaill ceart agus an uairsin a’ feitheamh ris na h-iomaill gu lèir a bhith deiseil mus can thu gun urrainn dhut na h-iomaill sin a chleachdadh. Bidh e a’ cur an gnìomh MDDR_init.bfm agus FDDR_init.bfm.
A 'cleachdadh iad sin air an cruthachadh files, tha na riaghladairean DDR nad dhealbhadh air an rèiteachadh gu fèin-ghluasadach, a’ dèanamh atharrais air na thachradh air inneal SmartFusion2. Faodaidh tu an cleachdaiche.bfm a dheasachadh file gus òrdughan sam bith a tha a dhìth gus an dealbhadh agad a shamhlachadh (is e Cortex-M3 am maighstir). Tha na h-òrdughan sin air an cur an gnìomh às deidh na peripherals a bhith air an tòiseachadh. Na deasaich an test.bfm, subsystem.bfm, peripheral_init.bfm, MDDR_init.bfm, FDDR_init.bfm files agus an SERDESIF_ _init.bfm files.
Taic Bathar
Bidh Buidheann Toraidhean Microsemi SoC a’ toirt taic do thoraidhean le diofar sheirbheisean taice, a’ gabhail a-steach Seirbheis teachdaiche, Ionad Taic Teicnigeach Luchd-cleachdaidh, a weblàrach-lìn, post-dealain, agus oifisean reic air feadh an t-saoghail.
Anns a’ phàipear-taice seo tha fiosrachadh mu bhith a’ cur fios gu Microsemi SoC Products Group agus a’ cleachdadh nan seirbheisean taice sin.
Seirbheis teachdaiche
Cuir fios gu Seirbheis Luchd-cleachdaidh airson taic toraidh neo-theicnigeach, leithid prìsean toraidh, ùrachadh toraidh, ùrachadh fiosrachadh, inbhe òrduigh, agus cead.
Bho Ameireaga a Tuath, cuir fòn 800.262.1060
Bhon chòrr den t-saoghal, gairm 650.318.4460
Facs, bho àite sam bith san t-saoghal, 408.643.6913
Ionad Taic Teicnigeach Luchd-cleachdaidh
Bidh Buidheann Toraidhean Microsemi SoC ag obair san Ionad Taic Teicnigeach teachdaiche aca le innleadairean air leth sgileil a chuidicheas le bhith a’ freagairt do bhathar-cruaidh, bathar-bog agus ceistean dealbhaidh mu thoraidhean Microsemi SoC. Bidh an Ionad Taic Teicnigeach do Luchd-cleachdaidh a’ caitheamh mòran ùine a’ cruthachadh notaichean tagraidh, freagairtean do cheistean cearcall dealbhaidh cumanta, sgrìobhainnean mu chùisean aithnichte, agus diofar Ceistean Cumanta. Mar sin, mus cuir thu fios thugainn, feuch gun tadhail thu air na goireasan air-loidhne againn. Tha e glè choltach gu bheil sinn air do cheistean a fhreagairt mu thràth.
Taic Teicnigeach
Tadhail air an Taic Luchd-cleachdaidh weblàrach (www.microsemi.com/soc/support/search/default.aspx) airson tuilleadh fiosrachaidh agus taic. Mòran fhreagairtean rim faighinn air an sgrùdadh web goireas gabhail a-steach diagraman, dealbhan, agus ceanglaichean gu goireasan eile air an weblàrach.
Weblàrach
Faodaidh tu brobhsadh air measgachadh de fhiosrachadh teignigeach agus neo-theicnigeach air duilleag dachaigh SoC, aig www.microsemi.com/soc.
Cuir fios chun Ionad Taic Teicnigeach Luchd-ceannach
Bidh innleadairean sgileil ag obair san Ionad Taic Teicnigeach. Faodar fios a chuir chun Ionad Taic Teicnigeach air post-d no tro Bhuidheann Toraidhean Microsemi SoC weblàrach.
Post-d
Faodaidh tu na ceistean teicnigeach agad a chuir chun t-seòladh post-d againn agus freagairtean fhaighinn air ais air post-d, facs no fòn. Cuideachd, ma tha duilgheadasan dealbhaidh agad, faodaidh tu do dhealbhadh post-d a chuir files gus cuideachadh fhaighinn.
Bidh sinn an-còmhnaidh a’ cumail sùil air a’ chunntas post-d tron latha. Nuair a chuireas tu d’ iarrtas thugainn, feuch an cuir thu a-steach d’ ainm slàn, ainm companaidh, agus am fiosrachadh conaltraidh agad airson an t-iarrtas agad a làimhseachadh gu h-èifeachdach.
Tha an seòladh puist-d taic theicnigeach soc_tech@microsemi.com.
Mo Chùisean
Faodaidh luchd-ceannach Microsemi SoC Products Group cùisean teicnigeach a chuir a-steach agus a leantainn air-loidhne le bhith a’ dol gu Mo Chùisean.
Taobh a-muigh na SA
Faodaidh luchd-ceannach a tha feumach air taic taobh a-muigh sònaichean ùine na SA fios a chuir gu taic theicnigeach tro phost-d (soc_tech@microsemi.com) no cuir fios gu oifis reic ionadail. Gheibhear liostaichean oifis reic aig www.microsemi.com/soc/company/contact/default.aspx.
Taic Teicnigeach ITAR
Airson taic theicnigeach air RH agus RT FPGAn a tha air an riaghladh le Riaghailtean Trafaic Eadar-nàiseanta ann an Armachd (ITAR), cuir fios thugainn tro soc_tech_itar@microsemi.com. Air neo, taobh a-staigh Na Cùisean agam, tagh Tha anns an liosta tuiteam-sìos ITAR. Airson liosta iomlan de Microsemi FPGAn air an riaghladh le ITAR, tadhal air an ITAR web duilleag.
Tha Microsemi Corporation (NASDAQ: MSCC) a’ tabhann pasgan farsaing de fhuasglaidhean semiconductor airson: aerospace, dìon agus tèarainteachd; iomairt agus conaltradh; agus margaidhean lùtha gnìomhachais agus eile. Tha toraidhean a’ toirt a-steach innealan analog agus RF àrd-choileanaidh, àrd-earbsach, comharran measgaichte agus cuairtean aonaichte RF, SoCs gnàthaichte, FPGAn, agus fo-shiostaman iomlan. Tha prìomh-oifis Microsemi ann an Aliso Viejo, Calif www.microsemi.com.
© 2014 Microsemi Corporation. Còraichean uile glèidhte. Tha Microsemi agus suaicheantas Microsemi nan comharran-malairt aig Microsemi Corporation. Is ann leis an luchd-seilbh aca a tha a h-uile comharra-malairt agus comharra seirbheis eile.
5-02-00384-1/08.14Prìomh Oifisean Corporra Microsemi
Aon Iomairt, Aliso Viejo CA 92656 USA
Taobh a-staigh na SA: +1 949-380-6100
Reic: +1 949-380-6136
facs: +1 949-215-4996
Sgrìobhainnean/Goireasan
![]() |
Rianadair Microsemi SmartFusion2 DDR agus rianadair àrd-astar sreathach [pdfStiùireadh Cleachdaiche Rianadair SmartFusion2 DDR agus Rianadair Àrd-astar Sreathach, SmartFusion2 DDR, Rianadair agus Rianadair Àrd-astar Sreathach, Rianadair Àrd-astar |