intel-LOGO

intel MAX 10 Gléasanna FPGA Thar UART le Próiseálaí Nios II

intel-MAX-10-FPGA-Gléasanna-Thar-UART-leis-an-Nios-II-Próiseálaí-PRODUCT

Eolas Táirge

Soláthraíonn an dearadh tagartha feidhmchlár simplí a chuireann gnéithe bunúsacha cumraíochta iargúlta i bhfeidhm i gcórais bunaithe ar Nios II le haghaidh feistí MAX 10 FPGA. Úsáidtear an comhéadan UART atá san áireamh i Kit Forbartha MAX 10 FPGA in éineacht le croí Altera UART IP chun an fheidhmiúlacht cumraíochta cianda a sholáthar. Soláthraíonn feistí MAX10 FPGA an cumas suas le dhá íomhá cumraíochta a stóráil a fheabhsaíonn gné uasghrádú an chianchórais tuilleadh.

Giorrúcháin

Giorrúchán Cur síos
Avalon-MM Cumraíocht Cuimhne-Mapáilte Avalon Cuimhne Flash
CFM Comhéadan grafach úsáideora
ICB Giotán Cumraíochta Túsaithe
MAP/.mapa Léarscáil Cuimhne File
Nios II EDS Tacaíocht Suite Dearadh Leabaithe Nios II
PFL Croí IP Comhuaineach Flash Loader
POF/.pof Réad Ríomhchláraitheoir File
QSPI Comhéadan forimeallach sraitheach Quad
RPD/.rpd Sonraí cláir amh
SBT Uirlisí Tógála Bogearraí
SOF/.sof Réad SRAM File
CÁRT Glacadóir/tarchuradóir asincrónach uilíoch
UFM Cuimhne flash úsáideora

Treoracha Úsáide Táirge

Réamhriachtanas

Chun an dearadh tagartha seo a chur i bhfeidhm ní mór duit an leibhéal sonraithe eolais nó taithí a bheith agat sna réimsí seo a leanas:

Riachtanais:

Seo a leanas na ceanglais crua-earraí agus bogearraí don dearadh tagartha:

Dearadh Tagartha Files

File Ainm Cur síos
Monarcha_íomhá I modh cumraíochta dé-íomhánna cumraíochta, CFM1 agus CFM2
a chomhcheangal i stóras CFM amháin.
app_íomhá_1 Dearadh crua-earraí Quartus II file a chuirtear in ionad app_image_2
le linn uasghrádú cianchórais.
app_íomhá_2 Feidhmíonn cód feidhmchlár bogearraí Nios II mar an rialtóir le haghaidh
dearadh an chórais cianuasghrádaithe.
Remote_system_upgrade.c
monarcha_iarratas1.pof Clárú Quartus II file atá comhdhéanta de íomhá mhonarcha agus
íomhá feidhmchlár 1, le ríomhchlárú go CFM0 agus CFM1 & CFM2
faoi ​​seach ag na tosaigh stage.
factory_application1.rpd
iarratas_íomhá_1.rpd
iarratas_íomhá_2.rpd
Nios_application.pof

Soláthraíonn an dearadh tagartha feidhmchlár simplí a chuireann gnéithe bunúsacha cumraíochta iargúlta i bhfeidhm i gcórais bunaithe ar Nios II le haghaidh feistí MAX 10 FPGA. Úsáidtear an comhéadan UART atá san áireamh i Kit Forbartha MAX 10 FPGA in éineacht le croí Altera UART IP chun an fheidhmiúlacht cumraíochta cianda a sholáthar.

Eolas Gaolmhar

Dearadh Tagartha Files

Uasghrádú Cianchóras le MAX 10 FPGA Tharview

Le gné uasghrádaithe an chianchórais, is féidir feabhsuithe agus feabhsuithe fabhtanna le haghaidh feistí FPGA a dhéanamh go cianda. I dtimpeallacht córas leabaithe, ní mór firmware a nuashonrú go minic thar na cineálacha éagsúla prótacail, mar shampla UART, Ethernet, agus I2C. Nuair a chuimsíonn an córas leabaithe FPGA, is féidir nuashonruithe ar an íomhá crua-earraí ar an FPGA a áireamh le nuashonruithe firmware.
Soláthraíonn feistí MAX10 FPGA an cumas suas le dhá íomhá cumraíochta a stóráil a fheabhsaíonn gné uasghrádú an chianchórais tuilleadh. Ar cheann de na híomhánna beidh an íomhá chúltaca a luchtaítear má tharlaíonn earráid san íomhá reatha.

Giorrúcháin

Tábla 1: Liosta Giorrúchán

Cur síos ar an nGiorrúchán
Avalon-MM Avalon Cuimhne-Mapáilte
CFM Cuimhne flash cumraíochta
GUI Comhéadan grafach úsáideora
ICB Giotán Cumraíochta Túsaithe
MAP/.mapa Léarscáil Cuimhne File
Nios II EDS Tacaíocht Suite Dearadh Leabaithe Nios II
PFL Croí IP Comhuaineach Flash Loader
POF/.pof Réad Ríomhchláraitheoir File
  • Intel Corporation. Gach ceart ar cosaint. Is trádmharcanna de chuid Intel Corporation nó a fhochuideachtaí sna SA agus/nó i dtíortha eile iad Intel, lógó Intel, Altera, Arria, Cyclone, Enpirion, MAX, Nios, Quartus agus Stratix focail agus lógónna. Barántaíonn Intel feidhmíocht a tháirgí FPGA agus leathsheoltóra de réir sonraíochtaí reatha de réir bharántas caighdeánach Intel, ach coimeádann sé an ceart chun athruithe a dhéanamh ar aon táirgí agus seirbhísí ag am ar bith gan fógra. Ní ghlacann Intel aon fhreagracht nó dliteanas a eascraíonn as cur i bhfeidhm nó úsáid aon fhaisnéise, táirge nó seirbhíse a thuairiscítear anseo ach amháin mar a chomhaontaítear go sainráite i scríbhinn ag Intel. Moltar do chustaiméirí Intel an leagan is déanaí de shonraíochtaí feiste a fháil sula dtéann siad ag brath ar aon fhaisnéis foilsithe agus sula ndéanann siad orduithe le haghaidh táirgí nó seirbhísí.
  • Féadfar ainmneacha agus brandaí eile a éileamh mar mhaoin daoine eile.

Réamhriachtanas

Giorrúchán

QSPI

Cur síos

Comhéadan forimeallach sraitheach Quad

RPD/.rpd Sonraí cláir amh
SBT Uirlisí Tógála Bogearraí
SOF/.sof Réad SRAM File
UART Glacadóir/tarchuradóir asincrónach uilíoch
UFM Cuimhne flash úsáideora

Réamhriachtanas

  • Chun an dearadh tagartha seo a chur i bhfeidhm ní mór duit an leibhéal sonraithe eolais nó taithí a bheith agat sna réimsí seo a leanas:
  • Eolas oibre ar chórais Nios II agus na huirlisí chun iad a thógáil. Áirítear ar na córais agus na huirlisí seo na bogearraí Quartus® II, Qsys, agus an Nios II EDS.
  • Eolas ar mhodheolaíochtaí agus uirlisí cumraíochta Intel FPGA, mar shampla cumraíocht inmheánach MAX 10 FPGA, gné uasghrádú an chórais iargúlta agus PFL.

Riachtanais

  • Seo a leanas na ceanglais crua-earraí agus bogearraí don dearadh tagartha:
  • MAX 10 trealamh forbartha FPGA
  • Leagan Quartus II 15.0 le Nios II EDS
  • Ríomhaire le tiománaí UART agus comhéadan atá ag obair
  • Aon dénártha / heicsidheachúlach file eagarthóir

Dearadh Tagartha Files

Tábla 2: Dearadh Files San áireamh sa Dearadh Tagartha

File Ainm

Monarcha_íomhá

Cur síos

• Dearadh crua-earraí Quartus II file le stóráil i CFM0.

• An íomhá cúltaca/íomhá mhonarcha le húsáid nuair a tharlaíonn an earráid agus íomhá an fheidhmchláir á íoslódáil.

app_íomhá_1 • Dearadh crua-earraí Quartus II file le stóráil i CFM1 agus CFM2.(1)

• An íomhá iarratais tosaigh luchtaithe sa gléas.

  1. I mód cumraíochta dé-íomhánna cumraíochta, cuirtear CFM1 agus CFM2 le chéile go stóras CFM amháin.
File Ainm

app_íomhá_2

Cur síos

Dearadh crua-earraí Quartus II file a chuirtear in ionad app_image_2 le linn uasghrádú an chianchórais.

Remote_system_ upgrade.c Cód feidhmchlár bogearraí Nios II ag gníomhú mar an rialtóir le haghaidh dearadh an chórais cianuasghrádaithe.
Críochfort cianda.exe • Inrite file le GUI.

• Feidhmeanna mar an teirminéal don óstach chun idirghníomhú le trealamh forbartha MAX 10 FPGA.

• Seolann sonraí ríomhchlárúcháin trí UART.

• Tá cód foinse don teirminéal seo san áireamh.

Tábla 3: Máistir Files San áireamh sa Dearadh Tagartha

Is féidir leat na máistir seo a úsáid files don dearadh tagartha gan an dearadh a thiomsú files.

File Ainm

 

factory_application1.pof factory_application1.rpd

Cur síos

Clárú Quartus II file atá comhdhéanta d'íomhá mhonarcha agus íomhá iarratais 1, le ríomhchlárú isteach i CFM0 agus CFM1 & CFM2 faoi seach ag na cinn tosaightage.

factory_application2.pof factory_application2.rpd • Cláir Quartus II file atá comhdhéanta d'íomhá mhonarcha agus íomhá feidhmchláir 2.

• Bainfear íomhá feidhmchláir 2 níos déanaí chun íomhá feidhmchláir 1 a athsholáthar le linn uasghrádú an chianchórais, ainmnithe application_ image_2.rpd thíos.

iarratas_íomhá_1.rpd Sonraí amh ríomhchláraithe Quartus II file ina bhfuil íomhá feidhmchláir 1 amháin.
iarratas_íomhá_2.rpd Sonraí amh ríomhchláraithe Quartus II file ina bhfuil íomhá feidhmchláir 2 amháin.
Nios_application.pof • Cláir file arb é atá ann feidhmchlár bogearraí próiseálaí Nios II .hex file amháin.

• Le bheith ríomhchláraithe go flash seachtrach QSPI.

pfl.sof • Ceathrú II .sof ina bhfuil PFL.

• Cláraithe i flash QSPI ar threalamh Forbartha MAX 10 FPGA.

Dearadh Tagartha Cur Síos Feidhmeachintel-MAX-10-FPGA-Gléasanna-Thar-UART-leis-an-Nios-II-Próiseálaí-FIG-1

Próiseálaí Gen2 Nios II

  • Tá na feidhmeanna seo a leanas ag Próiseálaí Nios II Gen2 sa dearadh tagartha:
  • Máistir bus a láimhseálann gach oibríocht comhéadain le croí IP Flash Altera On-Chip lena n-áirítear léamh, scríobh agus scriosadh.
  • Soláthraíonn sé algartam i mbogearraí chun an sruth giotán ríomhchláraithe a fháil ó ríomhaire óstach agus chun athchumrú a spreagadh tríd an gcroí IP Cumraíochta Dual.
  • Ní mór duit veicteoir athshocraithe an phróiseálaí a shocrú dá réir sin. Déantar é seo chun a chinntiú go gcuireann an próiseálaí an cód iarratais ceart ó UFM nó ó flash QSPI seachtrach.
  • Nóta: Má tá cód iarratais Nios II mór, molann Intel duit an cód iarratais a stóráil sa flash QSPI seachtrach. Sa dearadh tagartha seo, tá an veicteoir athshocraithe dírithe ar an splanc QSPI seachtrach ina bhfuil an cód iarratais Nios II stóráilte.

Eolas Gaolmhar

  • Teagaisc ar Fhorbairt Crua-earraí Nios II Gen2
  • Soláthraíonn sé tuilleadh faisnéise maidir le Próiseálaí Gen2 Nios II a fhorbairt.

Croí IP Flash Ar-Sliseanna Altera

  • Feidhmíonn an croí Altera On-Chip Flash IP mar chomhéadan do phróiseálaí Nios II chun oibríocht léite, scríofa nó scriosta a dhéanamh chuig an CFM agus UFM. Soláthraíonn croí IP Flash Altera On-Chip duit rochtain a fháil ar an CFM, a scriosadh agus a nuashonrú le sruth giotán cumraíochta nua. Taispeánann eagarthóir paraiméadar IP Flash Altera Ar-Sliseanna raon seoltaí réamhshocraithe do gach earnáil chuimhne.

Eolas Gaolmhar

  • Croí IP Flash Ar-Sliseanna Altera
  • Soláthraíonn sé tuilleadh faisnéise faoi Altera On-Chip Flash IP Core.

Croí IP Cumraíocht Dual Altera

  • Is féidir leat an croí IP Altera Dual Cumraíocht a úsáid chun rochtain a fháil ar bhloc uasghrádaithe an chianchórais i bhfeistí MAX 10 FPGA. Ligeann croí IP Cumraíocht Dual Altera duit athchumrú a spreagadh nuair a bheidh an íomhá nua íoslódála.

Eolas Gaolmhar

  • Croí IP Cumraíocht Dual Altera
  • Soláthraíonn sé tuilleadh faisnéise faoi Altera Dual Configuration IP Core

Altera UART IP Core

  • Ceadaíonn croí IP UART cumarsáid sruthanna carachtar sraitheach idir córas leabaithe i MAX 10 FPGA agus feiste seachtrach. Mar mháistir Avalon-MM, déanann próiseálaí Nios II cumarsáid le croí UART IP, atá ina sclábhaí Avalon-MM. Déantar an chumarsáid seo trí rialú léitheoireachta agus scríbhneoireachta agus cláir sonraí.
  • Cuireann an croí uainiú prótacail RS-232 i bhfeidhm agus soláthraíonn sé na gnéithe seo a leanas:
  • ráta inchoigeartaithe baud, paireacht, stad, agus giotán sonraí
  • comharthaí rialaithe sreafa RTS/CTS roghnach

Eolas Gaolmhar

  • Croílár UART
  • Soláthraíonn sé tuilleadh faisnéise faoi UART Core.

Rialaitheoir Cineálach Quad SPI Core IP

  • Feidhmíonn croí IP an Rialaitheora Cineálach Quad SPI mar chomhéadan idir MAX 10 FPGA, an splanc seachtrach agus an splanc QSPI ar bord. Soláthraíonn an croí rochtain ar an splanc QSPI trí oibríochtaí léite, scríobh agus scriosadh.
    Nuair a leathnaíonn feidhmchlár Nios II le tuilleadh treoracha, beidh an file méid na heicsidheachúlach file a ghintear ó iarratas Nios II a bheith níos mó. Taobh amuigh de theorainn áirithe méide, ní bheidh spás leordhóthanach ag an UFM chun heicsidheachúlacht an iarratais a stóráil file. Chun é seo a réiteach, is féidir leat an flash QSPI seachtrach atá ar fáil ar an trealamh Forbartha MAX 10 FPGA a úsáid chun heicsidheachúlach an fheidhmchláir a stóráil file.

Dearadh Feidhmchlár Bogearraí Nios II EDS

  • Áirítear leis an dearadh tagartha cód iarratais bogearraí Nios II a rialaíonn dearadh an chórais uasghrádaithe iargúlta. Freagraíonn cód feidhmchlár bogearraí Nios II don chríochfort óstach trí UART trí threoracha sonracha a fhorghníomhú.

Íomhánna Feidhmchláir á Nuashonrú go Cianda

  • Tar éis duit sruth giotán ríomhchlárúcháin a tharchur file ag baint úsáide as an Críochfort Cianda, tá feidhmchlár bogearraí Nios II deartha chun na rudaí seo a leanas a dhéanamh:
  1. Socraigh an Clár Rialaithe Lárnach IP Flash Ar-Sliseanna Altera chun an earnáil CFM1 & 2 a dhíchosaint.
  2. Oibríocht scriosta earnála a dhéanamh ar CFM1 agus CFM2. Déanann na bogearraí vótaíocht ar chlár stádais chroílár Altera On-Chip Flash IP chun a chinntiú go bhfuil scriosadh rathúil curtha i gcrích.
  3. Faigh 4 bytes de shruth giotán ag an am ó stdin. Is féidir ionchur agus aschur caighdeánach a úsáid chun sonraí a fháil go díreach ón teirminéal óstach agus chun aschur a phriontáil air. Is féidir cineálacha roghanna caighdeánacha ionchuir agus aschuir a shocrú tríd an Eagarthóir BSP in uirlis Nios II Eclipse Build.
  4. Aisiompaíonn an t-ordú giotán do gach beart.
    • Nóta: Mar gheall ar chumraíocht Altera On-Chip Flash IP Core, ní mór gach beart sonraí a aisiompú sula scríobhtar isteach i CFM é.
  5. Tosaigh le 4 beart sonraí a scríobh ag aon am amháin isteach i CFM1 agus CFM2. Leanann an próiseas seo ar aghaidh go dtí deireadh an tsrutha giotán ríomhchláraithe.
  6. Vótaíocht ar chlár stádais Altera On-Chip Flash IP chun oibriú scríofa rathúil a chinntiú. Spreagann teachtaireacht chun a chur in iúl go bhfuil an tarchur críochnaithe.
    • Nóta: Má theipeann ar an oibríocht scríofa, cuirfidh an teirminéal deireadh leis an bpróiseas seolta an tsrutha ghiotáin agus ginfidh sé teachtaireacht earráide.
  7. Socraíonn sé an Clár Rialaithe chun CFM1 agus CFM2 a athchosaint chun aon oibríocht scríofa nach dteastaíonn a chosc.

Eolas Gaolmhar

  • pof Giniúint trí Ríomhchlárú Tiontaigh Files ar
  • Soláthraíonn sé eolas faoi chruthú rpd files le linn ríomhchlárú tiontaithe files.

Athchumrú a Spreagadh go Cianda

  • Tar éis duit oibríocht athchumraithe truicear a roghnú sa Chríochfort Cian óstaigh, déanfaidh feidhmchlár bogearraí Nios II an méid seo a leanas:
  1. Faigh an t-ordú ó ionchur caighdeánach.
  2. Tosaigh an t-athchumrú leis an dá oibríocht scríobh seo a leanas:
  • Scríobh 0x03 chuig an seoladh fritháirimh 0x01 i gcroílár Dual Cumraíocht IP. Forscríobhann an oibríocht seo an biorán fisiciúil CONFIG_SEL agus socraíonn sé Íomhá 1 mar an chéad íomhá cumraíochta tosaithe eile.
  • Scríobh 0x01 chuig an seoladh fritháirimh 0x00 i gcroílár Dual Cumraíocht IP. Spreagann an oibríocht seo athchumrú chuig íomhá feidhmchláir i CFM1 agus CFM2

Siúlóid Dearaidh Tagarthaintel-MAX-10-FPGA-Gléasanna-Thar-UART-leis-an-Nios-II-Próiseálaí-FIG-2

Ríomhchlárú a Ghiniúint Files

  • Caithfidh tú na cláir seo a leanas a ghiniúint files sula mbeifear in ann uasghrádú an chianchórais a úsáid ar threalamh Forbartha MAX 10 FPGA:

Le haghaidh Ríomhchlárú QSPI:

  • sof -úsáid an pfl.sof san áireamh sa dearadh tagartha nó is féidir leat a roghnú chun a chruthú .sof eile ina bhfuil do dhearadh PFL féin
  • pof - cumraíocht file ginte ó .hex agus ríomhchláraithe isteach sa flash QSPI.
  • Le haghaidh Uasghrádú Cianchóras:
  • pof - cumraíocht file ginte ó .sof agus ríomhchláraithe isteach sa splanc inmheánach.
  • rpd - tá na sonraí don splanc inmheánach lena n-áirítear socruithe ICB, CFM0, CFM1 agus UFM.
  • léarscáil - i seilbh an seoladh do gach earnáil chuimhne de shuíomhanna ICB, CFM0, CFM1 agus UFM.

Ag giniúint files le haghaidh Ríomhchlárú QSPI

Chun an .pof a ghiniúint file le haghaidh ríomhchlárú QSPI, déan na céimeanna seo a leanas:

  1. Tóg Tionscadal Nios II agus giniúint HEX file.
    • Nóta: Déan tagairt do AN730: Modhanna Tosaithe Próiseálaí Nios II I MAX 10 Gléasanna chun faisnéis a fháil faoi thionscadal Nios II a thógáil agus HEX a ghiniúint file.
  2. Ar an File roghchlár, cliceáil Tiontaigh Ríomhchlárú Files.
  3. Faoi ríomhchlárú Aschuir file, roghnaigh Réad Ríomhchláraitheoir File (.pof) sa Chlárú file cineál liosta.
  4. Sa liosta Mód, roghnaigh Sraithuimhir Éighníomhach 1-giotán.
  5. Sa liosta gléas Cumraíochta, roghnaigh CFI_512Mb.
  6. Sna File bosca ainm, sonraigh an file ainm don ríomhchlárú file ba mhaith leat a chruthú.
  7. Sa Ionchur files liosta a thiontú, bain an tsraith sonraí Roghanna agus SOF. Cliceáil Add Heics Data agus bosca dialóige Cuir Sonraí Heics le feiceáil. Sa bhosca Cuir Sonraí Heics, roghnaigh Seoladh Absalóideach agus cuir isteach an .hex file ginte ó Nios II EDS Build Tools.
  8. Tar éis na socruithe go léir a shocrú, cliceáil Gin chun cláir ghaolmhara a ghiniúint file.

Eolas Gaolmhar

AN730: Modhanna Tosaithe Próiseálaí Nios II I MAX 10 Gléasanna FPGA
Ag giniúint files le haghaidh Uasghrádú Cianchóras

Chun an .pof, .map agus .rpd a ghiniúint files le haghaidh uasghrádú cianchórais, déan na céimeanna seo a leanas:

  1. Athchóirigh an Factory_image, application_image_1 agus application_image_2, agus tiomsaigh na trí dhearadh.
  2. Gin dhá .pof files cur síos orthu sa tábla seo a leanas:
    • Nóta: Déan tagairt do .pof Generation trí Ríomhchlárú Tiontaigh Files le haghaidh céimeanna ar ghiniúint .pof files.intel-MAX-10-FPGA-Gléasanna-Thar-UART-leis-an-Nios-II-Próiseálaí-FIG-3
  3. Oscail an app2.rpd ag baint úsáide as aon eagarthóir heicsidheachúlach.
  4. Sa eagarthóir heicsidheachúlach, roghnaigh an bloc sonraí dénártha bunaithe ar an bhfritháireamh tosaigh agus deireadh trí thagairt a dhéanamh don .mapa file. Is é an fritháireamh tosaigh agus deireadh don fheiste 10M50 ná 0x12000 agus 0xB9FFF faoi seach. Cóipeáil an bloc seo go bloc nua file agus é a shábháil i .rpd eile file. Tá an .rpd nua seo file tá íomhá feidhmchlár 2 amháin.intel-MAX-10-FPGA-Gléasanna-Thar-UART-leis-an-Nios-II-Próiseálaí-FIG-4

pof Giniúint trí Ríomhchlárú Tiontaigh Files

Chun .sof a thiontú files go .pof files, lean na céimeanna seo:

  1. Ar an File roghchlár, cliceáil Tiontaigh Ríomhchlárú Files.
  2. Faoi ríomhchlárú Aschuir file, roghnaigh Réad Ríomhchláraitheoir File (.pof) sa Chlárú file cineál liosta.
  3. Sa liosta Mód, roghnaigh Cumraíocht Inmheánach.
  4. Sna File bosca ainm, sonraigh an file ainm don ríomhchlárú file ba mhaith leat a chruthú.
  5. Chun Mapa Cuimhne a ghiniúint File (.map), cas ar Create Memory Map File (Gin aschur go huathoibríoch_file.mapa). Tá seoladh an CFM agus an UFM ar an mapa .l mar aon leis an socrú ICB a shocraigh tú tríd an rogha Option/Boot Info.
  6.  Chun Amhsonraí Ríomhchláraithe (.rpd) a ghiniúint, cuir ar siúl Cruthaigh sonraí cumraíochta RPD (Gin aschur_file_auto.rpd).
    Le cabhair ó Memory Map File, is féidir leat na sonraí a aithint go héasca do gach bloc feidhme sa .rpd file. Is féidir leat freisin na sonraí flash le haghaidh uirlisí ríomhchlárú tríú páirtí a bhaint as nó an chumraíocht nó sonraí úsáideora a nuashonrú tríd an Altera Ar-Chip Flash IP.
  7. Is féidir an .sof a chur leis trí Ionchur files liosta a thiontú agus is féidir leat suas le dhá .sof a shuimiú files.
    • Chun críocha cianuasghrádaithe an chórais, is féidir leat na bunshonraí leathanach 0 a choinneáil sa .pof, agus sonraí leathanach 1 a athsholáthar le .sof nua file. Chun seo a dhéanamh, ní mór duit an .pof a chur leis file i leathanach 0, ansin
      cuir .sof page, ansin cuir an .sof nua leis file chuig
  8. Tar éis na socruithe go léir a shocrú, cliceáil Gin chun cláir ghaolmhara a ghiniúint file.

An QSPI a ríomhchlárú

Chun cód feidhmchláir Nios II a ríomh sa flash QSPI, déan na céimeanna seo a leanas:

  1. Ar an bhFearas Forbartha MAX 10 FPGA, athraigh an MAX10_BYPASSn go 0 chun gléas VTAP (MAX II) ar bord a sheachbhóthar.
  2. Ceangail Cábla Íoslódála Intel FPGA (USB Blaster roimhe seo) leis an JTAG ceanntásc.
  3. Sa fhuinneog Ríomhchláraitheoir, cliceáil Socrú Crua-earraí agus roghnaigh USB Blaster.
  4. Sa liosta Mód, roghnaigh JTAG.
  5. Cliceáil Auto Braith cnaipe ar an phána chlé.
  6. Roghnaigh an gléas a ríomhchlárú, agus cliceáil Cuir File.
  7. Roghnaigh an pfl.sof.
  8. Cliceáil Tosaigh chun ríomhchlárú a thosú.
  9. Tar éis an ríomhchlárú a bheith rathúil, gan an bord a mhúchadh, cliceáil ar an gcnaipe Auto Braith ar an bpána clé arís. Feicfidh tú splanc QSPI_512Mb i bhfuinneog an ríomhchláraitheora.
  10. Roghnaigh an gléas QSPI, agus cliceáil Cuir File.
  11. Roghnaigh an .pof file ginte roimhe seo ó .hex file.
  12. Cliceáil Tosaigh chun an flash QSPI a ríomhchlárú.

An FPGA a ríomh le hÍomhá Tosaigh ag baint úsáide as JTAG

Caithfidh tú an app1.pof a ríomh isteach san FPGA mar íomhá tosaigh an fheiste. Chun an app1.pof a ríomh san FPGA, déan na céimeanna seo a leanas:

  1. Sa fhuinneog Ríomhchláraitheoir, cliceáil Socrú Crua-earraí agus roghnaigh USB Blaster.
  2. Sa liosta Mód, roghnaigh JTAG.
  3. Cliceáil Auto Braith cnaipe ar an phána chlé.
  4. Roghnaigh an gléas a ríomhchlárú, agus cliceáil Cuir File.
  5. Roghnaigh an app1.pof.
  6. Cliceáil Tosaigh chun ríomhchlárú a thosú.

Íomhá a Nuashonrú agus Athchumrú a Spreagadh ag úsáid UART

Chun do threalamh forbartha MAX10 FPGA a chumrú go cianda, déan na céimeanna seo a leanas:

  1. Nóta: Sula dtosaíonn tú, cinntigh na rudaí seo a leanas:
    • tá an biorán CONFIG_SEL ar an gclár socraithe go 0
    • tá port UART do bhoird ceangailte le do ríomhaire
    • Open Remote Terminal.exe agus osclaíonn an comhéadan Críochfort cianda.
  2. Cliceáil Socruithe agus beidh fuinneog socruithe port Srathach le feiceáil.
  3. Socraigh paraiméadair an chianchríochfoirt chun na socruithe UART a roghnaíodh i gcroílár Quartus II UART IP a mheaitseáil. Tar éis an socrú a bheith críochnaithe, cliceáil OK.intel-MAX-10-FPGA-Gléasanna-Thar-UART-leis-an-Nios-II-Próiseálaí-FIG-5
  4. Brúigh an cnaipe nCONFIG ar an trealamh forbartha nó eochair isteach 1 sa bhosca Seol téacs, agus ansin brúigh Iontráil.
    • Beidh liosta de rogha oibríochta le feiceáil ar an teirminéal, mar a thaispeántar thíos:intel-MAX-10-FPGA-Gléasanna-Thar-UART-leis-an-Nios-II-Próiseálaí-FIG-6
    • Nóta: Chun oibríocht a roghnú, eochair san uimhir sa bhosca Seol téacs, agus ansin brúigh Iontráil.
  5. Chun íomhá feidhmchlár 1 a nuashonrú le híomhá feidhmchlár 2, roghnaigh oibríocht 2. Tabharfar leid duit seoladh tosaigh agus deiridh CFM1 agus CFM2 a chur isteach.
    • Nóta: An seoladh a thaispeántar sa léarscáil file áirítear socruithe ICB, CFM agus UFM ach an Altera On-Chip
    • Is féidir le Flash IP rochtain a fháil ar CFM agus UFM amháin. Mar sin, tá fritháireamh seolta idir an seoladh a thaispeántar ar an léarscáil file agus fuinneog paraiméadar IP Flash Altera Ar-Sliseanna.
  6. Eochair an seoladh bunaithe ar an seoladh atá sonraithe ag an fhuinneog paraiméadar Altera Ar-Chip Flash IP.intel-MAX-10-FPGA-Gléasanna-Thar-UART-leis-an-Nios-II-Próiseálaí-FIG-7
    • Tosóidh Léirscrios go huathoibríoch tar éis duit an seoladh deiridh a chur isteach.intel-MAX-10-FPGA-Gléasanna-Thar-UART-leis-an-Nios-II-Próiseálaí-FIG-8
  7. Tar éis a scriosadh rathúil, beidh tú a spreag chun dul isteach cláir .rpd file le haghaidh iarratas íomhá 2.
    • Chun íomhá a uaslódáil, cliceáil SeolFile cnaipe, agus ansin roghnaigh an .rpd ina bhfuil íomhá iarratais 2 amháin agus cliceáil Oscail.
    • Nóta: Seachas íomhá feidhmchlár 2, is féidir leat aon íomhá nua is mian leat a nuashonrú ar an ngléas a úsáid.
    • Tosóidh an próiseas nuashonraithe go díreach agus is féidir leat monatóireacht a dhéanamh ar an dul chun cinn tríd an teirminéal. Spreagfaidh an roghchlár oibríochta Déanta agus is féidir leat an chéad oibríocht eile a roghnú anois.
  8. Chun athchumrú a spreagadh, roghnaigh oibríocht 4. Is féidir leat an t-iompar LED a fheiceáil a léiríonn an íomhá difriúil a luchtaítear isteach sa ghléas.
Íomhá Stádas LED (Íseal Gníomhach)
Íomhá Monarcha 01010
Íomhá Feidhmchlár 1 10101
Íomhá Feidhmchlár 2 01110

Stair Athbhreithnithe Doiciméid

Dáta Leagan Athruithe
Feabhra 2017 2017.02.21 Athbhrandála mar Intel.
Meitheamh 2015 2015.06.15 Eisiúint tosaigh.

Doiciméid / Acmhainní

intel MAX 10 Gléasanna FPGA Thar UART le Próiseálaí Nios II [pdfTreoir Úsáideora
Feistí MAX 10 FPGA Thar UART le Próiseálaí Nios II, MAX 10 Gléasanna FPGA, Thar UART le Próiseálaí Nios II, Thar UART, Próiseálaí Nios II UART, Nios II, Próiseálaí UART

Tagairtí

Fág trácht

Ní fhoilseofar do sheoladh ríomhphoist. Tá réimsí riachtanacha marcáilte *