интел ЛогоДисплаиПорт Агилек Ф-Тиле ФПГА ИП Десигн Екample
Упутство за употребу
Ажурирано за Интел® Куартус® Приме Десигн Суите: 21.4
ИП верзија: 21.0.0

ДисплаиПорт Интел ФПГА ИП Десигн Екampле Водич за брзи почетак

ДисплаиПорт Интел® ФПГА ИП дизајн прampЛекови за Интел Агилек™ Ф-тиле уређаје имају симулацију тестне плоче и хардверски дизајн који подржава компилацију и тестирање хардвера.
ДисплаиПорт Интел ФПГА ИП нуди следећи дизајн нпрampлес:

  • ДисплаиПорт ССТ паралелна петља без модула Пикел Цлоцк Рецовери (ПЦР) са статичком брзином

Када генеришете дизајн прampле, уређивач параметара аутоматски креира fileНеопходан је за симулацију, компајлирање и тестирање дизајна у хардверу.
Напомена: Верзија софтвера Интел Куартус® Приме 21.4 подржава само Прелиминари Десигн Екampле за сврхе симулације, синтезе, компилације и анализе времена. Функционалност хардвера није у потпуности верификована.
Слика 1. Развој Сtages

интел ДисплаиПорт Агилек Ф Тиле ФПГА ИП Десигн Екampле - Слика 1

Повезане информације

  • ДисплаиПорт Интел ФПГА ИП Упутство за употребу
  • Прелазак на Интел Куартус Приме Про Едитион

1.1. Структура именика
Слика 2. Структура именика

интел ДисплаиПорт Агилек Ф Тиле ФПГА ИП Десигн Екampле - Слика 2

Табела 1. Дизајн прampле Цомпонентс

Фасцикле Files
ртл/цоре дп_цоре.ип
дп_рк.ип
дп_тк.ип
ртл/рк_пхи дп_гкб_рк/ ((ДП ПМА УКС грађевни блок)
дп_рк_дата_фифо.ип
рк_топ_пхи.св
ртл/тк_пхи дп_гкб_рк/ ((ДП ПМА УКС грађевни блок)
дп_тк_дата_фифо.ип
дп_тк_дата_фифо.ип

1.2. Хардверски и софтверски захтеви
Интел користи следећи хардвер и софтвер за тестирање дизајна нпрampле:
Хардвер

  • Интел Агилек И-Сериес развојни комплет

софтвер

  • Интел Куартус Приме
  • Синопсис* ВЦЛ Симулатор

1.3. Генерисање дизајна
Користите ДисплаиПорт Интел ФПГА ИП уређивач параметара у софтверу Интел Куартус Приме да бисте генерисали дизајн нпрampле.
Слика 3. Генерисање тока пројектовања

интел ДисплаиПорт Агилек Ф Тиле ФПГА ИП Десигн Екampле - Слика 3

  1. Изаберите Тоолс ➤ ИП Цаталог и изаберите Интел Агилек Ф-тиле као циљну породицу уређаја.
    Напомена: Дизајн прampле подржава само Интел Агилек Ф-тиле уређаје.
  2. У ИП каталогу пронађите и двапут кликните на ДисплаиПорт Интел ФПГА ИП. Појављује се прозор Нова варијација ИП адресе.
  3. Наведите назив највишег нивоа за своју прилагођену варијацију ИП адресе. Едитор параметара чува подешавања ИП варијације у а file назван .ип.
  4. Можете да изаберете одређени Интел Агилек Ф-тиле уређај у пољу Девице или да задржите подразумевани избор софтверског уређаја Интел Куартус Приме.
  5. Кликните ОК. Појављује се уређивач параметара.
  6. Конфигуришите жељене параметре за ТКС и РКС
  7. На Десигн Екampна картици, изаберите ДисплаиПорт ССТ Параллел Лоопбацк Витхоут ПЦР.
  8. Изаберите Симулатион да генеришете тестбенцх и изаберите Синтхесис да генеришете хардверски дизајн нпрampле. Морате да изаберете најмање једну од ових опција да бисте генерисали дизајн прample fileс. Ако изаберете оба, време генерисања је дуже.
  9. Кликните на Генериши прampле Десигн.

1.4. Симулација дизајна
ДисплаиПорт Интел ФПГА ИП дизајн прampле тестбенцх симулира серијски дизајн петље од ТКС инстанце до РКС инстанце. Интерни модул генератора видео шаблона покреће ДисплаиПорт ТКС инстанцу, а видео излаз РКС инстанце се повезује са ЦРЦ контролорима у тестном столу.
Слика 4. Ток симулације дизајна

интел ДисплаиПорт Агилек Ф Тиле ФПГА ИП Десигн Екampле - Слика 4

  1. Идите у фасциклу Синопсис симулатора и изаберите ВЦС.
  2. Покрените скрипту за симулацију.
    Извор вцс_сим.сх
  3. Скрипта изводи Куартус ТЛГ, компајлира и покреће тестбенцх у симулатору.
  4. Анализирајте резултат.
    Успешна симулација се завршава поређењем СРЦ извора и понора.интел ДисплаиПорт Агилек Ф Тиле ФПГА ИП Десигн Екampле - Слика 5

1.5. Састављање и симулација дизајна
Слика 5. Компајлирање и симулација дизајна

интел ДисплаиПорт Агилек Ф Тиле ФПГА ИП Десигн Екampле - Слика 6

Да бисте компајлирали и покренули демонстрациони тест на хардверском прampза дизајн, пратите ове кораке:

  1. Уверите се да хардвер нпрampгенерација дизајна је завршена.
  2. Покрените софтвер Интел Куартус Приме Про Едитион и отворите /куартус/аги_дп_демо.кпф.
  3. Кликните Обрада ➤ Покрени компилацију.
  4. Сачекајте да се компилација заврши.

Напомена: Дизајн прampле не верификује функционално идејни пројекат Екampле о хардверу у овом издању Куартуса.
Повезане информације
Упутство за употребу Интел Агилек И-Сериес ФПГА развојног комплета

1.6. ДисплаиПорт Интел ФПГА ИП Десигн Екampле Параметерс
Табела 2. ДисплаиПорт Интел ФПГА ИП дизајн прampле Параметри за Интел Агилек Ф-тиле уређај

Параметар Валуе Опис
Доступан дизајн прample
Изаберите Дизајн • Ниједан
• ДисплаиПорт ССТ Параллел
Лоопбацк без ПЦР
Изаберите дизајн нпрampле да се генерише.
• Ниједан: Без дизајна нпрampле је доступан за тренутни избор параметара
• ДисплаиПорт ССТ паралелна петља без ПЦР-а: овај дизајн нпрampле показује паралелну повратну петљу од ДисплаиПорт пријемника до ДисплаиПорт извора без модула Пикел Цлоцк Рецовери (ПЦР) када укључите параметар Енабле Видео Инпут Имаге Порт.
Десигн Екample Files
Симулација Укључено, искључено Укључите ову опцију да бисте генерисали неопходне fileс за симулациони тестни сто.
Синтеза Укључено, искључено Укључите ову опцију да бисте генерисали неопходне fileс за компилацију и хардверски дизајн Интел Куартус Приме.
Генерисани ХДЛ формат
Генерате File Формат Верилог, ВХДЛ Изаберите жељени ХДЛ формат за генерисани дизајн нпрample fileсет.
Напомена: Ова опција одређује само формат за генерисану ИП адресу највишег нивоа fileс. Сви остали fileс (нпрampле тестбенцхес и највиши ниво fileс за демонстрацију хардвера) су у Верилог ХДЛ формату.
Таргет Девелопмент Кит
Изаберите Боард • Нема комплета за развој
• Интел Агилек И-Сериес
Девелопмент Кит
Изаберите плочу за циљани дизајн нпрampле.
• Без комплета за развој: Ова опција искључује све хардверске аспекте за дизајн нпрampле. ИП језгро поставља све доделе пинова на виртуелне пинове.
• Интел Агилек И-Сериес ФПГА развојни комплет: Ова опција аутоматски бира циљни уређај пројекта који одговара уређају у овом развојном комплету. Можете да промените циљни уређај користећи параметар Цханге Таргет Девице ако ваша ревизија плоче има другачију варијанту уређаја. ИП језгро поставља све доделе пинова у складу са развојним комплетом.
Напомена: Идејни пројекат Екampле није функционално верификовано на хардверу у овом издању Куартуса.
• Цустом Девелопмент Кит: Ова опција омогућава дизајн нпрampда се тестира на развојном комплету треће стране са Интел ФПГА. Можда ћете морати сами да подесите доделу иглица.
Циљни уређај
Промените циљни уређај Укључено, искључено Укључите ову опцију и изаберите жељену варијанту уређаја за развојни комплет.

Параллел Лоопбацк Десигн Екampлес

ДисплаиПорт Интел ФПГА ИП дизајн прampлесови демонстрирају паралелну повратну петљу од ДисплаиПорт РКС инстанце до ДисплаиПорт ТКС инстанце без модула Пикел Цлоцк Рецовери (ПЦР) при статичкој брзини.
Табела 3. ДисплаиПорт Интел ФПГА ИП дизајн прampле за Интел Агилек Ф-тиле уређај

Десигн Екample Ознака Дата Рате Цханнел Моде Лоопбацк Типе
ДисплаиПорт ССТ паралелна петља без ПЦР-а ДисплаиПорт ССТ ХБР3 Симплекс Паралелно без ПЦР

2.1. Интел Агилек Ф-тиле ДисплаиПорт ССТ карактеристике дизајна паралелне петље
ССТ паралелни лоопбацк дизајн прampлесови показују пренос једног видео тока од ДисплаиПорт пријемника до ДисплаиПорт извора без опоравка Пикел Цлоцк Рецовери (ПЦР) статичном брзином.

Слика 6. Интел Агилек Ф-тиле ДисплаиПорт ССТ паралелна петља без ПЦР-а

интел ДисплаиПорт Агилек Ф Тиле ФПГА ИП Десигн Екampле - Слика 7

  • У овој варијанти, параметар ДисплаиПорт извора, ТКС_СУППОРТ_ИМ_ЕНАБЛЕ, је укључен и користи се интерфејс видео слике.
  • ДисплаиПорт синк прима видео и или аудио стриминг са екстерног видео извора као што је ГПУ и декодира га у паралелни видео интерфејс.
  • ДисплаиПорт видео излаз директно покреће ДисплаиПорт изворни видео интерфејс и кодира на главну везу ДисплаиПорт-а пре преноса на монитор.
  • ИОПЛЛ покреће и ДисплаиПорт пријемник и изворни видео сат на фиксној фреквенцији.
  • Ако је ДисплаиПорт параметар МАКС_ЛИНК_РАТЕ извора конфигурисан на ХБР3, а ПИКСЕЛС_ПЕР_ЦЛОЦК је конфигурисан на Куад, видео такт ради на 300 МХз да би подржао брзину од 8Кп30 пиксела (1188/4 = 297 МХз).

2.2. Цлоцкинг Сцхеме
Шема такта илуструје домене такта у ДисплаиПорт Интел ФПГА ИП дизајну нпрampле.
Слика 7. Шема тактирања примопредајника Интел Агилек Ф-тиле ДисплаиПорт

интел ДисплаиПорт Агилек Ф Тиле ФПГА ИП Десигн Екampле - Слика 8

Табела 4. Сигнали шеме такта

Сат на дијаграму Опис
СисПЛЛ рефцлк Ф-плочица системски ПЛЛ референтни такт који може бити било која фреквенција такта која је дељива са ПЛЛ система за ту излазну фреквенцију.
У овом дизајну прampле, систем_плл_цлк_линк и рк/тк рефцлк_линк деле исти СисПЛЛ рефцлк који је 150 МХз.
То мора да буде слободни такт који је повезан са наменског референтног такта примопредајника на порт улазног такта ИП референтних и системских ПЛЛ тактова, пре повезивања одговарајућег излазног порта на ДисплаиПорт Пхи Топ.
систем_плл_цлк_линк Минимална излазна фреквенција системског ПЛЛ-а која подржава све ДисплаиПорт брзине је 320 МХз.
Овај дизајн прampле користи 900 Мхз (највишу) излазну фреквенцију тако да СисПЛЛ рефцлк може да се дели са рк/тк рефцлк_линк који је 150 Мхз.
рк_цдр_рефцлк_линк/тк_плл_рефцлк_линк Рк ЦДР и Тк ПЛЛ Линк рефцлк који је фиксиран на 150 Мхз да би подржао све брзине преноса података ДисплаиПорт-а.
рк_лс_цлкоут/тк Је цлкоут ДисплаиПорт Линк Брзина Сат до такта ДисплаиПорт ИП језгра. Фреквенција је еквивалентна брзини преноса података подељеној са ширином паралелних података.
Exampле:
Фреквенција = брзина података/ширина података
= 8.1Г (ХБР3) / 40 бита
= 202.5 ​​Мхз

2.3. Симулатион Тестбенцх
Тестна плоча за симулацију симулира ДисплаиПорт ТКС серијски повратни сигнал на РКС.
Слика 8. Блок дијаграм тестног стола за симулацију ФПГА ИП Симплек режима ДисплаиПорт Интел ФПГА

интел ДисплаиПорт Агилек Ф Тиле ФПГА ИП Десигн Екampле - Слика 9

Табела 5. Компоненте тестног стола

Компонента Опис
Видео Паттерн Генератор Овај генератор производи шаблоне колор трака које можете да конфигуришете. Можете да параметрирате временско подешавање видео формата.
Тестбенцх Цонтрол Овај блок контролише тест секвенцу симулације и генерише неопходне сигнале стимулуса за ТКС језгро. Контролни блок тестбенцх-а такође чита ЦРЦ вредност и са извора и из пријемника да би направио поређења.
Провера фреквенције сата брзине РКС везе Ова провера проверава да ли повратна фреквенција такта РКС примопредајника одговара жељеној брзини података.
Провера фреквенције сата брзине ТКС везе Ова провера проверава да ли повратна фреквенција такта ТКС примопредајника одговара жељеној брзини података.

Пробни сто за симулацију врши следеће провере:
Табела 6. Верификације на тестном уређају

Тест Цритериа Верификација
• Обука веза при брзини преноса података ХБР3
• Прочитајте ДПЦД регистре да бисте проверили да ли ДП статус поставља и мери фреквенцију брзине везе ТКС и РКС.
Интегрише проверу фреквенције за мерење излазне фреквенције сата везе брзине са ТКС и РКС примопредајника.
• Покрените видео шаблон од ТКС до РКС.
• Проверите ЦРЦ и за извор и за понор да бисте проверили да ли се поклапају
• Повезује генератор видео шаблона са ДисплаиПорт извором да генерише видео шаблон.
• Контрола тестбенцх-а затим очитава и Соурце и Синк ЦРЦ из ДПТКС и ДПРКС регистара и упоређује како би осигурала да су обе вредности ЦРЦ-а идентичне.
Напомена: Да бисте били сигурни да је ЦРЦ израчунат, морате омогућити параметар аутоматизације теста Суппорт ЦТС.

Историја ревизија документа за ДисплаиПорт Интел

Агилек Ф-тиле ФПГА ИП Десигн Екampле Корисничко упутство

Верзија документа Интел Куартус Приме верзија ИП верзија Промене
2021.12.13 21.4 21.0.0 Првобитно издање.

Интел Цорпоратион. Сва права задржана. Интел, Интел лого и друге Интел ознаке су заштитни знаци Интел Цорпоратион или њених подружница. Интел гарантује перформансе својих ФПГА и полупроводничких производа у складу са тренутним спецификацијама у складу са Интеловом стандардном гаранцијом, али задржава право да изврши измене било којег производа и услуге у било које време без обавештења. Интел не преузима никакву одговорност или одговорност која произилази из примене или коришћења било које информације, производа или услуге описане овде осим ако је Интел изричито пристао у писаној форми. Интеловим клијентима се саветује да набаве најновију верзију спецификација уређаја пре него што се ослоне на било коју објављену информацију и пре него што наруче производе или услуге.
*Друга имена и брендови могу се сматрати власништвом других.
ИСО 9001: 2015 Регистрован

интел Логосанва ГСКББТ066 Блуетоотх тастатура - икона 8 Интернет верзија
санва ГСКББТ066 Блуетоотх тастатура - икона 7 Пошаљите повратне информације
УГ-20347
ИД: 709308
верзија: 2021.12.13

Документи / Ресурси

интел ДисплаиПорт Агилек Ф-Тиле ФПГА ИП Десигн Екample [пдф] Упутство за кориснике
ДисплаиПорт Агилек Ф-Тиле ФПГА ИП Десигн Екampле, ДисплаиПорт Агилек, Ф-Тиле ФПГА ИП Десигн Екampле, Ф-Тиле ФПГА ИП дизајн, ФПГА ИП дизајн Екampле, ИП Десигн Екampле, ИП дизајн, УГ-20347, 709308

Референце

Оставите коментар

Ваша емаил адреса неће бити објављена. Обавезна поља су означена *