ইন্টেল লোগোডিসপ্লেপোর্ট এজিলেক্স এফ-টাইল এফপিজিএ আইপি ডিজাইন এক্সample
ব্যবহারকারীর নির্দেশিকা
Intel® Quartus® প্রাইম ডিজাইন স্যুটের জন্য আপডেট করা হয়েছে: 21.4
আইপি সংস্করণ: 21.0.0

ডিসপ্লেপোর্ট ইন্টেল এফপিজিএ আইপি ডিজাইন এক্সampদ্রুত শুরু নির্দেশিকা

ডিসপ্লেপোর্ট ইন্টেল® এফপিজিএ আইপি ডিজাইন প্রাক্তনampIntel Agilex™ F-টাইল ডিভাইসগুলির জন্য একটি সিমুলেটিং টেস্টবেঞ্চ এবং একটি হার্ডওয়্যার ডিজাইন রয়েছে যা সংকলন এবং হার্ডওয়্যার পরীক্ষা সমর্থন করে।
ডিসপ্লেপোর্ট ইন্টেল এফপিজিএ আইপি নিম্নলিখিত ডিজাইনের অফার করেampলেস:

  • স্থির হারে পিক্সেল ক্লক রিকভারি (পিসিআর) মডিউল ছাড়াই ডিসপ্লেপোর্ট এসএসটি সমান্তরাল লুপব্যাক

আপনি যখন একটি ডিজাইন তৈরি করেন প্রাক্তনample, পরামিতি সম্পাদক স্বয়ংক্রিয়ভাবে তৈরি করে fileহার্ডওয়্যারে নকশা অনুকরণ, কম্পাইল এবং পরীক্ষা করার জন্য প্রয়োজনীয়।
দ্রষ্টব্য: Intel Quartus® Prime 21.4 সফ্টওয়্যার সংস্করণ শুধুমাত্র প্রাথমিক ডিজাইন এক্স সমর্থন করেample সিমুলেশন, সংশ্লেষণ, সংকলন, এবং সময় বিশ্লেষণের উদ্দেশ্যে। হার্ডওয়্যার কার্যকারিতা সম্পূর্ণরূপে যাচাই করা হয় না.
চিত্র 1. উন্নয়ন এসtages

ইন্টেল ডিসপ্লেপোর্ট এজিলেক্স এফ টাইল এফপিজিএ আইপি ডিজাইন এক্সample - চিত্র 1

সম্পর্কিত তথ্য

  • ডিসপ্লেপোর্ট ইন্টেল এফপিজিএ আইপি ব্যবহারকারী গাইড
  • ইন্টেল কোয়ার্টাস প্রাইম প্রো সংস্করণে স্থানান্তরিত হচ্ছে

1.1. ডিরেক্টরি কাঠামো
চিত্র 2. ডিরেক্টরি কাঠামো

ইন্টেল ডিসপ্লেপোর্ট এজিলেক্স এফ টাইল এফপিজিএ আইপি ডিজাইন এক্সample - চিত্র 2

সারণি 1. ডিজাইন এক্সampলে উপাদান

ফোল্ডার Files
আরটিএল/কোর dp_core.ip
dp_rx.ip
dp_tx.ip
rtl/rx_phy dp_gxb_rx/ ((DP PMA UX বিল্ডিং ব্লক)
dp_rx_data_fifo.ip
rx_top_phy.sv
rtl/tx_phy dp_gxb_rx/ ((DP PMA UX বিল্ডিং ব্লক)
dp_tx_data_fifo.ip
dp_tx_data_fifo.ip

1.2। হার্ডওয়্যার এবং সফ্টওয়্যার প্রয়োজনীয়তা
ইন্টেল ডিজাইন এক্স পরীক্ষা করার জন্য নিম্নলিখিত হার্ডওয়্যার এবং সফ্টওয়্যার ব্যবহার করেampLe:
হার্ডওয়্যার

  • ইন্টেল এজিলেক্স আই-সিরিজ ডেভেলপমেন্ট কিট

সফটওয়্যার

  • ইন্টেল কোয়ার্টাস প্রাইম
  • সিনোপসিস* ভিসিএল সিমুলেটর

1.3। ডিজাইন তৈরি করা হচ্ছে
ডিজাইন এক্স জেনারেট করতে ইন্টেল কোয়ার্টাস প্রাইম সফ্টওয়্যারে ডিসপ্লেপোর্ট ইন্টেল এফপিজিএ আইপি প্যারামিটার এডিটর ব্যবহার করুনampলে
চিত্র 3. ডিজাইন ফ্লো তৈরি করা

ইন্টেল ডিসপ্লেপোর্ট এজিলেক্স এফ টাইল এফপিজিএ আইপি ডিজাইন এক্সample - চিত্র 3

  1. টুলস ➤ আইপি ক্যাটালগ নির্বাচন করুন এবং টার্গেট ডিভাইস ফ্যামিলি হিসাবে ইন্টেল এজিলেক্স এফ-টাইল নির্বাচন করুন।
    দ্রষ্টব্য: নকশা প্রাক্তনample শুধুমাত্র Intel Agilex F-টাইল ডিভাইস সমর্থন করে।
  2. আইপি ক্যাটালগে, ডিসপ্লেপোর্ট ইন্টেল এফপিজিএ আইপি সনাক্ত করুন এবং ডাবল-ক্লিক করুন। নতুন আইপি ভেরিয়েশন উইন্ডো প্রদর্শিত হবে।
  3. আপনার কাস্টম আইপি বৈচিত্রের জন্য একটি শীর্ষ-স্তরের নাম উল্লেখ করুন। প্যারামিটার এডিটর আইপি বৈচিত্র সেটিংস সংরক্ষণ করে a file নাম .আইপি
  4. আপনি ডিভাইস ক্ষেত্রে একটি নির্দিষ্ট Intel Agilex F-টাইল ডিভাইস নির্বাচন করতে পারেন, অথবা ডিফল্ট Intel Quartus Prime সফ্টওয়্যার ডিভাইস নির্বাচন রাখতে পারেন।
  5. ওকে ক্লিক করুন। পরামিতি সম্পাদক উপস্থিত হয়।
  6. TX এবং RX উভয়ের জন্য পছন্দসই পরামিতি কনফিগার করুন
  7. নকশা প্রাক্তন উপরample ট্যাবে, PCR ছাড়া DisplayPort SST সমান্তরাল লুপব্যাক নির্বাচন করুন।
  8. টেস্টবেঞ্চ তৈরি করতে সিমুলেশন নির্বাচন করুন এবং হার্ডওয়্যার ডিজাইন তৈরি করতে সিন্থেসিস নির্বাচন করুনampলে ডিজাইন এক্স জেনারেট করতে আপনাকে অবশ্যই এই বিকল্পগুলির মধ্যে অন্তত একটি নির্বাচন করতে হবেample files আপনি উভয় নির্বাচন করলে, প্রজন্মের সময় দীর্ঘ হয়।
  9. জেনারেট এক্স ক্লিক করুনampলে ডিজাইন।

1.4। নকশা অনুকরণ
ডিসপ্লেপোর্ট ইন্টেল এফপিজিএ আইপি ডিজাইন প্রাক্তনample testbench একটি TX দৃষ্টান্ত থেকে একটি RX দৃষ্টান্তে একটি সিরিয়াল লুপব্যাক ডিজাইন অনুকরণ করে৷ একটি অভ্যন্তরীণ ভিডিও প্যাটার্ন জেনারেটর মডিউল ডিসপ্লেপোর্ট TX ইনস্ট্যান্স চালায় এবং RX ইনস্ট্যান্স ভিডিও আউটপুট টেস্টবেঞ্চে CRC চেকারের সাথে সংযোগ করে।
চিত্র 4. ডিজাইন সিমুলেশন ফ্লো

ইন্টেল ডিসপ্লেপোর্ট এজিলেক্স এফ টাইল এফপিজিএ আইপি ডিজাইন এক্সample - চিত্র 4

  1. Synopsys simulator ফোল্ডারে যান এবং VCS নির্বাচন করুন।
  2. সিমুলেশন স্ক্রিপ্ট চালান।
    উৎস vcs_sim.sh
  3. স্ক্রিপ্ট Quartus TLG সঞ্চালন করে, কম্পাইল করে এবং সিমুলেটরে টেস্টবেঞ্চ চালায়।
  4. ফলাফল বিশ্লেষণ করুন।
    একটি সফল সিমুলেশন সোর্স এবং সিঙ্ক এসআরসি তুলনা দিয়ে শেষ হয়।ইন্টেল ডিসপ্লেপোর্ট এজিলেক্স এফ টাইল এফপিজিএ আইপি ডিজাইন এক্সample - চিত্র 5

1.5। নকশা সংকলন এবং অনুকরণ
চিত্র 5. নকশা সংকলন এবং অনুকরণ

ইন্টেল ডিসপ্লেপোর্ট এজিলেক্স এফ টাইল এফপিজিএ আইপি ডিজাইন এক্সample - চিত্র 6

হার্ডওয়্যার এক্সে একটি প্রদর্শন পরীক্ষা কম্পাইল এবং চালানোর জন্যampলে ডিজাইন, এই পদক্ষেপগুলি অনুসরণ করুন:

  1. প্রাক্তন হার্ডওয়্যার নিশ্চিত করুনampলে ডিজাইন জেনারেশন সম্পূর্ণ।
  2. ইন্টেল কোয়ার্টাস প্রাইম প্রো সংস্করণ সফ্টওয়্যার চালু করুন এবং খুলুন /quartus/agi_dp_demo.qpf.
  3. প্রসেসিং-এ ক্লিক করুন ➤ সংকলন শুরু করুন।
  4. সংকলন সম্পূর্ণ না হওয়া পর্যন্ত অপেক্ষা করুন।

দ্রষ্টব্য: নকশা প্রাক্তনample কার্যকরীভাবে প্রাথমিক নকশা যাচাই করে নাampএই কোয়ার্টাস রিলিজে হার্ডওয়্যারের উপর লে.
সম্পর্কিত তথ্য
Intel Agilex I-Series FPGA ডেভেলপমেন্ট কিট ব্যবহারকারী গাইড

1.6। ডিসপ্লেপোর্ট ইন্টেল এফপিজিএ আইপি ডিজাইন এক্সample পরামিতি
সারণী 2. ডিসপ্লেপোর্ট ইন্টেল এফপিজিএ আইপি ডিজাইন এক্সampইন্টেল এজিলেক্স এফ-টাইল ডিভাইসের জন্য পরামিতি

প্যারামিটার মান বর্ণনা
উপলব্ধ ডিজাইন প্রাক্তনample
ডিজাইন নির্বাচন করুন • কেউ না
• ডিসপ্লেপোর্ট SST সমান্তরাল
পিসিআর ছাড়া লুপব্যাক
নকশা প্রাক্তন নির্বাচন করুনampলে জেনারেট করা.
• কোনোটিই নয়: কোনো ডিজাইন নেইample বর্তমান পরামিতি নির্বাচনের জন্য উপলব্ধ
• ডিসপ্লেপোর্ট SST PCR ছাড়া সমান্তরাল লুপব্যাক: এই ডিজাইন প্রাক্তনample একটি Pixel Clock Recovery (PCR) মডিউল ছাড়া DisplayPort সিঙ্ক থেকে DisplayPort সোর্স পর্যন্ত সমান্তরাল লুপব্যাক প্রদর্শন করে যখন আপনি ভিডিও ইনপুট ইমেজ পোর্ট প্যারামিটার সক্ষম করেন।
ডিজাইন প্রাক্তনample Files
সিমুলেশন চালু, বন্ধ প্রয়োজনীয় তৈরি করতে এই বিকল্পটি চালু করুন fileসিমুলেশন টেস্টবেঞ্চের জন্য s।
সংশ্লেষণ চালু, বন্ধ প্রয়োজনীয় তৈরি করতে এই বিকল্পটি চালু করুন fileইন্টেল কোয়ার্টাস প্রাইম সংকলন এবং হার্ডওয়্যার ডিজাইনের জন্য।
জেনারেটেড এইচডিএল ফরম্যাট
তৈরি করুন File বিন্যাস ভেরিলগ, ভিএইচডিএল জেনারেট করা ডিজাইনের জন্য আপনার পছন্দের HDL ফরম্যাট নির্বাচন করুনample fileসেট
দ্রষ্টব্য: এই বিকল্পটি শুধুমাত্র জেনারেট হওয়া শীর্ষ স্তরের IP-এর বিন্যাস নির্ধারণ করে files অন্য সবকিছু files (যেমন প্রাক্তনampলে টেস্টবেঞ্চ এবং শীর্ষ স্তর fileহার্ডওয়্যার প্রদর্শনের জন্য) ভেরিলগ এইচডিএল ফর্ম্যাটে রয়েছে।
লক্ষ্য উন্নয়ন কিট
বোর্ড নির্বাচন করুন • কোন ডেভেলপমেন্ট কিট নেই
• ইন্টেল এজিলেক্স আই-সিরিজ
উন্নয়ন কিট
লক্ষ্যযুক্ত ডিজাইনের জন্য বোর্ড নির্বাচন করুনampলে
• কোন ডেভেলপমেন্ট কিট নেই: এই বিকল্পটি ডিজাইন প্রাক্তনের জন্য সমস্ত হার্ডওয়্যার দিক বাদ দেয়ampলে আইপি কোর ভার্চুয়াল পিনে সমস্ত পিন অ্যাসাইনমেন্ট সেট করে।
• Intel Agilex I-Series FPGA ডেভেলপমেন্ট কিট: এই বিকল্পটি স্বয়ংক্রিয়ভাবে প্রকল্পের লক্ষ্য ডিভাইসটিকে এই ডেভেলপমেন্ট কিটের ডিভাইসের সাথে মেলে নির্বাচন করে। যদি আপনার বোর্ড রিভিশনের একটি ভিন্ন ডিভাইস বৈকল্পিক থাকে তাহলে আপনি চেঞ্জ টার্গেট ডিভাইস প্যারামিটার ব্যবহার করে লক্ষ্য ডিভাইস পরিবর্তন করতে পারেন। আইপি কোর ডেভেলপমেন্ট কিট অনুযায়ী সমস্ত পিন অ্যাসাইনমেন্ট সেট করে।
দ্রষ্টব্য: প্রাথমিক নকশা প্রাক্তনample এই Quartus রিলিজে হার্ডওয়্যারে কার্যকরীভাবে যাচাই করা হয় না।
• কাস্টম ডেভেলপমেন্ট কিট: এই বিকল্পটি ডিজাইনের অনুমতি দেয়ampএকটি ইন্টেল এফপিজিএ সহ একটি তৃতীয় পক্ষের উন্নয়ন কিটে পরীক্ষা করা হবে৷ আপনার নিজের পিন অ্যাসাইনমেন্ট সেট করতে হতে পারে।
টার্গেট ডিভাইস
টার্গেট ডিভাইস পরিবর্তন করুন চালু, বন্ধ এই বিকল্পটি চালু করুন এবং ডেভেলপমেন্ট কিটের জন্য পছন্দের ডিভাইসের বৈকল্পিকটি নির্বাচন করুন।

সমান্তরাল লুপব্যাক ডিজাইন এক্সampলেস

ডিসপ্লেপোর্ট ইন্টেল এফপিজিএ আইপি ডিজাইন প্রাক্তনampস্ট্যাটিক হারে পিক্সেল ক্লক রিকভারি (পিসিআর) মডিউল ছাড়াই ডিসপ্লেপোর্ট আরএক্স ইনস্ট্যান্স থেকে ডিসপ্লেপোর্ট টিএক্স ইনস্ট্যান্সে সমান্তরাল লুপব্যাক প্রদর্শন করে।
সারণী 3. ডিসপ্লেপোর্ট ইন্টেল এফপিজিএ আইপি ডিজাইন এক্সampইন্টেল Agilex F-টাইল ডিভাইসের জন্য le

ডিজাইন প্রাক্তনample পদবী ডেটা রেট চ্যানেল মোড লুপব্যাক টাইপ
PCR ছাড়া ডিসপ্লেপোর্ট SST সমান্তরাল লুপব্যাক ডিসপ্লেপোর্ট এসএসটি এইচবিআর 3 সিমপ্লেক্স পিসিআর ছাড়া সমান্তরাল

2.1। ইন্টেল এজিলেক্স এফ-টাইল ডিসপ্লেপোর্ট এসএসটি সমান্তরাল লুপব্যাক ডিজাইন বৈশিষ্ট্য
SST সমান্তরাল লুপব্যাক ডিজাইন প্রাক্তনamples স্থিতিশীল হারে Pixel Clock Recovery (PCR) ছাড়া ডিসপ্লেপোর্ট সিঙ্ক থেকে ডিসপ্লেপোর্ট উত্সে একটি একক ভিডিও স্ট্রিমের সংক্রমণ প্রদর্শন করে।

চিত্র 6. পিসিআর ছাড়া ইন্টেল এজিলেক্স এফ-টাইল ডিসপ্লেপোর্ট এসএসটি সমান্তরাল লুপব্যাক

ইন্টেল ডিসপ্লেপোর্ট এজিলেক্স এফ টাইল এফপিজিএ আইপি ডিজাইন এক্সample - চিত্র 7

  • এই ভেরিয়েন্টে, ডিসপ্লেপোর্ট সোর্সের প্যারামিটার, TX_SUPPORT_IM_ENABLE, চালু করা হয় এবং ভিডিও ইমেজ ইন্টারফেস ব্যবহার করা হয়।
  • ডিসপ্লেপোর্ট সিঙ্ক বাহ্যিক ভিডিও উত্স যেমন GPU থেকে ভিডিও এবং অডিও স্ট্রিমিং গ্রহণ করে এবং সমান্তরাল ভিডিও ইন্টারফেসে ডিকোড করে।
  • ডিসপ্লেপোর্ট সিঙ্ক ভিডিও আউটপুট সরাসরি ডিসপ্লেপোর্ট সোর্স ভিডিও ইন্টারফেস চালায় এবং মনিটরে প্রেরণ করার আগে ডিসপ্লেপোর্টের প্রধান লিঙ্কে এনকোড করে।
  • IOPLL একটি নির্দিষ্ট ফ্রিকোয়েন্সিতে ডিসপ্লেপোর্ট সিঙ্ক এবং সোর্স ভিডিও ঘড়ি উভয়ই চালায়।
  • যদি ডিসপ্লেপোর্ট সিঙ্ক এবং উত্সের MAX_LINK_RATE প্যারামিটারটি HBR3 এ কনফিগার করা হয় এবং PIXELS_PER_CLOCK কে Quad-এ কনফিগার করা হয়, তাহলে ভিডিও ঘড়িটি 300Kp8 পিক্সেল হার (30/1188 = 4 MHz) সমর্থন করতে 297 MHz এ চলে।

2.2। ক্লকিং স্কিম
ক্লকিং স্কিমটি ডিসপ্লেপোর্ট ইন্টেল এফপিজিএ আইপি ডিজাইনের ক্লক ডোমেনগুলিকে চিত্রিত করেampলে
চিত্র 7. ইন্টেল এজিলেক্স এফ-টাইল ডিসপ্লেপোর্ট ট্রান্সসিভার ক্লকিং স্কিম

ইন্টেল ডিসপ্লেপোর্ট এজিলেক্স এফ টাইল এফপিজিএ আইপি ডিজাইন এক্সample - চিত্র 8

সারণি 4. ক্লকিং স্কিম সংকেত

ডায়াগ্রামে ঘড়ি বর্ণনা
SysPLL refclk এফ-টাইল সিস্টেম পিএলএল রেফারেন্স ক্লক যা সেই আউটপুট ফ্রিকোয়েন্সির জন্য সিস্টেম পিএলএল দ্বারা বিভাজ্য যে কোনও ঘড়ি ফ্রিকোয়েন্সি হতে পারে।
এই নকশায় প্রাক্তনample, system_pll_clk_link এবং rx/tx refclk_link একই SysPLL refclk শেয়ার করছে যা 150Mhz।
এটি অবশ্যই একটি ফ্রি চলমান ঘড়ি হতে হবে যা একটি ডেডিকেটেড ট্রান্সসিভার রেফারেন্স ক্লক পিন থেকে ইনপুট ক্লক পোর্ট অফ রেফারেন্স এবং সিস্টেম পিএলএল ঘড়ি আইপির সাথে সংযুক্ত থাকে, সংশ্লিষ্ট আউটপুট পোর্টকে DisplayPort Phy Top-এ সংযুক্ত করার আগে।
system_pll_clk_link সমস্ত ডিসপ্লেপোর্ট রেট সমর্থন করার জন্য সর্বনিম্ন সিস্টেম পিএলএল আউটপুট ফ্রিকোয়েন্সি হল 320Mhz।
এই নকশা প্রাক্তনample 900 Mhz (সর্বোচ্চ) আউটপুট ফ্রিকোয়েন্সি ব্যবহার করে যাতে SysPLL refclk rx/tx refclk_link এর সাথে ভাগ করা যায় যা 150 Mhz।
rx_cdr_refclk_link/tx_pll_refclk_link Rx CDR এবং Tx PLL লিঙ্ক refclk যা সমস্ত ডিসপ্লেপোর্ট ডেটা রেট সমর্থন করার জন্য 150 Mhz এ স্থির করা হয়েছে।
rx_ls_clkout/tx হল clkout ডিসপ্লেপোর্ট লিংক স্পিড ক্লক টু ক্লক ডিসপ্লেপোর্ট আইপি কোর। ডেটা হারের সমান ফ্রিকোয়েন্সি সমান্তরাল ডেটা প্রস্থ দ্বারা ভাগ করে।
ExampLe:
ফ্রিকোয়েন্সি = ডেটা রেট/ডেটা প্রস্থ
= 8.1G (HBR3) / 40bits
= 202.5 মেগাহার্টজ

2.3। সিমুলেশন টেস্টবেঞ্চ
সিমুলেশন টেস্টবেঞ্চ ডিসপ্লেপোর্ট TX সিরিয়াল লুপব্যাককে RX-এ অনুকরণ করে।
চিত্র 8. ডিসপ্লেপোর্ট ইন্টেল এফপিজিএ আইপি সিমপ্লেক্স মোড সিমুলেশন টেস্টবেঞ্চ ব্লক ডায়াগ্রাম

ইন্টেল ডিসপ্লেপোর্ট এজিলেক্স এফ টাইল এফপিজিএ আইপি ডিজাইন এক্সample - চিত্র 9

সারণি 5. টেস্টবেঞ্চ উপাদান

কম্পোনেন্ট বর্ণনা
ভিডিও প্যাটার্ন জেনারেটর এই জেনারেটর কালার বার প্যাটার্ন তৈরি করে যা আপনি কনফিগার করতে পারেন। আপনি ভিডিও ফরম্যাট টাইমিং প্যারামিটারাইজ করতে পারেন।
টেস্টবেঞ্চ নিয়ন্ত্রণ এই ব্লকটি সিমুলেশনের পরীক্ষার ক্রম নিয়ন্ত্রণ করে এবং TX কোরে প্রয়োজনীয় উদ্দীপনা সংকেত তৈরি করে। টেস্টবেঞ্চ কন্ট্রোল ব্লক তুলনা করার জন্য উৎস এবং সিঙ্ক উভয় থেকে CRC মানও পড়ে।
আরএক্স লিঙ্ক স্পিড ক্লক ফ্রিকোয়েন্সি পরীক্ষক RX ট্রান্সসিভার পুনরুদ্ধার করা ঘড়ি ফ্রিকোয়েন্সি পছন্দসই ডেটা হারের সাথে মেলে কিনা এই চেকারটি যাচাই করে৷
TX লিঙ্ক গতি ঘড়ি ফ্রিকোয়েন্সি পরীক্ষক TX ট্রান্সসিভার পুনরুদ্ধার করা ঘড়ি ফ্রিকোয়েন্সি পছন্দসই ডেটা হারের সাথে মেলে কিনা এই চেকারটি যাচাই করে।

সিমুলেশন টেস্টবেঞ্চ নিম্নলিখিত যাচাইকরণ করে:
সারণি 6. টেস্টবেঞ্চ যাচাইকরণ

পরীক্ষার মানদণ্ড যাচাইকরণ
• ডেটা হার HBR3 এ লিঙ্ক প্রশিক্ষণ
• DP স্ট্যাটাস TX এবং RX লিংক স্পিড ফ্রিকোয়েন্সি উভয় সেট এবং পরিমাপ করে কিনা তা পরীক্ষা করতে DPCD রেজিস্টারগুলি পড়ুন।
TX এবং RX ট্রান্সসিভার থেকে লিঙ্ক স্পিড ঘড়ির ফ্রিকোয়েন্সি আউটপুট পরিমাপ করতে ফ্রিকোয়েন্সি পরীক্ষককে একীভূত করে।
• TX থেকে RX পর্যন্ত ভিডিও প্যাটার্ন চালান।
• সোর্স এবং সিঙ্ক উভয়ের জন্যই সিআরসি যাচাই করে দেখুন তারা মিলেছে কিনা
• ভিডিও প্যাটার্ন জেনারেটরকে ডিসপ্লেপোর্ট সোর্সের সাথে সংযুক্ত করে ভিডিও প্যাটার্ন তৈরি করতে।
• টেস্টবেঞ্চ কন্ট্রোল পরবর্তীতে DPTX এবং DPRX রেজিস্টার থেকে সোর্স এবং সিঙ্ক সিআরসি উভয়ই পড়ে এবং উভয় সিআরসি মান অভিন্ন তা নিশ্চিত করার জন্য তুলনা করে।
দ্রষ্টব্য: CRC গণনা করা হয়েছে তা নিশ্চিত করতে, আপনাকে অবশ্যই সাপোর্ট CTS টেস্ট অটোমেশন প্যারামিটার সক্রিয় করতে হবে।

ডিসপ্লেপোর্ট ইন্টেলের জন্য ডকুমেন্ট রিভিশন ইতিহাস

Agilex F-টাইল FPGA IP ডিজাইন এক্সampব্যবহারকারীর নির্দেশিকা

নথি সংস্করণ ইন্টেল কোয়ার্টাস প্রাইম সংস্করণ আইপি সংস্করণ পরিবর্তন
2021.12.13 21.4 21.0.0 প্রাথমিক মুক্তি।

ইন্টেল কর্পোরেশন। সমস্ত অধিকার সংরক্ষিত. ইন্টেল, ইন্টেল লোগো এবং অন্যান্য ইন্টেল চিহ্নগুলি হল ইন্টেল কর্পোরেশন বা এর সহযোগী সংস্থাগুলির ট্রেডমার্ক৷ ইন্টেল তার এফপিজিএ এবং সেমিকন্ডাক্টর পণ্যগুলির কার্যকারিতাকে ইন্টেলের স্ট্যান্ডার্ড ওয়ারেন্টি অনুসারে বর্তমান স্পেসিফিকেশনের জন্য ওয়ারেন্টি দেয়, তবে নোটিশ ছাড়াই যে কোনও সময় যে কোনও পণ্য এবং পরিষেবাতে পরিবর্তন করার অধিকার সংরক্ষণ করে। ইন্টেল লিখিতভাবে স্পষ্টভাবে সম্মত হওয়া ছাড়া এখানে বর্ণিত কোনো তথ্য, পণ্য বা পরিষেবার আবেদন বা ব্যবহারের ফলে উদ্ভূত কোনো দায়িত্ব বা দায়ভার গ্রহণ করে না। Intel গ্রাহকদের কোনো প্রকাশিত তথ্যের উপর নির্ভর করার আগে এবং পণ্য বা পরিষেবার জন্য অর্ডার দেওয়ার আগে ডিভাইসের স্পেসিফিকেশনের সর্বশেষ সংস্করণ পেতে পরামর্শ দেওয়া হয়।
*অন্যান্য নাম এবং ব্র্যান্ড অন্যদের সম্পত্তি হিসাবে দাবি করা যেতে পারে।
ISO 9001: 2015 নিবন্ধিত

ইন্টেল লোগোsanwa GSKBBT066 ব্লুটুথ কীবোর্ড - আইকন 8 অনলাইন সংস্করণ
sanwa GSKBBT066 ব্লুটুথ কীবোর্ড - আইকন 7 প্রতিক্রিয়া পাঠান
UG-20347
আইডি: 709308
সংস্করণ: 2021.12.13

দলিল/সম্পদ

ইন্টেল ডিসপ্লেপোর্ট এজিলেক্স এফ-টাইল এফপিজিএ আইপি ডিজাইন এক্সample [পিডিএফ] ব্যবহারকারীর নির্দেশিকা
ডিসপ্লেপোর্ট এজিলেক্স এফ-টাইল এফপিজিএ আইপি ডিজাইন এক্সample, DisplayPort Agilex, F-Tile FPGA IP ডিজাইন এক্সampলে, এফ-টাইল এফপিজিএ আইপি ডিজাইন, এফপিজিএ আইপি ডিজাইন এক্সampলে, আইপি ডিজাইন প্রাক্তনample, IP ডিজাইন, UG-20347, 709308

তথ্যসূত্র

একটি মন্তব্য করুন

আপনার ইমেল ঠিকানা প্রকাশ করা হবে না. প্রয়োজনীয় ক্ষেত্রগুলি চিহ্নিত করা হয়েছে *