ALTERA DDR2 SDRAM ထိန်းချုပ်ကိရိယာများ

ALTERA DDR2 SDRAM ထိန်းချုပ်ကိရိယာများ

အရေးကြီးသောအချက်အလက်များ

Altera® DDR, DDR2, နှင့် DDR3 SDRAM Controllers များသည် ATMEMPHY IP ပါရှိသော စက်မှုလုပ်ငန်း-စံ DDR, DDR2 နှင့် DDR3 SDRAM အတွက် ရိုးရှင်းသော အင်တာဖေ့စ်များကို ပေးဆောင်သည်။ ALTMEMPHY megafunction သည် memory controller နှင့် memory devices များကြားရှိ interface တစ်ခုဖြစ်ပြီး memory တွင် read and write operations ကို လုပ်ဆောင်သည်။ ALTMEMPHY IP ပါရှိသော DDR၊ DDR2 နှင့် DDR3 SDRAM ထိန်းချုပ်သူများသည် Altera ALTMEMPHY ကြီးမားသောလုပ်ဆောင်ချက်နှင့် တွဲဖက်အလုပ်လုပ်သည်။
ALTMEMPHY IP နှင့် ALTMEMPHY megafunction ပါရှိသော DDR နှင့် DDR2 SDRAM Controllers များသည် full-rate သို့မဟုတ် half-rate DDR နှင့် DDR2 SDRAM interfaces များကို ပေးဆောင်ပါသည်။ ALTMEMPHY IP နှင့် ALTMEMPHY megafunction ပါရှိသော DDR3 SDRAM interfaces သည် half-rate mode တွင် DDR3 SDRAM interfaces ကို ပံ့ပိုးပေးပါသည်။ ALTMEMPHY IP ပါရှိသော DDR၊ DDR2 နှင့် DDR3 SDRAM Controllers များသည် စွမ်းဆောင်ရည်မြင့်မားပြီး အဆင့်မြင့်အင်္ဂါရပ်များကို ပံ့ပိုးပေးသည့် စွမ်းဆောင်ရည်မြင့် controller II (HPC II) ကို ပေးဆောင်ပါသည်။ ပုံ 15-1 တွင် ex အပါအဝင် စနစ်အဆင့် ပုံကြမ်းကို ပြသည်။ampထိပ်တန်းအဆင့် file ATMEMPHY IP ပါသော DDR၊ DDR2 သို့မဟုတ် DDR3 SDRAM Controller သည် သင့်အတွက် ဖန်တီးပေးသည်။

ပုံ ၁၅-၁။ စနစ်အဆင့် ပုံကြမ်း
စနစ်အဆင့် ပုံကြမ်း

ပုံ 15-1 ကို မှတ်ချက်-
(1) Instantiate DLL ကို ပြင်ပတွင် သင်ရွေးချယ်သောအခါ၊ နှောင့်နှေးသော့ခတ်ထားသော စက်ဝိုင်း (DLL) သည် ALTMEMPHY megafunction အပြင်ဘက်တွင် ချက်ချင်းလုပ်ဆောင်သည်။

MegaWizard™ Plug-In Manager သည် ex ကိုထုတ်ပေးသည်။ampထိပ်တန်းအဆင့် fileဟောင်းတစ်ဦး ပါဝင်သည်။ample driver၊ နှင့် သင်၏ DDR၊ DDR2 သို့မဟုတ် DDR3 SDRAM စွမ်းဆောင်ရည်မြင့် ထိန်းချုပ်ကိရိယာ စိတ်ကြိုက်ကွဲလွဲမှု။ Controller သည် ALTEMPHY megafunction ၏ ဥပမာတစ်ခုကို ချက်ချင်းလုပ်ဆောင်ပေးကာ phase-locked loop (PLL) နှင့် DLL ကို ရုတ်သိမ်းစေသည်။ ALTMEMPHY megafunction ၏များစွာသောဥပမာများကြားတွင် DLL ကိုမျှဝေရန် ALTMEMPHY megafunction အပြင်ဘက်တွင် DLL ကို ချက်ခြင်းပြုလုပ်နိုင်သည်။ ALTMEMPHY megafunction ၏ များစွာသော သာဓကများအကြား PLL ကို သင်မျှဝေ၍မရပါ၊ သို့သော် ဤအကြိမ်များစွာကြားတွင် PLL နာရီအထွက်အချို့ကို သင်မျှဝေနိုင်ပါသည်။

© 2012 Altera ကော်ပိုရေးရှင်း။ မူပိုင်ခွင့်ကိုလက်ဝယ်ထားသည်။ ALTERA၊ ARRIA၊ CYCLONE၊ HARDCOPY၊ MAX၊ MEGACORE၊ NIOS၊ QUARTUS နှင့် STRATIX စကားလုံးများနှင့် လိုဂိုများသည် Altera ကော်ပိုရေးရှင်း၏ ကုန်အမှတ်တံဆိပ်များဖြစ်ပြီး US မူပိုင်ခွင့်နှင့် ကုန်အမှတ်တံဆိပ်ရုံးနှင့် အခြားနိုင်ငံများတွင် မှတ်ပုံတင်ထားသည်။ အမှတ်တံဆိပ် သို့မဟုတ် ဝန်ဆောင်မှုအမှတ်အသားအဖြစ် သတ်မှတ်ထားသော အခြားစကားလုံးများနှင့် လိုဂိုများအားလုံးသည် ဖော်ပြထားသည့်အတိုင်း ၎င်းတို့၏ သက်ဆိုင်ရာကိုင်ဆောင်သူများ၏ ပိုင်ဆိုင်မှုဖြစ်သည်။ www.altera.com/common/legal.html. Altera သည် ၎င်း၏ တစ်ပိုင်းလျှပ်ကူးပစ္စည်းထုတ်ကုန်များ၏ စွမ်းဆောင်ရည်ကို Altera ၏ စံအာမခံချက်နှင့်အညီ လက်ရှိသတ်မှတ်ချက်များအတိုင်း အာမခံထားသော်လည်း မည်သည့်ထုတ်ကုန်နှင့် ဝန်ဆောင်မှုများကိုမဆို အသိပေးခြင်းမရှိဘဲ အချိန်မရွေး အပြောင်းအလဲပြုလုပ်ပိုင်ခွင့်ကို လက်ဝယ်ရှိပါသည်။ Altera သည် Altera မှ အတိအလင်း သဘောတူထားသည့်အတိုင်း ဤနေရာတွင်ဖော်ပြထားသော အချက်အလက်၊ ထုတ်ကုန် သို့မဟုတ် ဝန်ဆောင်မှုကို အသုံးပြုခြင်းမှ ဖြစ်ပေါ်လာသည့် တာဝန် သို့မဟုတ် တာဝန်ခံမှု မရှိဟု ယူဆပါသည်။ Altera သုံးစွဲသူများသည် ထုတ်ဝေထားသော အချက်အလက်များနှင့် ထုတ်ကုန် သို့မဟုတ် ဝန်ဆောင်မှုများအတွက် အမှာစာမတင်မီ နောက်ဆုံးဗားရှင်းကို ရယူရန် အကြံပြုထားသည်။

ရည်းစားဟောင်းampထိပ်တန်းအဆင့် file ဟာ့ဒ်ဝဲတွင် သင် ပုံဖော်နိုင်၊ ပေါင်းစပ်နိုင်ပြီး အသုံးပြုနိုင်သည့် အပြည့်အဝ လုပ်ဆောင်နိုင်သော ဒီဇိုင်းတစ်ခုဖြစ်သည်။ ရည်းစားဟောင်းample driver သည် controller မှ command များကို ဖတ်ပြီး ရေးခိုင်းပြီး pass သို့မဟုတ် ကျရှုံးမှုကို စစ်ဆေးကာ ပြီးပြည့်စုံသော အချက်ပြမှုများကို စမ်းသပ်သည့် ကိုယ်တိုင်စမ်းသပ် module တစ်ခုဖြစ်သည်။
ATMEMPHY megafunction သည် memory device နှင့် memory controller အကြား datapath ကို ဖန်တီးပေးပါသည်။ megafunction ကို stand-alone ထုတ်ကုန်အဖြစ် ရနိုင်သည် သို့မဟုတ် Altera high-performance memory controller နှင့် တွဲဖက်အသုံးပြုနိုင်ပါသည်။
ATMEMPHY megafunction ကို သီးခြားထုတ်ကုန်တစ်ခုအနေဖြင့် အသုံးပြုသောအခါ၊ စိတ်ကြိုက် သို့မဟုတ် ပြင်ပမှ ထိန်းချုပ်ကိရိယာများဖြင့် အသုံးပြုပါ။

သင်္ကေတ ဒီဇိုင်းအသစ်များအတွက် Altera သည် UniPHY၊ UniPHY၊ QDR II နှင့် QDR II+ SRAM ထိန်းချုပ်သူများ၊ သို့မဟုတ် UniPHY ပါသော RLDRAM II ထိန်းချုပ်ကိရိယာများဖြစ်သည့် DDR2 နှင့် DDR3 SDRAM ထိန်းချုပ်ကိရိယာများကဲ့သို့သော UniPHY-based ပြင်ပမှတ်ဉာဏ် interface ကို အသုံးပြုရန် အကြံပြုထားသည်။

သတင်းထုတ်ပြန်ချက်

ဇယား 15–1 သည် ATMEMPHY IP ဖြင့် DDR3 SDRAM Controller ၏ ဤထုတ်ဝေမှုအကြောင်း အချက်အလက်ကို ပေးသည်။

စားပွဲ ၁၅–၁။ သတင်းထုတ်ပြန်ချက်

ကုသိုလ်ကံ ဖော်ပြချက်
ဗားရှင်း 11.1
ဖြန့်ချိသည့်ရက် နိုဝင်ဘာလ 2011
အော်ဒါမှာသောကုဒ်များ IP-SDRAM/HPDDR (DDR SDRAM HPC) IP-SDRAM/HPDDR2 (DDR2 SDRAM HPC)
IP-HPMCII (HPC II)
ထုတ်ကုန် ID များ 00BE (DDR SDRAM)
00BF (DDR2 SDRAM)
00C2 (DDR3 SDRAM)
00CO (ALTMEMPHY Megafunction)
ရောင်းချသူ ID 6AF7

Quartus® II ဆော့ဖ်ဝဲ၏ လက်ရှိဗားရှင်းသည် MegaCore လုပ်ဆောင်ချက်တစ်ခုစီ၏ ယခင်ဗားရှင်းကို စုစည်းထားကြောင်း Altera မှ အတည်ပြုသည်။ MegaCore IP Library Release Notes နှင့် Errata သည် ဤအတည်ပြုခြင်းအတွက် ခြွင်းချက်တစ်စုံတစ်ရာကို အစီရင်ခံပါသည်။ Altera သည် ထုတ်ဝေမှုတစ်ခုထက် ပိုကြီးသော MegaCore လုပ်ဆောင်ချက်ဗားရှင်းများဖြင့် စုစည်းမှုကို အတည်မပြုပါ။ DDR၊ DDR2 သို့မဟုတ် DDR3 SDRAM တွင် စွမ်းဆောင်ရည်မြင့်မားသော ထိန်းချုပ်ကိရိယာနှင့် Quartus II ဗားရှင်းရှိ ALTMEMPHY megafunction ဆိုင်ရာ ပြဿနာများအကြောင်း အချက်အလက်အတွက်၊ Quartus II ဆော့ဖ်ဝဲဖြန့်ချိရေးမှတ်စုများကို ကိုးကားပါ။

စက်ပစ္စည်း မိသားစု ပံ့ပိုးမှု

ဇယား 15–2 သည် Altera IP cores အတွက် စက်ပံ့ပိုးမှု အဆင့်များကို သတ်မှတ်သည်။

ဇယား ၁၅-၂။ Altera IP Core ကိရိယာ ပံ့ပိုးမှု အဆင့်များ

FPGA စက်မိသားစုများ HardCopy Device မိသားစုများ
ပဏာမထောက်ခံမှု—IP core ကို ဤစက်ပစ္စည်းမိသားစုအတွက် ပဏာမအချိန်ကိုက်မော်ဒယ်များဖြင့် အတည်ပြုထားသည်။ IP core သည် လုပ်ငန်းဆောင်တာလိုအပ်ချက်များအားလုံးနှင့် ကိုက်ညီသော်လည်း စက်ပစ္စည်းမိသားစုအတွက် အချိန်ကိုက်ခွဲခြမ်းစိတ်ဖြာမှုကို လုပ်ဆောင်နေဆဲဖြစ်နိုင်သည်။ ထုတ်လုပ်မှု ဒီဇိုင်းများတွင် သတိဖြင့် အသုံးပြုနိုင်သည်။ HardCopy အဖော်—Hard Copy အဖော်ကိရိယာအတွက် ပဏာမအချိန်ကိုက်မော်ဒယ်များဖြင့် IP core ကို အတည်ပြုထားသည်။ IP core သည် လုပ်ငန်းဆောင်တာလိုအပ်ချက်များအားလုံးနှင့် ကိုက်ညီသော်လည်း HardCopy စက်ပစ္စည်းမိသားစုအတွက် အချိန်ကိုက်ခွဲခြမ်းစိတ်ဖြာမှုကို လုပ်ဆောင်နေသေးသည်။ ထုတ်လုပ်မှု ဒီဇိုင်းများတွင် သတိဖြင့် အသုံးပြုနိုင်သည်။
နောက်ဆုံးအထောက်အပံ့—IP core ကို ဤစက်ပစ္စည်းမိသားစုအတွက် နောက်ဆုံးအချိန်ကိုက်မော်ဒယ်များဖြင့် အတည်ပြုထားသည်။ IP core သည် စက်မိသားစုအတွက် လုပ်ဆောင်နိုင်သော အချိန်နှင့် အချိန်သတ်မှတ်ချက်အားလုံးနှင့် ကိုက်ညီပြီး ထုတ်လုပ်မှုဒီဇိုင်းများတွင် အသုံးပြုနိုင်သည်။ HardCopy စုစည်းမှု—HardCopy စက်မိသားစုအတွက် နောက်ဆုံးအချိန်ကိုက်မော်ဒယ်များဖြင့် IP core ကို အတည်ပြုထားသည်။ IP core သည် စက်မိသားစုအတွက် လုပ်ဆောင်နိုင်သော အချိန်နှင့် အချိန်သတ်မှတ်ချက်အားလုံးနှင့် ကိုက်ညီပြီး ထုတ်လုပ်မှုဒီဇိုင်းများတွင် အသုံးပြုနိုင်သည်။

ဇယား 15–3 တွင် Altera စက်ပစ္စည်းမိသားစုများအတွက် ALTMEMPHY IP ပါသော DDR, DDR2, နှင့် DDR3 SDRAM Controllers မှ ပံ့ပိုးပေးသည့်အဆင့်ကို ပြသည်။

ဇယား ၁၅-၃။ စက်ပစ္စည်း မိသားစု ပံ့ပိုးမှု

စက်မိသားစု ပရိုတိုကော
DDR နှင့် DDR2 DDR3
Arria® GX နောက်ဆုံး မထောက်ခံပါ။
Arria II GX နောက်ဆုံး နောက်ဆုံး
Cyclone® III နောက်ဆုံး မထောက်ခံပါ။
ဆိုင်ကလုန်း III LS နောက်ဆုံး မထောက်ခံပါ။
ဆိုင်ကလုန်း IV အီး နောက်ဆုံး မထောက်ခံပါ။
ဆိုင်ကလုန်း IV GX နောက်ဆုံး မထောက်ခံပါ။
HardCopy II Altera ၏ Altera IP စာမျက်နှာရှိ အသစ်အဆန်းများကို ကိုးကားပါ။ website. မထောက်ခံပါ။
Stratix® II နောက်ဆုံး မထောက်ခံပါ။
Stratix II GX နောက်ဆုံး မထောက်ခံပါ။
အခြားစက်ပစ္စည်းမိသားစုများ မထောက်ခံပါ။ မထောက်ခံပါ။

အင်္ဂါရပ်များ

ATMEMPHY Megafunction

ဇယား 15-4 သည် ALTMEMPHY megafunction အတွက် အဓိကအင်္ဂါရပ်ပံ့ပိုးမှုကို အကျဉ်းချုံးထားသည်။

ဇယား ၁၅-၄။ ATMEMPHY Megafunction Feature ကို ပံ့ပိုးမှု

ထူးခြားချက် DDR နှင့် DDR2 DDR3
ပံ့ပိုးထားသော စက်များအားလုံးရှိ Altera PHY Interface (AFI) အတွက် ပံ့ပိုးမှု။
ရှုပ်ထွေးသော ဒေတာအချိန်ကိုက်တွက်ချက်မှုများကို ဖယ်ရှားပေးသည့် အလိုအလျောက် ကနဦး ချိန်ညှိမှု။
ထယ်၊tage နှင့် အပူချိန် (VT) ခြေရာခံခြင်း DDR၊ DDR2 နှင့် DDR3 SDRAM အင်တာဖေ့စ်များအတွက် အမြင့်ဆုံးတည်ငြိမ်သောစွမ်းဆောင်ရည်ကို အာမခံပါသည်။
Altera ထိန်းချုပ်ကိရိယာ သို့မဟုတ် အရေးပါသော အချိန်ကိုက်လမ်းကြောင်းများမှ ကင်းလွတ်သော ပြင်ပထိန်းချုပ်သူနှင့် ချိတ်ဆက်မှုပြုလုပ်သည့် ကိုယ်တိုင်ပါရှိသော ဒေတာလမ်းကြောင်း။
နှုန်းပြည့် အင်တာဖေ့စ်
တစ်ဝက်နှုန်းကြားခံ
အသုံးပြုရလွယ်ကူသော ကန့်သတ်ချက်အယ်ဒီတာ

ထို့အပြင်၊ ALTEMPHY megafunction သည် အဆင့်မတက်ဘဲ DDR3 SDRAM အစိတ်အပိုင်းများကို ပံ့ပိုးပေးသည်-

  • ALTMEMPHY megafunction သည် နာရီ၊ လိပ်စာနှင့် အမိန့်ပေးဘတ်စ်များအတွက် T-topology ကို အသုံးပြု၍ Arria II GX စက်များအတွက် အဆင့်မတက်ဘဲ DDR3 SDRAM အစိတ်အပိုင်းများကို ပံ့ပိုးပေးသည်-
    • ချစ်ပ်ရွေးချယ်မှုများစွာကို ပံ့ပိုးပေးသည်။
  • fMAX ကို အဆင့်မသတ်မှတ်ဘဲ DDR3 SDRAM PHY သည် ချစ်ပ်တစ်ခုတည်းအတွက် 400 MHz ဖြစ်သည်။
  • ×4 DDR3 SDRAM DIMMs သို့မဟုတ် အစိတ်အပိုင်းများအတွက် ဒေတာ-မျက်နှာဖုံး (DM) ပင်နံပါတ်များကို ပံ့ပိုးမထားပါ။ ထို့ကြောင့် ×4 စက်ပစ္စည်းများကို အသုံးပြုသည့်အခါ FPGA မှ Drive DM ပင်နံပါတ်များကို ရွေးချယ်ပါ။
  • ALTMEMPHY megafunction သည် တစ်ဝက်နှုန်း DDR3 SDRAM အင်တာဖေ့စ်များကိုသာ ပံ့ပိုးပေးသည်။

High-Performance Controller II

ဇယား 15–5 သည် DDR၊ DDR2 နှင့် DDR3 SDRAM HPC II အတွက် အဓိကအင်္ဂါရပ်ပံ့ပိုးမှုကို အကျဉ်းချုံးထားသည်။

ဇယား ၁၅–၅။ ဝန်ဆောင်မှုပံ့ပိုးမှု (အပိုင်း 15 မှ 5)

ထူးခြားချက် DDR နှင့် DDR2 DDR3
တစ်ဝက်နှုန်းထိန်းချုပ်ကိရိယာ
AFI ATMEMPHY အတွက်ပံ့ပိုးမှု
Avalon®Memory Mapped (Avalon-MM) စက်တွင်းအင်တာဖေ့စ်အတွက် ပံ့ပိုးမှု

ဇယား ၁၅–၅။ ဝန်ဆောင်မှုပံ့ပိုးမှု (အပိုင်း 15 မှ 5)

ထူးခြားချက် DDR နှင့် DDR2 DDR3
အစီအစဥ်စာဖတ်ခြင်း နှင့် စာရေးခြင်းတို့ဖြင့် ကြိုတင်ပြင်ဆင်နိုင်သော ဘဏ်စီမံခန့်ခွဲမှု
Additive latency
မထင်သလို Avalon ပေါက်ကွဲအရှည်အတွက် ပံ့ပိုးမှု
Built-in ပြောင်းလွယ်ပြင်လွယ်မှတ်ဉာဏ် burst adapter
ပြင်ဆင်သတ်မှတ်နိုင်သော Local-to-Memory လိပ်စာ မြေပုံများ
အရွယ်အစားနှင့် မုဒ် မှတ်ပုံတင်ခြင်း ဆက်တင်များ၊ နှင့် မမ်မိုရီချိန်ကိုက်ခြင်းတို့ကို ရွေးချယ်နိုင်သော လည်ပတ်ချိန်ပုံစံ ဖွဲ့စည်းမှု
တစ်စိတ်တစ်ပိုင်း ခင်းကျင်းခြင်း ကိုယ်တိုင် ပြန်လည်ဆန်းသစ်ခြင်း (PASR)
စက်မှုလုပ်ငန်း-စံ DDR3 SDRAM စက်များအတွက် ပံ့ပိုးမှု
ကိုယ်တိုင်ပြန်လည်ဆန်းသစ်သည့်အမိန့်အတွက် ရွေးချယ်နိုင်သောပံ့ပိုးမှု
အသုံးပြုသူထိန်းချုပ်ထားသော ပါဝါချပေးသည့်အမိန့်အတွက် ရွေးချယ်နိုင်သောပံ့ပိုးမှု
programmable time-out ဖြင့် အလိုအလျောက် power-down command အတွက် ရွေးချယ်နိုင်သော ပံ့ပိုးမှု
အလိုအလျောက်ကြိုတင်ဖတ်ခြင်းနှင့် အလိုအလျောက်ကြိုတင်ရေးသားခြင်းအမိန့်များအတွက် ရွေးချယ်နိုင်သောပံ့ပိုးမှု
အသုံးပြုသူ-ထိန်းချုပ်သူ ပြန်လည်စတင်ခြင်းအတွက် ရွေးချယ်နိုင်သော ပံ့ပိုးမှု
SOPC Builder Flow တွင် ရွေးချယ်နိုင်သော များစွာသော ထိန်းချုပ်ကိရိယာနာရီမျှဝေခြင်း။
ပေါင်းစပ်အမှားပြင်ဆင်မှုကုဒ် (ECC) လုပ်ဆောင်ချက် 72-ဘစ်
ECC လုပ်ဆောင်ချက်၊ 16၊ 24 နှင့် 40-bit တို့ကို ပေါင်းစပ်ထားသည်။
ရွေးချယ်နိုင်သော အလိုအလျောက် အမှားပြင်ဆင်မှုဖြင့် တစ်စိတ်တစ်ပိုင်း-စကားလုံးရေးရန် ပံ့ပိုးမှု
SOPC Builder အဆင်သင့်ဖြစ်ပါပြီ။
OpenCore Plus အကဲဖြတ်မှုအတွက် ပံ့ပိုးမှု
Altera ပံ့ပိုးထားသော VHDL နှင့် Verilog HDL စီစစ်မှုတွင် အသုံးပြုရန်အတွက် IP လုပ်ဆောင်ချက်ဆိုင်ရာ နမူနာပုံစံများ

ဇယား ၃–၂ ၏ မှတ်စုများ-

  1. HPC II သည် နာရီစက်ဝန်းယူနစ် (tCK) တွင် tRCD-1 နှင့် ပိုကြီးသော သို့မဟုတ် ညီမျှသော ပေါင်းထည့်နေချိန်တန်ဖိုးများကို ပံ့ပိုးပေးသည်။
  2. အဆင့်လိုက်ခြင်းဖြင့် ဤအင်္ဂါရပ်ကို DDR3 SDRAM ဖြင့် မပံ့ပိုးပါ။

ပံ့ပိုးမထားသော အင်္ဂါရပ်များ

ဇယား 15–6 သည် Altera ၏ ALTMEMPHY အခြေခံ ပြင်ပမှတ်ဉာဏ် အင်တာဖေ့စ်များအတွက် ပံ့ပိုးမထားသော အင်္ဂါရပ်များကို အကျဉ်းချုံးထားသည်။

ဇယား ၁၅–၆။ ပံ့ပိုးမထားသော အင်္ဂါရပ်များ

Memory Protocol မနှစ်သက်သောအင်္ဂါရပ်
DDR နှင့် DDR2 SDRAM အချိန်ဆွဲခြင်း
အလျား ၂
DM ပင်များကို ပိတ်ထားသည့်အခါ ECC နှင့် မဟုတ်သော ECC မုဒ်တွင် တစ်စိတ်တစ်ပိုင်း ပေါက်ကွဲခြင်းနှင့် မညီသော ပေါက်ကွဲခြင်း
DDR3 SDRAM အချိန်ဆွဲခြင်း
DM ပင်များကို ပိတ်ထားသည့်အခါ ECC နှင့် မဟုတ်သော ECC မုဒ်တွင် တစ်စိတ်တစ်ပိုင်း ပေါက်ကွဲခြင်းနှင့် မညီသော ပေါက်ကွဲခြင်း
Stratix III နှင့် Stratix IV
DIMM ပံ့ပိုးမှု
နှုန်းပြည့် အင်တာဖေ့စ်များ

MegaCore အတည်ပြုခြင်း။

Altera သည် ALTMEMPHY IP ပါရှိသော DDR, DDR2 နှင့် DDR3 SDRAM Controllers များ၏ လုပ်ဆောင်နိုင်စွမ်းကိုသေချာစေရန် စက်မှုလုပ်ငန်း-စံ Denali မော်ဒယ်များကို အသုံးပြု၍ လုပ်ဆောင်ချက်ဆိုင်ရာ စမ်းသပ်မှုလွှမ်းခြုံမှုဖြင့် ကျယ်ပြန့်သော ကျပန်းစမ်းသပ်မှုများကို လုပ်ဆောင်ပါသည်။

အရင်းအမြစ်အသုံးချမှု

ဤကဏ္ဍသည် ပံ့ပိုးထားသော စက်မိသားစုများအတွက် ATMEMPHY ပါသော ပြင်ပမှတ်ဉာဏ်ထိန်းချုပ်ကိရိယာများအတွက် ပုံမှန်ရင်းမြစ်အသုံးချမှု အချက်အလက်ကို ပေးပါသည်။ ဤအချက်အလက်ကို လမ်းညွှန်ချက်တစ်ခုအဖြစ်သာ ပံ့ပိုးထားပါသည်။ တိကျသောအရင်းအမြစ်အသုံးပြုမှုဒေတာအတွက်၊ သင်သည်သင်၏ IP core ကိုထုတ်လုပ်ပြီး Quartus II ဆော့ဖ်ဝဲမှထုတ်ပေးသောအစီရင်ခံစာများကိုကိုးကားသင့်သည်။
ဇယား 15–7 သည် ALTMEMPHY megafunction အတွက် အရင်းအမြစ်အသုံးချမှုဒေတာနှင့် Arria II GX စက်ပစ္စည်းများအတွက် DDR3 စွမ်းဆောင်ရည်မြင့် ထိန်းချုပ်သူ II ကိုပြသသည်။

ဇယား ၁၅–၇။ Arria II GX စက်များတွင် အရင်းအမြစ်အသုံးပြုခြင်း (အပိုင်း 15 မှ 7)

ပရိုတိုကော ဉာဏ် အကျယ် (Bits) ပေါင်းစပ် ALUTS ယုတ္တိဗေဒ မှတ်ပုံတင်များ မေမေ ALUTs M9K တုံး M144K တုံး မှတ်ဉာဏ် y (Bits)
ထိန်းချုပ်ကိရိယာ
DDR3

(တစ်ဝက်နှုန်း)

8 1,883 1,505 10 2 0 4,352
16 1,893 1,505 10 4 0 8,704
64 1,946 1,521 18 15 0 34,560
72 1,950 1,505 10 17 0 39,168

ဇယား ၁၅–၇။ Arria II GX စက်များတွင် အရင်းအမြစ်အသုံးပြုခြင်း (အပိုင်း 15 မှ 7)

ပရိုတိုကော ဉာဏ် အကျယ် (Bits) ပေါင်းစပ် ALUTS ယုတ္တိဗေဒ မှတ်ပုံတင်များ မေမေ ALUTs M9K တုံး M144K တုံး မှတ်ဉာဏ် y (Bits)
ထိန်းချုပ်သူ+PHY
DDR3

(တစ်ဝက်နှုန်း)

8 3,389 2,760 12 4 0 4,672
16 3,457 2,856 12 7 0 9,280
64 3,793 3,696 20 24 0 36,672
72 3,878 3,818 12 26 0 41,536

ဇယား 15–8 သည် Arria II GX စက်ပစ္စည်းများအတွက် ထက်ဝက်နှုန်းနှင့် နှုန်းပြည့်ဖွဲ့စည်းမှုများအတွက် DDR2 စွမ်းဆောင်ရည်မြင့် ထိန်းချုပ်ကိရိယာနှင့် ထိန်းချုပ်ကိရိယာ အပေါင်း PHY အတွက် အရင်းအမြစ်အသုံးပြုမှုဒေတာကို ပြသသည်။

ဇယား ၁၅–၈။ Arria II GX စက်များတွင် DDR15 အရင်းအမြစ်အသုံးပြုမှု

ပရိုတိုကော ဉာဏ် အကျယ် (Bits) ပေါင်းစပ် ALUTS ယုတ္တိဗေဒ မှတ်ပုံတင်များ မေမေ ALUTs M9K တုံး M144K တုံး ဉာဏ် (ဘစ်)
ထိန်းချုပ်ကိရိယာ
DDR2

(တစ်ဝက်နှုန်း)

8 1,971 1,547 10 2 0 4,352
16 1,973 1,547 10 4 0 8,704
64 2,028 1,563 18 15 0 34,560
72 2,044 1,547 10 17 0 39,168
DDR2

(နှုန်းပြည့်)

8 2,007 1,565 10 2 0 2,176
16 2,013 1,565 10 2 0 4,352
64 2,022 1,565 10 8 0 17,408
72 2,025 1,565 10 9 0 19,584
ထိန်းချုပ်သူ+PHY
DDR2

(တစ်ဝက်နှုန်း)

8 3,481 2,722 12 4 0 4,672
16 3,545 2,862 12 7 0 9,280
64 3,891 3,704 20 24 0 36,672
72 3,984 3,827 12 26 0 41,536
DDR2

(နှုန်းပြည့်)

8 3,337 2,568 29 2 0 2,176
16 3,356 2,558 11 4 0 4,928
64 3,423 2,836 31 12 0 19,200
72 3,445 2,827 11 14 0 21,952

ဇယား 15–9 သည် Cyclone III စက်ပစ္စည်းများအတွက် ထက်ဝက်နှုန်းနှင့် နှုန်းပြည့်ဖွဲ့စည်းမှုများအတွက် DDR2 စွမ်းဆောင်ရည်မြင့် ထိန်းချုပ်ကိရိယာနှင့် ထိန်းချုပ်ကိရိယာ အပေါင်း PHY အတွက် အရင်းအမြစ်အသုံးချမှုဒေတာကို ပြသထားသည်။

ဇယား ၁၅–၉။ Cyclone III စက်များတွင် DDR15 အရင်းအမြစ်အသုံးချမှု

ပရိုတိုကော ဉာဏ် အကျယ် (Bits) ယုတ္တိဗေဒ မှတ်ပုံတင်များ လော့ဂျစ်ဆဲလ်များ M9K Blocks ဉာဏ် (ဘစ်)
ထိန်းချုပ်ကိရိယာ
DDR2

(တစ်ဝက်နှုန်း)

8 1,513 3,015 4 4,464
16 1,513 3,034 6 8,816
64 1,513 3,082 18 34,928
72 1,513 3,076 19 39,280
DDR2

(နှုန်းပြည့်)

8 1,531 3,059 4 2,288
16 1,531 3,108 4 4,464
64 1,531 3,134 10 17,520
72 1,531 3,119 11 19,696
ထိန်းချုပ်သူ+PHY
DDR2

(တစ်ဝက်နှုန်း)

8 2,737 5,131 6 4,784
16 2,915 5,351 9 9,392
64 3,969 6,564 27 37,040
72 4,143 6,786 28 41,648
DDR2

(နှုန်းပြည့်)

8 2,418 4,763 6 2,576
16 2,499 4,919 6 5,008
64 2,957 5,505 15 19,600
72 3,034 5,608 16 22,032

စနစ်လိုအပ်ချက်များ

ALTEMPHY IP ပါသော DDR3 SDRAM Controller သည် Quartus II ဆော့ဖ်ဝဲလ်ဖြင့် ဖြန့်ဝေပြီး Altera မှ ဒေါင်းလုဒ်လုပ်နိုင်သော MegaCore IP Library ၏ အစိတ်အပိုင်းတစ်ခုဖြစ်သည်။ webဆိုက်၊ www.altera.com.

သင်္ကေတ စနစ်လိုအပ်ချက်များနှင့် တပ်ဆင်ခြင်းညွှန်ကြားချက်များအတွက် Altera Software တပ်ဆင်ခြင်းနှင့် လိုင်စင်ပေးခြင်းကို ကိုးကားပါ။

တပ်ဆင်ခြင်းနှင့်လိုင်စင်

ပုံ 15-2 သည် ATMEMPHY IP ဖြင့် DDR3 SDRAM Controller ကို သင်ထည့်သွင်းပြီးနောက် လမ်းညွှန်ဖွဲ့စည်းပုံကို ပြသည် တပ်ဆင်မှုလမ်းညွှန်ဖြစ်သည်။ Windows ရှိ default installation directory သည် c:\altera\ ; Linux တွင်၎င်းသည် /opt/altera ဖြစ်သည်။ .

ပုံ ၁၅-၂။ လမ်းညွှန်ဖွဲ့စည်းပုံ
လမ်းညွှန်ဖွဲ့စည်းပုံ

၎င်း၏လုပ်ဆောင်နိုင်စွမ်းနှင့် စွမ်းဆောင်ရည်ကို အပြည့်အဝကျေနပ်ပြီး သင်၏ဒီဇိုင်းကို ထုတ်လုပ်လိုသည့်အခါမှသာ MegaCore လုပ်ဆောင်ချက်အတွက် လိုင်စင်တစ်ခု လိုအပ်ပါသည်။
DDR3 SDRAM HPC ကို အသုံးပြုရန် လိုင်စင်တစ်ခု တောင်းဆိုနိုင်ပါသည်။ file Altera မှ web site မှာ www.altera.com/licensing ၎င်းကို သင့်ကွန်ပျူတာတွင် ထည့်သွင်းပါ။ လိုင်စင်တောင်းတဲ့အခါ fileAltera သည် သင့်အား license.dat ကို အီးမေးလ်ပို့သည်။ file. သင့်တွင်အင်တာနက်အသုံးပြုခွင့်မရှိပါက သင့်ဒေသခံကိုယ်စားလှယ်ထံ ဆက်သွယ်ပါ။
DDR3 SDRAM HPC II ကို အသုံးပြုရန် လိုင်စင်တစ်ခု မှာယူရန် သင့်ပြည်တွင်း အရောင်းကိုယ်စားလှယ်ထံ ဆက်သွယ်ပါ။

အခမဲ့ အကဲဖြတ်ခြင်း။

Altera ၏ OpenCore Plus အကဲဖြတ်ခြင်းအင်္ဂါရပ်သည် DDR3 SDRAM HPC နှင့်သာ သက်ဆိုင်ပါသည်။ OpenCore Plus အကဲဖြတ်ခြင်းအင်္ဂါရပ်ဖြင့်၊ သင်သည် အောက်ပါလုပ်ဆောင်ချက်များကို လုပ်ဆောင်နိုင်သည်-

  • ကြီးမားသောလုပ်ဆောင်ချက် (Altera MegaCore လုပ်ဆောင်ချက် သို့မဟုတ် AMPPSM megafunction) သင့်စနစ်အတွင်း။
  • သင့်ဒီဇိုင်း၏ လုပ်ဆောင်နိုင်စွမ်းကို စစ်ဆေးပြီး ၎င်း၏အရွယ်အစားနှင့် အမြန်နှုန်းကို လျင်မြန်လွယ်ကူစွာ အကဲဖြတ်ပါ။
  • အချိန်အကန့်အသတ်ရှိသော စက်ပရိုဂရမ်ကို ဖန်တီးပါ။ fileMegaCore လုပ်ဆောင်ချက်များပါဝင်သည့် ဒီဇိုင်းများအတွက်
  • စက်ပစ္စည်းတစ်ခုကို ပရိုဂရမ်လုပ်ပြီး ဟာ့ဒ်ဝဲတွင် သင့်ဒီဇိုင်းကို အတည်ပြုပါ။

၎င်း၏လုပ်ဆောင်နိုင်စွမ်းနှင့် စွမ်းဆောင်ရည်ကို အပြည့်အဝကျေနပ်ပြီး သင်၏ဒီဇိုင်းကို ထုတ်လုပ်လိုသည့်အခါမှသာ megafunction အတွက် လိုင်စင်ကို သင်ဝယ်ယူရန်လိုအပ်ပါသည်။

OpenCore Plus Time-Out အပြုအမူ

OpenCore Plus ဟာ့ဒ်ဝဲအကဲဖြတ်ခြင်းသည် အောက်ပါလုပ်ဆောင်ချက်နှစ်ခုကို ပံ့ပိုးပေးနိုင်သည်-

  • Untethered—ဒီဇိုင်းသည် အချိန်အကန့်အသတ်ဖြင့် လုပ်ဆောင်သည်။
  • Tethered — သင့်ဘုတ်နှင့် လက်ခံကွန်ပြူတာကြား ချိတ်ဆက်မှု လိုအပ်သည်။ ဒီဇိုင်းတစ်ခုရှိ megafunctions အားလုံးက tethered mode ကို ပံ့ပိုးထားပါက၊ စက်သည် အချိန်ကြာကြာ သို့မဟုတ် အကန့်အသတ်မရှိ လည်ပတ်နိုင်သည်

ကန့်သတ်အကဲဖြတ်မှုအရှိဆုံးအချိန်သို့ရောက်ရှိသောအခါ စက်ပစ္စည်းတစ်ခုရှိ megafunction များအားလုံး အချိန်ကုန်သွားပါသည်။ ဒီဇိုင်းတစ်ခုတွင် megafunction တစ်ခုထက်ပိုပါက၊ တိကျသော mega function ၏ time-out အပြုအမူကို အခြားသော megafunction များ၏ time-out အပြုအမူဖြင့် ဖုံးကွယ်ထားနိုင်သည်။

သင်္ကေတ MegaCore လုပ်ဆောင်ချက်များအတွက်၊ untethered time-out သည် 1 နာရီဖြစ်သည်။ ချည်နှောင်ထားသော အချိန်ကုန်တန်ဖိုးသည် အကန့်အသတ်မရှိဖြစ်သည်။

ဟာ့ဒ်ဝဲအကဲဖြတ်ချိန်ကုန်ဆုံးပြီးနောက် သင့်ဒီဇိုင်းသည် အလုပ်မလုပ်တော့ဘဲ local_ready output နည်းပါးသွားပါသည်။

စာရွက်စာတမ်း ပြန်လည်ပြင်ဆင်မှုမှတ်တမ်း

ဇယား 15–10 သည် ဤစာတမ်းအတွက် ပြန်လည်ပြင်ဆင်မှုမှတ်တမ်းကို စာရင်းပြုစုထားသည်။

ဇယား ၁၅–၁၀။ စာရွက်စာတမ်း ပြန်လည်ပြင်ဆင်မှုမှတ်တမ်း

ရက်စွဲ ဗားရှင်း အပြောင်းအလဲများ
နိုဝင်ဘာလ 2012 1.2 အခန်းနံပါတ် ၁၃ မှ ၁၅ သို့ ပြောင်းသည်။
ဇွန်လ 2012 1.1 တုံ့ပြန်ချက် သင်္ကေတကို ထည့်ထားသည်။
နိုဝင်ဘာလ 2011 1.0 ပေါင်းစပ်ထုတ်ဝေမှုအချက်အလက်၊ စက်ပစ္စည်းမိသားစုပံ့ပိုးမှု၊ ဝန်ဆောင်မှုများစာရင်းနှင့် DDR၊ DDR2 နှင့် DDR3 အတွက် ပံ့ပိုးမထားသော အင်္ဂါရပ်များစာရင်း။

လိုဂို

စာရွက်စာတမ်းများ / အရင်းအမြစ်များ

ALTERA DDR2 SDRAM ထိန်းချုပ်ကိရိယာများ [pdf] ညွှန်ကြားချက်များ
DDR2 SDRAM ထိန်းချုပ်ကိရိယာများ၊ DDR2၊ SDRAM ထိန်းချုပ်သူများ၊ ထိန်းချုပ်ကိရိယာများ

ကိုးကား

မှတ်ချက်တစ်ခုချန်ထားပါ။

သင့်အီးမေးလ်လိပ်စာကို ထုတ်ပြန်မည်မဟုတ်ပါ။ လိုအပ်သောအကွက်များကို အမှတ်အသားပြုထားသည်။ *