ຕົວຄວບຄຸມ SDRAM ALTERA DDR2

ຕົວຄວບຄຸມ SDRAM ALTERA DDR2

ຂໍ້ມູນທີ່ສໍາຄັນ

Altera® DDR, DDR2, ແລະ DDR3 SDRAM Controllers ກັບ ALTMEMPHY IP ສະຫນອງການໂຕ້ຕອບທີ່ງ່າຍດາຍໃຫ້ກັບ DDR, DDR2, ແລະ DDR3 SDRAM ມາດຕະຖານອຸດສາຫະກໍາ. The ALTMEMPHY megafunction ແມ່ນການໂຕ້ຕອບລະຫວ່າງຕົວຄວບຄຸມຫນ່ວຍຄວາມຈໍາແລະອຸປະກອນຫນ່ວຍຄວາມຈໍາ, ແລະດໍາເນີນການອ່ານແລະຂຽນກັບຫນ່ວຍຄວາມຈໍາ. ຕົວຄວບຄຸມ DDR, DDR2, ແລະ DDR3 SDRAM ທີ່ມີ ALTMEMPHY IP ເຮັດວຽກຮ່ວມກັນກັບການເຮັດວຽກຂອງ Altera ALTMEMPHY megafunction.
DDR ແລະ DDR2 SDRAM Controllers ທີ່ມີ ALTMEMPHY IP ແລະ ALTMEMPHY megafunction ສະຫນອງການໂຕ້ຕອບ DDR ແລະ DDR2 SDRAM ເຕັມອັດຕາຫຼືເຄິ່ງອັດຕາ. ຕົວຄວບຄຸມ DDR3 SDRAM ທີ່ມີ ALTMEMPHY IP ແລະ ALTMEMPHY megafunction ສະຫນັບສະຫນູນການໂຕ້ຕອບ DDR3 SDRAM ໃນໂຫມດເຄິ່ງອັດຕາ. ຕົວຄວບຄຸມ DDR, DDR2, ແລະ DDR3 SDRAM ທີ່ມີ ALTMEMPHY IP ສະເຫນີຕົວຄວບຄຸມປະສິດທິພາບສູງ II (HPC II), ເຊິ່ງສະຫນອງປະສິດທິພາບສູງແລະຄຸນສົມບັດຂັ້ນສູງ. ຮູບທີ 15–1 ສະແດງແຜນວາດລະດັບລະບົບລວມທັງຕົວຢ່າງampລະດັບສູງສຸດ file ທີ່ DDR, DDR2, ຫຼື DDR3 SDRAM Controller ກັບ ALTEMPHY IP ສ້າງສໍາລັບທ່ານ.

ຮູບ 15–1. ແຜນວາດລະດັບລະບົບ
ແຜນວາດລະດັບລະບົບ

ໝາຍເຫດໃນຮູບ 15–1:
(1) ເມື່ອທ່ານເລືອກ Instantiate DLL ພາຍນອກ, ການຊັກຊ້າ - locked loop (DLL) ແມ່ນ instantiated ຢູ່ນອກ ALTEMPHY megafunction.

ຕົວຈັດການປລັກອິນ MegaWizard™ ສ້າງ exampລະດັບສູງສຸດ file, ປະກອບດ້ວຍ example driver, ແລະ DDR, DDR2, ຫຼື DDR3 SDRAM ຂອງທ່ານ, ການປ່ຽນແປງແບບກຳນົດເອງຂອງຕົວຄວບຄຸມປະສິດທິພາບສູງ. ຕົວຄວບຄຸມ instantiates ຕົວຢ່າງຂອງ ALTMEMPHY megafunction ເຊິ່ງໃນນັ້ນ instantiates ໄລຍະລັອກ (PLL) ແລະ DLL. ນອກນັ້ນທ່ານຍັງສາມາດ instantiate DLL ຢູ່ນອກ megafunction ALTMEMPHY ເພື່ອແບ່ງປັນ DLL ລະຫວ່າງຫຼາຍໆຕົວຢ່າງຂອງ ALTMEMPHY megafunction. ທ່ານ​ບໍ່​ສາ​ມາດ​ແບ່ງ​ປັນ PLL ລະ​ຫວ່າງ​ຫຼາຍ​ຕົວ​ຢ່າງ​ຂອງ megafunction ALTMEMPHY, ແຕ່​ວ່າ​ທ່ານ​ອາດ​ຈະ​ແບ່ງ​ປັນ​ຜົນ​ຜະ​ລິດ​ໂມງ PLL ບາງ​ສ່ວນ​ລະ​ຫວ່າງ​ຫຼາຍ​ຕົວ​ຢ່າງ​ເຫຼົ່າ​ນີ້.

© 2012 Altera Corporation. ສະຫງວນລິຂະສິດທັງໝົດ. ALTERA, ARRIA, CYCLONE, HARDCOPY, MAX, MEGACORE, NIOS, QUARTUS ແລະ STRATIX ຄໍາແລະໂລໂກ້ແມ່ນເຄື່ອງຫມາຍການຄ້າຂອງບໍລິສັດ Altera ແລະລົງທະບຽນຢູ່ໃນຫ້ອງການສິດທິບັດແລະເຄື່ອງຫມາຍການຄ້າຂອງສະຫະລັດແລະໃນປະເທດອື່ນໆ. ຄຳສັບ ແລະໂລໂກ້ອື່ນໆທັງໝົດທີ່ລະບຸວ່າເປັນເຄື່ອງໝາຍການຄ້າ ຫຼືເຄື່ອງໝາຍການບໍລິການແມ່ນເປັນຊັບສິນຂອງຜູ້ຖືຂອງເຂົາເຈົ້າຕາມທີ່ໄດ້ອະທິບາຍໄວ້ໃນ www.altera.com/common/legal.html. Altera ຮັບປະກັນປະສິດທິພາບຂອງຜະລິດຕະພັນ semiconductor ຂອງຕົນເປັນສະເພາະໃນປະຈຸບັນໂດຍອີງຕາມການຮັບປະກັນມາດຕະຖານຂອງ Altera, ແຕ່ສະຫງວນສິດທີ່ຈະເຮັດການປ່ຽນແປງຜະລິດຕະພັນແລະການບໍລິການໄດ້ທຸກເວລາໂດຍບໍ່ມີການແຈ້ງການ. Altera ສົມມຸດວ່າບໍ່ມີຄວາມຮັບຜິດຊອບຫຼືຄວາມຮັບຜິດຊອບທີ່ເກີດຂື້ນຈາກຄໍາຮ້ອງສະຫມັກຫຼືການນໍາໃຊ້ຂໍ້ມູນ, ຜະລິດຕະພັນ, ຫຼືການບໍລິການໃດໆທີ່ອະທິບາຍໄວ້ໃນນີ້ຍົກເວັ້ນທີ່ຕົກລົງຢ່າງຈະແຈ້ງໃນລາຍລັກອັກສອນໂດຍ Altera. ລູກຄ້າ Altera ໄດ້ຖືກແນະນໍາໃຫ້ໄດ້ຮັບສະບັບຫລ້າສຸດຂອງຂໍ້ມູນຈໍາເພາະຂອງອຸປະກອນກ່ອນທີ່ຈະອີງໃສ່ຂໍ້ມູນໃດໆທີ່ຈັດພີມມາແລະກ່ອນທີ່ຈະວາງຄໍາສັ່ງສໍາລັບຜະລິດຕະພັນຫຼືການບໍລິການ.

ອະດີດampລະດັບສູງສຸດ file ເປັນການອອກແບບທີ່ເຮັດວຽກເຕັມທີ່ທີ່ທ່ານສາມາດຈໍາລອງ, ສັງເຄາະ, ແລະນໍາໃຊ້ໃນຮາດແວ. ອະດີດample driver ແມ່ນໂມດູນທົດສອບຕົນເອງທີ່ອອກຄໍາສັ່ງອ່ານແລະຂຽນກັບຕົວຄວບຄຸມແລະກວດສອບການອ່ານຂໍ້ມູນເພື່ອຜະລິດ pass ຫຼືລົ້ມເຫລວ, ແລະທົດສອບສັນຍານທີ່ສົມບູນ.
ALTEMPHY megafunction ສ້າງເສັ້ນທາງຂໍ້ມູນລະຫວ່າງອຸປະກອນຫນ່ວຍຄວາມຈໍາແລະຕົວຄວບຄຸມຫນ່ວຍຄວາມຈໍາ. megafunction ແມ່ນມີຢູ່ໃນຜະລິດຕະພັນທີ່ຢືນຢູ່ຄົນດຽວຫຼືສາມາດຖືກນໍາໃຊ້ຮ່ວມກັບຕົວຄວບຄຸມຫນ່ວຍຄວາມຈໍາທີ່ມີປະສິດທິພາບສູງ Altera.
ເມື່ອໃຊ້ ALTEMPHY megafunction ເປັນຜະລິດຕະພັນທີ່ໂດດດ່ຽວ, ໃຫ້ໃຊ້ກັບຕົວຄວບຄຸມແບບກຳນົດເອງ ຫຼືພາກສ່ວນທີສາມ.

ສັນຍາລັກ ສໍາລັບການອອກແບບໃຫມ່, Altera ແນະນໍາໃຫ້ໃຊ້ການໂຕ້ຕອບຫນ່ວຍຄວາມຈໍາພາຍນອກທີ່ອີງໃສ່ UniPHY, ເຊັ່ນ: ຕົວຄວບຄຸມ DDR2 ແລະ DDR3 SDRAM ທີ່ມີຕົວຄວບຄຸມ UniPHY, QDR II ແລະ QDR II+ SRAM ກັບ UniPHY, ຫຼືຕົວຄວບຄຸມ RLDRAM II ກັບ UniPHY.

ປ່ອຍຂໍ້ມູນ

ຕາຕະລາງ 15–1 ສະຫນອງຂໍ້ມູນກ່ຽວກັບການປ່ອຍ DDR3 SDRAM Controller ກັບ ALTEMPHY IP.

ຕາຕະລາງ 15–1. ປ່ອຍຂໍ້ມູນ

ລາຍການ ລາຍລະອຽດ
ຮຸ່ນ 11.1
ວັນທີປ່ອຍ ເດືອນພະຈິກ 2011
ລະຫັດການສັ່ງຊື້ IP-SDRAM/HPDDR (DDR SDRAM HPC) IP-SDRAM/HPDDR2 (DDR2 SDRAM HPC)
IP-HPMCII (HPC II)
ID ຜະລິດຕະພັນ 00BE (DDR SDRAM)
00BF (DDR2 SDRAM)
00C2 (DDR3 SDRAM)
00CO (ALTMEMPHY Megafunction)
ID ຜູ້ຂາຍ 6AF7

Altera ກວດສອບວ່າຊອບແວ Quartus® II ລຸ້ນປັດຈຸບັນລວບລວມເວີຊັນກ່ອນໜ້າຂອງແຕ່ລະຟັງຊັນ MegaCore. The MegaCore IP Library Release Notes ແລະ Errata ລາຍງານຂໍ້ຍົກເວັ້ນໃດໆຕໍ່ກັບການກວດສອບນີ້. Altera ບໍ່ໄດ້ກວດສອບການລວບລວມກັບ MegaCore ລຸ້ນຟັງຊັນເກົ່າກວ່າໜຶ່ງລຸ້ນ. ສໍາລັບຂໍ້ມູນກ່ຽວກັບບັນຫາກ່ຽວກັບ DDR, DDR2, ຫຼື DDR3 SDRAM ຕົວຄວບຄຸມປະສິດທິພາບສູງແລະ ALTMEMPHY megafunction ໃນສະບັບສະເພາະ Quartus II, ອ້າງອີງເຖິງ Quartus II Software Release Notes.

ການຊ່ວຍເຫຼືອຄອບຄົວອຸປະກອນ

ຕາຕະລາງ 15–2 ກໍານົດລະດັບການຮອງຮັບອຸປະກອນສໍາລັບ Altera IP cores.

ຕາຕະລາງ 15–2. ລະດັບການສະຫນັບສະຫນູນອຸປະກອນ Altera IP Core

ຄອບຄົວອຸປະກອນ FPGA ຄອບຄົວອຸປະກອນ HardCopy
ການຊ່ວຍເຫຼືອເບື້ອງຕົ້ນ- ຫຼັກ IP ໄດ້ຮັບການຢັ້ງຢືນດ້ວຍຮູບແບບການກໍານົດເວລາເບື້ອງຕົ້ນສໍາລັບຄອບຄົວອຸປະກອນນີ້. ຫຼັກ IP ຕອບສະໜອງໄດ້ທຸກຄວາມຕ້ອງການນຳໃຊ້, ແຕ່ອາດຈະຍັງຢູ່ໃນຂັ້ນຕອນການວິເຄາະເວລາສຳລັບຄອບຄົວອຸປະກອນ. ມັນສາມາດຖືກນໍາໃຊ້ໃນການອອກແບບການຜະລິດດ້ວຍຄວາມລະມັດລະວັງ. HardCopy Companion— ຫຼັກ IP ໄດ້ຮັບການຢັ້ງຢືນດ້ວຍຮູບແບບການກໍານົດເວລາເບື້ອງຕົ້ນສໍາລັບອຸປະກອນຄູ່ Hard Copy. ຫຼັກ IP ຕອບສະໜອງໄດ້ທຸກຄວາມຕ້ອງການໃຊ້ງານ, ແຕ່ອາດຈະຍັງຢູ່ໃນຂັ້ນຕອນການວິເຄາະເວລາສໍາລັບຄອບຄົວອຸປະກອນ HardCopy. ມັນສາມາດຖືກນໍາໃຊ້ໃນການອອກແບບການຜະລິດດ້ວຍຄວາມລະມັດລະວັງ.
ສະຫນັບສະຫນູນສຸດທ້າຍ- ຫຼັກ IP ໄດ້ຮັບການຢັ້ງຢືນດ້ວຍຮູບແບບການກໍານົດເວລາສຸດທ້າຍສໍາລັບຄອບຄົວອຸປະກອນນີ້. ຫຼັກ IP ຕອບສະຫນອງຄວາມຕ້ອງການທີ່ເປັນປະໂຫຍດແລະກໍານົດເວລາທັງຫມົດສໍາລັບຄອບຄົວອຸປະກອນແລະສາມາດນໍາໃຊ້ໃນການອອກແບບການຜະລິດ. ການລວບລວມ HardCopy— ຫຼັກ IP ໄດ້ຮັບການຢັ້ງຢືນດ້ວຍຕົວແບບກໍານົດເວລາສຸດທ້າຍສໍາລັບຄອບຄົວອຸປະກອນ HardCopy. ຫຼັກ IP ຕອບສະຫນອງຄວາມຕ້ອງການທີ່ເປັນປະໂຫຍດແລະກໍານົດເວລາທັງຫມົດສໍາລັບຄອບຄົວອຸປະກອນແລະສາມາດນໍາໃຊ້ໃນການອອກແບບການຜະລິດ.

ຕາຕະລາງ 15–3 ສະແດງລະດັບການສະໜັບສະໜູນທີ່ສະເໜີໃຫ້ໂດຍ DDR, DDR2, ແລະ DDR3 SDRAM Controllers ທີ່ມີ ALTMEMPHY IP ສໍາລັບຄອບຄົວອຸປະກອນ Altera.

ຕາຕະລາງ 15–3. ການຊ່ວຍເຫຼືອຄອບຄົວອຸປະກອນ

ຄອບຄົວອຸປະກອນ ພິທີການ
DDR ແລະ DDR2 DDR3
Arria® GX ສຸດທ້າຍ ບໍ່ມີການສະຫນັບສະຫນູນ
Arria II GX ສຸດທ້າຍ ສຸດທ້າຍ
Cyclone® III ສຸດທ້າຍ ບໍ່ມີການສະຫນັບສະຫນູນ
ພາຍຸໄຊໂຄລນ III LS ສຸດທ້າຍ ບໍ່ມີການສະຫນັບສະຫນູນ
ພາຍຸໄຊໂຄລນ IV E ສຸດທ້າຍ ບໍ່ມີການສະຫນັບສະຫນູນ
Cyclone IV GX ສຸດທ້າຍ ບໍ່ມີການສະຫນັບສະຫນູນ
HardCopy II ອ້າງເຖິງສິ່ງທີ່ໃຫມ່ໃນຫນ້າ Altera IP ຂອງ Altera webເວັບໄຊ. ບໍ່ມີການສະຫນັບສະຫນູນ
Stratix® II ສຸດທ້າຍ ບໍ່ມີການສະຫນັບສະຫນູນ
Stratix II GX ສຸດທ້າຍ ບໍ່ມີການສະຫນັບສະຫນູນ
ຄອບຄົວອຸປະກອນອື່ນໆ ບໍ່ມີການສະຫນັບສະຫນູນ ບໍ່ມີການສະຫນັບສະຫນູນ

ຄຸນສົມບັດ

ALTEMPHY Megafunction

ຕາຕະລາງ 15–4 ສະຫຼຸບການຮອງຮັບຄຸນສົມບັດຫຼັກສໍາລັບການເຮັດວຽກຂອງ ATMEMPHY megafunction.

ຕາຕະລາງ 15–4. ALTEMPHY Megafunction ສະຫນັບສະຫນູນຄຸນນະສົມບັດ

ຄຸນສົມບັດ DDR ແລະ DDR2 DDR3
ຮອງຮັບ Altera PHY Interface (AFI) ໃນອຸປະກອນທີ່ຮອງຮັບທັງໝົດ.
ການ​ສອບ​ທຽບ​ເບື້ອງ​ຕົ້ນ​ອັດ​ຕະ​ໂນ​ມັດ​ລົບ​ລ້າງ​ຊັບ​ຊ້ອນ​ການ​ຄໍາ​ນວນ​ກໍາ​ນົດ​ເວ​ລາ​ການ​ອ່ານ​ຂໍ້​ມູນ​.
ສະບັບtage ແລະການຕິດຕາມອຸນຫະພູມ (VT) ທີ່ຮັບປະກັນການປະຕິບັດຄວາມຫມັ້ນຄົງສູງສຸດສໍາລັບການໂຕ້ຕອບ DDR, DDR2, ແລະ DDR3 SDRAM.
datapath ທີ່ມີຕົວມັນເອງທີ່ເຮັດໃຫ້ການເຊື່ອມຕໍ່ກັບຕົວຄວບຄຸມ Altera ຫຼືຕົວຄວບຄຸມພາກສ່ວນທີສາມເປັນເອກະລາດຂອງເສັ້ນທາງເວລາທີ່ສໍາຄັນ.
ການໂຕ້ຕອບອັດຕາເຕັມ
ອິນເຕີເຟດເຄິ່ງອັດຕາ
ຕົວແກ້ໄຂພາລາມິເຕີທີ່ໃຊ້ງ່າຍ

ນອກຈາກນັ້ນ, ALTEMPHY megafunction ສະຫນັບສະຫນູນອົງປະກອບ DDR3 SDRAM ໂດຍບໍ່ມີການລະດັບ:

  • The ALTMEMPHY megafunction ສະຫນັບສະຫນູນອົງປະກອບ DDR3 SDRAM ໂດຍບໍ່ມີການລະດັບສໍາລັບອຸປະກອນ Arria II GX ໂດຍໃຊ້ T-topology ສໍາລັບໂມງ, ທີ່ຢູ່, ແລະລົດຄໍາສັ່ງ:
    • ຮອງຮັບການເລືອກຊິບຫຼາຍອັນ.
  • DDR3 SDRAM PHY ໂດຍບໍ່ມີການລະດັບ fMAX ແມ່ນ 400 MHz ສໍາລັບການເລືອກຊິບດຽວ.
  • ບໍ່ຮອງຮັບ data-mask (DM) pins ສໍາລັບ ×4 DDR3 SDRAM DIMMs ຫຼືອົງປະກອບ, ດັ່ງນັ້ນເລືອກ No for Drive DM pins ຈາກ FPGA ເມື່ອໃຊ້ອຸປະກອນ ×4.
  • ALTMEMPHY megafunction ຮອງຮັບ DDR3 SDRAM ເຄິ່ງອັດຕາເທົ່ານັ້ນ.

ຕົວຄວບຄຸມປະສິດທິພາບສູງ II

ຕາຕະລາງ 15–5 ສະຫຼຸບການຮອງຮັບຄຸນສົມບັດຫຼັກສໍາລັບ DDR, DDR2, ແລະ DDR3 SDRAM HPC II.

ຕາຕະລາງ 15–5. ຮອງຮັບຄຸນສົມບັດ (ສ່ວນທີ 1 ຈາກທັງໝົດ 2)

ຄຸນສົມບັດ DDR ແລະ DDR2 DDR3
ຕົວຄວບຄຸມເຄິ່ງອັດຕາ
ສະຫນັບສະຫນູນ AFI ALTEMPHY
ຮອງຮັບ Avalon®Memory Mapped (Avalon-MM) ການໂຕ້ຕອບທ້ອງຖິ່ນ

ຕາຕະລາງ 15–5. ຮອງຮັບຄຸນສົມບັດ (ສ່ວນທີ 2 ຈາກທັງໝົດ 2)

ຄຸນສົມບັດ DDR ແລະ DDR2 DDR3
ຄໍາສັ່ງທີ່ສາມາດກໍານົດໄດ້ ການຄຸ້ມຄອງທະນາຄານເບິ່ງລ່ວງຫນ້າດ້ວຍການອ່ານແລະຂຽນຕາມລໍາດັບ
ການຕອບສະໜອງເພີ່ມເຕີມ
ຮອງຮັບຄວາມຍາວຂອງລະເບີດ Avalon ທີ່ມັກ
ອະແດບເຕີລະເບີດຄວາມຊົງຈຳທີ່ມີຄວາມຍືດຫຍຸ່ນໃນຕົວ
ການສ້າງແຜນທີ່ທີ່ຢູ່ໃນທ້ອງຖິ່ນຫາຄວາມຈໍາ
ການຕັ້ງຄ່າເວລາແລ່ນເປັນທາງເລືອກຂອງການຕັ້ງຄ່າການລົງທະບຽນຂະໜາດ ແລະໂໝດ, ແລະເວລາຄວາມຈຳ
ການໂຫຼດຂໍ້ມູນບາງສ່ວນ array ດ້ວຍຕົນເອງ (PASR)
ຮອງຮັບອຸປະກອນ DDR3 SDRAM ມາດຕະຖານອຸດສາຫະກໍາ
ການສະຫນັບສະຫນູນທາງເລືອກສໍາລັບຄໍາສັ່ງການໂຫຼດຫນ້າຈໍຄືນດ້ວຍຕົນເອງ
ສະຫນັບສະຫນູນທາງເລືອກສໍາລັບຄໍາສັ່ງພະລັງງານລົງທີ່ຄວບຄຸມໂດຍຜູ້ໃຊ້
ສະຫນັບສະຫນູນທາງເລືອກສໍາລັບຄໍາສັ່ງປິດພະລັງງານອັດຕະໂນມັດທີ່ມີເວລາອອກໂຄງການ
ຮອງຮັບທາງເລືອກສຳລັບຄຳສັ່ງການອ່ານແບບອັດຕະໂນມັດ ແລະການຂຽນຄ່າລ່ວງໜ້າອັດຕະໂນມັດ
ສະຫນັບສະຫນູນທາງເລືອກສໍາລັບການໂຫຼດຫນ້າຈໍຄືນຜູ້ຄວບຄຸມຜູ້ໃຊ້
ການແບ່ງປັນໂມງຄວບຄຸມຫຼາຍທາງເລືອກໃນ SOPC Builder Flow
ການເຂົ້າລະຫັດການແກ້ໄຂຂໍ້ຜິດພາດແບບປະສົມປະສານ (ECC) ຟັງຊັນ 72-bit
ຟັງຊັນ ECC ແບບປະສົມປະສານ, 16, 24, ແລະ 40-bit
ສະຫນັບສະຫນູນການຂຽນບາງສ່ວນດ້ວຍການແກ້ໄຂຂໍ້ຜິດພາດອັດຕະໂນມັດທາງເລືອກ
SOPC Builder ພ້ອມແລ້ວ
ສະຫນັບສະຫນູນການປະເມີນຜົນ OpenCore Plus
ແບບຈໍາລອງທີ່ເປັນປະໂຫຍດ IP ສໍາລັບການນໍາໃຊ້ໃນ Altera-ຮອງຮັບ VHDL ແລະ Verilog HDL simulator

ໝາຍເຫດ ຕາຕະລາງ 15–5:

  1. HPC II ຮອງຮັບຄ່າເພີ່ມເວລາແພັກເກັດທີ່ໃຫຍ່ກວ່າ ຫຼືເທົ່າກັບ tRCD-1, ໃນຫົວໜ່ວຍຮອບວຽນໂມງ (tCK).
  2. ຄຸນສົມບັດນີ້ບໍ່ຮອງຮັບ DDR3 SDRAM ທີ່ມີການປັບລະດັບ.

ຄຸນສົມບັດທີ່ບໍ່ຮອງຮັບ

ຕາຕະລາງ 15–6 ສະຫຼຸບລັກສະນະທີ່ບໍ່ຮອງຮັບສໍາລັບສ່ວນຕິດຕໍ່ຫນ່ວຍຄວາມຈໍາພາຍນອກທີ່ອີງໃສ່ Altera ຂອງ Altera.

ຕາຕະລາງ 15–6. ຄຸນສົມບັດທີ່ບໍ່ຮອງຮັບ

ອະນຸສັນຍາຄວາມຈໍາ ຄຸນສົມບັດທີ່ບໍ່ຖືກໃຈ
DDR ແລະ DDR2 SDRAM ການຈຳລອງເວລາ
ຄວາມຍາວຂອງລະເບີດ 2
ການລະເບີດບາງສ່ວນ ແລະບໍ່ສອດຄ່ອງກັນໃນໂໝດ ECC ແລະ ບໍ່ແມ່ນ ECC ເມື່ອປັກໝຸດ DM ປິດໃຊ້ງານ
DDR3 SDRAM ການຈຳລອງເວລາ
ການລະເບີດບາງສ່ວນ ແລະບໍ່ສອດຄ່ອງກັນໃນໂໝດ ECC ແລະ ບໍ່ແມ່ນ ECC ເມື່ອປັກໝຸດ DM ປິດໃຊ້ງານ
Stratix III ແລະ Stratix IV
ຮອງຮັບ DIMM
ການໂຕ້ຕອບອັດຕາເຕັມ

ການຢັ້ງຢືນ MegaCore

Altera ດໍາເນີນການທົດສອບແບບສຸ່ມຢ່າງກວ້າງຂວາງ, ນໍາພາໂດຍການຄຸ້ມຄອງການທົດສອບທີ່ເປັນປະໂຫຍດໂດຍໃຊ້ຕົວແບບ Denali ມາດຕະຖານອຸດສາຫະກໍາເພື່ອຮັບປະກັນການເຮັດວຽກຂອງ DDR, DDR2, ແລະ DDR3 SDRAM Controllers ກັບ ALTMEMPHY IP.

ການນຳໃຊ້ຊັບພະຍາກອນ

ພາກນີ້ໃຫ້ຂໍ້ມູນການນໍາໃຊ້ຊັບພະຍາກອນປົກກະຕິສໍາລັບຕົວຄວບຄຸມຫນ່ວຍຄວາມຈໍາພາຍນອກທີ່ມີ ALTEMPHY ສໍາລັບຄອບຄົວອຸປະກອນທີ່ສະຫນັບສະຫນູນ. ຂໍ້ມູນນີ້ໄດ້ຖືກສະຫນອງໃຫ້ເປັນຄໍາແນະນໍາເທົ່ານັ້ນ; ສໍາລັບຂໍ້ມູນການນໍາໃຊ້ຊັບພະຍາກອນທີ່ຊັດເຈນ, ທ່ານຄວນສ້າງຫຼັກ IP ຂອງທ່ານແລະອ້າງອີງໃສ່ບົດລາຍງານທີ່ສ້າງຂຶ້ນໂດຍຊອບແວ Quartus II.
ຕາຕະລາງ 15–7 ສະແດງຂໍ້ມູນການນໍາໃຊ້ຊັບພະຍາກອນສໍາລັບ ALTEMPHY megafunction, ແລະ DDR3 ຕົວຄວບຄຸມປະສິດທິພາບສູງ II ສໍາລັບອຸປະກອນ Arria II GX.

ຕາຕະລາງ 15–7. ການນໍາໃຊ້ຊັບພະຍາກອນໃນອຸປະກອນ Arria II GX (ສ່ວນ 1 ຂອງ 2)

ພິທີການ ຄວາມຊົງຈໍາ ກວ້າງ (ບິດ) ປະສົມປະສານ ALUTS ເຫດຜົນ ລົງທະບຽນ ເມັມ ALUTs M9K ຕັນ M144K ຕັນ ຄວາມຊົງ ຈຳ y (ບິດ)
ຜູ້ຄວບຄຸມ
DDR3

(ອັດຕາເຄິ່ງ)

8 1,883 1,505 10 2 0 4,352
16 1,893 1,505 10 4 0 8,704
64 1,946 1,521 18 15 0 34,560
72 1,950 1,505 10 17 0 39,168

ຕາຕະລາງ 15–7. ການນໍາໃຊ້ຊັບພະຍາກອນໃນອຸປະກອນ Arria II GX (ສ່ວນ 2 ຂອງ 2)

ພິທີການ ຄວາມຊົງຈໍາ ກວ້າງ (ບິດ) ປະສົມປະສານ ALUTS ເຫດຜົນ ລົງທະບຽນ ເມັມ ALUTs M9K ຕັນ M144K ຕັນ ຄວາມຊົງ ຈຳ y (ບິດ)
ຕົວຄວບຄຸມ+PHY
DDR3

(ອັດຕາເຄິ່ງ)

8 3,389 2,760 12 4 0 4,672
16 3,457 2,856 12 7 0 9,280
64 3,793 3,696 20 24 0 36,672
72 3,878 3,818 12 26 0 41,536

ຕາຕະລາງ 15–8 ສະແດງຂໍ້ມູນການນໍາໃຊ້ຊັບພະຍາກອນສໍາລັບ DDR2 ຕົວຄວບຄຸມແລະຕົວຄວບຄຸມທີ່ມີປະສິດທິພາບສູງບວກກັບ PHY, ສໍາລັບການຕັ້ງຄ່າເຄິ່ງອັດຕາແລະເຕັມອັດຕາສໍາລັບອຸປະກອນ Arria II GX.

ຕາຕະລາງ 15–8. ການນຳໃຊ້ຊັບພະຍາກອນ DDR2 ໃນອຸປະກອນ Arria II GX

ພິທີການ ຄວາມຊົງຈໍາ ກວ້າງ (ບິດ) ປະສົມປະສານ ALUTS ເຫດຜົນ ລົງທະບຽນ ເມັມ ALUTs M9K ຕັນ M144K ຕັນ ຄວາມຊົງຈໍາ (ບິດ)
ຜູ້ຄວບຄຸມ
DDR2

(ອັດຕາເຄິ່ງ)

8 1,971 1,547 10 2 0 4,352
16 1,973 1,547 10 4 0 8,704
64 2,028 1,563 18 15 0 34,560
72 2,044 1,547 10 17 0 39,168
DDR2

(ອັດຕາເຕັມ)

8 2,007 1,565 10 2 0 2,176
16 2,013 1,565 10 2 0 4,352
64 2,022 1,565 10 8 0 17,408
72 2,025 1,565 10 9 0 19,584
ຕົວຄວບຄຸມ+PHY
DDR2

(ອັດຕາເຄິ່ງ)

8 3,481 2,722 12 4 0 4,672
16 3,545 2,862 12 7 0 9,280
64 3,891 3,704 20 24 0 36,672
72 3,984 3,827 12 26 0 41,536
DDR2

(ອັດຕາເຕັມ)

8 3,337 2,568 29 2 0 2,176
16 3,356 2,558 11 4 0 4,928
64 3,423 2,836 31 12 0 19,200
72 3,445 2,827 11 14 0 21,952

ຕາຕະລາງ 15–9 ສະແດງຂໍ້ມູນການນໍາໃຊ້ຊັບພະຍາກອນສໍາລັບ DDR2 ຕົວຄວບຄຸມແລະຕົວຄວບຄຸມທີ່ມີປະສິດທິພາບສູງບວກກັບ PHY, ສໍາລັບການຕັ້ງຄ່າເຄິ່ງອັດຕາແລະເຕັມອັດຕາສໍາລັບອຸປະກອນ Cyclone III.

ຕາຕະລາງ 15–9. ການນຳໃຊ້ຊັບພະຍາກອນ DDR2 ໃນອຸປະກອນ Cyclone III

ພິທີການ ຄວາມຊົງຈໍາ ກວ້າງ (ບິດ) ເຫດຜົນ ລົງທະບຽນ ຕາລາງ Logic M9K Blocks ຄວາມຊົງຈໍາ (ບິດ)
ຜູ້ຄວບຄຸມ
DDR2

(ອັດຕາເຄິ່ງ)

8 1,513 3,015 4 4,464
16 1,513 3,034 6 8,816
64 1,513 3,082 18 34,928
72 1,513 3,076 19 39,280
DDR2

(ອັດຕາເຕັມ)

8 1,531 3,059 4 2,288
16 1,531 3,108 4 4,464
64 1,531 3,134 10 17,520
72 1,531 3,119 11 19,696
ຕົວຄວບຄຸມ+PHY
DDR2

(ອັດຕາເຄິ່ງ)

8 2,737 5,131 6 4,784
16 2,915 5,351 9 9,392
64 3,969 6,564 27 37,040
72 4,143 6,786 28 41,648
DDR2

(ອັດຕາເຕັມ)

8 2,418 4,763 6 2,576
16 2,499 4,919 6 5,008
64 2,957 5,505 15 19,600
72 3,034 5,608 16 22,032

ຄວາມຕ້ອງການລະບົບ

DDR3 SDRAM Controller ກັບ ALTMEMPHY IP ເປັນສ່ວນໜຶ່ງຂອງ MegaCore IP Library, ເຊິ່ງແຈກຢາຍດ້ວຍຊອບແວ Quartus II ແລະສາມາດດາວໂຫຼດໄດ້ຈາກ Altera. webເວັບໄຊ, www.altera.com.

ສັນຍາລັກ ສໍາລັບຄວາມຕ້ອງການຂອງລະບົບ ແລະຄໍາແນະນໍາການຕິດຕັ້ງ, ອ້າງອີງເຖິງ Altera Software Installation & License.

ການຕິດຕັ້ງແລະໃບອະນຸຍາດ

ຮູບທີ 15–2 ສະແດງໂຄງສ້າງຂອງໄດເລກະທໍລີຫຼັງຈາກທີ່ທ່ານຕິດຕັ້ງ DDR3 SDRAM Controller ກັບ ALTEMPHY IP, ບ່ອນທີ່ ແມ່ນໄດເລກະທໍລີການຕິດຕັ້ງ. ໄດເລກະທໍລີການຕິດຕັ້ງເລີ່ມຕົ້ນໃນ Windows ແມ່ນ c:\altera\ ; ໃນ Linux ມັນແມ່ນ /opt/altera .

ຮູບທີ 15–2. ໂຄງສ້າງໄດເລກະທໍລີ
ໂຄງສ້າງໄດເລກະທໍລີ

ທ່ານຕ້ອງການໃບອະນຸຍາດສໍາລັບຟັງຊັນ MegaCore ພຽງແຕ່ເມື່ອທ່ານພໍໃຈກັບການເຮັດວຽກແລະການປະຕິບັດຂອງມັນ, ແລະຕ້ອງການເອົາການອອກແບບຂອງທ່ານໄປສູ່ການຜະລິດ.
ເພື່ອໃຊ້ DDR3 SDRAM HPC, ທ່ານສາມາດຮ້ອງຂໍໃບອະນຸຍາດໄດ້ file ຈາກ Altera ໄດ້ web ສະຖານທີ່ຢູ່ www.altera.com/licensing ແລະຕິດຕັ້ງມັນຢູ່ໃນຄອມພິວເຕີຂອງທ່ານ. ໃນເວລາທີ່ທ່ານຮ້ອງຂໍໃບອະນຸຍາດ file, Altera ສົ່ງອີເມວໃຫ້ທ່ານເປັນ license.dat file. ຖ້າທ່ານບໍ່ມີອິນເຕີເນັດ, ໃຫ້ຕິດຕໍ່ຕົວແທນທ້ອງຖິ່ນຂອງທ່ານ.
ເພື່ອໃຊ້ DDR3 SDRAM HPC II, ຕິດຕໍ່ຕົວແທນຂາຍທ້ອງຖິ່ນຂອງທ່ານເພື່ອສັ່ງຊື້ໃບອະນຸຍາດ.

ການປະເມີນຜົນຟຣີ

ຄຸນສົມບັດການປະເມີນ OpenCore Plus ຂອງ Altera ແມ່ນໃຊ້ໄດ້ກັບ DDR3 SDRAM HPC ເທົ່ານັ້ນ. ດ້ວຍຄຸນສົມບັດການປະເມີນ OpenCore Plus, ທ່ານສາມາດປະຕິບັດການດັ່ງຕໍ່ໄປນີ້:

  • ຈໍາລອງພຶດຕິກໍາຂອງ megafunction (ຟັງຊັນ Altera MegaCore ຫຼື AMPPSM megafunction) ພາຍໃນລະບົບຂອງທ່ານ.
  • ກວດສອບການທໍາງານຂອງການອອກແບບຂອງທ່ານ, ເຊັ່ນດຽວກັນກັບການປະເມີນຂະຫນາດແລະຄວາມໄວຂອງມັນຢ່າງວ່ອງໄວແລະງ່າຍດາຍ.
  • ສ້າງໂຄງການອຸປະກອນທີ່ຈຳກັດເວລາ files ສໍາລັບການອອກແບບທີ່ປະກອບມີຟັງຊັນ MegaCore.
  • ໂຄງການອຸປະກອນແລະກວດສອບການອອກແບບຂອງທ່ານໃນຮາດແວ.

ທ່ານຈໍາເປັນຕ້ອງຊື້ໃບອະນຸຍາດສໍາລັບ megafunction ພຽງແຕ່ໃນເວລາທີ່ທ່ານພໍໃຈຢ່າງສົມບູນກັບການເຮັດວຽກແລະປະສິດທິພາບຂອງມັນ, ແລະຕ້ອງການທີ່ຈະເອົາການອອກແບບຂອງທ່ານໄປຜະລິດ.

OpenCore Plus ພຶດຕິກຳເວລາອອກ

ການປະເມີນຮາດແວ OpenCore Plus ສາມາດຮອງຮັບການດຳເນີນການສອງຮູບແບບຕໍ່ໄປນີ້:

  • Untethered - ການອອກແບບເຮັດວຽກເປັນເວລາຈໍາກັດ
  • Tethered - ຮຽກຮ້ອງໃຫ້ມີການເຊື່ອມຕໍ່ລະຫວ່າງກະດານຂອງທ່ານແລະຄອມພິວເຕີແມ່ຂ່າຍ. ຖ້າໂຫມດ tethered ໄດ້ຮັບການສະຫນັບສະຫນູນໂດຍ megafunctions ທັງຫມົດໃນການອອກແບບ, ອຸປະກອນສາມາດເຮັດວຽກເປັນເວລາດົນນານຫຼືບໍ່ມີກໍານົດ.

ການເຮັດວຽກທີ່ໃຫຍ່ທັງໝົດໃນອຸປະກອນໝົດເວລາພ້ອມກັນເມື່ອເຖິງເວລາການປະເມີນທີ່ຈຳກັດທີ່ສຸດ. ຖ້າມີຫຼາຍກວ່າຫນຶ່ງ megafunction ໃນການອອກແບບ, ພຶດຕິກໍາການຫມົດເວລາຂອງ mega function ສະເພາະອາດຈະຖືກປິດບັງໂດຍພຶດຕິກໍາການຫມົດເວລາຂອງ megafunction ອື່ນໆ.

ສັນຍາລັກ ສໍາລັບຟັງຊັນ MegaCore, ເວລາທີ່ບໍ່ໄດ້ເຊື່ອມຕໍ່ແມ່ນ 1 ຊົ່ວໂມງ; ຄ່າເວລາອອກຂອງສາຍທີ່ເຊື່ອມຕໍ່ນັ້ນບໍ່ມີກຳນົດ.

ການອອກແບບຂອງທ່ານຢຸດເຮັດວຽກຫຼັງຈາກເວລາການປະເມີນຮາດແວໝົດອາຍຸ ແລະຜົນຜະລິດ local_ready ຕໍ່າລົງ.

ປະຫວັດການແກ້ໄຂເອກະສານ

ຕາຕະລາງ 15–10 ບອກປະຫວັດການດັດແກ້ສໍາລັບເອກະສານນີ້.

ຕາຕະລາງ 15–10. ປະຫວັດການແກ້ໄຂເອກະສານ

ວັນທີ ຮຸ່ນ ການປ່ຽນແປງ
ເດືອນພະຈິກ 2012 1.2 ປ່ຽນ​ເລກ​ບົດ​ຈາກ 13 ເປັນ 15.
ເດືອນມິຖຸນາ 2012 1.1 ເພີ່ມໄອຄອນຄຳຕິຊົມແລ້ວ.
ເດືອນພະຈິກ 2011 1.0 ຂໍ້ມູນການປ່ອຍລວມ, ການຊ່ວຍເຫຼືອຄອບຄົວອຸປະກອນ, ລາຍຊື່ຄຸນສົມບັດ, ແລະລາຍການຄຸນສົມບັດທີ່ບໍ່ຮອງຮັບສໍາລັບ DDR, DDR2, ແລະ DDR3.

ໂລໂກ້

ເອກະສານ / ຊັບພະຍາກອນ

ຕົວຄວບຄຸມ SDRAM ALTERA DDR2 [pdf] ຄໍາແນະນໍາ
ຕົວຄວບຄຸມ DDR2 SDRAM, DDR2, ຕົວຄວບຄຸມ SDRAM, ຕົວຄວບຄຸມ

ເອກະສານອ້າງອີງ

ອອກຄໍາເຫັນ

ທີ່ຢູ່ອີເມວຂອງເຈົ້າຈະບໍ່ຖືກເຜີຍແຜ່. ຊ່ອງຂໍ້ມູນທີ່ຕ້ອງການຖືກໝາຍໄວ້ *