ឧបករណ៍បញ្ជា ALTERA DDR2 SDRAM
ព័ត៌មានសំខាន់
ឧបករណ៍បញ្ជា Altera® DDR, DDR2, និង DDR3 SDRAM ជាមួយ ALTMEMPHY IP ផ្តល់នូវចំណុចប្រទាក់ងាយស្រួលសម្រាប់ DDR, DDR2 និង DDR3 SDRAM ស្តង់ដារឧស្សាហកម្ម។ មុខងារ ALTMEMPHY megafunction គឺជាចំណុចប្រទាក់រវាងឧបករណ៍បញ្ជាអង្គចងចាំ និងឧបករណ៍អង្គចងចាំ ហើយអនុវត្តប្រតិបត្តិការអាន និងសរសេរទៅកាន់អង្គចងចាំ។ ឧបករណ៍បញ្ជា DDR, DDR2 និង DDR3 SDRAM ដែលមាន ALTMEMPHY IP ដំណើរការដោយភ្ជាប់ជាមួយមុខងារ megafunction Altera ALTMEMPHY ។
ឧបករណ៍បញ្ជា DDR និង DDR2 SDRAM ដែលមាន ALTMEMPHY IP និង ALTMEMPHY megafunction ផ្តល់នូវចំណុចប្រទាក់ DDR និង DDR2 SDRAM អត្រាពេញ ឬពាក់កណ្តាលអត្រា។ ឧបករណ៍បញ្ជា DDR3 SDRAM ដែលមាន ALTMEMPHY IP និង ALTMEMPHY មុខងារធំគាំទ្រចំណុចប្រទាក់ DDR3 SDRAM នៅក្នុងរបៀបពាក់កណ្តាលអត្រា។ ឧបករណ៍បញ្ជា DDR, DDR2 និង DDR3 SDRAM ជាមួយ ALTMEMPHY IP ផ្តល់ជូននូវឧបករណ៍បញ្ជាដែលមានប្រសិទ្ធភាពខ្ពស់ II (HPC II) ដែលផ្តល់នូវប្រសិទ្ធភាពខ្ពស់ និងលក្ខណៈពិសេសកម្រិតខ្ពស់។ រូបភាពទី 15–1 បង្ហាញដ្យាក្រាមកម្រិតប្រព័ន្ធ រួមទាំងឧampកម្រិតកំពូល file ដែល DDR, DDR2, ឬ DDR3 SDRAM Controller ជាមួយ ALTMEMPHY IP បង្កើតសម្រាប់អ្នក។
រូបភាព ១៥–១។ ដ្យាក្រាមកម្រិតប្រព័ន្ធ
កំណត់ចំណាំចំពោះរូបភាព ១៥–១៖
(1) នៅពេលអ្នកជ្រើសរើស Instantiate DLL ខាងក្រៅ រង្វិលជុំជាប់សោរ (DLL) ត្រូវបានភ្លាមៗនៅខាងក្រៅ ALTMEMPHY megafunction ។
កម្មវិធីគ្រប់គ្រងកម្មវិធីជំនួយ MegaWizard™ បង្កើតអតីតampកម្រិតកំពូល file, រួមមានអតីតample driver និង DDR, DDR2, ឬ DDR3 SDRAM របស់អ្នក បំរែបំរួលផ្ទាល់ខ្លួនរបស់ឧបករណ៍បញ្ជាដែលមានប្រសិទ្ធភាពខ្ពស់។ ឧបករណ៍បញ្ជា instantiates ឧទាហរណ៍នៃ ALTMEMPHY megafunction ដែលនៅក្នុងវេន instantiates ដំណាក់កាលចាក់សោរង្វិលជុំ (PLL) និង DLL ។ អ្នកក៏អាចធ្វើ DLL ភ្លាមៗនៅខាងក្រៅ ALTMEMPHY megafunction ដើម្បីចែករំលែក DLL រវាង instances ជាច្រើននៃ ALTMEMPHY megafunction ។ អ្នកមិនអាចចែករំលែក PLL រវាង instances ច្រើននៃ ALTMEMPHY megafunction នោះទេ ប៉ុន្តែអ្នកអាចចែករំលែកលទ្ធផលនាឡិកា PLL មួយចំនួនរវាង instances ច្រើនទាំងនេះ។
© 2012 Altera Corporation ។ រក្សារសិទ្ធគ្រប់យ៉ាង។ ពាក្យ និងស្លាកសញ្ញា ALTERA, ARRIA, CYCLONE, HARDCOPY, MAX, MEGACORE, NIOS, QUARTUS និង STRATIX គឺជាពាណិជ្ជសញ្ញារបស់សាជីវកម្ម Altera ហើយបានចុះបញ្ជីនៅក្នុងការិយាល័យប៉ាតង់ និងពាណិជ្ជសញ្ញារបស់សហរដ្ឋអាមេរិក និងនៅក្នុងប្រទេសដទៃទៀត។ ពាក្យ និងស្លាកសញ្ញាផ្សេងទៀតទាំងអស់ដែលត្រូវបានកំណត់ថាជាពាណិជ្ជសញ្ញា ឬសញ្ញាសេវាកម្ម គឺជាទ្រព្យសម្បត្តិរបស់អ្នកកាន់កាប់រៀងៗខ្លួន ដូចដែលបានពិពណ៌នានៅ www.altera.com/common/legal.html. Altera ធានាការអនុវត្តផលិតផល semiconductor របស់ខ្លួនទៅនឹងលក្ខណៈបច្ចេកទេសបច្ចុប្បន្នស្របតាមការធានាស្តង់ដាររបស់ Altera ប៉ុន្តែរក្សាសិទ្ធិក្នុងការផ្លាស់ប្តូរផលិតផល និងសេវាកម្មណាមួយនៅពេលណាមួយដោយមិនមានការជូនដំណឹងជាមុន។ Altera សន្មត់ថាគ្មានទំនួលខុសត្រូវ ឬទំនួលខុសត្រូវដែលកើតចេញពីកម្មវិធី ឬការប្រើប្រាស់ព័ត៌មាន ផលិតផល ឬសេវាកម្មណាមួយដែលបានពិពណ៌នានៅទីនេះ លើកលែងតែមានការយល់ព្រមជាលាយលក្ខណ៍អក្សរដោយ Altera ។ អតិថិជន Altera ត្រូវបានគេណែនាំឱ្យទទួលបានកំណែចុងក្រោយបំផុតនៃការបញ្ជាក់ឧបករណ៍ មុនពេលពឹងផ្អែកលើព័ត៌មានដែលបានចេញផ្សាយណាមួយ និងមុនពេលធ្វើការបញ្ជាទិញផលិតផល ឬសេវាកម្ម។
អតីតampកម្រិតកំពូល file គឺជាការរចនាដែលមានមុខងារពេញលេញ ដែលអ្នកអាចក្លែងធ្វើ សំយោគ និងប្រើប្រាស់ក្នុងផ្នែករឹង។ អតីតample driver គឺជាម៉ូឌុលសាកល្បងដោយខ្លួនឯង ដែលចេញបញ្ជាអាន និងសរសេរទៅកាន់ឧបករណ៍បញ្ជា ហើយពិនិត្យទិន្នន័យដែលបានអាន ដើម្បីបង្កើតការឆ្លងកាត់ ឬបរាជ័យ និងសាកល្បងសញ្ញាពេញលេញ។
អនុគមន៍ ALTMEMPHY megafunction បង្កើតផ្លូវទិន្នន័យរវាងឧបករណ៍អង្គចងចាំ និងឧបករណ៍បញ្ជាអង្គចងចាំ។ មុខងារ megafunction អាចប្រើបានជាផលិតផលឯករាជ្យ ឬអាចប្រើជាមួយឧបករណ៍បញ្ជាអង្គចងចាំដែលមានប្រសិទ្ធភាពខ្ពស់ Altera។
នៅពេលប្រើមុខងារ megafunction ALTMEMPHY ជាផលិតផលឯករាជ្យ សូមប្រើជាមួយឧបករណ៍បញ្ជាផ្ទាល់ខ្លួន ឬភាគីទីបី។
សម្រាប់ការរចនាថ្មី Altera ណែនាំឱ្យប្រើចំណុចប្រទាក់អង្គចងចាំខាងក្រៅដែលមានមូលដ្ឋានលើ UniPHY ដូចជាឧបករណ៍បញ្ជា DDR2 និង DDR3 SDRAM ជាមួយឧបករណ៍បញ្ជា UniPHY, QDR II និង QDR II+ SRAM ជាមួយ UniPHY ឬឧបករណ៍បញ្ជា RLDRAM II ជាមួយ UniPHY ។
ចេញផ្សាយព័ត៌មាន
តារាង 15–1 ផ្តល់ព័ត៌មានអំពីការចេញផ្សាយឧបករណ៍បញ្ជា DDR3 SDRAM ជាមួយ ALTEMPHY IP ។
តុ ១៥–១។ ចេញផ្សាយព័ត៌មាន
ធាតុ | ការពិពណ៌នា |
កំណែ | 11.1 |
កាលបរិច្ឆេទចេញផ្សាយ | ខែវិច្ឆិកា ឆ្នាំ 2011 |
លេខកូដបញ្ជាទិញ | IP-SDRAM/HPDDR (DDR SDRAM HPC) IP-SDRAM/HPDDR2 (DDR2 SDRAM HPC) IP-HPMCII (HPC II) |
លេខសម្គាល់ផលិតផល | 00BE (DDR SDRAM) 00BF (DDR2 SDRAM) 00C2 (DDR3 SDRAM) 00CO (ALTMEMPHY Megafunction) |
លេខសម្គាល់អ្នកលក់ | 6AF7 |
Altera ផ្ទៀងផ្ទាត់ថាកំណែបច្ចុប្បន្ននៃកម្មវិធី Quartus® II ចងក្រងកំណែមុននៃមុខងារ MegaCore នីមួយៗ។ កំណត់ចំណាំចេញផ្សាយ និង Errata បណ្ណាល័យ MegaCore IP រាយការណ៍ករណីលើកលែងចំពោះការផ្ទៀងផ្ទាត់នេះ។ Altera មិនផ្ទៀងផ្ទាត់ការចងក្រងជាមួយកំណែមុខងារ MegaCore ដែលចាស់ជាងការចេញផ្សាយមួយ។ សម្រាប់ព័ត៌មានអំពីបញ្ហានៅលើ DDR, DDR2, ឬ DDR3 SDRAM ឧបករណ៍បញ្ជាដែលដំណើរការខ្ពស់ និង ALTMEMPHY megafunction នៅក្នុងកំណែ Quartus II ជាក់លាក់មួយ សូមយោងទៅលើកំណត់ចំណាំចេញផ្សាយកម្មវិធី Quartus II ។
ឧបករណ៍ជំនួយគ្រួសារ
តារាង 15–2 កំណត់កម្រិតគាំទ្រឧបករណ៍សម្រាប់ Altera IP cores ។
តារាង 15–2 ។ កម្រិតគាំទ្រឧបករណ៍ Altera IP Core
គ្រួសារឧបករណ៍ FPGA | គ្រួសារឧបករណ៍ HardCopy |
ជំនួយបឋម-ស្នូល IP ត្រូវបានផ្ទៀងផ្ទាត់ជាមួយនឹងគំរូពេលវេលាបឋមសម្រាប់គ្រួសារឧបករណ៍នេះ។ ស្នូល IP បំពេញតាមតម្រូវការមុខងារទាំងអស់ ប៉ុន្តែប្រហែលជានៅតែកំពុងស្ថិតក្រោមការវិភាគពេលវេលាសម្រាប់គ្រួសារឧបករណ៍។ វាអាចត្រូវបានប្រើនៅក្នុងការរចនាផលិតកម្មដោយប្រុងប្រយ័ត្ន។ | ដៃគូ HardCopy-ស្នូល IP ត្រូវបានផ្ទៀងផ្ទាត់ជាមួយនឹងគំរូកំណត់ពេលវេលាបឋមសម្រាប់ឧបករណ៍ដៃគូ Hard Copy ។ ស្នូល IP បំពេញតាមតម្រូវការមុខងារទាំងអស់ ប៉ុន្តែប្រហែលជានៅតែកំពុងស្ថិតក្រោមការវិភាគពេលវេលាសម្រាប់គ្រួសារឧបករណ៍ HardCopy ។ វាអាចត្រូវបានប្រើនៅក្នុងការរចនាផលិតកម្មដោយប្រុងប្រយ័ត្ន។ |
ការគាំទ្រចុងក្រោយ-ស្នូល IP ត្រូវបានផ្ទៀងផ្ទាត់ជាមួយនឹងម៉ូដែលពេលវេលាចុងក្រោយសម្រាប់គ្រួសារឧបករណ៍នេះ។ ស្នូល IP បំពេញតាមតម្រូវការមុខងារ និងពេលវេលាទាំងអស់សម្រាប់គ្រួសារឧបករណ៍ ហើយអាចប្រើក្នុងការរចនាផលិតកម្ម។ | ការចងក្រង HardCopy-ស្នូល IP ត្រូវបានផ្ទៀងផ្ទាត់ជាមួយនឹងគំរូពេលវេលាចុងក្រោយសម្រាប់គ្រួសារឧបករណ៍ HardCopy ។ ស្នូល IP បំពេញតាមតម្រូវការមុខងារ និងពេលវេលាទាំងអស់សម្រាប់គ្រួសារឧបករណ៍ ហើយអាចប្រើក្នុងការរចនាផលិតកម្ម។ |
តារាង 15–3 បង្ហាញពីកម្រិតនៃការគាំទ្រដែលផ្តល់ដោយ DDR, DDR2, និង DDR3 SDRAM Controllers ជាមួយ ALTMEMPHY IP សម្រាប់គ្រួសារឧបករណ៍ Altera ។
តារាង 15–3 ។ ឧបករណ៍ជំនួយគ្រួសារ
គ្រួសារឧបករណ៍ | ពិធីការ | |
DDR និង DDR2 | DDR3 | |
Arria® GX | ចុងក្រោយ | គ្មានការគាំទ្រ |
Arria II GX | ចុងក្រោយ | ចុងក្រោយ |
ព្យុះស៊ីក្លូន® III | ចុងក្រោយ | គ្មានការគាំទ្រ |
ព្យុះស៊ីក្លូន III LS | ចុងក្រោយ | គ្មានការគាំទ្រ |
ព្យុះស៊ីក្លូន IV អ៊ី | ចុងក្រោយ | គ្មានការគាំទ្រ |
ព្យុះស៊ីក្លូន IV GX | ចុងក្រោយ | គ្មានការគាំទ្រ |
HardCopy II | សូមមើលអ្វីដែលថ្មីនៅក្នុងទំព័រ IP Altera នៃ Altera webគេហទំព័រ។ | គ្មានការគាំទ្រ |
Stratix® II | ចុងក្រោយ | គ្មានការគាំទ្រ |
Stratix II GX | ចុងក្រោយ | គ្មានការគាំទ្រ |
គ្រួសារឧបករណ៍ផ្សេងទៀត។ | គ្មានការគាំទ្រ | គ្មានការគាំទ្រ |
លក្ខណៈពិសេស
មុខងារ ALTMEMPHY មេហ្គា
តារាងទី 15–4 សង្ខេបការគាំទ្រលក្ខណៈពិសេសសំខាន់ៗសម្រាប់មុខងារ ALTMEMPHY megafunction ។
តារាង 15–4 ។ ការគាំទ្រមុខងារ ALTMEMPHY Megafunction
លក្ខណៈ | DDR និង DDR2 | DDR3 |
ការគាំទ្រសម្រាប់ចំណុចប្រទាក់ Altera PHY (AFI) នៅលើឧបករណ៍ដែលគាំទ្រទាំងអស់។ | ✓ | ✓ |
ការក្រិតតាមខ្នាតដំបូងដោយស្វ័យប្រវត្តិបំបាត់ភាពស្មុគស្មាញក្នុងការគណនាពេលវេលាអានទិន្នន័យ។ | ✓ | ✓ |
វ៉ុលtage និងការតាមដានសីតុណ្ហភាព (VT) ដែលធានានូវដំណើរការស្ថេរភាពអតិបរមាសម្រាប់ចំណុចប្រទាក់ DDR, DDR2 និង DDR3 SDRAM ។ | ✓ | ✓ |
ផ្លូវទិន្នន័យដែលមានដោយខ្លួនឯងដែលបង្កើតការតភ្ជាប់ទៅឧបករណ៍បញ្ជា Altera ឬឧបករណ៍បញ្ជាភាគីទីបីដោយឯករាជ្យនៃផ្លូវកំណត់ពេលវេលាដ៏សំខាន់។ | ✓ | ✓ |
ចំណុចប្រទាក់អត្រាពេញលេញ | ✓ | — |
ចំណុចប្រទាក់ពាក់កណ្តាលអត្រា | ✓ | ✓ |
កម្មវិធីនិពន្ធប៉ារ៉ាម៉ែត្រងាយស្រួលប្រើ | ✓ | ✓ |
លើសពីនេះទៀត ALTEMPHY megafunction គាំទ្រសមាសធាតុ DDR3 SDRAM ដោយមិនចាំបាច់មានកម្រិត៖
- មុខងារដ៏ធំរបស់ ALTMEMPHY គាំទ្រសមាសធាតុ DDR3 SDRAM ដោយមិនមានកម្រិតសម្រាប់ឧបករណ៍ Arria II GX ដោយប្រើ T-topology សម្រាប់នាឡិកា អាសយដ្ឋាន និងរថយន្តក្រុងបញ្ជា៖
- គាំទ្រការជ្រើសរើសបន្ទះឈីបច្រើន។
- DDR3 SDRAM PHY ដោយគ្មានកម្រិត fMAX គឺ 400 MHz សម្រាប់ការជ្រើសរើសបន្ទះឈីបតែមួយ។
- មិនមានការគាំទ្រសម្រាប់ម្ជុល data-mask (DM) សម្រាប់ ×4 DDR3 SDRAM DIMMs ឬសមាសធាតុទេ ដូច្នេះសូមជ្រើសរើស No for Drive DM pins ពី FPGA នៅពេលប្រើឧបករណ៍×4។
- អនុគមន៍ ALTMEMPHY គាំទ្រតែចំណុចប្រទាក់ DDR3 SDRAM ពាក់កណ្តាលអត្រាប៉ុណ្ណោះ។
ឧបករណ៍បញ្ជាដែលមានប្រសិទ្ធភាពខ្ពស់ II
តារាងទី 15–5 សង្ខេបការគាំទ្រលក្ខណៈពិសេសសំខាន់ៗសម្រាប់ DDR, DDR2 និង DDR3 SDRAM HPC II ។
តារាង 15–5 ។ មុខងារគាំទ្រ (ផ្នែកទី 1 នៃ 2)
លក្ខណៈ | DDR និង DDR2 | DDR3 |
ឧបករណ៍បញ្ជាពាក់កណ្តាលអត្រា | ✓ | ✓ |
ការគាំទ្រសម្រាប់ AFI ALTEMPHY | ✓ | ✓ |
ការគាំទ្រសម្រាប់ចំណុចប្រទាក់មូលដ្ឋាន Avalon®Memory Mapped (Avalon-MM) | ✓ | ✓ |
តារាង 15–5 ។ មុខងារគាំទ្រ (ផ្នែកទី 2 នៃ 2)
លក្ខណៈ | DDR និង DDR2 | DDR3 |
ពាក្យបញ្ជាដែលអាចកំណត់រចនាសម្ព័ន្ធមើលទៅខាងមុខការគ្រប់គ្រងធនាគារជាមួយនឹងការអាននិងសរសេរតាមលំដាប់ | ✓ | ✓ |
ភាពយឺតយ៉ាវបន្ថែម | ✓ | ✓ |
ការគាំទ្រសម្រាប់ប្រវែងផ្ទុះ Avalon បំពាន | ✓ | ✓ |
អាដាប់ទ័រផ្ទុះអង្គចងចាំដែលអាចបត់បែនបានដែលភ្ជាប់មកជាមួយ | ✓ | ✓ |
ការគូសផែនទីអាសយដ្ឋានមូលដ្ឋានទៅអង្គចងចាំដែលអាចកំណត់រចនាសម្ព័ន្ធបាន។ | ✓ | ✓ |
ការកំណត់រចនាសម្ព័ន្ធពេលវេលាដំណើរការជាជម្រើសនៃការកំណត់ទំហំ និងរបៀបចុះឈ្មោះ និងការកំណត់ពេលវេលាអង្គចងចាំ | ✓ | ✓ |
អារេដោយផ្នែកធ្វើឱ្យស្រស់ដោយខ្លួនឯង (PASR) | ✓ | ✓ |
ការគាំទ្រសម្រាប់ឧបករណ៍ DDR3 SDRAM ស្តង់ដារឧស្សាហកម្ម | ✓ | ✓ |
ជំនួយជាជម្រើសសម្រាប់ពាក្យបញ្ជាធ្វើឱ្យស្រស់ដោយខ្លួនឯង។ | ✓ | ✓ |
ការគាំទ្រជាជម្រើសសម្រាប់ពាក្យបញ្ជាបិទថាមពលដែលគ្រប់គ្រងដោយអ្នកប្រើប្រាស់ | ✓ | ✓ |
ការគាំទ្រជាជម្រើសសម្រាប់ពាក្យបញ្ជាបិទថាមពលដោយស្វ័យប្រវត្តិជាមួយនឹងការអស់ពេលកម្មវិធី | ✓ | ✓ |
ជំនួយជាជម្រើសសម្រាប់ពាក្យបញ្ជាការអាន និងបញ្ចូលទឹកប្រាក់បន្ថែមដោយស្វ័យប្រវត្តិ | ✓ | ✓ |
ជំនួយជាជម្រើសសម្រាប់ការធ្វើឱ្យឧបករណ៍បញ្ជាអ្នកប្រើប្រាស់ឡើងវិញ | ✓ | ✓ |
ការចែករំលែកនាឡិកាឧបករណ៍បញ្ជាច្រើនជម្រើសនៅក្នុងលំហូរ SOPC Builder | ✓ | ✓ |
ការកែកំហុសរួមបញ្ចូលគ្នា (ECC) មុខងារ 72 ប៊ីត | ✓ | ✓ |
មុខងារ ECC រួមបញ្ចូលគ្នា 16, 24, និង 40-ប៊ីត | ✓ | ✓ |
ការគាំទ្រសម្រាប់ការសរសេរពាក្យដោយផ្នែកជាមួយនឹងការកែកំហុសដោយស្វ័យប្រវត្តិស្រេចចិត្ត | ✓ | ✓ |
SOPC Builder រួចរាល់ហើយ។ | ||
ការគាំទ្រសម្រាប់ការវាយតម្លៃ OpenCore Plus | ✓ | ✓ |
គំរូក្លែងធ្វើមុខងារ IP សម្រាប់ប្រើក្នុងម៉ាស៊ីនក្លែងធ្វើ VHDL ដែលគាំទ្រ Altera និង Verilog HDL | ✓ | ✓ |
កំណត់ចំណាំចំពោះតារាង ១៥–៥៖
- HPC II គាំទ្រតម្លៃនៃភាពយឺតយ៉ាវបន្ថែមដែលធំជាង ឬស្មើនឹង tRCD-1 នៅក្នុងឯកតាវដ្តនាឡិកា (tCK)។
- មុខងារនេះមិនត្រូវបានគាំទ្រជាមួយ DDR3 SDRAM ជាមួយនឹងកម្រិតទេ។
មុខងារដែលមិនគាំទ្រ
តារាង 15–6 សង្ខេបលក្ខណៈពិសេសដែលមិនគាំទ្រសម្រាប់ចំណុចប្រទាក់អង្គចងចាំខាងក្រៅដែលមានមូលដ្ឋានលើ Altera របស់ Altera ។
តារាង 15–6 ។ មុខងារដែលមិនគាំទ្រ
ពិធីការអង្គចងចាំ | មុខងារមិនពេញចិត្ត |
DDR និង DDR2 SDRAM | ការក្លែងធ្វើពេលវេលា |
ប្រវែងនៃការផ្ទុះ 2 | |
ការផ្ទុះផ្នែកខ្លះ និងការផ្ទុះមិនស្មើគ្នានៅក្នុងទម្រង់ ECC និងមិនមែន ECC នៅពេលដែលម្ជុល DM ត្រូវបានបិទ | |
DDR3 SDRAM | ការក្លែងធ្វើពេលវេលា |
ការផ្ទុះផ្នែកខ្លះ និងការផ្ទុះមិនស្មើគ្នានៅក្នុងទម្រង់ ECC និងមិនមែន ECC នៅពេលដែលម្ជុល DM ត្រូវបានបិទ | |
Stratix III និង Stratix IV | |
ការគាំទ្រ DIMM | |
ចំណុចប្រទាក់អត្រាពេញលេញ |
ការផ្ទៀងផ្ទាត់ MegaCore
Altera អនុវត្តការធ្វើតេស្តដោយចៃដន្យ និងដឹកនាំយ៉ាងទូលំទូលាយជាមួយនឹងការគ្របដណ្តប់ការធ្វើតេស្តមុខងារដោយប្រើគំរូ Denali ស្តង់ដារឧស្សាហកម្មដើម្បីធានានូវមុខងាររបស់ឧបករណ៍បញ្ជា DDR, DDR2 និង DDR3 SDRAM ជាមួយ ALTMEMPHY IP ។
ការប្រើប្រាស់ធនធាន
ផ្នែកនេះផ្តល់ព័ត៌មានអំពីការប្រើប្រាស់ធនធានធម្មតាសម្រាប់ឧបករណ៍បញ្ជាអង្គចងចាំខាងក្រៅជាមួយ ALTMEPHY សម្រាប់គ្រួសារឧបករណ៍ដែលគាំទ្រ។ ព័ត៌មាននេះត្រូវបានផ្តល់ជូនជាគោលការណ៍ណែនាំតែប៉ុណ្ណោះ។ សម្រាប់ទិន្នន័យការប្រើប្រាស់ធនធានច្បាស់លាស់ អ្នកគួរតែបង្កើត IP Core របស់អ្នក ហើយយោងទៅលើរបាយការណ៍ដែលបង្កើតឡើងដោយកម្មវិធី Quartus II ។
តារាង 15–7 បង្ហាញទិន្នន័យការប្រើប្រាស់ធនធានសម្រាប់មុខងារ ALTMEMPHY megafunction និង DDR3 high-performance controller II សម្រាប់ឧបករណ៍ Arria II GX ។
តារាង 15–7 ។ ការប្រើប្រាស់ធនធាននៅក្នុងឧបករណ៍ Arria II GX (ផ្នែកទី 1 នៃ 2)
ពិធីការ | ការចងចាំ ទទឹង (ប៊ីត) | បន្សំ ALUTS | តក្កវិជ្ជា ចុះឈ្មោះ | ម៉ែ ALUTs | M9K ប្លុក | M144K ប្លុក | អនុស្សាវរីយ៍ y (ប៊ីត) |
ឧបករណ៍បញ្ជា | |||||||
DDR3
(អត្រាពាក់កណ្តាល) |
8 | 1,883 | 1,505 | 10 | 2 | 0 | 4,352 |
16 | 1,893 | 1,505 | 10 | 4 | 0 | 8,704 | |
64 | 1,946 | 1,521 | 18 | 15 | 0 | 34,560 | |
72 | 1,950 | 1,505 | 10 | 17 | 0 | 39,168 |
តារាង 15–7 ។ ការប្រើប្រាស់ធនធាននៅក្នុងឧបករណ៍ Arria II GX (ផ្នែកទី 2 នៃ 2)
ពិធីការ | ការចងចាំ ទទឹង (ប៊ីត) | បន្សំ ALUTS | តក្កវិជ្ជា ចុះឈ្មោះ | ម៉ែ ALUTs | M9K ប្លុក | M144K ប្លុក | អនុស្សាវរីយ៍ y (ប៊ីត) |
ឧបករណ៍បញ្ជា + PHY | |||||||
DDR3
(អត្រាពាក់កណ្តាល) |
8 | 3,389 | 2,760 | 12 | 4 | 0 | 4,672 |
16 | 3,457 | 2,856 | 12 | 7 | 0 | 9,280 | |
64 | 3,793 | 3,696 | 20 | 24 | 0 | 36,672 | |
72 | 3,878 | 3,818 | 12 | 26 | 0 | 41,536 |
តារាង 15–8 បង្ហាញទិន្នន័យការប្រើប្រាស់ធនធានសម្រាប់ឧបករណ៍បញ្ជា និងឧបករណ៍បញ្ជាដែលមានប្រសិទ្ធភាពខ្ពស់ DDR2 បូកនឹង PHY សម្រាប់ការកំណត់តម្លៃពាក់កណ្តាល និងអត្រាពេញសម្រាប់ឧបករណ៍ Arria II GX ។
តារាង 15–8 ។ ការប្រើប្រាស់ធនធាន DDR2 នៅក្នុងឧបករណ៍ Arria II GX
ពិធីការ | ការចងចាំ ទទឹង (ប៊ីត) | បន្សំ ALUTS | តក្កវិជ្ជា ចុះឈ្មោះ | ម៉ែ ALUTs | M9K ប្លុក | M144K ប្លុក | ការចងចាំ (ប៊ីត) |
ឧបករណ៍បញ្ជា | |||||||
DDR2
(អត្រាពាក់កណ្តាល) |
8 | 1,971 | 1,547 | 10 | 2 | 0 | 4,352 |
16 | 1,973 | 1,547 | 10 | 4 | 0 | 8,704 | |
64 | 2,028 | 1,563 | 18 | 15 | 0 | 34,560 | |
72 | 2,044 | 1,547 | 10 | 17 | 0 | 39,168 | |
DDR2
(អត្រាពេញ) |
8 | 2,007 | 1,565 | 10 | 2 | 0 | 2,176 |
16 | 2,013 | 1,565 | 10 | 2 | 0 | 4,352 | |
64 | 2,022 | 1,565 | 10 | 8 | 0 | 17,408 | |
72 | 2,025 | 1,565 | 10 | 9 | 0 | 19,584 | |
ឧបករណ៍បញ្ជា + PHY | |||||||
DDR2
(អត្រាពាក់កណ្តាល) |
8 | 3,481 | 2,722 | 12 | 4 | 0 | 4,672 |
16 | 3,545 | 2,862 | 12 | 7 | 0 | 9,280 | |
64 | 3,891 | 3,704 | 20 | 24 | 0 | 36,672 | |
72 | 3,984 | 3,827 | 12 | 26 | 0 | 41,536 | |
DDR2
(អត្រាពេញ) |
8 | 3,337 | 2,568 | 29 | 2 | 0 | 2,176 |
16 | 3,356 | 2,558 | 11 | 4 | 0 | 4,928 | |
64 | 3,423 | 2,836 | 31 | 12 | 0 | 19,200 | |
72 | 3,445 | 2,827 | 11 | 14 | 0 | 21,952 |
តារាង 15–9 បង្ហាញទិន្នន័យការប្រើប្រាស់ធនធានសម្រាប់ឧបករណ៍បញ្ជា និងឧបករណ៍បញ្ជាដែលមានប្រសិទ្ធភាពខ្ពស់ DDR2 បូកនឹង PHY សម្រាប់ការកំណត់តម្លៃពាក់កណ្តាល និងអត្រាពេញសម្រាប់ឧបករណ៍ Cyclone III ។
តារាង 15–9 ។ ការប្រើប្រាស់ធនធាន DDR2 នៅក្នុងឧបករណ៍ Cyclone III
ពិធីការ | ការចងចាំ ទទឹង (ប៊ីត) | តក្កវិជ្ជា ចុះឈ្មោះ | ក្រឡាតក្កវិជ្ជា | ប្លុក M9K | ការចងចាំ (ប៊ីត) |
ឧបករណ៍បញ្ជា | |||||
DDR2
(អត្រាពាក់កណ្តាល) |
8 | 1,513 | 3,015 | 4 | 4,464 |
16 | 1,513 | 3,034 | 6 | 8,816 | |
64 | 1,513 | 3,082 | 18 | 34,928 | |
72 | 1,513 | 3,076 | 19 | 39,280 | |
DDR2
(អត្រាពេញ) |
8 | 1,531 | 3,059 | 4 | 2,288 |
16 | 1,531 | 3,108 | 4 | 4,464 | |
64 | 1,531 | 3,134 | 10 | 17,520 | |
72 | 1,531 | 3,119 | 11 | 19,696 | |
ឧបករណ៍បញ្ជា + PHY | |||||
DDR2
(អត្រាពាក់កណ្តាល) |
8 | 2,737 | 5,131 | 6 | 4,784 |
16 | 2,915 | 5,351 | 9 | 9,392 | |
64 | 3,969 | 6,564 | 27 | 37,040 | |
72 | 4,143 | 6,786 | 28 | 41,648 | |
DDR2
(អត្រាពេញ) |
8 | 2,418 | 4,763 | 6 | 2,576 |
16 | 2,499 | 4,919 | 6 | 5,008 | |
64 | 2,957 | 5,505 | 15 | 19,600 | |
72 | 3,034 | 5,608 | 16 | 22,032 |
តម្រូវការប្រព័ន្ធ
ឧបករណ៍បញ្ជា DDR3 SDRAM ជាមួយ ALTMEMPHY IP គឺជាផ្នែកមួយនៃបណ្ណាល័យ MegaCore IP ដែលត្រូវបានចែកចាយជាមួយកម្មវិធី Quartus II និងអាចទាញយកបានពី Altera webគេហទំព័រ, www.altera.com.
សម្រាប់តម្រូវការប្រព័ន្ធ និងការណែនាំអំពីការដំឡើង សូមមើលការដំឡើង និងអាជ្ញាប័ណ្ណកម្មវិធី Altera ។
ការដំឡើងនិងអាជ្ញាប័ណ្ណ
រូបភាពទី 15–2 បង្ហាញរចនាសម្ព័ន្ធថតបន្ទាប់ពីអ្នកដំឡើងឧបករណ៍បញ្ជា DDR3 SDRAM ជាមួយ ALTMEMPHY IP ដែល ជាថតដំឡើង។ ថតដំឡើងលំនាំដើមនៅលើ Windows គឺ c:\altera\ ; នៅលើ Linux វាគឺជា /opt/altera ។
រូបភាព 15–2 ។ រចនាសម្ព័ន្ធថត
អ្នកត្រូវការអាជ្ញាប័ណ្ណសម្រាប់មុខងារ MegaCore តែនៅពេលដែលអ្នកពេញចិត្តទាំងស្រុងជាមួយនឹងមុខងារ និងដំណើរការរបស់វា ហើយចង់យកការរចនារបស់អ្នកទៅផលិត។
ដើម្បីប្រើ DDR3 SDRAM HPC អ្នកអាចស្នើសុំអាជ្ញាប័ណ្ណ file ពី Altera web គេហទំព័រនៅ www.altera.com/licensing ហើយដំឡើងវានៅលើកុំព្យូទ័ររបស់អ្នក។ នៅពេលអ្នកស្នើសុំអាជ្ញាប័ណ្ណ file, Altera ផ្ញើអ៊ីមែលមកអ្នកនូវ license.dat file. ប្រសិនបើអ្នកមិនមានអ៊ីនធឺណិតទេ សូមទាក់ទងតំណាងក្នុងតំបន់របស់អ្នក។
ដើម្បីប្រើ DDR3 SDRAM HPC II សូមទាក់ទងអ្នកតំណាងផ្នែកលក់ក្នុងតំបន់របស់អ្នកដើម្បីបញ្ជាទិញអាជ្ញាប័ណ្ណ។
ការវាយតម្លៃដោយឥតគិតថ្លៃ
មុខងារវាយតម្លៃ OpenCore Plus របស់ Altera គឺអាចអនុវត្តបានតែចំពោះ DDR3 SDRAM HPC ប៉ុណ្ណោះ។ ជាមួយនឹងមុខងារវាយតម្លៃ OpenCore Plus អ្នកអាចអនុវត្តសកម្មភាពខាងក្រោម៖
- ក្លែងធ្វើឥរិយាបថនៃមុខងារ megafunction (មុខងារ Altera MegaCore ឬ AMPPSM megafunction) នៅក្នុងប្រព័ន្ធរបស់អ្នក។
- ផ្ទៀងផ្ទាត់មុខងារនៃការរចនារបស់អ្នក ក៏ដូចជាវាយតម្លៃទំហំ និងល្បឿនរបស់វាយ៉ាងរហ័ស និងងាយស្រួល។
- បង្កើតកម្មវិធីឧបករណ៍កំណត់ពេលវេលា files សម្រាប់ការរចនាដែលរួមបញ្ចូលមុខងារ MegaCore ។
- កម្មវិធីឧបករណ៍ និងផ្ទៀងផ្ទាត់ការរចនារបស់អ្នកនៅក្នុងផ្នែករឹង។
អ្នកត្រូវទិញអាជ្ញាប័ណ្ណសម្រាប់មុខងារ megafunction លុះត្រាតែអ្នកពេញចិត្តទាំងស្រុងជាមួយនឹងមុខងារ និងដំណើរការរបស់វា ហើយចង់យកការរចនារបស់អ្នកទៅផលិត។
OpenCore Plus ឥរិយាបទម៉ោងចេញ
ការវាយតម្លៃផ្នែករឹង OpenCore Plus អាចគាំទ្ររបៀបប្រតិបត្តិការពីរខាងក្រោម៖
- Untethered - ការរចនាដំណើរការក្នុងរយៈពេលកំណត់
- ភ្ជាប់ - ទាមទារការតភ្ជាប់រវាងក្តាររបស់អ្នក និងកុំព្យូទ័រម៉ាស៊ីន។ ប្រសិនបើរបៀបភ្ជាប់ត្រូវបានគាំទ្រដោយមុខងារ megafunctions ទាំងអស់នៅក្នុងការរចនាមួយ ឧបករណ៍អាចដំណើរការបានយូរ ឬគ្មានកំណត់
មុខងារមេហ្គាទាំងអស់នៅក្នុងឧបករណ៍អស់ពេលក្នុងពេលដំណាលគ្នានៅពេលដែលម៉ោងវាយតម្លៃដែលរឹតបន្តឹងបំផុតត្រូវបានឈានដល់។ ប្រសិនបើមានមុខងារមេហ្គាច្រើនជាងមួយនៅក្នុងការរចនា ឥរិយាបថអស់ពេលនៃមុខងារមេហ្គាជាក់លាក់មួយអាចត្រូវបានបិទបាំងដោយឥរិយាបទអស់ពេលនៃមុខងារមេហ្គាផ្សេងទៀត។
សម្រាប់មុខងារ MegaCore ពេលវេលាដែលមិនបានភ្ជាប់គឺ 1 ម៉ោង; តម្លៃនៃការអស់ពេលដែលបានភ្ជាប់គឺមិនកំណត់។
ការរចនារបស់អ្នកឈប់ដំណើរការបន្ទាប់ពីពេលវេលាវាយតម្លៃផ្នែករឹងផុតកំណត់ ហើយលទ្ធផល local_ready មានកម្រិតទាប។
ប្រវត្តិនៃការកែប្រែឯកសារ
តារាង 15–10 រាយបញ្ជីប្រវត្តិកែប្រែសម្រាប់ឯកសារនេះ។
តារាង 15–10 ។ ប្រវត្តិនៃការកែប្រែឯកសារ
កាលបរិច្ឆេទ | កំណែ | ការផ្លាស់ប្តូរ |
ខែវិច្ឆិកា ឆ្នាំ 2012 | 1.2 | បានផ្លាស់ប្តូរលេខជំពូកពី 13 ទៅ 15 ។ |
ខែមិថុនា ឆ្នាំ 2012 | 1.1 | បានបន្ថែមរូបតំណាងមតិកែលម្អ។ |
ខែវិច្ឆិកា ឆ្នាំ 2011 | 1.0 | ព័ត៌មានចេញផ្សាយរួមបញ្ចូលគ្នា ជំនួយគ្រួសារឧបករណ៍ បញ្ជីលក្ខណៈពិសេស និងបញ្ជីលក្ខណៈពិសេសដែលមិនគាំទ្រសម្រាប់ DDR, DDR2 និង DDR3 ។ |
ឯកសារ/ធនធាន
![]() |
ឧបករណ៍បញ្ជា ALTERA DDR2 SDRAM [pdf] សេចក្តីណែនាំ ឧបករណ៍បញ្ជា DDR2 SDRAM, DDR2, ឧបករណ៍បញ្ជា SDRAM, ឧបករណ៍បញ្ជា |