ALTERA DDR2 SDRAM mea hooponopono
ʻIke Koʻikoʻi
Hāʻawi nā Altera® DDR, DDR2, a me DDR3 SDRAM Controllers me ALTMEMPHY IP i nā pilina maʻalahi i ka DDR, DDR2, a me DDR3 SDRAM maʻamau. ʻO ka ALTMEMPHY megafunction kahi pilina ma waena o kahi mea hoʻomanaʻo hoʻomanaʻo a me nā mea hoʻomanaʻo, a hana i nā hana heluhelu a kākau i ka hoʻomanaʻo. ʻO ka DDR, DDR2, a me DDR3 SDRAM Controllers me ALTMEMHY IP e hana pū me ka Altera ALTMEMHY megafunction.
Hāʻawi ka DDR a me DDR2 SDRAM Controllers me ALTMEMPHY IP a me ALTMEMPHY megafunction i ka piha piha a i ʻole hapa hapa DDR a me DDR2 SDRAM interfaces. ʻO ka DDR3 SDRAM Controller me ALTMEMPHY IP a me ALTMEMPHY megafunction e kākoʻo i nā interface DDR3 SDRAM ma ke ʻano hapalua. Hāʻawi ka DDR, DDR2, a me DDR3 SDRAM Controllers me ALTMEMHY IP i ka mea hoʻokele kiʻekiʻe II (HPC II), e hāʻawi ana i nā hiʻohiʻona kiʻekiʻe a me nā hiʻohiʻona kiʻekiʻe. Hōʻike ke kiʻi 15–1 i ke kiʻikuhi pae ʻōnaehana me ka example top-level file i hana ʻia e ka DDR, DDR2, a i ʻole DDR3 SDRAM Controller me ALTMEMHY IP no ʻoe.
Helu 15–1. Pūnaehana-Level Diagram
Nānā i ke Kiʻi 15–1:
(1) Ke koho ʻoe i ka Instantiate DLL Ma waho, hoʻomaka koke ʻia ka loop-locked loop (DLL) ma waho o ka ALTMEMPHY megafunction.
Hoʻokumu ka MegaWizard™ Plug-In Manager i kahi example top-level file, he exampka mea hoʻokele, a me kāu DDR, DDR2, a i ʻole DDR3 SDRAM ka mea hoʻokele hana kiʻekiʻe. Hoʻomaka koke ka mea hoʻoponopono i kahi hiʻohiʻona o ka ALTMEMPHY megafunction e hoʻololi koke i kahi loop-locked loop (PLL) a me DLL. Hiki iā ʻoe ke hoʻololi koke i ka DLL ma waho o ka ALTMEMPHY megafunction e kaʻana like i ka DLL ma waena o nā manawa he nui o ka ALTMEMPHY megafunction. ʻAʻole hiki iā ʻoe ke kaʻana like i kahi PLL ma waena o nā manawa he nui o ka megafunction ALTMEMPHY, akā hiki iā ʻoe ke kaʻana like i kekahi o nā huaʻōlelo PLL ma waena o kēia mau manawa.
© 2012 Altera Hui. Ua mālama ʻia nā kuleana āpau. ʻO ALTERA, ARRIA, CYCLONE, HARDCOPY, MAX, MEGACORE, NIOS, QUARTUS a me STRATIX nā huaʻōlelo a me nā hōʻailona hōʻailona o Altera Corporation a hoʻopaʻa inoa ʻia ma ka US Patent and Trademark Office a ma nā ʻāina ʻē aʻe. ʻO nā huaʻōlelo ʻē aʻe a me nā logo i ʻike ʻia he mau hōʻailona a i ʻole hōʻailona lawelawe, ʻo ia ka waiwai o kā lākou mea paʻa e like me ka mea i wehewehe ʻia ma www.altera.com/common/legal.html. Hāʻawi ʻo Altera i ka hana o kāna mau huahana semiconductor i nā kikoʻī o kēia manawa e like me ka palapala hōʻoia maʻamau o Altera, akā aia ke kuleana e hoʻololi i nā huahana a me nā lawelawe i kēlā me kēia manawa me ka ʻole o ka hoʻolaha. ʻAʻohe kuleana a kuleana paha ʻo Altera ma waho o ka noi a i ʻole ka hoʻohana ʻana i kekahi ʻike, huahana, a i ʻole lawelawe i wehewehe ʻia ma ʻaneʻi koe wale nō i ʻae ʻia ma ke kākau ʻana e Altera. Manaʻo ʻia nā mea kūʻai aku ʻo Altera e kiʻi i ka mana hou o nā kikoʻī o nā hāmeʻa ma mua o ka hilinaʻi ʻana i kekahi ʻike i paʻi ʻia a ma mua o ke kau ʻana i nā kauoha no nā huahana a i ʻole nā lawelawe.
ʻO ka example top-level file He hoʻolālā hana piha ia e hiki ai iā ʻoe ke hoʻohālike, synthesize, a hoʻohana i ka lako. ʻO ka exampʻO ka mea hoʻokele he module hoʻāʻo ponoʻī e hoʻopuka i nā kauoha heluhelu a kākau i ka mea hoʻoponopono a nānā i ka ʻikepili heluhelu e hana i ka pass a i ʻole ka hāʻule, a hoʻāʻo i nā hōʻailona piha.
Hoʻokumu ka ALTMEMPHY megafunction i ka ʻikepili ma waena o ka mea hoʻomanaʻo a me ka mea hoʻoponopono hoʻomanaʻo. Loaʻa ka megafunction ma ke ʻano he huahana kū hoʻokahi a i ʻole hiki ke hoʻohana pū me ka Altera high-performance memory controller.
Ke hoʻohana nei i ka ALTMEMPHY megafunction ma ke ʻano he huahana kū hoʻokahi, e hoʻohana me nā mea hoʻoponopono maʻamau a ʻekolu paha.
No nā hoʻolālā hou, paipai ʻo Altera i ka hoʻohana ʻana i kahi kikowaena hoʻomanaʻo waho i hoʻokumu ʻia e UniPHY, e like me nā mea hoʻokele DDR2 a me DDR3 SDRAM me nā mea hoʻokele UniPHY, QDR II a me QDR II+ SRAM me UniPHY, a i ʻole RLDRAM II kaohi me UniPHY.
Hoʻokuʻu ʻIke
Hāʻawi ka Papa 15–1 i ka ʻike e pili ana i kēia hoʻokuʻu ʻana o ka DDR3 SDRAM Controller me ALTMEMPHY IP.
Papakaukau 15–1. Hoʻokuʻu ʻIke
'ikamu | wehewehe |
Manao | 11.1 |
Lā Hoʻokuʻu | Nowemapa 2011 |
Kakau Kakau | IP-SDRAM/HPDDR (DDR SDRAM HPC) IP-SDRAM/HPDDR2 (DDR2 SDRAM HPC) IP-HPMCII (HPC II) |
Nā ID huahana | 00BE (DDR SDRAM) 00BF (DDR2 SDRAM) 00C2 (DDR3 SDRAM) 00CO (ALTMEMPHY Megahana) |
Mea kūʻai ID | 6AF7 |
Hōʻoia ʻo Altera i ka mana o kēia manawa o ka polokalamu Quartus® II e hōʻuluʻulu i ka mana mua o kēlā me kēia hana MegaCore. ʻO ka MegaCore IP Library Release Notes a me Errata e hōʻike i nā ʻokoʻa i kēia hōʻoia. ʻAʻole hōʻoia ʻo Altera i ka hoʻohui ʻana me nā mana hana MegaCore ma mua o hoʻokahi hoʻokuʻu. No ka ʻike e pili ana i nā pilikia e pili ana i ka DDR, DDR2, a i ʻole DDR3 SDRAM ka mana hoʻokō kiʻekiʻe a me ka ALTMEMPHY megafunction ma kahi mana Quartus II, e nānā i ka Quartus II Software Release Notes.
Kākoʻo ʻohana ʻohana
Hōʻike ka papa 15–2 i nā pae kākoʻo o ka mea hana no nā cores IP Altera.
Papa 15–2. Nā pae kākoʻo o nā polokalamu Altera IP Core
Nā ʻohana hāmeʻa FPGA | Nā ʻohana polokalamu HardCopy |
Kākoʻo mua—Ua hōʻoia ʻia ka IP core me nā hiʻohiʻona manawa mua no kēia ʻohana hāmeʻa. Hoʻokō ka IP core i nā pono hana āpau, akā ke hele nei paha ka nānā ʻana i ka manawa no ka ʻohana hāmeʻa. Hiki ke hoʻohana ʻia i nā hoʻolālā hana me ka akahele. | Hoa HardCopy—Ua hōʻoia ʻia ka IP core me nā hiʻohiʻona manawa mua no ka polokalamu hoa paʻakikī. Hoʻokō ka IP core i nā pono hana a pau, akā ke hele nei paha ka nānā ʻana i ka manawa no ka ʻohana polokalamu HardCopy. Hiki ke hoʻohana ʻia i nā hoʻolālā hana me ka akahele. |
Kākoʻo hope—Ua hōʻoia ʻia ka IP core me nā hiʻohiʻona manawa hope no kēia ʻohana hāmeʻa. Hoʻokō ka IP core i nā koi āpau a me ka manawa no ka ʻohana hāmeʻa a hiki ke hoʻohana ʻia i nā hoʻolālā hana. | Hoʻopili HardCopy—Ua hōʻoia ʻia ka IP core me nā hiʻohiʻona manawa hope no ka ʻohana hāmeʻa HardCopy. Hoʻokō ka IP core i nā koi āpau a me ka manawa no ka ʻohana hāmeʻa a hiki ke hoʻohana ʻia i nā hoʻolālā hana. |
Hōʻike ka papa 15–3 i ke kiʻekiʻe o ke kākoʻo i hāʻawi ʻia e ka DDR, DDR2, a me DDR3 SDRAM Controllers me ALTMEMPHY IP no nā ʻohana hāmeʻa Altera.
Papa 15–3. Kākoʻo ʻohana ʻohana
ʻOhana Mea Hana | Kūkākūkā | |
DDR a me DDR2 | DDR3 | |
ʻO Arria® GX | hope loa | ʻAʻohe kākoʻo |
Arria II GX | hope loa | hope loa |
Cyclone® III | hope loa | ʻAʻohe kākoʻo |
Ka makani ino III LS | hope loa | ʻAʻohe kākoʻo |
Kupulau IV E | hope loa | ʻAʻohe kākoʻo |
Hikina IV GX | hope loa | ʻAʻohe kākoʻo |
Kapepaa II | E nānā i ka mea hou ma Altera IP ʻaoʻao o ka Altera webpaena. | ʻAʻohe kākoʻo |
Stratix® II | hope loa | ʻAʻohe kākoʻo |
Stratix II GX | hope loa | ʻAʻohe kākoʻo |
Nā ʻohana mea hana ʻē aʻe | ʻAʻohe kākoʻo | ʻAʻohe kākoʻo |
Nā hiʻohiʻona
ALTMEMPHY hana nui
Hōʻuluʻulu ka papa 15–4 i ke kākoʻo hiʻona nui no ka ALTMEMPHY megafunction.
Papa 15–4. Kākoʻo hiʻohiʻona ʻo ALTMEMPHY Megafunction
Hiʻona | DDR a me DDR2 | DDR3 |
Kākoʻo no ka Altera PHY Interface (AFI) ma nā mea i kākoʻo ʻia. | ✓ | ✓ |
Hoʻopau ʻia ka calibration mua e hoʻopau ana i nā helu helu manawa ʻikepili paʻakikī. | ✓ | ✓ |
Voltage a me ka wela (VT) ka hoʻokolo ʻana e hōʻoiaʻiʻo i ka hana paʻa loa no nā pānaehana DDR, DDR2, a me DDR3 SDRAM. | ✓ | ✓ |
ʻO ka ʻikepili paʻa ponoʻī e pili ana i kahi mea hoʻoponopono Altera a i ʻole kahi mea hoʻoponopono ʻaoʻao ʻekolu kūʻokoʻa mai nā ala koʻikoʻi o ka manawa. | ✓ | ✓ |
Pākuʻi piha piha | ✓ | — |
Pākuʻi hapalua | ✓ | ✓ |
E hoʻohana maʻalahi ka hoʻoponopono hoʻoponopono | ✓ | ✓ |
Eia kekahi, kākoʻo ka ALTMEMPHY megafunction i nā ʻāpana DDR3 SDRAM me ka ʻole o ka pae:
- Kākoʻo ka ALTMEMPHY megafunction i nā ʻāpana DDR3 SDRAM me ka ʻole o ka pae ʻana no nā polokalamu Arria II GX me ka hoʻohana ʻana i ka T-topology no ka uaki, ka helu wahi, a me ka pahi kauoha:
- Kākoʻo i nā koho chip he nui.
- ʻO ka DDR3 SDRAM PHY me ka pae ʻole o ka fMAX ʻo 400 MHz no nā koho chip hoʻokahi.
- ʻAʻohe kākoʻo no nā pine data-mask (DM) no ×4 DDR3 SDRAM DIMMs a i ʻole nā mea ʻāpana, no laila e koho ʻAʻole no nā pine Drive DM mai FPGA ke hoʻohana nei i nā mea ×4.
- Kākoʻo ka ALTMEMPHY megafunction i ka hapalua helu DDR3 SDRAM interface wale nō.
Mea Mana Kiekie II
Hōʻuluʻulu ka Papa 15–5 i ke kākoʻo hiʻona nui no ka DDR, DDR2, a me DDR3 SDRAM HPC II.
Papa 15–5. Kākoʻo Hiʻona (Mahele 1 o 2)
Hiʻona | DDR a me DDR2 | DDR3 |
Hoʻoponopono hapa-helu | ✓ | ✓ |
Kākoʻo no AFI ALTMEMPHY | ✓ | ✓ |
Kākoʻo no Avalon®Memory Mapped (Avalon-MM) kūloko | ✓ | ✓ |
Papa 15–5. Kākoʻo Hiʻona (Mahele 2 o 2)
Hiʻona | DDR a me DDR2 | DDR3 |
Configurable command look-ahead management bank with in-order read and writes | ✓ | ✓ |
Pākuʻi hoʻohui | ✓ | ✓ |
Kākoʻo no ka loaʻa ʻana o Avalon burst | ✓ | ✓ |
Hoʻopili ʻia i loko o ka hoʻomanaʻo hikiwawe burst adapter | ✓ | ✓ |
Hiki ke hoʻonohonoho ʻia nā palapala ʻāina helu wahi-i-Memory | ✓ | ✓ |
ʻO ka hoʻonohonoho hoʻonohonoho holo-manawa koho o ka nui a me ke ʻano hoʻonohonoho hoʻopaʻa inoa, a me ka manawa hoʻomanaʻo | ✓ | ✓ |
Hoʻohou hou i ka ʻāpana ʻāpana (PASR) | ✓ | ✓ |
Kākoʻo no nā ʻenehana DDR3 SDRAM maʻamau | ✓ | ✓ |
Kākoʻo koho no ke kauoha hōʻano hou | ✓ | ✓ |
Kākoʻo koho no ka mana hoʻohaʻahaʻa i ka mea hoʻohana | ✓ | ✓ |
Kākoʻo koho no ke kauoha hoʻohaʻahaʻa mana maʻalahi me ka manawa hoʻopau polokalamu | ✓ | ✓ |
Kākoʻo koho no ka heluhelu mua ʻana a me nā kauoha kākau precharge | ✓ | ✓ |
Kākoʻo koho no ka hōʻano hou ʻana o ka mea hoʻohana | ✓ | ✓ |
Ke kaʻana like ʻana i ka uaki hoʻokele lehulehu i ka SOPC Builder Flow | ✓ | ✓ |
ʻO ka hana 72-bit hoʻoponopono hewa (ECC) hana | ✓ | ✓ |
Hana ECC hoʻohui, 16, 24, a me 40-bit | ✓ | ✓ |
Kākoʻo no ke kākau hapa ʻōlelo me ka hoʻoponopono hewa ʻakomi koho | ✓ | ✓ |
Mākaukau ka mea hana SOPC | ||
Kākoʻo no ka loiloi OpenCore Plus | ✓ | ✓ |
Nā hiʻohiʻona hoʻohālikelike hana IP no ka hoʻohana ʻana i ka simulator VHDL a me Verilog HDL i kākoʻo ʻia e Altera | ✓ | ✓ |
Nā memo i ka Papa 15–5:
- Kākoʻo ʻo HPC II i nā waiwai latency hoʻohui i ʻoi aku ka nui a i ʻole like me ka tRCD-1, ma ka ʻāpana pōʻaiapuni uaki (tCK).
- ʻAʻole kākoʻo ʻia kēia hiʻohiʻona me DDR3 SDRAM me ka hoʻonui ʻana.
Nā hiʻohiʻona i kākoʻo ʻole ʻia
Hōʻuluʻulu ka Papa 15–6 i nā hiʻohiʻona i kākoʻo ʻole ʻia no nā mea hoʻomanaʻo hoʻomanaʻo waho o Altera.
Papa 15–6. Nā hiʻohiʻona i kākoʻo ʻole ʻia
Kaʻina hoʻomanaʻo | Hiʻona Unsuppoted |
DDR a me DDR2 SDRAM | Hoʻohālikelike manawa |
ʻO 2 ka lōʻihi o ka pohā | |
ʻAha ʻāpana a ʻaʻole i hoʻopaʻa ʻia i ke ʻano ECC a me ke ʻano non-ECC ke pio nā pine DM | |
DDR3 SDRAM | Hoʻohālikelike manawa |
ʻAha ʻāpana a ʻaʻole i hoʻopaʻa ʻia i ke ʻano ECC a me ke ʻano non-ECC ke pio nā pine DM | |
Stratix III a me Stratix IV | |
Kākoʻo DIMM | |
Nā kikowaena piha piha |
Hōʻoia MegaCore
Hana ʻo Altera i nā hoʻokolohua ākea ākea me ka uhi hoʻāʻo hana me ka hoʻohana ʻana i nā hiʻohiʻona Denali maʻamau e hōʻoia i ka hana o ka DDR, DDR2, a me DDR3 SDRAM Controllers me ALTMEMPHY IP.
Hoʻohana waiwai
Hāʻawi kēia ʻāpana i ka ʻike hoʻohana waiwai maʻamau no nā mea hoʻokele hoʻomanaʻo waho me ALTMEMPHY no nā ʻohana hāmeʻa i kākoʻo ʻia. Hāʻawi ʻia kēia ʻike ma ke ʻano he alakaʻi wale nō; no ka ʻikepili hoʻohana pono waiwai, pono ʻoe e hoʻopuka i kāu IP core a nānā i nā hōʻike i hana ʻia e ka polokalamu Quartus II.
Hōʻike ka papa 15–7 i ka ʻikepili hoʻohana waiwai no ka ALTMEMPHY megafunction, a me ka DDR3 kiʻekiʻe-performance control II no nā mea hana Arria II GX.
Papa 15–7. Ka hoʻohana ʻana i nā kumuwaiwai ma nā polokalamu Arria II GX (Mahele 1 o 2)
Kūkākūkā | Hoʻomanaʻo Laulā (Bits) | Huihui ALUTS | Lokokala Kakau inoa | ʻO Mem ALUTs | M9K Palaka | M144K Palaka | Hoʻomanaʻo y (Bits) |
Mea hooponopono | |||||||
DDR3
(Ka hapa hapalua) |
8 | 1,883 | 1,505 | 10 | 2 | 0 | 4,352 |
16 | 1,893 | 1,505 | 10 | 4 | 0 | 8,704 | |
64 | 1,946 | 1,521 | 18 | 15 | 0 | 34,560 | |
72 | 1,950 | 1,505 | 10 | 17 | 0 | 39,168 |
Papa 15–7. Ka hoʻohana ʻana i nā kumuwaiwai ma nā polokalamu Arria II GX (Mahele 2 o 2)
Kūkākūkā | Hoʻomanaʻo Laulā (Bits) | Huihui ALUTS | Lokokala Kakau inoa | ʻO Mem ALUTs | M9K Palaka | M144K Palaka | Hoʻomanaʻo y (Bits) |
Manao+PHY | |||||||
DDR3
(Ka hapa hapalua) |
8 | 3,389 | 2,760 | 12 | 4 | 0 | 4,672 |
16 | 3,457 | 2,856 | 12 | 7 | 0 | 9,280 | |
64 | 3,793 | 3,696 | 20 | 24 | 0 | 36,672 | |
72 | 3,878 | 3,818 | 12 | 26 | 0 | 41,536 |
Hōʻike ka papa 15–8 i ka ʻikepili hoʻohana waiwai no ka mea hoʻoponopono hana kiʻekiʻe DDR2 a me ka mea hoʻoponopono a me ka PHY, no ka hoʻonohonoho ʻana i ka hapalua a me ka piha piha no nā mea hana Arria II GX.
Papa 15–8. Hoʻohana ʻia nā kumuwaiwai DDR2 i nā mea hana Arria II GX
Kūkākūkā | Hoʻomanaʻo Laulā (Bits) | Huihui ALUTS | Lokokala Kakau inoa | ʻO Mem ALUTs | M9K Palaka | M144K Palaka | Hoʻomanaʻo (Bits) |
Mea hooponopono | |||||||
DDR2
(Ka hapa hapalua) |
8 | 1,971 | 1,547 | 10 | 2 | 0 | 4,352 |
16 | 1,973 | 1,547 | 10 | 4 | 0 | 8,704 | |
64 | 2,028 | 1,563 | 18 | 15 | 0 | 34,560 | |
72 | 2,044 | 1,547 | 10 | 17 | 0 | 39,168 | |
DDR2
(ka uku piha) |
8 | 2,007 | 1,565 | 10 | 2 | 0 | 2,176 |
16 | 2,013 | 1,565 | 10 | 2 | 0 | 4,352 | |
64 | 2,022 | 1,565 | 10 | 8 | 0 | 17,408 | |
72 | 2,025 | 1,565 | 10 | 9 | 0 | 19,584 | |
Manao+PHY | |||||||
DDR2
(Ka hapa hapalua) |
8 | 3,481 | 2,722 | 12 | 4 | 0 | 4,672 |
16 | 3,545 | 2,862 | 12 | 7 | 0 | 9,280 | |
64 | 3,891 | 3,704 | 20 | 24 | 0 | 36,672 | |
72 | 3,984 | 3,827 | 12 | 26 | 0 | 41,536 | |
DDR2
(ka uku piha) |
8 | 3,337 | 2,568 | 29 | 2 | 0 | 2,176 |
16 | 3,356 | 2,558 | 11 | 4 | 0 | 4,928 | |
64 | 3,423 | 2,836 | 31 | 12 | 0 | 19,200 | |
72 | 3,445 | 2,827 | 11 | 14 | 0 | 21,952 |
Hōʻike ka Papa 15–9 i ka ʻikepili hoʻohana waiwai no ka mea hoʻoponopono hana kiʻekiʻe DDR2 a me ka mea hoʻoponopono a me ka PHY, no ka hoʻonohonoho ʻana i ka hapalua a me ka piha piha no nā polokalamu Cyclone III.
Papa 15–9. Hoʻohana ʻia nā kumuwaiwai DDR2 ma nā ʻenehana Cyclone III
Kūkākūkā | Hoʻomanaʻo Laulā (Bits) | Lokokala Kakau inoa | Nā Pūnaehana Loko | M9K Palaka | Hoʻomanaʻo (Bits) |
Mea hooponopono | |||||
DDR2
(Ka hapa hapalua) |
8 | 1,513 | 3,015 | 4 | 4,464 |
16 | 1,513 | 3,034 | 6 | 8,816 | |
64 | 1,513 | 3,082 | 18 | 34,928 | |
72 | 1,513 | 3,076 | 19 | 39,280 | |
DDR2
(ka uku piha) |
8 | 1,531 | 3,059 | 4 | 2,288 |
16 | 1,531 | 3,108 | 4 | 4,464 | |
64 | 1,531 | 3,134 | 10 | 17,520 | |
72 | 1,531 | 3,119 | 11 | 19,696 | |
Manao+PHY | |||||
DDR2
(Ka hapa hapalua) |
8 | 2,737 | 5,131 | 6 | 4,784 |
16 | 2,915 | 5,351 | 9 | 9,392 | |
64 | 3,969 | 6,564 | 27 | 37,040 | |
72 | 4,143 | 6,786 | 28 | 41,648 | |
DDR2
(ka uku piha) |
8 | 2,418 | 4,763 | 6 | 2,576 |
16 | 2,499 | 4,919 | 6 | 5,008 | |
64 | 2,957 | 5,505 | 15 | 19,600 | |
72 | 3,034 | 5,608 | 16 | 22,032 |
Nā Koina Pūnaewele
ʻO ka DDR3 SDRAM Controller me ALTMEMPHY IP he ʻāpana o ka MegaCore IP Library, i puʻunaue ʻia me ka polokalamu Quartus II a hiki ke hoʻoiho ʻia mai ka Altera. webkahua, www.altera.com.
No nā koi ʻōnaehana a me nā ʻōlelo hoʻonohonoho, e nānā iā Altera Software Installation & Licensing.
Hoʻokomo a me ka laikini
Hōʻike ka Figure 15–2 i ka hoʻonohonoho papa kuhikuhi ma hope o kou hoʻokomo ʻana i ka DDR3 SDRAM Controller me ALTMEMHY IP, kahi ʻo ia ka papa kuhikuhi hoʻonoho. ʻO ka papa kuhikuhi hoʻonohonoho paʻamau ma Windows ʻo c:\altera\ ; ma Linux ʻo ia /opt/altera .
Helu 15–2. Papa kuhikuhi
Pono ʻoe i kahi laikini no ka hana MegaCore wale nō inā ʻoluʻolu ʻoe i kāna hana a me kāna hana, a makemake ʻoe e lawe i kāu hoʻolālā i ka hana.
No ka hoʻohana ʻana i ka DDR3 SDRAM HPC, hiki iā ʻoe ke noi i kahi laikini file mai ka Altera web kahua ma www.altera.com/licensing a hoʻokomo iā ia ma kāu kamepiula. Ke noi ʻoe i laikini file, Altera leka uila iā ʻoe i kahi license.dat file. Inā ʻaʻohe ou ʻike pūnaewele, e kelepona i kou ʻelele kūloko.
No ka hoʻohana ʻana i ka DDR3 SDRAM HPC II, e kelepona i kāu luna kūʻai kūloko e kauoha i kahi laikini.
Ka Loiloi Kuokoa
Pili wale ka hiʻona loiloi OpenCore Plus o Altera i ka DDR3 SDRAM HPC. Me ka hiʻohiʻona loiloi OpenCore Plus, hiki iā ʻoe ke hana i kēia mau hana:
- Hoʻohālikelike i ka hana o kahi megafunction (Altera MegaCore hana a i ʻole AMPPSM megafunction) i loko o kāu ʻōnaehana.
- E hōʻoia i ka hana o kāu hoʻolālā, a me ka loiloi i kona nui a me ka māmā wikiwiki a maʻalahi.
- E hoʻomohala i nā polokalamu hāmeʻa palena manawa files no nā hoʻolālā e komo pū me nā hana MegaCore.
- E hoʻolālā i kahi mea hana a hōʻoia i kāu hoʻolālā i ka lako.
Pono ʻoe e kūʻai i laikini no ka megafunction wale nō inā ʻoluʻolu ʻoe i kāna hana a me kāna hana, a makemake ʻoe e lawe i kāu hoʻolālā i ka hana.
ʻO OpenCore Plus Manawa-waho
Hiki ke kākoʻo i ka loiloi hāmeʻa OpenCore Plus i kēia mau ʻano hana ʻelua:
- Untethered - holo ka hoʻolālā no ka manawa palena
- Hoʻopili ʻia—koi i ka pilina ma waena o kāu papa a me ka lolouila hoʻokipa. Inā kākoʻo ʻia ke ʻano tethered e nā megafunctions āpau i kahi hoʻolālā, hiki i ka mea hana ke hana no ka manawa lōʻihi a mau ʻole.
ʻO nā megafunctions āpau i kahi manawa hoʻopau i ka manawa like ke hiki i ka manawa loiloi paʻa loa. Inā ʻoi aku ma mua o hoʻokahi megafunction i loko o kahi hoʻolālā, hiki ke uhi ʻia kahi hana manawa-manawa mega kikoʻī e ka hana hoʻopau manawa o nā megafunction ʻē aʻe.
No nā hana MegaCore, ʻo ka manawa i hoʻopaʻa ʻole ʻia he 1 hola; ʻaʻole paʻa ka waiwai i hoʻopaʻa ʻia.
Hoʻopau kāu hoʻolālā i ka hana ma hope o ka pau ʻana o ka manawa loiloi hāmeʻa a haʻahaʻa ka huahana local_ready.
Moolelo Hooponopono Palapala
Papa 15–10 i ka moolelo hooponopono no keia palapala.
Papa 15–10. Moolelo Hooponopono Palapala
Lā | Manao | Nā hoʻololi |
Nowemapa 2012 | 1.2 | Ua hoʻololi ʻia ka helu mokuna mai ka 13 a i ka 15. |
Iune 2012 | 1.1 | Ikona Manaʻo Hoʻohui. |
Nowemapa 2011 | 1.0 | ʻIke Hoʻokuʻu Hui Pū ʻia, Kākoʻo ʻohana Device, papa inoa o nā hiʻohiʻona, a me ka papa inoa o nā hiʻohiʻona i kākoʻo ʻole ʻia no DDR, DDR2, a me DDR3. |
Palapala / Punawai
![]() |
ALTERA DDR2 SDRAM mea hooponopono [pdf] Na kuhikuhi DDR2 SDRAM mea hoʻoponopono, DDR2, SDRAM mea hoʻoponopono, mea hoʻoponopono |