इंटेल-लोगो

इंटेल UG-20094 साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर

Intel-UG-20094-Cyclone-10-GX-Native-Fixed-Point-DSP-IP-Core-PRODUCT

Intel® Cyclone® 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर यूजर गाइड

Intel Cyclone® 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर एक सिंगल Intel Cyclone 10 GX वेरिएबल प्रिसिजन डिजिटल सिग्नल प्रोसेसिंग (DSP) ब्लॉक को तुरंत नियंत्रित करता है। साइक्लोन 10 जीएक्स नेटिव फिक्स्ड प्वाइंट डीएसपी आईपी कोर केवल इंटेल साइक्लोन 10 जीएक्स उपकरणों के लिए उपलब्ध है।

साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर फंक्शनल ब्लॉक डायग्रामIntel-UG-20094-Cyclone-10-GX-Native-Fixed-Point-DSP-IP-Core-FIG- (1)

संबंधित जानकारी
इंटेल एफपीजीए आईपी कोर का परिचय।

चक्रवात 10 जीएक्स नेटिव फिक्स्ड प्वाइंट डीएसपी आईपी कोर विशेषताएं

साइक्लोन 10 जीएक्स नेटिव फिक्स्ड प्वाइंट डीएसपी आईपी कोर निम्नलिखित विशेषताओं का समर्थन करता है:

  • उच्च-प्रदर्शन, शक्ति-अनुकूलित और पूरी तरह से पंजीकृत गुणा संचालन
  • 18-बिट और 27-बिट शब्द लंबाई
  • दो 18 × 19 गुणक या एक 27 × 27 गुणक प्रति डीएसपी ब्लॉक
  • गुणन परिणामों को संयोजित करने के लिए अंतर्निहित जोड़, घटाव और 64-बिट डबल संचय रजिस्टर
  • प्री-एडर अक्षम होने पर 19-बिट या 27-बिट कैस्केडिंग और फ़िल्टरिंग एप्लिकेशन के लिए टैप-डिले लाइन बनाने के लिए प्री-एडर का उपयोग करने पर 18-बिट कैस्केडिंग
  • बाहरी तर्क समर्थन के बिना एक ब्लॉक से अगले ब्लॉक तक आउटपुट परिणाम प्रसारित करने के लिए 64-बिट आउटपुट बस को कैस्केडिंग करना
  • सममित फिल्टर के लिए 19-बिट और 27-बिट मोड में समर्थित हार्ड प्री-एडर
  • फ़िल्टर कार्यान्वयन के लिए 18-बिट और 27-बिट मोड दोनों में आंतरिक गुणांक रजिस्टर बैंक
  • वितरित आउटपुट योजक के साथ 18-बिट और 27-बिट सिस्टोलिक परिमित आवेग प्रतिक्रिया (एफआईआर) फ़िल्टर

शुरू करना

यह अध्याय एक सामान्य ओवर प्रदान करता हैview साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर के साथ जल्दी से आरंभ करने में आपकी मदद करने के लिए Intel FPGA IP कोर डिज़ाइन प्रवाह। Intel FPGA IP लाइब्रेरी को Intel Quartus® Prime संस्थापन प्रक्रिया के भाग के रूप में स्थापित किया गया है। आप लाइब्रेरी से किसी भी Intel FPGA IP कोर को चुन सकते हैं और पैरामीटराइज़ कर सकते हैं। इंटेल एक एकीकृत पैरामीटर संपादक प्रदान करता है जो आपको विभिन्न प्रकार के अनुप्रयोगों का समर्थन करने के लिए इंटेल एफपीजीए डीएसपी आईपी कोर को अनुकूलित करने की अनुमति देता है। पैरामीटर संपादक पैरामीटर मानों की सेटिंग और वैकल्पिक पोर्ट के चयन के माध्यम से आपका मार्गदर्शन करता है।

संबंधित जानकारी

  • इंटेल एफपीजीए आईपी कोर का परिचय
    सभी Intel FPGA IP कोर के बारे में सामान्य जानकारी प्रदान करता है, जिसमें IP कोर को पैरामीटराइज़ करना, जनरेट करना, अपग्रेड करना और सिमुलेट करना शामिल है।
  • संस्करण-स्वतंत्र IP और प्लेटफ़ॉर्म डिज़ाइनर (मानक) सिमुलेटियो स्क्रिप्ट बनाना
    ऐसी सिम्युलेशन स्क्रिप्ट बनाएं जिन्हें सॉफ़्टवेयर या आईपी संस्करण अपग्रेड के लिए मैन्युअल अपडेट की आवश्यकता नहीं है।
  • परियोजना प्रबंधन सर्वोत्तम अभ्यास
    आपकी परियोजना और आईपी के कुशल प्रबंधन और सुवाह्यता के लिए दिशानिर्देश files.
साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर पैरामीटर सेटिंग्स

आप Intel Quartus Prime सॉफ़्टवेयर में पैरामीटर संपादक का उपयोग करके पैरामीटर निर्दिष्ट करके साइक्लोन 10 GX नेटिव फ़िक्स्ड पॉइंट DSP IP कोर को अनुकूलित कर सकते हैं।

ऑपरेशन मोड टैब

पैरामीटर आईपी ​​उत्पन्न पैरामीटर कीमत विवरण
कृपया ऑपरेशन मोड चुनें ऑपरेशन मोड m18×18_full m18×18_sumof2 m18×18_plus36 m18×18_systolic m27×27 वांछित परिचालन मोड का चयन करें।
गुणक विन्यास
शीर्ष गुणक x ऑपरेंड के लिए प्रतिनिधित्व प्रारूप साइन_मैक्स अहस्ताक्षरित शीर्ष गुणक x ऑपरेंड के लिए प्रतिनिधित्व प्रारूप निर्दिष्ट करें।
पैरामीटर आईपी ​​उत्पन्न पैरामीटर कीमत विवरण
शीर्ष गुणक y ऑपरेंड के लिए प्रतिनिधित्व प्रारूप पर हस्ताक्षर किए_मई अहस्ताक्षरित शीर्ष गुणक y ऑपरेंड के लिए प्रतिनिधित्व प्रारूप निर्दिष्ट करें।
बॉटम मल्टीप्लायर x ऑपरेंड के लिए प्रतिनिधित्व प्रारूप हस्ताक्षरित_mbx अहस्ताक्षरित निचले गुणक x ऑपरेंड के लिए प्रतिनिधित्व प्रारूप निर्दिष्ट करें।
बॉटम मल्टीप्लायर y ऑपरेंड के लिए प्रतिनिधित्व प्रारूप sign_mby अहस्ताक्षरित निचले गुणक y ऑपरेंड के लिए प्रतिनिधित्व प्रारूप निर्दिष्ट करें।

हमेशा चयन करें अहस्ताक्षरित के लिए एम18×18_प्लस36 .

'सब' पोर्ट सक्षम करें सक्षम_उप नहीं हाँ चुनना हाँ सक्षम करने के लिए

उप बंदरगाह।

गुणक का इनपुट 'उप' दर्ज करें उप_घड़ी नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 उप इनपुट रजिस्टर के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए।
इनपुट कैस्केड
'अरे' इनपुट के लिए इनपुट कैस्केड सक्षम करें ay_use_scan_in नहीं हाँ चुनना हाँ डेटा इनपुट के लिए इनपुट कैस्केड मॉड्यूल को सक्षम करने के लिए।

जब आप इनपुट कैस्केड मॉड्यूल को सक्षम करते हैं, तो साइक्लोन 10 जीएक्स नेटिव फिक्स्ड प्वाइंट डीएसपी आईपी कोर किसी भी इनपुट सिग्नल के बजाय इनपुट के रूप में स्कैनिन इनपुट सिग्नल का उपयोग करता है।

'द्वारा' इनपुट के लिए इनपुट कैस्केड सक्षम करें by_use_scan_in नहीं हाँ चुनना हाँ डेटा इनपुट द्वारा इनपुट कैस्केड मॉड्यूल को सक्षम करने के लिए।

जब आप इनपुट कैस्केड मॉड्यूल को सक्षम करते हैं, तो साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर इनपुट सिग्नल के बजाय इनपुट के रूप में इनपुट सिग्नल का उपयोग करता है।

डेटा ऐ विलंब रजिस्टर सक्षम करें देरी_स्कैन_आउट_ए नहीं हाँ चुनना हाँ एय और इनपुट रजिस्टरों के बीच देरी रजिस्टर को सक्षम करने के लिए।

में यह सुविधा समर्थित नहीं है एम18×18_प्लस36 और m27x27 परिचालन मोड.

पैरामीटर आईपी ​​उत्पन्न पैरामीटर कीमत विवरण
विलंब रजिस्टर द्वारा डेटा सक्षम करें देरी_scan_out_by नहीं हाँ चुनना हाँ इनपुट रजिस्टरों और स्कैनआउट आउटपुट बस के बीच विलंब रजिस्टर को सक्षम करने के लिए।

में यह सुविधा समर्थित नहीं है एम18×18_प्लस36 और m27x27 परिचालन मोड.

स्कैनआउट पोर्ट सक्षम करें gui_scanout_enable नहीं हाँ चुनना हाँ सक्षम करने के लिए

स्कैनआउट आउटपुट बस।

'स्कैनआउट' आउटपुट बस चौड़ाई स्कैन_आउट_चौड़ाई 1–27 की चौड़ाई निर्दिष्ट करें

स्कैनआउट आउटपुट बस।

डेटा 'एक्स' कॉन्फ़िगरेशन
'कुल्हाड़ी' इनपुट बस चौड़ाई ax_चौड़ाई 1–27 की चौड़ाई निर्दिष्ट करें

एक्स इनपुट बस.(1)

गुणक का इनपुट 'अक्ष' दर्ज करें ax_घड़ी नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 कुल्हाड़ी इनपुट रजिस्टर के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए।

यदि आप सेट करते हैं तो एक्स इनपुट रजिस्टर उपलब्ध नहीं है 'कुल्हाड़ी' संकार्य स्रोत को 'कोफ'.

'बीएक्स' इनपुट बस चौड़ाई bx_चौड़ाई 1–18 की चौड़ाई निर्दिष्ट करें

बीएक्स इनपुट बस। (1)

गुणक का इनपुट 'बीएक्स' दर्ज करें bx_घड़ी नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 bx इनपुट रजिस्टर के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए।

यदि आप सेट करते हैं तो बीएक्स इनपुट रजिस्टर उपलब्ध नहीं है 'बीएक्स' ऑपरेंड स्रोत को 'कोफ'.

डेटा 'वाई' कॉन्फ़िगरेशन
'अय' या 'स्कैनिन' बस की चौड़ाई ay_scan_in_चौड़ाई 1–27 प्रय या स्कैनिन इनपुट बस की चौड़ाई निर्दिष्ट करें। (1)
मल्टीप्लायर का इनपुट 'अय' या इनपुट 'स्कैनिन' रजिस्टर करें ay_scan_in_घड़ी नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 ay या स्कैनइन इनपुट रजिस्टर के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए।
'द्वारा' इनपुट बस चौड़ाई by_चौड़ाई 1–19 इनपुट बस द्वारा की चौड़ाई निर्दिष्ट करें।(1)
पैरामीटर आईपी ​​उत्पन्न पैरामीटर कीमत विवरण
गुणक के 'द्वारा' इनपुट दर्ज करें by_घड़ी नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 द्वारा या स्कैनिन के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए

इनपुट रजिस्टर। (1)

आउटपुट 'परिणाम' कॉन्फ़िगरेशन
'परिणाम' आउटपुट बस चौड़ाई परिणाम_a_चौड़ाई 1–64 की चौड़ाई निर्दिष्ट करें

परिणाम आउटपुट बस।

'resultb' आउटपुट बस चौड़ाई परिणाम_बी_चौड़ाई 1–64 परिणामबी आउटपुट बस की चौड़ाई निर्दिष्ट करें। परिणामबी केवल ऑपरेशन_मोड का उपयोग करते समय उपलब्ध है m18×18_फुल.
आउटपुट रजिस्टर का प्रयोग करें आउटपुट_घड़ी नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 परिणाम और परिणामबी आउटपुट रजिस्टरों के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए।

प्री-एडर टैब

पैरामीटर आईपी ​​उत्पन्न पैरामीटर कीमत विवरण
'आह' ऑपरेंड स्रोत ऑपरेंड_सोर्स_मे इनपुट प्रीडर किसी भी इनपुट के लिए ऑपरेंड स्रोत निर्दिष्ट करें। चुनना preader शीर्ष गुणक के लिए पूर्व-योजक मॉड्यूल को सक्षम करने के लिए। एय और ऑपरेंड स्रोत द्वारा सेटिंग्स समान होनी चाहिए।
'द्वारा' ऑपरेंड स्रोत ऑपरेंड_सोर्स_एमबी इनपुट प्रीडर इनपुट द्वारा ऑपरेंड स्रोत निर्दिष्ट करें। चुनना preader बॉटम मल्टीप्लायर के लिए प्री-एडर मॉड्यूल को सक्षम करने के लिए। एय और ऑपरेंड स्रोत द्वारा सेटिंग्स समान होनी चाहिए।
प्री-एडर को घटाव के लिए एक ऑपरेशन सेट करें preadder_subtract_a नहीं हाँ चुनना हाँ शीर्ष गुणक के लिए पूर्व-योजक मॉड्यूल के लिए घटाव संचालन निर्दिष्ट करने के लिए। टॉप और बॉटम मल्टीप्लायर के लिए प्री-एडर सेटिंग्स समान होनी चाहिए।
घटाव के लिए प्री-एडर बी ऑपरेशन सेट करें preadder_subtract_b नहीं हाँ चुनना हाँ निचले गुणक के लिए पूर्व-योजक मॉड्यूल के लिए घटाव संचालन निर्दिष्ट करने के लिए। टॉप और बॉटम मल्टीप्लायर के लिए प्री-एडर सेटिंग्स समान होनी चाहिए।
डेटा 'z' कॉन्फ़िगरेशन
'az' इनपुट बस चौड़ाई az_चौड़ाई 1–26 Az इनपुट बस की चौड़ाई निर्दिष्ट करें।(1)
गुणक का इनपुट 'az' दर्ज करें az_घड़ी नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 az इनपुट रजिस्टरों के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए। ay और az इनपुट रजिस्टरों के लिए क्लॉक सेटिंग्स समान होनी चाहिए।
'bz' इनपुट बस चौड़ाई bz_चौड़ाई 1–18 bz इनपुट बस की चौड़ाई निर्दिष्ट करें।(1)
गुणक का इनपुट 'bz' दर्ज करें bz_घड़ी नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 bz इनपुट रजिस्टरों के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए। द्वारा और bz इनपुट रजिस्टरों के लिए क्लॉक सेटिंग्स समान होनी चाहिए।

आंतरिक गुणांक टैब

पैरामीटर आईपी ​​उत्पन्न पैरामीटर कीमत विवरण
'कुल्हाड़ी' संकार्य स्रोत ऑपरेंड_सोर्स_मैक्स इनपुट कोएफ एक्स इनपुट बस के लिए ऑपरेंड स्रोत निर्दिष्ट करें। चुनना कोएफ शीर्ष गुणक के लिए आंतरिक गुणांक मॉड्यूल को सक्षम करने के लिए।

चुनना नहीं के लिए गुणक का इनपुट 'अक्ष' दर्ज करें पैरामीटर जब आप आंतरिक गुणांक सुविधा को सक्षम करते हैं।

पैरामीटर आईपी ​​उत्पन्न पैरामीटर कीमत विवरण
      कुल्हाड़ी और बीएक्स ऑपरेंड स्रोत के लिए सेटिंग्स समान होनी चाहिए।
'बीएक्स' ऑपरेंड स्रोत ऑपरेंड_सोर्स_mbx इनपुट कोएफ बीएक्स इनपुट बस के लिए ऑपरेंड स्रोत निर्दिष्ट करें। चुनना कोएफ शीर्ष गुणक के लिए आंतरिक गुणांक मॉड्यूल को सक्षम करने के लिए।

चुनना नहीं के लिए गुणक का इनपुट 'बीएक्स' दर्ज करें पैरामीटर जब आप आंतरिक गुणांक सुविधा को सक्षम करते हैं।

कुल्हाड़ी और बीएक्स ऑपरेंड स्रोत के लिए सेटिंग्स समान होनी चाहिए।

'coefsel' इनपुट रजिस्टर कॉन्फ़िगरेशन
गुणक का इनपुट 'coefsela' दर्ज करें coef_sel_a_घड़ी नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 Coefsela इनपुट रजिस्टरों के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए।
गुणक का इनपुट 'coefselb' दर्ज करें coef_sel_b_घड़ी नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 Coefselb इनपुट रजिस्टरों के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए।
गुणांक भंडारण विन्यास
coef_a_0–7 coef_a_0–7 पूर्णांक एक्स इनपुट बस के लिए गुणांक मान निर्दिष्ट करें।

18-बिट ऑपरेशन मोड के लिए, अधिकतम इनपुट मान 218 - 1 है। 27-बिट ऑपरेशन के लिए, अधिकतम मान 227 - 1 है।

coef_b_0–7 coef_b_0–7 पूर्णांक बीएक्स इनपुट बस के लिए गुणांक मान निर्दिष्ट करें।

संचायक/आउटपुट कैस्केड टैब

पैरामीटर आईपी ​​उत्पन्न पैरामीटर कीमत विवरण
'जमा' पोर्ट सक्षम करें सक्षम_संचित करें नहीं हाँ चुनना हाँ सक्षम करने के लिए

संचायक बंदरगाह।

'नकारात्मक' बंदरगाह सक्षम करें Enable_negate नहीं हाँ चुनना हाँ सक्षम करने के लिए

नकारात्मक बंदरगाह।

'लोडकॉन्स्ट' पोर्ट सक्षम करें Enable_loadconst नहीं हाँ चुनना हाँ सक्षम करने के लिए

लोडकॉन पोर्ट।

संचायक का इनपुट 'जमा' दर्ज करें Accurate_घड़ी नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0 , घड़ी1, या घड़ी2 संचित इनपुट रजिस्टरों के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए।
पैरामीटर आईपी ​​उत्पन्न पैरामीटर कीमत विवरण
संचायक का इनपुट 'लोडकॉन्स्ट' दर्ज करें load_const_घड़ी नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 लोडकॉनस्ट इनपुट रजिस्टरों के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए।
योजक इकाई का इनपुट 'नकारात्मक' दर्ज करें negate_घड़ी नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 नकारात्मक इनपुट रजिस्टरों के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए।
दोहरा संचायक सक्षम करें Enable_double_accum नहीं हाँ चुनना हाँ डबल संचायक सुविधा को सक्षम करने के लिए।
पूर्व निर्धारित स्थिरांक का एन मान लोड_कॉन्स्ट_वैल्यू 0 – 63 प्रीसेट स्थिर मान निर्दिष्ट करें।

यह मान 2 हो सकता हैN कहाँ N पूर्व निर्धारित स्थिर मान है।

चेनिन पोर्ट सक्षम करें उपयोग_चेनएडर नहीं हाँ चुनना हाँ आउटपुट कैस्केड मॉड्यूल और चेनिन इनपुट बस को सक्षम करने के लिए।

आउटपुट कैस्केड सुविधा समर्थित नहीं है m18×18_फुल ऑपरेशन मोड।

चेनआउट पोर्ट सक्षम करें gui_चेनआउट_सक्षम नहीं हाँ चुनना हाँ चेनआउट आउटपुट बस को सक्षम करने के लिए। आउटपुट कैस्केड सुविधा समर्थित नहीं है

m18×18_फुल ऑपरेशन मोड।

पाइपलाइनिंग टैब

पैरामीटर आईपी ​​उत्पन्न पैरामीटर कीमत विवरण
इनपुट डेटा सिग्नल में इनपुट पाइपलाइन रजिस्टर जोड़ें (x/y/z/coefsel) इनपुट_पाइपलाइन_क्लॉक नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 x, y, z, coefsela और coefselb पाइपलाइन इनपुट रजिस्टरों के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए।
'सब' डेटा सिग्नल में इनपुट पाइपलाइन रजिस्टर जोड़ें उप_पाइपलाइन_घड़ी नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 उप पाइपलाइन इनपुट रजिस्टर के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए। (2)
'जमा' डेटा सिग्नल में इनपुट पाइपलाइन रजिस्टर जोड़ें accum_पाइपलाइन_क्लॉक नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 संचित पाइपलाइन इनपुट रजिस्टर के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए। (2)
'लोडकॉन्स्ट' डेटा सिग्नल में इनपुट पाइपलाइन रजिस्टर जोड़ें लोड_कॉन्स्ट_पाइपलाइन_क्लॉक नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 लोडकॉनस्ट पाइपलाइन इनपुट रजिस्टर के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए। (2)
इनपुट पाइपलाइन रजिस्टर को 'नकारात्मक' डेटा सिग्नल में जोड़ें नेगेट_पाइपलाइन_क्लॉक नहीं घड़ी0 घड़ी 1 घड़ी2 चुनना घड़ी0, घड़ी1, या घड़ी2 नेगेट पाइपलाइन इनपुट रजिस्टर के लिए इनपुट क्लॉक सिग्नल को सक्षम और निर्दिष्ट करने के लिए। (2)

अधिकतम इनपुट डेटा चौड़ाई प्रति ऑपरेशन मोड
आप तालिका में बताए अनुसार x, y, और z इनपुट के लिए डेटा चौड़ाई को अनुकूलित कर सकते हैं।

डायनेमिक कंट्रोल सिग्नल के लिए सभी पाइपलाइन इनपुट रजिस्टर में एक ही क्लॉक सेटिंग होनी चाहिए।

ऑपरेशन मोड अधिकतम इनपुट डेटा चौड़ाई
ax ay az bx by bz
पूर्व-योजक या आंतरिक गुणांक के बिना
m18×18_फुल 18 (हस्ताक्षरित)

18

(अहस्ताक्षरित)

19 (हस्ताक्षरित)

18 (अहस्ताक्षरित)

उपयोग नहीं किया 18 (हस्ताक्षरित)

18

(अहस्ताक्षरित)

19 (हस्ताक्षरित)

18

(अहस्ताक्षरित)

उपयोग नहीं किया
m18×18_sumof2
एम18×18_सिस्टोलिक
एम18×18_प्लस36
एम27×27 27 (हस्ताक्षरित)

27 (अहस्ताक्षरित)

उपयोग नहीं किया
केवल पूर्व-योजक सुविधा के साथ
m18×18_फुल 18 (हस्ताक्षरित)

18 (अहस्ताक्षरित)

m18×18_sumof2
एम18×18_सिस्टोलिक
एम27×27 27 (हस्ताक्षरित)

27

(अहस्ताक्षरित)

26 (हस्ताक्षरित)

26 (अहस्ताक्षरित)

उपयोग नहीं किया
केवल आंतरिक गुणांक सुविधा के साथ
m18×18_फुल उपयोग नहीं किया 19 (हस्ताक्षरित)

18 (अहस्ताक्षरित)

उपयोग नहीं किया 19 (हस्ताक्षरित)

18

(अहस्ताक्षरित)

उपयोग नहीं किया
m18×18_sumof2
एम18×18_सिस्टोलिक
एम27×27 27 (हस्ताक्षरित)

27 (अहस्ताक्षरित)

उपयोग नहीं किया

कार्यात्मक विवरण

साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर में 2 आर्किटेक्चर होते हैं; 18 × 18 गुणन और 27 × 27 गुणन। साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर का प्रत्येक इन्स्टेन्शियशन चयनित परिचालन मोड के आधार पर 1 में से केवल 2 आर्किटेक्चर उत्पन्न करता है। आप अपने आवेदन में वैकल्पिक मॉड्यूल सक्षम कर सकते हैं।

संबंधित जानकारी
Intel Cyclone 10 GX डिवाइस चैप्टर, Intel Cyclone 10 GX कोर फैब्रिक और सामान्य प्रयोजन I/Os हैंडबुक में वेरिएबल प्रेसिजन DSP ब्लॉक।

ऑपरेशनल मोड

साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर 5 ऑपरेशनल मोड को सपोर्ट करता है:

  • 18 × 18 पूर्ण मोड
  • 18 मोड का 18 × 2 योग
  • 18 × 18 प्लस 36 मोड
  • 18 × 18 सिस्टोलिक मोड
  • 27 × 27 मोड

18 × 18 पूर्ण मोड
18 × 18 पूर्ण मोड के रूप में कॉन्फ़िगर किए जाने पर, साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर दो स्वतंत्र 18 (हस्ताक्षरित/अहस्ताक्षरित) × 19 (हस्ताक्षरित) या 18 के रूप में संचालित होता है
(हस्ताक्षरित / अहस्ताक्षरित) × 18 (अहस्ताक्षरित) 37-बिट आउटपुट के साथ गुणक। यह मोड निम्नलिखित समीकरणों को लागू करता है:

  • परिणाम = कुल्हाड़ी * अय
  • परिणामबी = बीएक्स * द्वारा

18 × 18 फुल मोड आर्किटेक्चर

Intel-UG-20094-Cyclone-10-GX-Native-Fixed-Point-DSP-IP-Core-FIG- (2)

18 मोड का 18 × 2 योग
18 × 18 सम ऑफ 2 मोड में, साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर टॉप और बॉटम मल्टीप्लायर को सक्षम बनाता है और 2 मल्टीप्लायर के बीच जोड़ या घटाव से परिणाम उत्पन्न करता है। उप-गतिशील नियंत्रण संकेत जोड़ या घटाव संचालन करने के लिए एक योजक को नियंत्रित करता है। चक्रवात 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर की परिणामी आउटपुट चौड़ाई 64 बिट्स तक का समर्थन कर सकती है जब आप संचायक/आउटपुट कैस्केड को सक्षम करते हैं। यह मोड परिणाम के समीकरण को लागू करता है =[±(ax * ay) + (bx * by)]।

18 मोड आर्किटेक्चर का 18 × 2 योग

Intel-UG-20094-Cyclone-10-GX-Native-Fixed-Point-DSP-IP-Core-FIG- (3)

18 × 18 प्लस 36 मोड
18 × 18 प्लस 36 मोड के रूप में कॉन्फ़िगर किए जाने पर, साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर केवल शीर्ष गुणक को सक्षम करता है। यह मोड resulta = (ax * ay) + concatenate(bx[17:0],by[17:0]) के समीकरण को लागू करता है।

18 × 18 प्लस 36 मोड आर्किटेक्चर

Intel-UG-20094-Cyclone-10-GX-Native-Fixed-Point-DSP-IP-Core-FIG- (4)

इस मोड का उपयोग करते समय आपको निचले गुणकों y ऑपरेंड के लिए प्रतिनिधित्व प्रारूप को अहस्ताक्षरित करना होगा। जब इनपुट बस इस मोड में 36-बिट से कम है, तो आपको 36-बिट इनपुट भरने के लिए आवश्यक हस्ताक्षरित एक्सटेंशन प्रदान करना होगा।

36 × 18 प्लस 18 मोड में 36-बिट ऑपरेंड से कम का उपयोग करना
यह भूतपूर्वampले दिखाता है कि 10-बिट ऑपरेंड के बजाय 18 (बाइनरी) के हस्ताक्षरित 18-बिट इनपुट डेटा के साथ 36 × 12 प्लस 101010101010 ऑपरेशनल मोड का उपयोग करने के लिए साइक्लोन 36 जीएक्स नेटिव फिक्स्ड पॉइंट डीएसपी आईपी कोर को कैसे कॉन्फ़िगर किया जाए।

  1. निचले गुणक x ऑपरेंड के लिए प्रतिनिधित्व प्रारूप सेट करें: हस्ताक्षरित करने के लिए।
  2. निचले गुणक y ऑपरेंड के लिए प्रतिनिधित्व प्रारूप सेट करें: अहस्ताक्षरित करने के लिए।
  3. 'बीएक्स' इनपुट बस चौड़ाई को 18 पर सेट करें।
  4. 'बाय' इनपुट बस चौड़ाई को 18 पर सेट करें।
  5. बीएक्स इनपुट बस को '111111111111111111' का डेटा प्रदान करें।
  6. इनपुट बस द्वारा '111111101010101010' का डेटा प्रदान करें।

18 × 18 सिस्टोलिक मोड
18 × 18 सिस्टोलिक ऑपरेशनल मोड में, साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर टॉप और बॉटम मल्टीप्लायर, टॉप मल्टीप्लायर के लिए एक इनपुट सिस्टोलिक रजिस्टर और इनपुट सिग्नल में चेन के लिए एक चेन सिस्टोलिक रजिस्टर को सक्षम बनाता है। जब आप आउटपुट कैस्केड को सक्षम करते हैं, तो यह मोड 44 बिट्स की परिणामी आउटपुट चौड़ाई का समर्थन करता है। जब आप आउटपुट कैस्केड के बिना संचायक सुविधा को सक्षम करते हैं, तो आप परिणामी आउटपुट चौड़ाई को 64 बिट्स पर कॉन्फ़िगर कर सकते हैं।

18 × 18 सिस्टोलिक मोड आर्किटेक्चर

Intel-UG-20094-Cyclone-10-GX-Native-Fixed-Point-DSP-IP-Core-FIG- (4)

27 × 27 मोड
27 × 27 मोड के रूप में कॉन्फ़िगर किए जाने पर, साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर एक 27 (हस्ताक्षरित/अहस्ताक्षरित) × 27 (हस्ताक्षरित/अहस्ताक्षरित) गुणक को सक्षम करता है। आउटपुट बस संचायक/आउटपुट कैस्केड सक्षम के साथ 64 बिट तक का समर्थन कर सकती है। यह मोड परिणाम = ax * ay के समीकरण को लागू करता है।

27 × 27 मोड आर्किटेक्चर

Intel-UG-20094-Cyclone-10-GX-Native-Fixed-Point-DSP-IP-Core-FIG- (6)

वैकल्पिक मॉड्यूल

साइक्लोन 10 जीएक्स नेटिव फिक्स्ड प्वाइंट डीएसपी आईपी कोर में उपलब्ध वैकल्पिक मॉड्यूल हैं:

  • इनपुट कैस्केड
  • पूर्व योजक
  • आंतरिक गुणांक
  • संचायक और आउटपुट कैस्केड
  • पाइपलाइन रजिस्टर

इनपुट कैस्केड
इनपुट कैस्केड सुविधा ay और इनपुट बस द्वारा समर्थित है। जब आप 'अय' इनपुट के लिए इनेबल इनपुट कैस्केड को हां पर सेट करते हैं, तो साइक्लोन 10 जीएक्स नेटिव फिक्स्ड प्वाइंट डीएसपी आईपी कोर इनपुट बस के बजाय स्कैन इनपुट सिग्नल से इनपुट लेगा। जब आप 'बाय' इनपुट के लिए इनेबल इनपुट कैस्केड को हां पर सेट करते हैं, तो साइक्लोन 10 जीएक्स नेटिव फिक्स्ड प्वाइंट डीएसपी आईपी कोर इनपुट बस के बजाय किसी इनपुट बस से इनपुट लेगा।

यह अनुशंसा की जाती है कि जब भी आवेदन की शुद्धता के लिए इनपुट कैस्केड सक्षम किया जाए तो इनपुट रजिस्टरों को ए और/या द्वारा सक्षम किया जाए।

आप इनपुट रजिस्टर और आउटपुट रजिस्टर के बीच विलंबता आवश्यकता से मेल खाने के लिए देरी रजिस्टरों को सक्षम कर सकते हैं। कोर में 2 विलंब रजिस्टर हैं। शीर्ष विलंब रजिस्टर का उपयोग एय या स्कैन-इन इनपुट पोर्ट के लिए किया जाता है, जबकि निचला विलंब रजिस्टर स्कैनआउट आउटपुट पोर्ट के लिए उपयोग किया जाता है। ये विलंब रजिस्टर 18 × 18 पूर्ण मोड, 18 × 18 राशि 2 मोड और 18 × 18 सिस्टोलिक मोड में समर्थित हैं।

पूर्व योजक

प्री-एडर को निम्न कॉन्फ़िगरेशन में कॉन्फ़िगर किया जा सकता है:

  • दो स्वतंत्र 18-बिट (हस्ताक्षरित/हस्ताक्षरित) प्री-एडर्स।
  • एक 26-बिट प्री-एडर।

जब आप 18 × 18 गुणन मोड में प्री-एडर को सक्षम करते हैं, तो ay और az को इनपुट बस के रूप में शीर्ष प्री-एडर में उपयोग किया जाता है जबकि bz को इनपुट बस के रूप में नीचे प्री-एडर में उपयोग किया जाता है। जब आप 27 × 27 गुणन मोड में प्री-एडर को सक्षम करते हैं, तो ay और az को प्री-एडर के इनपुट बस के रूप में उपयोग किया जाता है। पूर्व-योजक जोड़ और घटाव दोनों कार्यों का समर्थन करता है। जब एक ही डीएसपी ब्लॉक के भीतर दोनों प्री-एडर्स का उपयोग किया जाता है, तो उन्हें एक ही ऑपरेशन प्रकार (या तो जोड़ या घटाव) साझा करना होगा।

आंतरिक गुणांक
आंतरिक गुणांक 18-बिट और 27-बिट मोड में गुणकों के लिए आठ निरंतर गुणांकों का समर्थन कर सकता है। जब आप आंतरिक गुणांक सुविधा को सक्षम करते हैं, तो गुणांक बहुसंकेतक के चयन को नियंत्रित करने के लिए दो इनपुट बसें उत्पन्न होंगी। Coefsela इनपुट बस का उपयोग शीर्ष गुणक के लिए पूर्वनिर्धारित गुणांक का चयन करने के लिए किया जाता है और नीचे गुणक के लिए पूर्वनिर्धारित गुणांक का चयन करने के लिए परामर्श इनपुट बस का उपयोग किया जाता है।

आंतरिक गुणांक भंडारण गतिशील रूप से नियंत्रित गुणांक मूल्यों का समर्थन नहीं करता है और इस तरह के ऑपरेशन को करने के लिए बाहरी गुणांक भंडारण की आवश्यकता होती है।

संचायक और आउटपुट कैस्केड

संचायक मॉड्यूल को निम्नलिखित कार्यों को करने के लिए सक्षम किया जा सकता है:

  • जोड़ या घटाव ऑपरेशन
  • 2N के स्थिर मान का उपयोग करके बायस्ड राउंडिंग ऑपरेशन
  • दोहरी चैनल संचय

संचायक के अतिरिक्त या घटाव संचालन को गतिशील रूप से करने के लिए, नकारात्मक इनपुट सिग्नल को नियंत्रित करें। एक बायस्ड राउंडिंग ऑपरेशन के लिए, आप संचायक मॉड्यूल के सक्षम होने से पहले प्रीसेट स्थिरांक के पैरामीटर एन मान के लिए एक पूर्णांक निर्दिष्ट करके 2N के प्रीसेट स्थिरांक को निर्दिष्ट और लोड कर सकते हैं। पूर्णांक N 64 से कम होना चाहिए। आप लोडकॉन्स्ट सिग्नल को नियंत्रित करके प्रीसेट स्थिरांक के उपयोग को गतिशील रूप से सक्षम या अक्षम कर सकते हैं। आप इस ऑपरेशन का उपयोग संचायक फीडबैक पथ में राउंड वैल्यू के एक सक्रिय मक्सिंग के रूप में कर सकते हैं। भरी हुई लागत और संचित सिग्नल का उपयोग परस्पर अनन्य है।

आप पैरामीटर का उपयोग करके डबल संचायक रजिस्टर को सक्षम कर सकते हैं दोहरा संचय करने के लिए डबल संचायक को सक्षम करें। संचायक मॉड्यूल चेनिंग इनपुट पोर्ट और चेन-आउट आउटपुट पोर्ट को सक्षम करके जोड़ या घटाव संचालन के लिए कई डीएसपी ब्लॉकों की चेनिंग का समर्थन कर सकता है। 18 × 18 सिस्टोलिक मोड में, केवल 44-बिट चेन इनपुट बस और चेन आउट आउटपुट बस का उपयोग किया जाएगा। हालाँकि, इनपुट बस में सभी 64-बिट चेन पूर्ववर्ती डीएसपी ब्लॉक से चेन-आउट आउटपुट बस से जुड़ी होनी चाहिए।

पाइपलाइन रजिस्टर

साइक्लोन 10 जीएक्स नेटिव फिक्स्ड प्वाइंट डीएसपी आईपी कोर पाइपलाइन रजिस्टर के सिंगल लेवल को सपोर्ट करता है। पाइपलाइन रजिस्टर तीन घड़ी स्रोतों और पाइपलाइन रजिस्टरों को रीसेट करने के लिए एक अतुल्यकालिक स्पष्ट संकेत का समर्थन करता है। पाँच पाइपलाइन रजिस्टर हैं:

  • डेटा इनपुट बस पाइपलाइन रजिस्टर
  • उप गतिशील नियंत्रण संकेत पाइपलाइन रजिस्टर
  • डायनेमिक कंट्रोल सिग्नल पाइपलाइन रजिस्टर को नकारें
  • डायनेमिक कंट्रोल सिग्नल पाइपलाइन रजिस्टर जमा करें
  • लोडकॉन्स्ट डायनेमिक कंट्रोल पाइपलाइन रजिस्टर

आप प्रत्येक डेटा इनपुट बस पाइपलाइन रजिस्टरों और गतिशील नियंत्रण सिग्नल पाइपलाइन रजिस्टरों को स्वतंत्र रूप से सक्षम करने के लिए चुन सकते हैं। हालाँकि, सभी सक्षम पाइपलाइन रजिस्टरों को समान घड़ी स्रोत का उपयोग करना चाहिए।

क्लॉकिंग स्कीम

साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर में इनपुट, पाइपलाइन और आउटपुट रजिस्टर तीन क्लॉक सोर्स/इनेबल और दो एसिंक्रोनस क्लियर को सपोर्ट करता है। सभी इनपुट रजिस्टर aclr [0] का उपयोग करते हैं और सभी पाइपलाइन और आउटपुट रजिस्टर aclr [1] का उपयोग करते हैं। प्रत्येक रजिस्टर प्रकार तीन घड़ी स्रोतों और घड़ी सक्षम संकेतों में से एक का चयन कर सकता है। जब आप Cyclone 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर को 18 × 18 सिस्टोलिक ऑपरेशन मोड में कॉन्फ़िगर करते हैं, तो Intel Quartus Prime सॉफ्टवेयर इनपुट सिस्टोलिक रजिस्टर और चेन सिस्टोलिक रजिस्टर क्लॉक सोर्स को उसी क्लॉक सोर्स पर सेट करेगा, जो आउटपुट रजिस्टर आंतरिक रूप से होता है।

जब आप डबल संचायक सुविधा को सक्षम करते हैं, तो इंटेल क्वार्टस प्राइम सॉफ्टवेयर डबल संचायक रजिस्टर क्लॉक स्रोत को उसी क्लॉक स्रोत पर सेट करेगा, जो आंतरिक रूप से आउटपुट रजिस्टर के रूप में होता है।

क्लॉकिंग स्कीम की बाधाएं
यह टैब उन बाधाओं को दिखाता है जिन्हें आपको सभी रजिस्टर क्लॉकिंग योजनाओं के लिए लागू करना होगा।

स्थिति बाधा
जब पूर्व-योजक सक्षम होता है ay और az इनपुट रजिस्टरों के लिए घड़ी का स्रोत समान होना चाहिए।
  द्वारा और bz इनपुट रजिस्टरों के लिए घड़ी का स्रोत समान होना चाहिए।
जब पाइपलाइन रजिस्टर सक्षम होते हैं सभी पाइपलाइन रजिस्टरों के लिए घड़ी का स्रोत समान होना चाहिए।
जब कोई इनपुट डायनेमिक कंट्रोल सिग्नल के लिए रजिस्टर होता है सब के लिए इनपुट रजिस्टरों के लिए क्लॉक स्रोत, संचय, लोडकॉन्स्ट और नकारात्मक समान होना चाहिए।
साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर सिग्नल

निम्नलिखित आंकड़ा चक्रवात 10 जीएक्स नेटिव फिक्स्ड प्वाइंट डीएसपी आईपी कोर के इनपुट और आउटपुट सिग्नल दिखाता है।

साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर सिग्नल

Intel-UG-20094-Cyclone-10-GX-Native-Fixed-Point-DSP-IP-Core-FIG- (7)

डेटा इनपुट सिग्नल
सिग्नल का नाम प्रकार चौड़ाई विवरण
कुल्हाड़ी [] इनपुट 27 शीर्ष गुणक के लिए इनपुट डेटा बस।
प्र [] इनपुट 27 शीर्ष गुणक के लिए इनपुट डेटा बस।

जब प्री-एडर सक्षम होता है, तो ये सिग्नल शीर्ष प्री-एडर को इनपुट सिग्नल के रूप में दिए जाते हैं।

एज़[] इनपुट 26 ये सिग्नल शीर्ष प्री-एडर के इनपुट सिग्नल हैं।

ये सिग्नल तभी उपलब्ध होते हैं जब प्री-एडर सक्षम हो। में ये संकेत उपलब्ध नहीं हैं एम18×18_प्लस36

परिचालन मोड.

बीएक्स [] इनपुट 18 इनपुट डेटा बस टू बॉटम मल्टीप्लायर।

में ये संकेत उपलब्ध नहीं हैं एम27×27 परिचालन मोड.

द्वारा[] इनपुट 19 इनपुट डेटा बस टू बॉटम मल्टीप्लायर।

जब प्री-एडर सक्षम होता है, तो ये सिग्नल निचले प्री-एडर के इनपुट सिग्नल के रूप में काम करते हैं।

में ये संकेत उपलब्ध नहीं हैं एम27×27 परिचालन मोड.

bz[] इनपुट 18 ये सिग्नल बॉटम प्री-एडर के इनपुट सिग्नल हैं। ये सिग्नल तभी उपलब्ध होते हैं जब प्री-एडर सक्षम हो। में ये संकेत उपलब्ध नहीं हैं एम27×27 और एम18×18_प्लस36 परिचालन मोड।
डेटा आउटपुट सिग्नल
सिग्नल का नाम प्रकार चौड़ाई डिक्लेरेशन
परिणाम [] उत्पादन 64 शीर्ष गुणक से आउटपुट डेटा बस।

ये सिग्नल 37 बिट तक सपोर्ट करते हैं m18×18_फुल परिचालन मोड.

परिणामबी [] उत्पादन 37 बॉटम मल्टीप्लायर से आउटपुट डेटा बस।

ये संकेत केवल में उपलब्ध हैं m18×18_फुल परिचालन मोड.

क्लॉक, इनेबल और क्लियर सिग्नल

सिग्नल का नाम प्रकार चौड़ाई विवरण
सीएलसी [] इनपुट 3 सभी रजिस्टरों के लिए इनपुट क्लॉक सिग्नल।

ये क्लॉक सिग्नल केवल तभी उपलब्ध होते हैं जब कोई इनपुट रजिस्टर, पाइपलाइन रजिस्टर या आउटपुट रजिस्टर सेट हो घड़ी0, घड़ी1, या घड़ी2.

• क्लिक[0] = घड़ी0

• क्लिक[1] = घड़ी1

• क्लिक[2] = घड़ी2

एना [] इनपुट 3 घड़ी clk [2:0] के लिए सक्षम है। यह सिग्नल एक्टिव-हाई है।

• ena[0] के लिए है घड़ी0

• ena[1] के लिए है घड़ी1

• ena[2] के लिए है घड़ी2

ए सी एल आर [] इनपुट 2 सभी रजिस्टरों के लिए अतुल्यकालिक स्पष्ट इनपुट संकेत। यह सिग्नल एक्टिव-हाई है।

उपयोग एसीएलआर [0] सभी इनपुट रजिस्टरों और उपयोग के लिए एसीएलआर [1] सभी पाइपलाइन रजिस्टरों और आउटपुट रजिस्टरों के लिए।

डिफ़ॉल्ट रूप से, यह संकेत डी-एसेरेटेड है।

गतिशील नियंत्रण संकेत

सिग्नल का नाम प्रकार चौड़ाई विवरण
उप इनपुट 1 निचले गुणक के आउटपुट के साथ शीर्ष गुणक के आउटपुट को जोड़ने या घटाने के लिए इनपुट संकेत।

• अतिरिक्त संचालन निर्दिष्ट करने के लिए इस सिग्नल को निष्क्रिय करें।

• घटाव संक्रिया को निर्दिष्ट करने के लिए इस संकेत पर जोर दें।

डिफ़ॉल्ट रूप से, यह संकेत निष्क्रिय है। आप रन-टाइम के दौरान इस सिग्नल को मुखर या निष्क्रिय कर सकते हैं।(3)

निगेट इनपुट 1 चेनिन संकेतों के डेटा के साथ शीर्ष और निचले गुणकों के योग को जोड़ने या घटाने के लिए इनपुट संकेत।

• अतिरिक्त संचालन निर्दिष्ट करने के लिए इस सिग्नल को निष्क्रिय करें।

• घटाव संक्रिया को निर्दिष्ट करने के लिए इस संकेत पर जोर दें।

डिफ़ॉल्ट रूप से, यह संकेत निष्क्रिय है। आप रन-टाइम के दौरान इस सिग्नल को मुखर या निष्क्रिय कर सकते हैं।(3)

जमा करो इनपुट 1 संचायक सुविधा को सक्षम या अक्षम करने के लिए इनपुट सिग्नल।

• संचायक सुविधा को अक्षम करने के लिए इस सिग्नल को निष्क्रिय करें।

• संचायक सुविधा को सक्षम करने के लिए इस संकेत को जोर दें।

डिफ़ॉल्ट रूप से, यह संकेत निष्क्रिय है। आप रन-टाइम के दौरान इस सिग्नल को मुखर या निष्क्रिय कर सकते हैं।(3)

android इनपुट 1 लोड स्थिर सुविधा को सक्षम या अक्षम करने के लिए इनपुट सिग्नल।

• लोड स्थिर सुविधा को अक्षम करने के लिए इस सिग्नल को निष्क्रिय करें।

• लोड स्थिर सुविधा को सक्षम करने के लिए इस संकेत को जोर दें।

डिफ़ॉल्ट रूप से, यह संकेत निष्क्रिय है। आप रन-टाइम के दौरान इस सिग्नल को मुखर या निष्क्रिय कर सकते हैं।(3)

आंतरिक गुणांक संकेत

सिग्नल का नाम प्रकार चौड़ाई विवरण
कोफसेला [] इनपुट 3 शीर्ष गुणक के लिए उपयोगकर्ता द्वारा परिभाषित 8 गुणांक मानों के लिए इनपुट चयन संकेत। गुणांक मान आंतरिक मेमोरी में संग्रहीत होते हैं और पैरामीटर द्वारा निर्दिष्ट किए जाते हैं coef_a_0 को coef_a_7.

• coefsela[2:0] = 000 को संदर्भित करता है coef_a_0

• coefsela[2:0] = 001 को संदर्भित करता है coef_a_1

• कोल्सेला [2:0] = 010 को संदर्भित करता है coef_a_2

• … इत्यादि।

ये संकेत तभी उपलब्ध होते हैं जब आंतरिक गुणांक सुविधा सक्षम होती है।

कोफसेल्ब [] इनपुट 3 नीचे गुणक के लिए उपयोगकर्ता द्वारा परिभाषित 8 गुणांक मानों के लिए इनपुट चयन संकेत। गुणांक मान आंतरिक मेमोरी में संग्रहीत होते हैं और पैरामीटर द्वारा निर्दिष्ट किए जाते हैं coef_b_0 को coef_b_7.

• coefselb [2:0] = 000 को संदर्भित करता है coef_b_0

• coefselb [2:0] = 001 को संदर्भित करता है coef_b_1

• coelselb[2:0] = 010 को संदर्भित करता है coef_b_2

• … इत्यादि।

ये संकेत तभी उपलब्ध होते हैं जब आंतरिक गुणांक सुविधा सक्षम होती है।

इनपुट कैस्केड सिग्नल

सिग्नल का नाम प्रकार चौड़ाई विवरण
स्कैनिन [] इनपुट 27 इनपुट कैस्केड मॉड्यूल के लिए इनपुट डेटा बस।

इन संकेतों को पूर्ववर्ती डीएसपी कोर से स्कैनआउट संकेतों से कनेक्ट करें।

स्कैनआउट [] उत्पादन 27 इनपुट कैस्केड मॉड्यूल का आउटपुट डेटा बस।

इन संकेतों को अगले डीएसपी कोर के स्कैनिन संकेतों से कनेक्ट करें।

आउटपुट कैस्केड सिग्नल

सिग्नल का नाम प्रकार चौड़ाई विवरण
चेनिन [] इनपुट 64 आउटपुट कैस्केड मॉड्यूल के लिए इनपुट डेटा बस।

इन संकेतों को पूर्ववर्ती डीएसपी कोर से चेनआउट सिग्नल से कनेक्ट करें।

शृंखला [] उत्पादन 64 आउटपुट कैस्केड मॉड्यूल का आउटपुट डेटा बस।

इन संकेतों को अगले डीएसपी कोर के चेनिन सिग्नल से कनेक्ट करें।

साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर यूजर गाइड के लिए दस्तावेज़ संशोधन इतिहास

तारीख संस्करण परिवर्तन
नवंबर 2017 2017.11.06 प्रारंभिक रिहाई।

इंटेल कॉर्पोरेशन। सर्वाधिकार सुरक्षित। Intel, Intel लोगो और अन्य Intel चिह्न Intel Corporation या इसकी सहायक कंपनियों के ट्रेडमार्क हैं। Intel अपने FPGA और सेमीकंडक्टर उत्पादों के प्रदर्शन को Intel की मानक वारंटी के अनुसार वर्तमान विनिर्देशों के अनुसार वारंट करता है लेकिन किसी भी समय बिना सूचना के किसी भी उत्पाद और सेवाओं में परिवर्तन करने का अधिकार सुरक्षित रखता है। इंटेल द्वारा लिखित रूप में स्पष्ट रूप से सहमति के अलावा, यहां वर्णित किसी भी जानकारी, उत्पाद या सेवा के आवेदन या उपयोग से उत्पन्न होने वाली कोई जिम्मेदारी या उत्तरदायित्व नहीं लेता है। इंटेल ग्राहकों को सलाह दी जाती है कि वे किसी भी प्रकाशित जानकारी पर भरोसा करने से पहले और उत्पादों या सेवाओं के लिए ऑर्डर देने से पहले डिवाइस विनिर्देशों का नवीनतम संस्करण प्राप्त करें।

अन्य नामों और ब्रांडों पर दूसरों की संपत्ति होने का दावा किया जा सकता है।

दस्तावेज़ / संसाधन

इंटेल UG-20094 साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर [पीडीएफ] उपयोगकर्ता गाइड
UG-20094 साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर, UG-20094, साइक्लोन 10 GX नेटिव फिक्स्ड पॉइंट DSP IP कोर, नेटिव फिक्स्ड पॉइंट DSP IP कोर, फिक्स्ड पॉइंट DSP IP कोर, DSP IP कोर

संदर्भ

एक टिप्पणी छोड़ें

आपकी ईमेल आईडी प्रकाशित नहीं की जाएगी। आवश्यक फ़ील्ड चिह्नित हैं *