MIKROCHIP-LOGO

Kontrolluesi i pajisjes MICROCHIP v2.3 Gen 2

MICROCHIP-v2-3-Gen-2-Device-Controller-PRODUCT

Hyrje

Bëj një pyetje

Kjo IP e përgjithshme e trajnimit CoreRxIODBitAlign përdoret në bllokun e ingranazhit IO në shtegun Rx për Bit Alignment pavarësisht nga të dhënat ose protokolli që përdoret. CoreRxIODBitAlign ju lejon të rregulloni vonesën në shtegun e të dhënave në lidhje me shtegun e orës.

Përmbledhje CoreRxIODBitAlign

Bërthama Versioni Ky dokument vlen për CoreRxIODBitAlign v2.3
Pajisja e mbështetur CoreRxIODBitAlign mbështet familjet e mëposhtme:
Familjet • PolarFire® SoC
  • PolarFire
  Shënim: Për informacion shtesë, vizitoni faqen e produktit
Rrjedha e mjeteve të mbështetura Kërkon Libero® SoC v12.0 ose lëshime të mëvonshme
Ndërfaqet e mbështetura
Licencimi CoreRxIODBitAlign nuk kërkon licencë
Udhëzimet e instalimit CoreRxIODBitAlign duhet të instalohet automatikisht në Katalogun IP të softuerit Libero SoC, nëpërmjet funksionit të përditësimit të Katalogut IP në softuerin Libero SoC, ose shkarkohet manualisht nga katalogu. Pasi bërthama IP të instalohet në Katalogun IP të softuerit Libero SoC, ai konfigurohet, gjenerohet dhe instantohet brenda SmartDesign për t'u përfshirë në projektin Libero.
Përdorimi i pajisjes dhe

Performanca

Një përmbledhje e informacionit të përdorimit dhe performancës për CoreRxIODBitAlign është renditur në 8. Përdorimi i pajisjes dhe Performimi

Informacioni i regjistrit të ndryshimeve CoreRxIODBitAlign

Ky seksion ofron një mbishkrim gjithëpërfshirësview e veçorive të reja të inkorporuara, duke filluar me lëshimin më të fundit. Për më shumë informacion rreth problemeve të zgjidhura, shihni seksionin 7. Çështje të zgjidhura.

CoreRxIODBitAlign v2.3 Çfarë është E re                   • Përditësuar për mekanizmin e trajnimit të bazuar në MIPI
CoreRxIODBitAlign v2.2 Çfarë ka të re        • Shtimi Left dhe Right EYE Tap vonon informacionin në modulin e sipërm

Veçoritë

Bëj një pyetje

CoreRxIODBitAlign ka karakteristikat e mëposhtme:

  • Mbështet shtrirjen e bitave me gjerësi të ndryshme të syve 1–7
  • Mbështet mënyra të ndryshme Fabric Double Rate Data (DDR) 2/4/3p5/5
  • Mbështet mekanizmin Skip and Restart/Hold
  • Mbështet trajnimin e ndërfaqes së procesorit të industrisë celulare (MIPI) përmes sinjalizimit LP Fillimi i kornizës
  • Mbështet 256 Vonesat e prekjes për shtrirjen e biteve

Përshkrimi funksional

Bëj një pyetje

CoreRxIODBit Align me ndërfaqen Rx IOD

Bëj një pyetje

Figura e mëposhtme tregon një bllok-diagram të nivelit të lartë të CoreRxIODBitAlign.MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-1

  • Përshkrimi i referohet CoreRxIODBitAlign që mbështet pajisjet PolarFire® dhe PolarFire SoC.
  • CoreRxIODBitAlign kryen trajnime dhe është gjithashtu përgjegjës për ndërlidhjen e pajisjeve IO Digital (IOD) dhe IO Gearing (IOG) për të mbështetur si një burim dinamik me vonesa rregulluese për të kapur saktë të dhënat.
  • Rrjedha e plotë e mekanizmit të trajnimit shpjegohet në seksionin 5. Diagramet e kohës.
  • CoreRxIODBitAlign mbështet në mënyrë dinamike shtimin ose heqjen e vonesës nga shtegu i të dhënave në lidhje me shtegun e orës. Këtu ndërfaqja RX_DDRX_DYN ofron kontrolle për CoreRxIODBitAlign për të kryer trajnimin e marzhit nga ora në të dhëna duke shtuar vonesat e prekjes në një drejtim lart. CoreRxIODBitAlign, nga ana tjetër për rikthimin e mëvonshëmview (për çdo rritje të vonesës së trokitjes), ruan flamujt e statusit të komenteve nga ndërfaqja RX_DDRX_DYN.
  • CoreRxIODBitAlign vazhdon trajnimin për çdo rritje të prekjes derisa ndërfaqja RX_DDRX_DYN të arrijë gjendjen jashtë rrezes.
  • Më në fund, CoreRxIODBitAlign fshin flamujt e plotë të statusit të komenteve. Ky hap optimizon dhe llogarit shtrirjen e biteve të të dhënave që të jetë 90 gradë në qendër nga skajet e orës.
  • Vonesat përfundimtare të llogaritura të trokitjes ngarkohen në ndërfaqen RX_DDRX_DYN për të përfunduar trajnimin e shtrirjes së biteve.
  • Karakteristikat e mbështetura nga ky CoreRxIODBitAlign janë renditur në detaje si më poshtë.

Mekanizmi Dinamik i Ri-trajnimit

Bëj një pyetje

  • CoreRxIODBitAlign monitoron vazhdimisht flamujt e statusit të komenteve (IOD_EARLY/IOD_LATE) dhe kontrollon nëse flamujt po ndryshojnë.
  • IP rregullon fillimisht trokitje e lehtë të llogaritur më parë me +/- 4 trokitje në një drejtim lart ose poshtë. Edhe atëherë, nëse flamujt ndërrohen, IP-ja ri-shkakton përsëri trajnimin.MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-2

Mekanizmi i Mbajtjes (Bëj një pyetje)

  • Ky funksion përdoret kur trajnimi duhet të jetë në gjendje pritjeje. BIT_ALGN_HOLD është input i bazuar në nivele të larta aktive dhe duhet të pohohet të mbahet dhe të hiqet për të vazhduar trajnimin.
  • Parametri HOLD_TRNG duhet të vendoset në 1 në konfigurues për të aktivizuar këtë veçori. Ky parametër është vendosur në 0 si parazgjedhje.

Rinis mekanizmin (Bëj një pyetje)

  • Ky funksion përdoret për të rifilluar stërvitjen. Për të rifilluar stërvitjen, hyrja BIT_ALGN_RSTRT duhet të vendoset për orën serike me një impuls të orës (SCLK).
  • Kjo fillon rivendosjen e butë të IP-së, e cila rivendos BIT_ALGN_DONE në 0 dhe BIT_ALGN_START në 1.

Mekanizmi i kapërcimit (Bëj një pyetje)

  • Ky funksion përdoret kur trajnimi nuk kërkohet dhe trajnimi i plotë mund të anashkalohet. BIT_ALGN_SKIP është një hyrje e bazuar në nivel aktiv dhe duhet të pohohet për të kapërcyer trajnimin e plotë.
  • Parametri SKIP_TRNG duhet të vendoset në 1 në konfigurues për të aktivizuar këtë veçori. Ky parametër është vendosur në 0 si parazgjedhje.

Mekanizmi i trajnimit i bazuar në MIPI (Bëj një pyetje)

  • Parametri MIPI_TRNG duhet të vendoset në 1 në konfigurues për të aktivizuar këtë veçori. Nëse vendoset, atëherë porta hyrëse LP_IN shtohet në CoreRxIODBitAlign.
  • IP zbulon skajin në rënie të portës hyrëse LP_IN, e cila tregon fillimin e vlefshëm të kornizës për të filluar trajnimin.

Parametrat dhe sinjalet e ndërfaqes CoreRxIODBitAlign

Bëj një pyetje

Parametrat e konfigurimit të GUI-së (Bëj një pyetje)

Nuk ka parametra konfigurimi për këtë version thelbësor.

Portet (Bëj një pyetje)

Tabela e mëposhtme liston sinjalet hyrëse dhe dalëse të përdorura në hartimin e CoreRxIODBitAlign.

Tabela 3-1. Sinjalet hyrëse dhe dalëse

Sinjali Drejtimi Gjerësia e portës (bit) Përshkrimi
Orët dhe Rivendos
MËndafshi Input 1 Orë prej pëlhure
PLL_LOCK Input 1 Bllokimi PLL
RISET Input 1 Rivendosja asinkrone aktive - e ulët
Autobusi i të dhënave dhe Kontrolli
IOD_HERE Input 1 Flamuri i hershëm i monitorit të syrit të të dhënave
IOD_LATE Input 1 Flamuri i vonë i monitorit të syrit të të dhënave
IOD_ OOR Input 1 Monitori i syrit të të dhënave shënon linjën e vonesës jashtë rrezes
BIT_ALGN_EYE_IN Input 3 Përdoruesi cakton gjerësinë e monitorit të syrit të të dhënave
BIT_ALGN_RSTRT Input 1 Rinisja e trajnimit Bit Align (pohim i bazuar në puls) 1- Rinis trajnimin 0- Nuk ka rinisje trajnimi
BIT_ALGN_CLR_FLGS Prodhimi 1 Pastroni flamujt e hershëm ose të vonë
BIT_ALGN_LOAD Prodhimi 1 Ngarko parazgjedhjen
BIT_ALGN_DIR Prodhimi 1 Drejtimi i vonesës lart ose poshtë 1- Lart (rritje 1 trokitje) 0- Poshtë (ulje 1 trokitje)
BIT_ALGN_MOVE Prodhimi 1 Rritni vonesën në pulsin e lëvizjes
BIT_ALIGN_SKIP Input 1 Kapërcimi i trajnimit Bit Align (pohim i bazuar në nivel)

1— Kapërceni stërvitjen dhe vlen vetëm kur parametri SKIP_TRNG është vendosur në 1

0— Stërvitja duhet të vazhdojë normalisht

BIT_ALIGN_HOLD Input 1 Mbajtja e trajnimit Bit Align (pohim i bazuar në nivel)

1— Mbajeni trajnimin dhe i vlefshëm vetëm kur parametri HOLD_TRNG është vendosur në 1

0— Stërvitja duhet të vazhdojë normalisht

BIT_ALIGN_ERR Prodhimi 1 Gabim trajnimi i Align Bit (Pohim i bazuar në nivel) 1- Gabim 0- Nuk ka gabim
BIT_ALGN_START Prodhimi 1 Nisja e trajnimit Bit Align (pohim i bazuar në nivel) 1— Filloi 0— Nuk filloi
BIT_ALGN_BËRË Prodhimi 1 Trajnimi Bit Align është kryer (Pohim i bazuar në nivel) 1— E përfunduar 0— Nuk është përfunduar
Sinjali Drejtimi Gjerësia e portës (bit) Përshkrimi
LP_IN Input 1 Trajnim kornizë i bazuar në MIPI (Pohim i bazuar në nivel)

1— Sinjali Active-Low duhet të jetë i ulët për të treguar fillimin e kornizës dhe duhet të çaktivizohet vetëm në fund të kornizës.

0— Stërvitja duhet të vazhdojë normalisht dhe ky sinjal duhet të jetë i ulët brenda.

DEM_BIT_ALGN_TAPDLY Prodhimi 8 Vonesat e llogaritura të TAP-it dhe janë të vlefshme pasi BIT_ALGN_DONE të jetë vendosur lart nga IP-ja.
RX_BIT_ALIGN_LEFT_WIN Prodhimi 8 Vlera e majtë e monitorit të të dhënave të syrit

Shënim: Vlerat janë të vlefshme vetëm kur dalja BIT_ALGN_DONE është vendosur në 1 dhe dalja BIT_ALGN_START është vendosur në 0. Nëse parametri SKIP_TRNG është vendosur, atëherë ai kthen 0.

RX_BIT_ALIGN_RGHT_WIN Prodhimi 8 Vlera e monitorit të syrit të të dhënave të djathta

Shënim: Vlerat janë të vlefshme vetëm kur dalja BIT_ALGN_DONE është vendosur në 1 dhe dalja BIT_ALGN_START është vendosur në 0. Nëse parametri SKIP_TRNG është vendosur, atëherë ai kthen 0.

Zbatimi i CoreRxIODBitAlign në Libero Design Suite

Bëj një pyetje

SmartDesign (Bëj një pyetje)

  • CoreRxIODBitAlign është para-instaluar në mjedisin e projektimit të vendosjes së IP SmartDesign. Figura e mëposhtme tregon një ishample të CoreRxIODBitAlign të instancuar.
  • Bërthama është konfiguruar duke përdorur dritaren e konfigurimit në SmartDesign, siç tregohet në Figurën 4-2.
  • Për më shumë informacion mbi përdorimin e SmartDesign për të instancuar dhe gjeneruar bërthama, shihni Udhëzuesi i përdorimit të SmartDesign.MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-3

Konfigurimi i CoreRxIODBitAlign në SmartDesign (Bëj një pyetje)

  • Bërthama është konfiguruar duke përdorur GUI-në e konfigurimit brenda SmartDesign siç tregohet në figurën e mëposhtme.MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-4

Rrjedhat e simulimit (Bëj një pyetje)

  • Tabela e testimit të përdoruesit për CoreRxIODBitAlign përfshihet në të gjitha lëshimet.
  • Për të ekzekutuar simulimet, kryeni hapin e mëposhtëm: zgjidhni rrjedhën e User Testbench në SmartDesign dhe më pas klikoni Save and Generate në panelin Generate.
  • Tabela e testit të përdoruesit zgjidhet përmes GUI-së së konfigurimit të grupit të testit thelbësor. Kur SmartDesign gjeneron projektin Libero® SoC, ai instalon panelin e testimit të përdoruesit files.
  • Për të ekzekutuar panelin e testit të përdoruesit, vendosni rrënjën e dizajnit në instancimin CoreRxIODBitAlign në panelin e hierarkisë së dizajnit Libero SoC dhe më pas klikoni Simulation në dritaren Libero SoC Design Flow.
  • Kjo thërret ModelSim® dhe ekzekuton automatikisht simulimin.
  • Figura e mëposhtme tregon një ishample të një nënsistem simulimi. Ai përdor komponentin IOG_IOD DDRX4 dhe DDTX4 në modalitetin loopback me CoreRxIODBitAlign për simulim.
  • Këtu, të dhënat e gjeneruara PRBS transmetohen nga DDTX4 në mënyrë serike në DDRX4 dhe më në fund, kontrolluesi PRBS përdoret për të kontrolluar integritetin e të dhënave pas përfundimit të trajnimit.MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-5

Sinteza në Libero SoC (Bëj një pyetje)

  • Për të ekzekutuar sintezën me konfigurimin e zgjedhur në GUI të konfigurimit, vendosni rrënjën e dizajnit në mënyrë të përshtatshme. Nën Implement Design, në skedën Design Flow, kliko me të djathtën mbi Synthesize dhe kliko Run.

Vendi dhe itinerari në Libero SoC (Bëj një pyetje)

  • Pasi të vendosni rrënjën e dizajnit në mënyrë të përshtatshme dhe të ekzekutoni Synthesis. Nën Implement Design në skedën Design Flow, kliko me të djathtën mbi Place and Route dhe kliko Run.

Integrimi i sistemit (Bëj një pyetje)

  • Ky seksion sugjeron për të lehtësuar integrimin e CoreRxIODBitAlign.
  • Rx/Tx IOG i përdorur mbështet mënyra të shumta të hyrjes dhe daljes. Këto të dhëna dhe shpejtësia e orës mund të jenë më të ngadalta dhe në disa raste më të shpejta, bazuar në karakterizimin përfundimtar të silikonit.
  • Tabela e mëposhtme liston të dhënat dhe shpejtësinë e orës.

Tabela 4-1. Të dhënat dhe shpejtësia e orës

Modaliteti IOG Drejtimi Raporti i ingranazheve Shpejtësia maksimale e të dhënave IO e pritshme IO Ora Vlerësoni Bërthama Ora Vlerësoni Lloji i të dhënave
DDRX4 Input 8:1 1600 Mbps 800 MHz 200 MHz DDR

Figura e mëposhtme tregon një ishample të integrimit të nënsistemit CoreRXIODBitAlign.MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-6

  • Nënsistemi i mëparshëm përdor komponentin IOG_IOD DDRX4 dhe DDTX4 në modalitetin Loopback me CoreRxIODBitAlign për simulim. Këtu, të dhënat PRBS të krijuara transmetohen nga IOG_IOD_DDRTX4_0, në mënyrë serike në IOG_IOD_DDRX4_PF_0.
  • CoreRxIODBitAlign kryen trajnimin (BIT_ALIGN_START caktuar në 1, BIT_ALIGN_DONE caktuar në 0) me komponentin IOG_IOD_DDRX4_PF_0 dhe më në fund, pasi të kryhet trajnimi (BIT_ALIGN_START vendoset në 0, BIT_ALIGN_DONE vendoset për kontrollin e integritetit të të dhënave në 1.

Tavolina e provës (Bëj një pyetje)

  • Një test i unifikuar përdoret për të verifikuar dhe testuar CoreRxIODBitAlign i quajtur një grup testimi i përdoruesit.

Tabela e testit të përdoruesit (Bëj një pyetje)

  • Tabela e testimit të përdoruesit është përfshirë me lëshimet e CoreRxIODBitAlign, e cila verifikon disa veçori të CoreRxIODBitAlign. Figura e mëposhtme tregon grupin e testimit të përdoruesit CoreRxIODBitAlign.MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-7
  • Siç tregohet në figurën e mëparshme, paneli i testimit të përdoruesit përbëhet nga një Microchip DirectCore CoreRxIODBitAlign DUT, PRBS_GEN, PRBS_CHK, CCC, IOG_IOD_TX dhe IOG_IOD_RX për të verifikuar në modalitetin Loopback.
  • Qarku i kondicionimit të orës (CCC) drejton CORE_CLK dhe IO_CLK kur ora është e qëndrueshme.
  • PRBS_GEN drejton të dhënat paralele në IOG_IOD_TX dhe më pas IOG_ID_RX merr të dhënat serike paralelisht.
  • CoreRxIODBitAlign DUT kryen trajnimin me sinjale IOD_CTRL. Pasi të përfundojë trajnimi, blloku PRBS_CHK aktivizohet për të kontrolluar të dhënat nga blloku IOG_IOD_RX për integritetin e të dhënave.
  • MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-9E rëndësishme: Testbench i përdoruesit mbështet vetëm konfigurimin fiks.

Diagramet e kohës

(Bëj një pyetje)

  • Ky seksion përshkruan diagramin e kohës së CoreRxIODBitAlign.

Diagrami i kohës së trajnimit CoreRxIODBitAlign (Bëj një pyetje)

  • Diagrami i mëposhtëm i kohës është një shembullample të një sekuence trajnimi me parametrat e mëposhtëm.MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-8
  • CoreRxIODBitAlign punon në bazë të orës Fabric ose SCLK, ose OUT2_FABCLK_* nga komponenti CCC ose PLL, dhe komponenti PF_IOD_GENERIC_RX IOD përdori funksione bazuar në OUT*_HS_IO_CLK_* ose orën bankare ose BCLK për shtrirjen e biteve. Këtu, komponenti PF_IOD_GENERIC_RX IOD merr të dhënat serike për shtrirjen e biteve. Për shembullampLe, nëse shpejtësia e kërkuar e të dhënave është 1000 Mbps në modalitetin DDRx4 Fabric, atëherë OUT2_FABCLK_0 ose SCLK duhet të drejtohet nga komponenti PLL ose CCC si 125 MHz dhe OUT0_HS_IO_CLK_0 ose BCLK në PF_IOD_GENERIC_RX500Hz duhet të jetë XNUMX.
  • CoreRxIODBitAlign fillon trajnimin pasi PLL_LOCK të jetë i qëndrueshëm dhe të ngrihet lart. Më pas filloni stërvitjen duke drejtuar BIT_ALGN_START në lartësi dhe BIT_ALGN_DONE më të ulët dhe më pas drejton daljen BIT_ALGN_LOAD për të ngarkuar cilësimet e paracaktuara në komponentin PF_IOD_GENERIC_RX. BIT_ALGN_CLR_FLGS përdoret për të pastruar flamujt IOD_EARLY, IOD_LATE dhe BIT_ALGN_OOR.
  • CoreRxIODBitAlign vazhdon me BIT_ALGN_MOVE e ndjekur nga BIT_ALGN_CLR_FLGS për çdo TAP dhe regjistron flamujt IOD_EARLY dhe IOD_LATE. Pasi BIT_ALGN_OOR vendoset lart nga komponenti PF_IOD_GENERIC_RX, CoreRxIODBitAlign fshin flamujt e regjistruar EARLY dhe LATE dhe gjen flamujt optimale Early dhe Late për të llogaritur vonesat e kërkuara TAP për shtrirjen e orës dhe bitit të të dhënave.
  • CoreRxIODBitAlign ngarkon vonesat e llogaritura të TAP-it dhe çon BIT_ALGN_START të ulët dhe BIT_ALGN_DONE lart për të treguar përfundimin e trajnimit.
  • CoreRxIODBitAlign vazhdon ri-trajnimin në mënyrë dinamike nëse zbulon pohim të zhurmshëm reagimi IOD_EARLY ose IOD_LATE nga komponenti PF_IOD_GENERIC_RX. Këtu, BIT_ALGN_DONE rivendoset dhe ulet poshtë dhe BIT_ALGN_START ngrihet përsëri lart nga CoreRxIODBitAlign për të treguar rinisjen e trajnimit. Numëruesi i pushimit kur arrin kushtin e pushimit, pohon BIT_ALGN_ERR në fund të stërvitjes.
  • CoreRxIODBitAlign gjithashtu ofron një mekanizëm rinisjeje për përdoruesin përfundimtar që të rifillojë trajnimin sa herë që kërkohet. Hyrja BIT_ALGN_RSTRT është aktive - pulsi i lartë duhet të drejtohet i lartë, p.sh.ample, tetë orë.
  • Këtu BIT_ALGN_DONE rivendoset dhe ulet poshtë, dhe BIT_ALGN_START ngrihet sërish lart nga CoreRxIODBitAlign, për të treguar fillimin e ri të trajnimit.
  • CoreRxIODBitAlign ofron gjithashtu një mekanizëm mbajtës për të mbajtur trajnimin në mes. Këtu parametri HOLD_TRNG duhet të vendoset në 1, dhe më pas CoreRxIODBitAlign përdor hyrjen BIT_ALGN_HOLD dhe duhet të vendosë në bazë të nivelit aktiv të lartë derisa të kërkojë që CoreRxIODBitAlign të mbajë trajnimin dhe më pas të vazhdojë trajnimin pasi hyrja BIT_ALGN_HOLD të zvogëlohet.

Referenca shtesë

(Bëj një pyetje)

Çështje të njohura dhe zgjidhje (Bëj një pyetje)

  • Nuk ka kufizime ose zgjidhje të njohura në CoreRxIODBitAlign v2.3.

Veçoritë dhe pajisjet e ndërprera (Bëj një pyetje)

  • Nuk ka veçori dhe pajisje të ndërprera në CoreRxIODBitAlign v2.3.

Çështje të zgjidhura

(Bëj një pyetje)

  • Tabela e mëposhtme liston të gjitha çështjet e zgjidhura për lëshimet e ndryshme të CoreRxIODbitAlign.

Tabela 7-1. Çështje të zgjidhura

Lirimi Përshkrimi
2.3 Nuk ka asnjë problem të zgjidhur në këtë version v2.3
2.2 Nuk ka asnjë problem të zgjidhur në këtë version v2.2
1.0 Publikimi fillestar

Përdorimi dhe performanca e pajisjes

(Bëj një pyetje)

Makroja CoreRxIODBitAlign zbatohet në familjet e listuara në tabelën e mëposhtme.

Tabela 8-1. Përdorimi dhe performanca e pajisjes

Pajisja Detajet FPGA Burimet Performanca (MHz)
Familja Pajisja DFF LUTs Logjika Elementet MËndafshi
PolarFire® MPF300TS 788 1004 1432 261
PolarFire SoC MPF250TS 788 1004 1416 240
  • MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-9E rëndësishme: të dhënat në tabelën e mëparshme arrihen duke përdorur Libero® SoC v2023.2.
  • Të dhënat në tabelën e mëparshme arrihen duke përdorur cilësimet tipike të sintezës dhe paraqitjes.
  • Parametrat e mëposhtëm GUI të konfigurimit të nivelit të lartë janë modifikuar nga vlerat e tyre të paracaktuara.
  • Më poshtë janë vlerat e paracaktuara:
    • SKIP_TRNG = 1
    • HOLD_TRNG = 1
    • MIPI_TRNG = 1
    • DEM_TAP_WAIT_CNT_WIDTH = 3
  • Më poshtë janë kufizimet e orës të përdorura për të arritur numrat e performancës:
    • SCLK = 200 MHz
    • Shkalla e Shpejtësisë = −1
  • Performanca llogaritet si më poshtë: (Gjerësia e bitit/Numri i cikleve) × Shpejtësia e orës (Performanca).

Historia e rishikimit

(Bëj një pyetje)

Historia e rishikimit përshkruan ndryshimet që janë zbatuar në dokument. Ndryshimet renditen me rishikim, duke filluar nga publikimi më aktual.

Tabela 9-1. Historia e kaluar

Rishikim Data Përshkrimi
B 02/2024 Më poshtë është lista e ndryshimeve në rishikimin B të dokumentit:

• Përditësuar për CoreRxIODBitAlign v2.3

• U shtua informacioni i regjistrit të ndryshimeve në seksionin e hyrjes

• Përditësuar 8. Seksioni i përdorimit dhe performancës së pajisjes

• U shtua seksioni 7. Çështje të zgjidhura

A 03/2022 Më poshtë është lista e ndryshimeve në rishikimin A të dokumentit:

• Dokumenti u migrua në shabllonin Microchip

• Numri i dokumentit u ndryshua nga 50200861 në DS50003255

3 Më poshtë është lista e ndryshimeve në rishikimin 3 të dokumentit:

• Përditësuar për CoreRxIODBitAlign v2.2.

• U përditësua udhëzuesi i përdoruesit për sinjalet e syrit të të dhënave majtas dhe djathtas në krye. Për informacion shtesë, referojuni Figurës 2-1 dhe 3.2. Portet.

2 Më poshtë është lista e ndryshimeve në rishikimin 2 të dokumentit:

• Përditësuar për CoreRxIODBitAlign v2.1.

• Përditësuar: 2. Përshkrimi funksional dhe 5. Diagramet e kohës.

1 Rishikimi 1.0 ishte publikimi i parë i këtij dokumenti. Krijuar për CoreRxIODBitAlign v2.0.

Mbështetje për mikroçip FPGA

  • Grupi i produkteve Microchip FPGA mbështet produktet e tij me shërbime të ndryshme mbështetëse, duke përfshirë Shërbimin ndaj Klientit, Qendrën e Mbështetjes Teknike të Klientit, një websiti dhe zyrat e shitjeve në mbarë botën.
  • Klientëve u sugjerohet të vizitojnë burimet në internet të Microchip përpara se të kontaktojnë mbështetjen pasi ka shumë të ngjarë që pyetjeve të tyre të jenë përgjigjur tashmë.
  • Kontaktoni Qendrën e Mbështetjes Teknike përmes webfaqe në www.microchip.com/support. Përmendni
  • Numri i pjesës së pajisjes FPGA, zgjidhni kategorinë e duhur të rastit dhe ngarkoni modelin files gjatë krijimit të një rasti të mbështetjes teknike.
  • Kontaktoni Shërbimin e Klientit për mbështetjen jo-teknike të produktit, të tilla si çmimi i produktit, përmirësimet e produktit, informacioni i përditësimit, statusi i porosisë dhe autorizimi.
  • Nga Amerika e Veriut, telefononi 8002621060
  • Nga pjesa tjetër e botës, telefononi 6503184460
  • Faks, nga kudo në botë, 6503188044

Informacioni i mikroçipit

Mikroçipi Webfaqe

  • Microchip ofron mbështetje në internet nëpërmjet tonë webfaqe në www.microchip.com/. Kjo webfaqe përdoret për të bërë files dhe informacione lehtësisht të disponueshme për klientët. Disa nga përmbajtjet e disponueshme përfshijnë:
  • Mbështetja e produktit – Fletët e të dhënave dhe gabimet, shënimet e aplikimit dhe sampprogramet, burimet e dizajnit, udhëzuesit e përdoruesit dhe dokumentet mbështetëse të harduerit, versionet më të fundit të softuerit dhe softueri i arkivuar
  • Mbështetja e Përgjithshme Teknike – Pyetjet e bëra më shpesh (FAQ), kërkesat për mbështetje teknike, grupet e diskutimit në internet, listimi i anëtarëve të programit të partnerit të projektimit të mikroçipit
  • Biznesi i mikroçipit - Udhëzues për përzgjedhësin e produktit dhe porositje, njoftimet më të fundit për shtyp të Microchip, një listë seminaresh dhe ngjarjesh, listime të zyrave të shitjeve të Microchip, shpërndarësve dhe përfaqësuesve të fabrikës

Shërbimi i njoftimit për ndryshimin e produktit

  • Shërbimi i njoftimit për ndryshimin e produktit të Microchip ndihmon për t'i mbajtur klientët aktualë në produktet Microchip.
  • Abonentët do të marrin njoftime me email sa herë që ka ndryshime, përditësime, rishikime ose gabime në lidhje me një familje të caktuar produkti ose mjet zhvillimi me interes.
  • Për t'u regjistruar, shkoni te www.microchip.com/pcn dhe ndiqni udhëzimet e regjistrimit.

Mbështetja e klientit

  • Përdoruesit e produkteve Microchip mund të marrin ndihmë përmes disa kanaleve:
  • Distributor ose Përfaqësues
  • Zyra Lokale e Shitjeve
  • Inxhinier i zgjidhjeve të integruara (ESE)
  • Mbështetje Teknike
  • Konsumatorët duhet të kontaktojnë shpërndarësin, përfaqësuesin ose ESE-në e tyre për mbështetje. Zyrat lokale të shitjeve janë gjithashtu në dispozicion për të ndihmuar klientët. Një listë e zyrave të shitjeve dhe vendndodhjeve është përfshirë në këtë dokument.
  • Mbështetja teknike është në dispozicion përmes webfaqe në: www.microchip.com/support

Veçori e mbrojtjes së kodit të pajisjeve me mikroçip

  • Shënim detajet e mëposhtme të veçorisë së mbrojtjes së kodit në produktet Microchip.
  • Produktet me mikroçip plotësojnë specifikimet e përfshira në fletën e tyre të të dhënave të mikroçipit.
  • Microchip beson se familja e tij e produkteve është e sigurt kur përdoret në mënyrën e synuar, brenda specifikimeve të funksionimit dhe në kushte normale.
  • Mikroçipi vlerëson dhe mbron në mënyrë agresive të drejtat e tij të pronësisë intelektuale. Përpjekjet për të shkelur veçoritë e mbrojtjes së kodit të produkteve të Microchip janë rreptësisht të ndaluara dhe mund të shkelin Aktin e të Drejtave të Autorit të Mijëvjeçarit Dixhital.
  • As Microchip dhe as ndonjë prodhues tjetër gjysmëpërçues nuk mund të garantojë sigurinë e kodit të tij. Mbrojtja e kodit nuk do të thotë që ne garantojmë se produkti është "i pathyeshëm".
  • Mbrojtja e kodit po zhvillohet vazhdimisht. Microchip është i përkushtuar për të përmirësuar vazhdimisht veçoritë e mbrojtjes së kodit të produkteve tona.

Njoftim Ligjor

  • Ky publikim dhe informacioni këtu mund të përdoren vetëm me produktet Microchip, duke përfshirë për të dizajnuar, testuar dhe integruar produktet Microchip me aplikacionin tuaj. Përdorimi i këtij informacioni në çdo mënyrë tjetër shkel këto kushte. Informacioni në lidhje me aplikacionet e pajisjes ofrohet vetëm për lehtësinë tuaj dhe mund të zëvendësohet nga përditësimet. Është përgjegjësia juaj të siguroheni që aplikacioni juaj të plotësojë specifikimet tuaja. Kontaktoni zyrën tuaj lokale të shitjeve të Microchip për mbështetje shtesë ose merrni mbështetje shtesë në www.microchip.com/en-us/support/design-help/client-support-services.
  • KY INFORMACION SIGUROHET NGA MIKROCHIP "AS IS". MICROCHIP NUK BËN ASNJË PËRFAQËSIM OSE GARANCI TË ASNJË LLOJI, TË SHPREHUR APO TË nënkuptuara, SHKRUARA APO GOJAL, STATUTOR APO TË NDRYSHME, LIDHUR ME INFORMACIONIN QË PËRFSHIRË POR JO TË KUFIZUARA TË KUFIZUARA MOS SHKELJA, TREGTUESHMËRIA DHE PËRSHTATSHMËRIA PËR NJË QËLLIM TË VEÇANTË, OSE GARANCI LIDHUR ME GJENDJEN, CILËSINË APO PERFORMANCËN E SAJ.
  • NË ASNJË RAST MIKROCHIP DO TË JETË PËRGJEGJËS PËR ASNJË HUMBJE, DËM, KOST OSE PAJISJE TË INDIREKTE, TË VEÇANTA, NDËSHKUESE, INCIDENTALE APO PAJISJELE, TË ÇFARË TË LLOJI TË LIDHUR ME SH.B.A.N. IP ESHTE KESHILLUAR NGA MUNDËSIA APO DËMET JANË TË PARASHIKUESHME. NE SHTESIN MË TË PLOTË TË LEJUAR NGA LIGJI, PËRGJEGJËSIA TOTALE E MIKROÇIPIT PËR TË GJITHA KËRKESAT NË NDONJË MËNYRË LIDHUR ME INFORMACIONIN APO PËRDORIMIN E TIJ NUK DO TË KAJTËROJË NUMRIN E TARIFAVE, NËSE KA NDONJË, QË NJOHNI TË MIRA TË JUAJ.
  • Përdorimi i pajisjeve të mikroçipit në aplikacionet e mbështetjes së jetës dhe/ose të sigurisë është tërësisht në rrezik të blerësit dhe blerësi pranon të mbrojë, të dëmshpërblejë dhe të mbajë Mikroçipin e padëmshëm nga çdo dëmtim, pretendim, padi ose shpenzim që rezulton nga një përdorim i tillë. Asnjë licencë nuk transmetohet, në mënyrë të nënkuptuar ose ndryshe, sipas asnjë të drejte të pronësisë intelektuale të Microchip, përveç nëse përcaktohet ndryshe.

Markat tregtare

  • Emri dhe logoja e Microchip, logoja e Microchip, Adaptec, AVR, logo AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, Linktys, maXe MediaLB, megaAVR, Microsemi, logoja Microsemi, logoja MOST, MOST, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, logoja PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST Logoymricom, , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron dhe XMEGA janë marka tregtare të regjistruara të Microchip Technology Incorporated në SHBA dhe vende të tjera.
  • AgileSwitch, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, stol motorik, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, logoja ProASIC Plus, Quiet-Wire, SyncFord , TimeCesium, TimeHub, TimePictra, TimeProvider dhe ZL janë marka tregtare të regjistruara të Microchip Technology Incorporated në SHBA
  • Mbyllja e çelësit ngjitur, AKS, Analog-për-mosha dixhitale, çdo kondensator, AnyIn, AnyOut, Ndërrimi i shtuar, BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoPmicnage. Përputhja , DAM, ECAN, Espresso T1S, EtherGREEN, EyeOpen, GridTime, IdealBridge, IGaT, Programim serial në qark, ICSP, INICnet, Paralelimi inteligjent, IntelliMOS, Lidhshmëria me Çipa, JitterBlocker, Knob-on-GinryLiptox, maksimumiView, membrana, Mindi, MiWi, MPASM, MPF, MPLAB Logo e certifikuar, MPLIB, MPLINK, mSiC, MultiTRAK, NetDetach, Gjenerimi i kodit të gjithëdijshëm, PICDEM, PICDEM.net, PICkit, PICtail, Power MOS IV, Power MOS 7, PowerSmart, RippleMaxtri, PureSmart RTAX, RTG4, SAM-ICE, Serial Quad I/O,
  • hartë e thjeshtë, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Qëndrueshmëri totale, Koha e besuar, TSHARC, Turing, USBCheck, VariSense, VectorBlox, VeriPHY, ViewHapësirë, WiperLock,
  • XpressConnect dhe ZENA janë marka tregtare të Microchip Technology Incorporated në SHBA dhe vende të tjera.
  • SQTP është një markë shërbimi e Microchip Technology Incorporated në SHBA
  • Logoja Adaptec, Frequency on Demand, Silicon Storage Technology dhe Symmcom janë marka tregtare të regjistruara të Microchip Technology Inc. në vende të tjera.
  • GestIC është një markë e regjistruar e Microchip Technology Germany II GmbH & Co. KG, një filial i Microchip Technology Inc., në vende të tjera.
  • Të gjitha markat e tjera të përmendura këtu janë pronë e kompanive të tyre përkatëse.
  • © 2024, Microchip Technology Incorporated dhe filialet e saj. Të gjitha të drejtat e rezervuara.
  • ISBN: 9781668339879

Sistemi i Menaxhimit të Cilësisë

  • Për informacion në lidhje me Sistemet e Menaxhimit të Cilësisë të Microchip, ju lutemi vizitoni www.microchip.com/quality.

Shitjet dhe shërbimi në mbarë botën

AMERIKA AZI/PACIFIK AZI/PACIFIK EVROPA
Korporata Zyra

2355 West Chandler Blvd. Chandler, AZ 85224-6199

Tel: 480-792-7200

Faksi: 480-792-7277

Mbështetje Teknike: www.microchip.com/support Web Adresa: www.microchip.com

Atlanta

Duluth, GA

Tel: 678-957-9614

Faksi: 678-957-1455

Austin, Teksas

Tel: 512-257-3370

Boston Westborough, MA Tel: 774-760-0087

Faksi: 774-760-0088

Çikago

Itasca, IL

Tel: 630-285-0071

Faksi: 630-285-0075

Dallas

Addison, TX

Tel: 972-818-7423

Faksi: 972-818-2924

Detroit

Novi, MI

Tel: 248-848-4000

Hjuston, TX

Tel: 281-894-5983

Indianapolis Noblesville, IN Tel: 317-773-8323

Faksi: 317-773-5453

Tel: 317-536-2380

Los Anxhelos Mission Viejo, CA Tel: 949-462-9523

Faksi: 949-462-9608

Tel: 951-273-7800

Raleigh, NC

Tel: 919-844-7510

E re York, NY

Tel: 631-435-6000

San Jose, CA

Tel: 408-735-9110

Tel: 408-436-4270

Kanadaja Toronto

Tel: 905-695-1980

Faksi: 905-695-2078

Australia Sydney

Tel: 61-2-9868-6733

Kinë – Pekin

Tel: 86-10-8569-7000

Kinë – Chengdu

Tel: 86-28-8665-5511

Kinë - Chongqing

Tel: 86-23-8980-9588

Kinë – Dongguan

Tel: 86-769-8702-9880

Kinë – Guangzhou

Tel: 86-20-8755-8029

Kinë – Hangzhou

Tel: 86-571-8792-8115

Kinë Hong Kong SAR

Tel: 852-2943-5100

Kinë – Nanjing

Tel: 86-25-8473-2460

Kinë – Qingdao

Tel: 86-532-8502-7355

Kinë – Shanghai

Tel: 86-21-3326-8000

Kinë – Shenyang

Tel: 86-24-2334-2829

Kinë – Shenzhen

Tel: 86-755-8864-2200

Kinë – Suzhou

Tel: 86-186-6233-1526

Kinë – Wuhan

Tel: 86-27-5980-5300

Kinë – Xian

Tel: 86-29-8833-7252

Kinë – Xiamen

Tel: 86-592-2388138

Kinë – Zhuhai

Tel: 86-756-3210040

Indi Bangalore

Tel: 91-80-3090-4444

Indi – Nju Delhi

Tel: 91-11-4160-8631

Indi Pune

Tel: 91-20-4121-0141

Japonia Osaka

Tel: 81-6-6152-7160

Japonia Tokio

Tel: 81-3-6880- 3770

Korea – Daegu

Tel: 82-53-744-4301

Kore - Seul

Tel: 82-2-554-7200

Malajzi – Kuala Lumpur

Tel: 60-3-7651-7906

Malajzi – Penang

Tel: 60-4-227-8870

Filipinet Manila

Tel: 63-2-634-9065

Singapor

Tel: 65-6334-8870

Tajvan – Hsin Chu

Tel: 886-3-577-8366

Tajvan – Kaohsiung

Tel: 886-7-213-7830

Tajvan – Taipei

Tel: 886-2-2508-8600

Tajlandë – Bangkok

Tel: 66-2-694-1351

Vietnam – Ho Chi Minh

Tel: 84-28-5448-2100

Austria Wels

Tel: 43-7242-2244-39

Faksi: 43-7242-2244-393

Danimarka Kopenhagen

Tel: 45-4485-5910

Faks: 45-4485-2829

Finlanda Espoo

Tel: 358-9-4520-820

Franca - Parisi

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

Gjermania Garning

Tel: 49-8931-9700

Gjermania Haan

Tel: 49-2129-3766400

Gjermania Heilbronn

Tel: 49-7131-72400

Gjermania Karlsruhe

Tel: 49-721-625370

Gjermania Mynihu

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

Gjermania Rosenheim

Tel: 49-8031-354-560

Izraeli Ra'anana

Tel: 972-9-744-7705

Itali – Milano

Tel: 39-0331-742611

Faks: 39-0331-466781

Itali – Padova

Tel: 39-049-7625286

Holandë – Drunen

Tel: 31-416-690399

Faks: 31-416-690340

Norvegjia Trondheim

Tel: 47-72884388

Polonia – Varshavë

Tel: 48-22-3325737

Rumania Bukuresht

Tel: 40-21-407-87-50

Spanjë - Madrid

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

Suedi – Goteborg

Tel: 46-31-704-60-40

Suedi – Stokholm

Tel: 46-8-5090-4654

MB - Wokingham

Tel: 44-118-921-5800

Faksi: 44-118-921-5820

Dokumentet / Burimet

Kontrolluesi i pajisjes MICROCHIP v2.3 Gen 2 [pdfUdhëzuesi i përdoruesit
v2.3, v2.2, v2.3 Gjeneral 2 Kontrolluesi i pajisjes, v2.3, Gjeneral 2 Kontrolluesi i pajisjes, Kontrolluesi i pajisjes, Kontrolluesi

Referencat

Lini një koment

Adresa juaj e emailit nuk do të publikohet. Fushat e kërkuara janë shënuar *